TWI763429B - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TWI763429B
TWI763429B TW110113577A TW110113577A TWI763429B TW I763429 B TWI763429 B TW I763429B TW 110113577 A TW110113577 A TW 110113577A TW 110113577 A TW110113577 A TW 110113577A TW I763429 B TWI763429 B TW I763429B
Authority
TW
Taiwan
Prior art keywords
region
solder alloy
semiconductor
alloy layer
intermetallic compound
Prior art date
Application number
TW110113577A
Other languages
English (en)
Other versions
TW202145493A (zh
Inventor
宮崎高彰
山崎真尚
串間宇幸
Original Assignee
日商日立功率半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商日立功率半導體股份有限公司 filed Critical 日商日立功率半導體股份有限公司
Publication of TW202145493A publication Critical patent/TW202145493A/zh
Application granted granted Critical
Publication of TWI763429B publication Critical patent/TWI763429B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/52Mounting semiconductor bodies in containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • H01L2224/48139Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Die Bonding (AREA)
  • Wire Bonding (AREA)

Abstract

本發明之課題在於提高介在於半導體晶片與晶片連接部之間之焊料合金層之連接可靠性。 本發明之半導體裝置100具有半導體晶片10、導體圖案32A、焊料合金層40及金屬間化合物層50。導體圖案32A包含金屬(例如Cu),經由焊料合金層40與半導體晶片10之下表面10b連接。金屬間化合物層50形成於半導體晶片10之下表面10b、與焊料合金層40之邊界,具備自下表面10b側往向導體圖案32A側之凹凸面。半導體晶片10之下表面10b具備包含下表面10b之中心之第1區域、及包含下表面10b之外周之第2區域。如圖2所示,金屬間化合物層50之厚度,與下表面10b之第1區域重疊之部分50R1之平均厚度厚於與第2區域重疊之部分50R2之平均厚度。

Description

半導體裝置
本發明係關於一種半導體裝置,例如關於一種具備經由焊料連接於晶片連接部之半導體晶片的半導體裝置。
於日本專利特開2007-109834號公報(專利文獻1),記載有以下構成:於經由焊料接合層安裝有半導體晶片作為功率用IGBT(Insulated Gate Bipolar Transistor:絕緣閘雙極電晶體)模組之半導體裝置中,於中央面部及外周面部各者,配置組成不同之焊料。 [先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2007-109834號公報
[發明所欲解決之問題]
被稱為功率半導體裝置(功率模組)之半導體裝置存在用以控制電力之要件。功率半導體裝置係將功率用半導體晶片經由焊料搭載於基板等晶片連接部,視需要連接有散熱構件等之半導體裝置。功率半導體裝置需要提高用於半導體晶片之連接之焊料合金層之連接可靠性。尤其,近年來,可於高溫下進行動作之功率用半導體晶片之開發亦不斷進展。因此,對於功率半導體裝置,要求高溫環境下之連接可靠性。
本發明之目的在於提供一種提高介在於半導體晶片與晶片連接部之間之焊料合金層之連接可靠性的技術。
[解決問題之技術手段] 一實施形態之半導體裝置具有:第1半導體晶片,其具有第1面、及上述第1面相反側之第2面;第1晶片連接部,其包含金屬,經由第1焊料合金層與上述第1半導體晶片之上述第2面連接;上述第1焊料合金層,其配置於上述第1半導體晶片之上述第2面、與上述第1晶片連接部之間;及第1金屬間化合物層,其形成於上述第1半導體晶片之上述第2面、與上述第1焊料合金層之邊界,具備自上述第2面側往向上述第1晶片連接部側之凹凸面。上述第2面具備包含上述第2面之中心之第1區域、及包含上述第2面之外周之第2區域。上述第1金屬間化合物層之厚度,與上述第2面之第1區域重疊之第1部分之平均厚度厚於與上述第2區域重疊之第2部分之平均厚度。
另一實施形態之半導體裝置具有:第1半導體晶片,其具有第1面、及上述第1面相反側之第2面;第1晶片連接部,其包含金屬,經由第1焊料合金層與上述第1半導體晶片之上述第2面連接;上述第1焊料合金層,其配置於上述第1半導體晶片之上述第2面、與上述第1晶片連接部之間;及第1金屬間化合物層,其形成於上述第1半導體晶片之上述第2面、與上述第1焊料合金層之邊界,具備自上述第2面側往向上述第1晶片連接部側之凹凸面。上述第2面具備包含上述第2面之中心之第1區域、及包含上述第2面之外周之第2區域。上述第1金屬間化合物層具有與上述第2面之第1區域重疊之第1部分、及與上述第2區域重疊之第2部分。上述第1部分中之上述凹凸面之高低差大於上述第2部分中之上述凹凸面之高低差。 [發明之效果]
根據本案所揭示之發明,可提高介在於半導體晶片與晶片連接部之間之焊料合金層之連接可靠性。
上述以外之問題、構成及效果,可藉由以下之實施形態之說明而明瞭。
於用以說明以下實施形態之各圖中,原則上,對於同一構件標註同一符號,省略其之重複說明。又,亦存在功能上相同之要件以相同編號或對應之編號顯示之情形。又,以下存在為了易於理解圖式,即便為俯視圖亦標註陰影線之情形。另,隨附圖式顯示依據本揭示之原理之實施形態與安裝例,但該等係用以理解本揭示者,決非用以限定性解釋本揭示者。本說明書之記載係典型之例示。
本實施形態中,已足夠詳細地進行業者實施本揭示之說明,但應理解亦可為其他之安裝、形態,且可不脫離本揭示之技術思想範圍與精神地進行構成/構造之變更或各種要件之置換。
於以下之實施形態之說明中,作為半導體裝置之一例,舉在形成於絕緣基板上之金屬圖案上經由焊料搭載複數個半導體晶片而模組化之半導體裝置(功率半導體裝置、功率模組)進行說明。但,以下說明之技術係只要為具備經由焊料連接於晶片連接部之半導體晶片之半導體裝置,則可應用於各種變化例。
又,於以下之實施形態之說明中,作為經由焊料合金層連接半導體晶片之晶片連接部之例,例示性地舉形成於絕緣基板上之金屬製之導體圖案進行說明。但,晶片連接部存在各種變化例,例如,可例示與半導體晶片電性連接之引腳構件、支持半導體晶片之引腳框架之晶片焊墊、或與半導體晶片電性連接之其他電子零件之電極等。
<半導體裝置之構成例> 圖1係模式性顯示本實施形態之半導體裝置之構成例之剖視圖。半導體裝置100具有複數個半導體晶片(半導體晶片10及20)、及搭載半導體晶片10及20之基板30。基板30具有絕緣基板31、形成於絕緣基板31之上表面31t之複數個導體圖案32、及形成於絕緣基板31之下表面31b之導體圖案33。半導體晶片10及20搭載於複數個導體圖案32所包含之導體圖案32A。搭載半導體晶片10及20之基板30經由焊料合金層2搭載於基底板3上。搭載於基底板3上之基板30與半導體晶片10及20一起由蓋4覆蓋,收納於由蓋4及基底板3包圍之空間內。於由蓋4及基底板3包圍之空間內,例如填充凝膠狀之絕緣材料即密封材5,半導體晶片10及20與導線6由密封材5密封。
基板30例如於陶瓷基板即絕緣基板31之兩面,貼附金屬膜,將該金屬膜圖案化而構成電路。基板30可利用使用以銅為主成分之金屬作為導體圖案32及33之DBC(Direct Bond Copper:直接接合銅)、或者使用以鋁為主成分之金屬作為導體圖案32及33之DBA(Direct Bond Aluminum:直接接合鋁)。但,作為構成搭載半導體晶片10及20之晶片搭載部(晶片連接部)之材料,可應用各種金屬材料。例如,連接於包含Cu、Al、Cu-Mo、Al-SiC(鋁與碳化矽之複合材料)、Mg-SiC(鎂與碳化矽之複合材料)、42Alloy或CIC(Copper Invar Copper:銅-殷鋼-銅)等金屬之晶片連接部之情形時,亦可藉由應用以下說明之技術,提高介在於半導體晶片與晶片連接部之間之焊料合金層之連接可靠性。
於圖1所示之剖面中,複數個導體圖案32包含搭載半導體晶片10及20之導體圖案32A、經由導線6與半導體晶片10及20電性連接之導體圖案32B、及與引腳7電性連接之導體圖案32C。引腳7之一部分被導出至蓋4之外部,連接於半導體裝置100之端子。或,將引腳7本身作為端子使用。
半導體裝置100係組入於電力供給電路之電力控制用電子零件(功率半導體裝置、功率模組)。作為功率模組,例如可例示將半導體晶片10及20作為開關元件使用之反相器等。半導體裝置100例如被組入於搭載在軌道車輛或汽車之車體、飛機、產業裝置等之電源裝置。此種用途之情形時,有半導體裝置100暴露於高溫環境之情形,對構成半導體裝置100之各零件,要求高溫下之可靠性。例如,使用SiC或GaN等作為構成半導體晶片10或20之半導體基板之情形時,與使用Si之情形相比,可使之於高溫下動作。因此,需要確保將半導體晶片10及20電性或熱連接於晶片連接部之部分之連接可靠性在更高溫下之可靠性。
半導體晶片10如稍後敘述之圖2所示,具有形成於下表面10b之金屬化膜11、及形成於上表面10t之電極焊墊12。電極焊墊12經由圖1所示之導線6與導體圖案32B電性連接。金屬化膜11經由焊料合金層40與導體圖案32A電性連接。金屬化膜11及電極焊墊12分別作為半導體晶片10之電極發揮功能。例如,於半導體晶片10為MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor:金屬-氧化物-半導體場效電晶體)之情形時,電極焊墊12及金屬化膜11中之任一者為源極電極,另一者為汲極電極。例如,於半導體晶片10為雙極電晶體之情形時,電極焊墊12及金屬化膜11中之任一者為射極電極,另一者為集極電極。電晶體之情形時,於上表面10t,除電極焊墊12外,形成閘極電極用之電極焊墊。又,例如,半導體晶片10為二極體之情形時,電極焊墊12及金屬化膜11中之任一者為陽極電極,另一者為陰極電極。
<半導體晶片之連接構造> 鑑於上述事項,對提高半導體晶片與晶片連接部之連接部分之可靠性之本實施形態之構成例進行說明。圖2係將電性連接圖1所示之複數個半導體晶片中之一個與導體圖案之焊料合金層之周邊放大顯示之放大剖視圖。圖3係圖2所示之半導體晶片之下表面側之俯視圖。圖8係模式性顯示針對圖2之研討例即半導體裝置之連接構造中產生之龜裂之種類的放大剖視圖。另,以下對於提高半導體晶片與晶片連接部之連接部分之可靠性之技術,例示性地舉圖1所示之半導體晶片10與導體圖案32A之連接構造進行說明。但,例如可應用於經由焊料合金層40連接之各種部分,如半導體晶片20與導體圖案32A之連接構造等。
如圖2所示,半導體裝置100具有半導體晶片10、導體圖案32A、焊料合金層40、及金屬間化合物層50。半導體晶片10具有上表面10t及上表面10t相反側之下表面10b。導體圖案32A包含金屬(例如Cu),經由焊料合金層40與半導體晶片10之下表面10b連接。金屬間化合物層50形成於半導體晶片10之下表面10b與焊料合金層40之邊界,且具備自下表面10b側往向導體圖案32A側之凹凸面。如圖3所示,半導體晶片10之下表面10b具備包含下表面10b之中心之區域R1、及包含下表面10b之外周之區域R2。如圖2所示,金屬間化合物層50之厚度,與下表面10b之區域R1(參照圖3)重疊之部分50R1之平均厚度厚於與區域R2(參照圖3)重疊之部分50R2之平均厚度。
以下,使用圖8所示之半導體裝置100C對連接部分之故障模式進行說明後,對藉由圖2及圖3所示之本實施形態之連接構造,提高連接部分之可靠性之理由進行說明。根據本案發明者之研討,引起電性連接半導體晶片10與導體圖案32A之焊料合金層40之連接可靠性降低之故障模式可大致分為以下2種。
第1,起因於構成連接部周邊之各構件之線膨脹係數之不同而產生之熱應力所引起之故障模式。該第1故障模式於焊料合金層40之外周部分(接近半導體晶片10之側面之部分)發生,朝焊料合金層40之內側,換言之中央部分進展。因第1故障模式而於焊料合金層40產生龜裂CR1之情形時,容易產生於沿半導體晶片10之下表面10b之方向延伸之龜裂。若施加重複之溫度循環負載,則龜裂CR1朝中央部分延伸。
第2,於半導體晶片10中,起因於通電時產生之熱量之焊料合金層40之劣化所引起之故障模式。該第2故障模式於散熱特性相對較低之中央部分產生。因第2故障模式產生龜裂CR2之情形時,容易朝焊料合金層40之厚度方向(換言之下表面10b之面外方向)產生龜裂CR2。若施加重複之溫度循環負載,則龜裂CR2之產生部位自中央部分朝外周部分擴大。該第2故障模式之情形時,相較於產生龜裂CR2本身,龜裂CR2之產生範圍擴大更會引起連接可靠性降低。
為了抑制第1故障模式,較佳使用低彈性之焊料合金。若焊料合金層40之外周部分為低彈性,則可緩和熱應力,抑制產生起點之龜裂CR1,或龜裂CR1產生後之進展。為了抑制第2故障模式,較佳對中央部使用耐熱性高之焊料合金層40。但,使用種類不同之焊料合金之情形時,因塗佈製程之條件或回流焊條件,2種焊料合金之混合程度發生變化,因而難以於設計位置穩定地形成2種焊料合金層。起因於製造條件差異,連接可靠性可能會降低。因此,配置於半導體晶片10與導體圖案32A之間之焊料合金層40較佳包含1種焊料合金。
因此,本案發明者著眼於在中央部分之連接界面設置阻礙龜裂CR2之產生部位自中央部分朝外周部分擴大的構件,作為第2故障模式之抑制方法。如圖2所示,本實施形態之情形時,金屬間化合物層50之部分50R1相當於阻礙龜裂CR2之產生部位自中央部分朝外周部分擴大的構件。
圖2所示之金屬間化合物層50為於焊料合金層40所包含之金屬、與構成形成於半導體晶片10之下表面10b之金屬化膜11的金屬間產生之化合物。例如,本實施形態之情形時,焊料合金層40之焊料合金除錫(Sn)以外,亦含有銅(Cu)及銻(Sb),包含0.7重量%以上之銅。另,可對構成焊料合金層40之焊料合金使用一般之無鉛焊料,但較佳為包含銻及0.7重量%以上之銅。又,若考慮提高應力緩和特性,則尤佳為Sn-3~5Cu-10Sb焊料。另,作為焊料合金之變化例,例如可使用Sn-3~7Cu焊料。半導體晶片10之金屬化膜11可應用Cu、Ni、Au、Ag、Pt、Pd、Ti、TiN、Fe-Ni、或Fe-Co等Fe輕合金等各種金屬、合金。例如本實施形態之情形時,金屬化膜11包含鎳(Ni)。於該情形時,金屬間化合物層係焊料合金與金屬化膜11之主成分之金屬,即Ni-Sn之金屬間化合物層。
金屬間化合物層50於將半導體晶片10搭載於導體圖案32A上之回流焊製程中,藉由焊料合金與金屬化膜11反應而形成。因此,金屬間化合物層50自半導體晶片10之下表面10b,即金屬化膜11朝下方(往向導體圖案32A之方向)生長。此時,金屬間化合物層50非均勻地形成,而如圖2所示,以形成自下表面10b側往向導體圖案32A側之凹凸面之方式形成。於該凹凸面之高低差較大之情形時,可抑制因上述之第2故障模式產生之龜裂朝外周側擴大。即,本實施形態之情形時,藉由增大金屬間化合物層50之凹凸面之高低差,抑制因第2故障模式而產生之龜裂朝外周側擴大。
另一方面,金屬間化合物層50對於相對於其之生長方向正交之方向之外力較為脆弱,易受損。因此,於具備高低差較大之凹凸面之金屬間化合物層50形成至半導體晶片10之下表面10b之外周側之情形時,因上述之第1故障模式即熱應力,致使金屬間化合物層50受損。因此,基於抑制第1故障模式之觀點,較佳為形成於外周部分之金屬間化合物層50之凹凸面之高低差較小。
因此,於本實施形態之情形時,於外周區域,以凹凸面之高低差減小之方式形成金屬間化合物層50。詳細而言,如圖3所示,半導體晶片10之下表面10b具備包含下表面10b之中心之區域R1、及包含下表面10b之外周之區域R2。如圖2所示,金屬間化合物層50具有與下表面10b之區域R1(參照圖3)重疊之部分50R1、及與區域R2(參照圖3)重疊之部分50R2。金屬間化合物層50之凹凸面之高低差,下表面10b之部分50R1之高低差大於部分50R2之高低差。
金屬間化合物層50之凹凸面之高低差例如可如下形成。金屬間化合物層50之凹凸面之高低差於焊料合金、與金屬化膜11相接之狀態下,與回流焊處理之時間成比例地增大。因此,於回流焊步驟中,若如下管理回流焊步驟,則可製造圖2所示之連接構造:於僅半導體晶片10之下表面10b之區域R1(參照圖3)與焊料合金接觸之狀態下開始回流焊,於回流焊處理之中途使焊料合金與區域R2接觸。於該方法之情形時,首先,於導體圖案32A上塗佈(配置)糊狀或薄片狀之焊料合金。接著,將半導體晶片10配置於糊狀或薄片狀之焊料合金上。此時,僅區域R1與焊料合金相接,區域R2不與焊料合金相接。接著,作為加熱步驟,加熱焊料合金。此時,於焊料合金與半導體晶片10之下表面10b之連接界面,產生金屬間化合物層,並朝著導體圖案32A生長。接著,使半導體晶片10與導體圖案32之距離靠近。藉此,熔融之焊料朝周圍擴展,區域R2(參照圖3)與焊料合金接觸。若於該狀態下再次加熱,則如圖2所示,可獲得依每一部分控制高低差之金屬間化合物層50。
於該情形時,凹凸面之高低差可表現為部分50R1之平均厚度(自下表面10b至凹凸面之複數個凸部分之頂點之距離的平均值)及部分50R2之平均厚度。即,如上所述,金屬間化合物層50之厚度,與下表面10b之區域R1(參照圖3)重疊之部分50R1之平均厚度厚於與區域R2(參照圖3)重疊之部分50R2之平均厚度。該情形時,平均厚度較厚之部分50R1中,凹凸面之高低差增大,平均厚度較薄之部分50R2中,凹凸面之高低差減小。
又,作為金屬間化合物層50之形成方法之變化例,亦存在以下方法。即,於下表面10b之區域R1(參照圖3),預先形成以金屬間化合物層50之高低差增大之方式形成之凹凸形狀之金屬膜。該金屬膜例如可藉由鍍覆法形成。若於以區域R2(參照圖3)為遮罩之狀態下,藉由鍍覆法,於區域R1選擇性形成具有凹凸之金屬膜,則即便於在回流焊處理中,於使焊料合金接觸於下表面10b之整體之狀態下開始回流焊之情形時,如圖2所示,亦可控制金屬間化合物層50之高低差。
本實施形態之半導體裝置100之情形時,如上所述,因以凹凸面之高低差(換言之平均厚度)於部分50R1與部分50R2不同之方式形成,故可抑制上述之第1故障模式及第2故障模式各者。又,因焊料合金層40包含1種焊料合金,故可穩定地實現圖2所示之連接構造。其結果,可提高半導體晶片10之下表面10b與焊料合金層40之連接界面處之連接可靠性。
又,因焊料合金層40連接半導體晶片10與導體圖案32A,於較佳為除半導體晶片10之下表面10b側以外,於導體圖案32A側亦形成與金屬間化合物層50同樣之金屬間化合物層60。本實施形態之情形時,如圖2所示,導體圖案32A具備於自上表面10t觀察半導體晶片10之俯視時,與下表面10b之整體對向之上表面32t。於導體圖案32A之上表面32t與焊料合金層40之邊界,形成具備自上表面32t側往向半導體晶片10側之凹凸面之金屬間化合物層60。金屬間化合物層60之厚度,與下表面10b之區域R1(參照圖3)重疊之部分60R1之平均厚度厚於與區域R2(參照圖3)重疊之部分60R2之平均厚度。
圖2所示之金屬間化合物層60可如下表現。金屬間化合物層60具有與下表面10b之區域R1(參照圖3)重疊之部分60R1、及與區域R2(參照圖3)重疊之部分60R2。金屬間化合物層60之凹凸面之高低差係下表面10b之部分60R1之高低差大於部分60R2之高低差。藉此,於焊料合金層40之下表面側之連接界面,換言之,於焊料合金層40與導體圖案32之連接界面,可提高連接可靠性。
又,於焊料合金層40之外周部,基於提高焊料合金層40之應力緩解功能,較佳為加厚外周部分之焊料合金層40之厚度。如圖4所示,焊料合金層40之厚度,與下表面10b之區域R2(參照圖3)重疊之部分40R2之平均厚度T2厚於與區域R1(參照圖3)重疊之部分40R1之平均厚度T1。本實施形態之情形時,藉由如上所述般構成金屬間化合物層50及60之平均厚度,可控制焊料合金層40之平均厚度。另,圖4係與圖2相同之剖面之放大剖視圖,但為了易於觀察符號,而作為分開之圖式記載。
然而,於圖3所示之區域R1與區域R2之範圍,存在各種實施例。以下,對基於提高連接可靠性之觀點而言較佳之態樣進行說明。首先,區域R1與區域R2彼此相鄰。區域R1係可將下表面10b中,於回流焊處理開始時,與焊料合金層40之原料即糊狀或薄片狀之焊料合金相接之部分定義為區域R1。區域R2係區域R1周圍之部分,可定義為於回流焊處理開始後,藉由糊狀或薄片狀之焊料合金擴展而相接之區域。藉由回流焊處理中之接觸時間控制金屬間化合物層50及60之厚度(高低差)之情形時,嚴格而言,因焊料合金自中央部分朝外周部分逐漸擴散,故於區域R1之附近,存在金屬間化合物層50及60之厚度較區域R2之最外周厚之區域。本案中,認為該區域屬於區域R2。又,作為變化例,於區域R1選擇性形成有具有凹凸面之金屬膜之情形時,可將該形成有金屬膜之區域定義為區域R1,將其周圍之區域定義為區域R2。
於上述之定義中,為了抑制金屬間化合物層50及60(參照圖2)之損傷,較佳為區域R1之範圍不要過大。詳細而言,較佳為區域R2以包圍區域R1之方式設置,區域R2之面積大於區域R1之面積。藉由使區域R2之面積大於區域R1之面積,可抑制高低差較大之金屬間化合物層50之部分50R1及金屬間化合物層60之部分60R1因熱應力而破損。
理想而言,區域R1之輪廓較佳為圓或橢圓。於下表面10b之形狀為正方形之情形時,較佳為圓形。又,於下表面10b之形狀為長方形之情形時,較佳為於沿長邊之方向具有長徑之橢圓。又,於自下表面10b之中心朝下表面10b之各邊畫垂線(假想線)之情形時,區域R1較佳配置於通過該垂線全長中之中心側之80%之位置的圓或橢圓之內側。
又,上述之定義中,將圖3所示之區域R1進行圓形換算時之直徑長度D1相對於將下表面10b進行正方形換算時之1條邊之長度L1較佳為1/3以上。藉由增大區域R1之面積,即便於圖8所示之龜裂CR2產生之部位偏離中央之情形時,亦可抑制其之擴大。另,如稍後所述,區域R1之形狀不限定於圓形,下表面10b之形狀不限定於正方形,但於比較各區域之面積標準之情形時,可以如上所述換算而得之值進行評估。
又,基於抑制上述之第1故障模式及第2故障模式之觀點,尤佳為金屬間化合物層50之厚度,部分50R1之平均厚度為部分50R2之平均厚度之3倍以上之厚度。同樣地,較佳為金屬間化合物層60之厚度,部分60R1之平均厚度為部分60R2之平均厚度之3倍以上之厚度。
<變化例1> 接著,就針對圖2所示之半導體裝置100之連接構造之變化例進行說明。圖5係針對圖3之變化例即半導體裝置具備之半導體晶片之下表面側之俯視圖。本變化例係對於複數個半導體晶片近距離彼此相鄰配置之情形時有效之技術。另,以下說明之半導體裝置200除了半導體晶片10及20之下表面中之區域之位置關係與圖3不同之點以外,皆與上述之半導體裝置100相同。於以下之說明中,視需要參照圖1~圖4進行說明。
如圖5所示,半導體裝置200與圖1所示之半導體裝置100同樣,於俯視時,具有搭載於半導體晶片10附近之半導體晶片20。半導體晶片10之下表面10b呈四角形,該四角形具備與半導體晶片20對向之邊10s1、邊10s1相反側之邊10s2、與邊10s1及邊10s2交叉之邊10s3、及邊10s3相反側之邊10s4。區域R1設置於較邊10s2更接近邊10s1之位置。換言之,區域R1靠近半導體晶片20配置。
於如半導體晶片10及20般,複數個半導體晶片以相鄰之方式配置之情形時,與單獨配置一個半導體晶片10之情形相比,於下表面10b之面內,易變成高溫之場所發生變化。半導體晶片10之外周區域與中央區域相比更容易散熱之情況不變。但,中央區域中接近邊10s1之區域(換言之接近半導體晶片20之區域),與接近邊10s2之區域(換言之距半導體晶片20較遠之區域)相比,容易變成高溫。認為這是因為於邊10s1側存在其他熱源即半導體晶片20導致散熱特性降低之故。如本實施形態般,將區域R1設置於較邊10s2更接近邊10s1之位置之情形時,相當於在容易產生使用圖8說明之龜裂CR2之部位設置區域R1。如此,於具備複數個半導體晶片之半導體裝置之情形時,較佳為考慮伴隨複數個半導體晶片之位置關係之熱分佈,而規定區域R1之佈局。藉此,可有效地抑制產生龜裂CR2之部位擴大。
但,基於抑制起因於上述之第1故障模式之龜裂CR1(參照圖8)進展之觀點,較佳為區域R1之範圍不會極端地靠近邊10s1側。理想而言,於自下表面10b之中心往向下表面10b之各邊(邊10s1、10s2、10s3、及10s4)畫垂線(假想線)之情形時,區域R1較佳配置於通過該垂線全長中之中心側之80%之位置的圓或橢圓之內側。
另,圖5中已例示半導體晶片之數量為2個之例,但半導體晶片之數量不限定於2個。例如,於圖6所示之半導體裝置200之情形時,具備6個半導體晶片(半導體晶片10、20、10A、20A、10B及20B)。圖6係搭載圖1所示之半導體晶片之導體圖案之俯視圖。圖6係自半導體晶片之上表面側觀察之俯視圖,但顯示出下表面之區域R1及區域R2之範圍。或者,雖省略圖示,但亦存在將4個半導體晶片彼此相鄰地搭載於一個半導體裝置內之情形。如此,於將複數個半導體晶片彼此相鄰搭載之情形時,區域R1之位置較佳為靠近相鄰之半導體晶片而配置。又,亦存在以下情況:如圖6所示之半導體晶片10A般,於相鄰之兩側配置半導體晶片10及10B之情形時,半導體晶片10A之區域R1之面積大於半導體晶片10之區域R1之面積。半導體晶片10A與半導體晶片10及10B相比,搭載於更不易散熱之位置,但藉由擴大中央區域(區域R1)之面積,可抑制產生上述之第2故障模式。
<變化例2> 圖7係針對圖2之變化例即半導體裝置具備之半導體晶片周邊之放大剖視圖。本變化例中,對在一個半導體晶片之上表面及下表面連接有焊料合金層之實施態樣進行說明。
半導體裝置300與圖2所示之半導體裝置100之不同點在於,在使用圖2說明之半導體裝置100之構造中之上表面10t側之電極焊墊12,經由焊料合金層70連接有導體圖案80。因其他點皆與圖2所示之半導體裝置100同樣,故省略重複之說明。
半導體裝置300具有:導體圖案(第2晶片連接部)80,其包含金屬,經由焊料合金層70與半導體晶片10之上表面10t連接;及焊料合金層70,其配置於半導體晶片10之上表面10t與導體圖案80之間。
又,半導體裝置300具有:金屬間化合物層55,其形成於半導體晶片10之上表面10t、與焊料合金層70之邊界,具備自上表面10t側往向導體圖案80側之凹凸面。金屬間化合物層55之厚度,與下表面10b之區域R1(參照圖3)重疊之部分55R1之平均厚度厚於與區域R2(參照圖3)重疊之部分55R2之平均厚度。
金屬間化合物層55之構造亦可如下表現。即,金屬間化合物層55具有與下表面10b之區域R1(參照圖3)重疊之部分55R1、及與區域R2(參照圖3)重疊之部分55R2。金屬間化合物層55之凹凸面之高低差係下表面10b之部分55R1之高低差大於部分55R2之高低差。於將焊料合金層70連接於半導體晶片10之上表面10t側之情形時,藉由本變化例之構成,可提高焊料合金層70與半導體晶片10之電極焊墊12之連接界面之連接可靠性。
同樣地,半導體裝置300具有:金屬間化合物層65,其形成於導體圖案80之下表面80b、與焊料合金層70之邊界,具備自下表面80b側往向半導體晶片10之上表面10t側之凹凸面。又,金屬間化合物層65具有:與下表面10b之區域R1(參照圖3)重疊之部分65R1、及與區域R2(參照圖3)重疊之部分65R2。金屬間化合物層65之凹凸面之高低差係下表面10b之部分65R1之高低差大於部分65R2之高低差。藉由變化例之構成,可提高焊料合金層70與導體圖案80之連接界面之連接可靠性。
另,作為經由焊料合金層70連接於半導體晶片10之晶片連接部之例,舉導體圖案80進行說明,但例如於安裝散熱板等構件之情形時亦有效。於散熱板之情形時,因圖8說明之龜裂CR1或龜裂CR2之產生及進展,熱量路徑被分斷,故散熱特性降低。藉由應用上述之構造,可抑制散熱性降低。又,雖省略圖示,但亦存在例如於圖6所示之複數個半導體晶片各者之上表面及下表面連接導體圖案之情形。
又,上文中,已說明各種變化例,但亦可將各變化例適當組合而應用。
以上,已對本實施形態之代表性變化例進行說明,但本發明不限定於上述之實施例或代表性變化例,於不脫離發明主旨之範圍內,可應用各種變化例。 [產業上之可利用性]
本發明可用於光學裝置。
2:焊料合金層 3:基底板 4:蓋 5:密封材 6:導線 7:引腳 10:半導體晶片(半導體元件) 10A:半導體晶片(半導體元件) 10B:半導體晶片(半導體元件) 10b:下表面(背面) 10s1:邊 10s2:邊 10s3:邊 10s4:邊 10t:上表面(正面) 11:金屬化膜 12:電極焊墊 20:半導體晶片(半導體元件) 20A:半導體晶片(半導體元件) 20B:半導體晶片(半導體元件) 30:基板 31:絕緣基板 31b:下表面 31t:上表面 32:導體圖案 32A:導體圖案 32B:導體圖案 32C:導體圖案 32t:上表面 33:導體圖案 40:焊料合金層 40R1:部分 40R2:部分 50:金屬間化合物 50R1:部分 50R2:部分 55:金屬間化合物 55R1:部分 55R2:部分 60:金屬間化合物 60R1:部分 60R2:部分 65:金屬間化合物 65R1:部分 65R2:部分 70:焊料合金層 80:導體圖案(第2晶片連接部) 80b:下表面 100:半導體裝置 100C:半導體裝置 200:半導體裝置 300:半導體裝置 CR1:龜裂 CR2:龜裂 D1:直徑長度 L1:長度 R1:區域(中央區域) R2:(外周區域) T1:平均厚度 T2:平均厚度
圖1係模式性顯示一實施形態之半導體裝置之構成例之說明圖。 圖2係將電性連接圖1所示之複數個半導體晶片中之一個與導體圖案之焊料合金層之周邊放大顯示之放大剖視圖。 圖3係圖2所示之半導體晶片之下表面側之俯視圖。 圖4係明示與圖2相同之放大剖面中,比較焊料合金層之厚度之範圍之放大剖視圖。 圖5係針對圖3之變化例即半導體裝置具備之半導體晶片之下表面側之俯視圖。 圖6係搭載有圖1所示之半導體晶片之導體圖案之俯視圖。 圖7係針對圖2之變化例即半導體裝置具備之半導體晶片周邊之放大剖視圖。 圖8係模式性顯示針對圖2之研討例即半導體裝置之連接構造中產生之龜裂之種類的放大剖視圖。
10:半導體晶片(半導體元件)
10b:下表面(背面)
10t:上表面(正面)
11:金屬化膜
12:電極焊墊
30:基板
31:絕緣基板
32:導體圖案
32A:導體圖案
32t:上表面
33:導體圖案
40:焊料合金層
50:金屬間化合物
50R1:部分
50R2:部分
60:金屬間化合物
60R1:部分
60R2:部分
100:半導體裝置

Claims (10)

  1. 一種半導體裝置,其具有:第1半導體晶片,其具有第1面、及上述第1面相反側之第2面;第1晶片連接部,其包含金屬,經由第1焊料合金層與上述第1半導體晶片之上述第2面連接;上述第1焊料合金層,其配置於上述第1半導體晶片之上述第2面、與上述第1晶片連接部之間;及第1金屬間化合物層,其形成於上述第1半導體晶片之上述第2面、與上述第1焊料合金層之邊界,具備自上述第2面側往向上述第1晶片連接部側之凹凸面;且上述第2面具備包含上述第2面之中心之第1區域、及包含上述第2面之外周之第2區域,上述第1金屬間化合物層之厚度,與上述第2面之第1區域重疊之第1部分之平均厚度厚於與上述第2區域重疊之第2部分之平均厚度。
  2. 如請求項1之半導體裝置,其中上述第1晶片連接部具備第3面,該第3面於自上述第1面側觀察上述第1半導體晶片之俯視時,與上述第2面之整體對向;於上述第1晶片連接部之上述第3面與上述第1焊料合金層之邊界,形成有具備自上述第3面側往向上述第1半導體晶片側之凹凸面之第2金屬間化合物層,上述第2金屬間化合物層之厚度,與上述第2面之第1區域重疊之第3 部分之平均厚度厚於與上述第2區域重疊之第4部分之平均厚度。
  3. 如請求項2之半導體裝置,其中上述第1焊料合金層之厚度,與上述第2面之上述第2區域重疊之第5部分之平均厚度厚於與第1區域重疊之第6部分之平均厚度。
  4. 如請求項3之半導體裝置,其中上述第2區域之面積大於上述第1區域之面積。
  5. 如請求項4之半導體裝置,其中上述第1區域與上述第2區域彼此相鄰,對上述第1區域進行圓形換算時之直徑長度相對於對上述第2面進行正方形換算時之1邊之長度,為1/3以上。
  6. 如請求項1之半導體裝置,其中與上述第2面之第1區域重疊之第1部分之平均厚度為與上述第2區域重疊之第2部分之平均厚度之3倍以上。
  7. 如請求項1之半導體裝置,其中上述第1焊料合金層除錫(Sn)以外,還含有銅(Cu)及銻(Sb),包含0.7重量%以上之銅。
  8. 如請求項1之半導體裝置,其進而具有: 俯視時搭載於上述第1半導體晶片附近之第2半導體晶片,且上述第1半導體晶片之上述第2面呈四角形,該四角形具備與上述第2半導體晶片對向之第1邊、上述第1邊相反側之第2邊、與上述第1邊及上述第2邊交叉之第3邊、及上述第3邊相反側之第4邊,上述第1區域設置於較上述第2邊更接近上述第1邊之位置。
  9. 如請求項1之半導體裝置,其進而具有:第2晶片連接部,其包含金屬,經由第2焊料合金層與上述第1半導體晶片之上述第1面連接;上述第2焊料合金層,其配置於上述第1半導體晶片之上述第1面、與上述第2晶片連接部之間;及第3金屬間化合物層,其形成於上述第1半導體晶片之上述第1面、與上述第2焊料合金層之邊界,具備自上述第1面側往向上述第2晶片連接部側之凹凸面;上述第3金屬間化合物層之厚度,與上述第2面之第1區域重疊之第3部分之平均厚度厚於與上述第2區域重疊之第4部分之平均厚度。
  10. 一種半導體裝置,其具有:第1半導體晶片,其具有第1面、及上述第1面相反側之第2面;第1晶片連接部,其包含金屬,經由第1焊料合金層與上述第1半導體晶片之上述第2面連接;上述第1焊料合金層,其配置於上述第1半導體晶片之上述第2面、與上述第1晶片連接部之間;及 第1金屬間化合物層,其形成於上述第1半導體晶片之上述第2面、與上述第1焊料合金層之邊界,具備自上述第2面側往向上述第1晶片連接部側之凹凸面;且上述第2面具備包含上述第2面之中心之第1區域、及包含上述第2面之外周之第2區域,上述第1金屬間化合物層具有與上述第2面之第1區域重疊之第1部分、及與上述第2區域重疊之第2部分,上述第1部分中之上述凹凸面之高低差大於上述第2部分中之上述凹凸面之高低差。
TW110113577A 2020-05-26 2021-04-15 半導體裝置 TWI763429B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020090982A JP7492375B2 (ja) 2020-05-26 2020-05-26 半導体装置
JP2020-090982 2020-05-26

Publications (2)

Publication Number Publication Date
TW202145493A TW202145493A (zh) 2021-12-01
TWI763429B true TWI763429B (zh) 2022-05-01

Family

ID=78723265

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110113577A TWI763429B (zh) 2020-05-26 2021-04-15 半導體裝置

Country Status (4)

Country Link
JP (1) JP7492375B2 (zh)
CN (1) CN115552576A (zh)
TW (1) TWI763429B (zh)
WO (1) WO2021240944A1 (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140054766A1 (en) * 2012-07-27 2014-02-27 Nippon Steel & Sumikin Materials Co., Ltd. Lead-free solder bump bonding structure
US20180277506A1 (en) * 2016-06-16 2018-09-27 Fuji Electric Co., Ltd. Solder joining

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4569423B2 (ja) * 2005-08-31 2010-10-27 株式会社日立製作所 半導体装置の製造方法
JP5252024B2 (ja) 2011-04-12 2013-07-31 富士電機株式会社 半導体装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140054766A1 (en) * 2012-07-27 2014-02-27 Nippon Steel & Sumikin Materials Co., Ltd. Lead-free solder bump bonding structure
US20180277506A1 (en) * 2016-06-16 2018-09-27 Fuji Electric Co., Ltd. Solder joining

Also Published As

Publication number Publication date
TW202145493A (zh) 2021-12-01
JP2021190447A (ja) 2021-12-13
WO2021240944A1 (ja) 2021-12-02
CN115552576A (zh) 2022-12-30
JP7492375B2 (ja) 2024-05-29

Similar Documents

Publication Publication Date Title
JP6032294B2 (ja) 半導体装置
US20170338190A1 (en) Power module
JP5214936B2 (ja) 半導体装置
JP3333409B2 (ja) 半導体モジュール
JP6305176B2 (ja) 半導体装置及び製造方法
JPH04293259A (ja) 半導体装置およびその製造方法
KR102228945B1 (ko) 반도체 패키지 및 이의 제조방법
CN111937127B (zh) 功率半导体芯片上的材料减少的金属板
TWI763429B (zh) 半導體裝置
TWI775075B (zh) 具有金屬導熱凸塊接墊的陶瓷基板組件及元件
JP4046623B2 (ja) パワー半導体モジュールおよびその固定方法
US6876067B2 (en) Semiconductor device
JP2006190728A (ja) 電力用半導体装置
WO2019116910A1 (ja) 半導体装置および半導体装置の製造方法
JP2003133329A (ja) 半導体装置
JP6011410B2 (ja) 半導体装置用接合体、パワーモジュール用基板及びパワーモジュール
CN111834307B (zh) 半导体模块
JP7310161B2 (ja) 半導体装置及びその製造方法
JP4861200B2 (ja) パワーモジュール
JP4047572B2 (ja) 電力用半導体装置
JP6274986B2 (ja) パワー半導体モジュールおよびその製造方法
WO2017077729A1 (ja) 半導体モジュール及びその製造方法
JP2015115349A (ja) 半導体装置
JP7312814B2 (ja) 電子装置および電子装置の製造方法
JP2024054535A (ja) 半導体装置