TWI759252B - 記憶體裝置及電路及用於記憶體的方法 - Google Patents

記憶體裝置及電路及用於記憶體的方法 Download PDF

Info

Publication number
TWI759252B
TWI759252B TW110138016A TW110138016A TWI759252B TW I759252 B TWI759252 B TW I759252B TW 110138016 A TW110138016 A TW 110138016A TW 110138016 A TW110138016 A TW 110138016A TW I759252 B TWI759252 B TW I759252B
Authority
TW
Taiwan
Prior art keywords
write
signal
global write
global
memory
Prior art date
Application number
TW110138016A
Other languages
English (en)
Other versions
TW202221710A (zh
Inventor
楊秀麗
程寬
萬和舟
姜煒陽
Original Assignee
台灣積體電路製造股份有限公司
大陸商台積電(中國)有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司, 大陸商台積電(中國)有限公司 filed Critical 台灣積體電路製造股份有限公司
Application granted granted Critical
Publication of TWI759252B publication Critical patent/TWI759252B/zh
Publication of TW202221710A publication Critical patent/TW202221710A/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1096Write circuits, e.g. I/O line write drivers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4076Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4085Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • G11C11/417Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
    • G11C11/419Read-write [R-W] circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/106Data output latches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1087Data input latches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/222Clock generating, synchronizing or distributing circuits within memory device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Static Random-Access Memory (AREA)
  • Dram (AREA)

Abstract

一種裝置包括記憶體組、第一對寫入資料佈線、第二對寫入資料佈線和全域寫入電路。第一對寫入資料佈線連接至記憶體組中的第一組合。第二對寫入資料佈線連接至記憶體組中的第二組合。回應於第一時脈信號,全域寫入電路產生第一全域寫入信號和第一補數全域寫入信號,第一全域寫入信號和第一補數全域寫入信號透過第一對寫入資料佈線,發送到記憶體組中的第一組合。回應於第二時脈信號,全域寫入電路產生第二全域寫入信號和第二補數全域寫入信號,第二全域寫入信號和第二補數全域寫入信號透過第二對寫入資料佈線,發送到記憶體組中的第二組合。

Description

記憶體裝置及電路及用於記憶體的方法
本揭示係有關半導體裝置的技術,特別是有關記憶體裝置的寫入電路。
電子裝置和基於電子的系統需要某種形式的高速記憶體裝置來儲存和取回資訊。隨機存取記憶體(Random Access Memory;RAM)通常用於積體電路中。嵌入式RAM在高速通訊、影像處理和片上系統(System on a Chip;SOC)應用中特別流行。RAM包含單個記憶體單元的陣列。使用者可以對RAM的記憶體單元執行讀取操作和寫入操作。在寫入過程中,寫入驅動器用於設置連接至記憶體裝置中的記憶體陣列的全域信號線上的電壓準位。
根據本揭示的一個實施例,提供了一種記憶體裝置,包括:複數個記憶體組;第一對寫入資料佈線,連接至上 述記憶體組中的第一組合;第二對寫入資料佈線,連接至上述記憶體組中的第二組合;以及全域寫入電路,被配置為接收第一時脈信號和第二時脈信號,其中:回應於上述第一時脈信號,上述全域寫入電路產生第一全域寫入信號和第一補數全域寫入信號,上述第一全域寫入信號和上述第一補數全域寫入信號透過上述第一對寫入資料佈線,發送到上述記憶體組中的第一組合,回應於上述第二時脈信號,上述全域寫入電路產生第二全域寫入信號和第二補數全域寫入信號,上述第二全域寫入信號和上述第二補數全域寫入信號透過上述第二對寫入資料佈線,發送到上述記憶體組中的第二組合。
根據本揭示的另一實施例,提供了一種記憶體電路,包括:控制電路,被配置為提供第一時脈信號、第二時脈信號和寫入資料信號;第一全域寫入驅動器,與第一對寫入資料佈線耦接,其中上述第一全域寫入驅動器被配置為回應於上述第一時脈信號,根據上述寫入資料信號產生第一全域寫入信號和第一補數全域寫入信號,上述第一全域寫入信號和上述第一補數全域寫入信號透過上述第一對寫入資料佈線,發送到複數個記憶體組中的第一組合;以及第二全域寫入驅動器,與第二對寫入資料佈線耦接,其中上述第二全域寫入驅動器被配置為回應於上述第二時脈信號,根據上述寫入資料信號產生第二全域寫入信號和第二補數全域寫入信號,上述第二全域寫入信號和上述第二補數全域寫入信號透過上述第二對寫入資料佈線,發送到上 述記憶體組中的第二組合。
根據本揭示的又一實施例,提供了一種用於記憶體的方法,包括:在對複數個記憶體組中的第一組合的第一寫入過程期間,提供第一時脈信號以觸發第一全域寫入驅動器,用於根據寫入資料信號產生第一全域寫入信號和第一補數全域寫入信號,上述第一全域寫入信號和上述第一補數全域寫入信號透過第一對寫入資料佈線,發送到上述第一組合中的記憶體組;以及在對上述記憶體組中的第二組合的第二寫入過程期間,提供第二時脈信號以觸發第二全域寫入驅動器,用於根據上述寫入資料信號產生第二全域寫入信號和第二補數全域寫入信號,上述第二全域寫入信號和上述第二補數全域寫入信號透過第二對寫入資料佈線,發送到上述第二組合中的記憶體組
100:記憶體裝置
120:全域寫入電路
121:全域寫入驅動器
121a-121d:反相器
122:全域寫入驅動器
122a-122d:反相器
123,124:閘控電路
125:反相器
140:控制電路
160:資料鎖存器
161:反相器
170:反或邏輯閘
171:反相器
181,182,183,184:局部寫入驅動器
200:記憶體裝置
220:全域寫入電路
240:控制電路
260:資料鎖存器
300:記憶體裝置
320:全域寫入電路
340:控制電路
360:資料鎖存器
400:記憶體裝置
420:全域寫入電路
440:控制電路
460:資料鎖存器
500:方法
S510,S520,S530,S540,S550:操作
BC:位元單元
BK1-BK6:記憶體組
BL1-BLn:位元線
BLB1-BLBn:補數位元線
CA1-CA2:記憶體陣列
CKD1-CKD3:時脈信號
CKD1d-CKD2d:延遲時脈信號
CKnor:時脈信號
CKor:時脈信號
DX:鎖存寫入信號
DXB:反相鎖存寫入信號
G1-G3:組合
GW1-GW3:全域寫入信號
GWB1-GWB3:補數全域寫入信號
LW1-LW3:局部寫入信號
LWB1-LWB3:補數局部寫入信號
M1-M3:時間段
M2a-M2b:時間段
M3a-M3b:時間段
N1-N4:節點
T1-T14:電晶體
VDD:正系統電源
W1a-W1b:寫入資料佈線
W2a-W2b:寫入資料佈線
W3a-W3b:寫入資料佈線
WD:寫入資料信號
WDBin:反相寫入信號
YS:選擇電路
在結合附圖閱讀時,可以從下面的具體實施方式最佳地理解本揭示內容的各方面。注意,根據行業的標準做法,各種特徵不是按比例繪製的。事實上,為了討論的清楚起見,可任意增大或減小各種特徵的尺寸。
第1圖係示出根據本揭示的各種實施例的記憶體裝置的示意圖。
第2圖係示出根據本揭示的各種實施例的第1圖中的全域寫入電路、控制電路和資料鎖存器的電路結構的示意圖。
第3圖係示出根據本揭示的各種實施例的在第1圖的記憶 體裝置中產生的相關信號的信號波形。
第4圖係示出根據本揭示的各種實施例的記憶體裝置的示意圖。
第5圖係示出根據本揭示的各種實施例的記憶體裝置的示意圖。
第6圖係示出根據本揭示的各種實施例的記憶體裝置的示意圖。
第7圖係示出根據本揭示的各種實施例的方法的流程圖。
下面的公開內容提供了用於實現所提供主題的不同特徵的不同的實施例或示例。下文描述了組件和佈置等的具體示例以簡化本揭示。當然,這些僅是示例而不是限制性的。例如:在下面的說明中,在第二特徵上方或之上形成第一特徵可以包括以直接接觸的方式形成第一特徵和第二特徵的實施例,並且還可以包括可以在第一特徵和第二特徵之間形成附加特徵,使得第一特徵和第二特徵可以不直接接觸的實施例。此外,本揭示在各個示例中可重複參考標號及/或字母。這種重複是為了簡單性和清楚性的目的,並且其本身不指示所討論的各個實施例及/或配置之間的關係。
本說明書中使用的術語通常具有它們在本領域以及使用每個術語的特定上下文中的普通含義。本說明書中對示例的使用(包括本文所討論的任何術語的示例)僅是說 明性的,並且絕不限制本揭示或任何示例性術語的範圍和含義。同樣,本揭示不限於本說明書中給出的各種實施例。
應理解的是,儘管在本文中可以使用術語「第一」、「第二」等來描述各種元件,但是這些元件不應受到這些術語的限制。這些術語用於將一個元件與另一元件區分開。例如:在不脫離實施例的範圍的情況下,第一元件可以被稱為第二元件,並且類似地,第二元件可以被稱為第一元件。如本文所使用的,術語「及/或」包括一個或複數個相關聯的所行條目的任何和所有組合。
如本文中所使用的,術語「包括」、「包含」、「具有」、「含有」、「涉及」等應理解為開放式的,即意指包括但不限於。
在整個說明書中對「一個實施例」、「實施例」、或「一些實施例」的引用表示結合(一個或複數個)實施例描述的特定特徵、結構、實施方式或特性包括在本揭示的至少一個實施例中。因此,在整個說明書中的各個地方使用短語「在一個實施例中」或「在實施例中」或「在一些實施例中」不一定都指代同一實施例。此外,在一個或複數個實施例中,可以以任何合適的方式組合特定特徵、結構、實施方式或特性。
第1圖係示出根據本揭示的各種實施例的記憶體裝置100的示意圖。在第1圖示意性地示出的實施例中,記憶體裝置100包括複數個記憶體組BK1-BK4,並且每個記憶體組BK1-BK4可被單獨訪問。為了說明的目的, 示出了記憶體裝置100中的這四個記憶體組BK1-BK4,但本揭示不限於四個記憶體組BK1-BK4。例如:記憶體裝置100可以包括兩個、三個、四個、或更多個不同的記憶體組。
在一些實施例中,每個記憶體組BK1-BK4包括一個記憶體陣列,上述記憶體陣列包括佈置在複數個列和行上的複數個位元單元BC。如記憶體組BK1的記憶體陣列CA1所示,同一行上的這些位元單元BC連接至同一位元線和同一補數位元線。例如:第1行上的位元單元BC連接至位元線BL1以及補數位元線BLB1,並且第n行上的位元單元BC連接至位元線BLn和補數位元線BLBn。類似地,如記憶體組BK2的記憶體陣列CA2所示,同一行上的這些位元單元BC連接至同一位元線和同一補數位元線。在一些實施例中,記憶體組BK3和BK4還包括類似於記憶體組BK1和BK2的結構。為了簡潔起見,在第1圖中未完全示出記憶體組BK3和BK4的內部結構。
如第1圖所示,記憶體裝置100包括全域寫入電路120、控制電路140、資料鎖存器160、第一對寫入資料佈線W1a-W1b及第二對寫入資料佈線W2a-W2b。控制電路140被配置為提供時脈信號CKD1、另一時脈信號CKD2和寫入資料信號WD。
基於由控制電路140提供的時脈信號CKD1、時脈信號CKD2及寫入資料信號WD,全域寫入電路120被配置為產生從全域寫入信號GW1、補數全域寫入信號 GWB1、另一全域寫入信號GW2及另一補數全域寫入信號GWB2中選擇的兩個信號,以相對於記憶體組BK1-BK4之一執行寫入過程。如第1圖所示,記憶體組BK1-BK4相對於記憶體裝置100中的全域寫入電路120佈置在不同的物理位置。如第1圖所示,記憶體組BK1-BK4可劃分為兩個組合G1和G2。第一組合G1中的記憶體組BK1和BK2相對更靠近全域寫入電路120,並且第二組合G2中的記憶體組BK3和BK4相對更遠離全域寫入電路120。在一些實施例中,第一組合G1中的記憶體組BK1和BK2連接至第一對寫入資料佈線W1a和W1b,並且第二組合G2中的記憶體組BK3和BK4連接至第二對寫入資料佈線W2a和W2b。
在一些實施例中,全域寫入電路120能夠產生全域寫入信號GW1和補數全域寫入信號GWB1,其透過第一對寫入資料佈線W1a-W1b而發送到第一組合G1中的記憶體組BK1和BK2。另一方面,全域寫入電路120還能夠產生全域寫入信號GW2和補數全域寫入信號GWB2,其透過第二對寫入資料佈線W2a-W2b向發送到第二組合G2中的記憶體組BK3和BK4。
在一些實施例中,在單個寫入過程中,記憶體組BK1-BK4中的僅一個記憶體組被記憶體裝置100訪問。換句話說,全域寫入電路120產生四個與寫入有關的信號(例如全域寫入信號GW1、補數全域寫入信號GWB1、全域寫入信號GW2及補數全域寫入信號GWB2)中的兩 個。
在示例中,當記憶體裝置100被配置為對第一組合G1中的記憶體組BK1(或BK2)中的一個位元單元BC執行寫入過程時,全域寫入電路120能夠產生全域寫入信號GW1和補數全域寫入信號GWB1,其透過第一對寫入資料佈線W1a-W1b而發送到第一組合G1中的記憶體組BK1(或BK2)。在一些實施例中,記憶體組BK1(或BK2)中的局部寫入驅動器181能夠根據全域寫入信號GW1而產生補數局部寫入信號LWB1,並且記憶體組BK1(或BK2)中的另一局部寫入驅動器182能夠根據補數全域寫入信號GWB1,而產生局部寫入信號LW1。如果寫入目標在記憶體組BK1中,則記憶體組BK1中的一個選擇電路YS被啟動,以將局部寫入信號LW1傳遞到記憶體組BK1中的位元線BL1-BLn之一,且記憶體組BK1中的另一選擇電路YS被啟動,以將補數局部寫入信號LWB1傳遞到記憶體組BK1中的補數位元線BLB1-BLBn之一。如果寫入目標在記憶體組BK2中,則記憶體組BK2中的一個選擇電路YS被啟動,以將局部寫入信號LW1傳遞到記憶體組BK2中的位元線BL1-BLn之一,且記憶體組BK2中的另一選擇電路YS被啟動,以將補數局部寫入信號LWB1傳遞到記憶體組BK2中的補數位元線BLB1-BLBn之一。
另一方面,當記憶體裝置100被配置為對第二組合G2中的記憶體組BK3(或BK4)中的一個位元單元BC 執行寫入過程時,全域寫入電路120能夠產生全域寫入信號GW2和補數全域寫入信號GWB2,其透過第二對寫入資料佈線W2a-W2b而發送到第二組合G2中的記憶體組BK3(或BK4)。與關於記憶體組BK1/BK2中的全域寫入信號GW1和補數全域寫入信號GWB1的前述實施例類似,全域寫入信號GW2和補數全域寫入信號GWB2由記憶體組BK3(或BK4)中的局部寫入驅動器183和184轉換為補數局部寫入信號LWB2和局部寫入信號LW2。補數局部寫入信號LWB2和局部寫入信號LW2透過記憶體組BK3(或BK4)中的選擇電路YS而傳遞到位元線或補數位元線(第1圖中未示出)。
在一些情況下,如果記憶體裝置中的所有記憶體組(例如第1圖所示的實施例中的記憶體裝置100中的記憶體組BK1-BK4)透過同一對寫入資料佈線,由同一對全域寫入信號和補數全域寫入信號來驅動,在對上述寫入資料佈線上形成了沉重的電阻電容(RC)負載,並且全域寫入信號和補數全域寫入信號到達不同的記憶體組時遭受不同等級的失真。例如:對於遠離全域寫入電路的記憶體組(例如第1圖所示的實施例中的記憶體組BK4),全域寫入信號和補數局部寫入信號可能嚴重失真,且上述記憶體組可能不會相應地產生可操作的一對局部寫入信號和補數局部寫入信號,因此對上述記憶體組的寫入過程可能失敗。
與記憶體裝置中的所有記憶體組透過同一對寫入資料佈線驅動的前述情況相比,第1圖示意性示出的實施 例中的記憶體裝置100的記憶體組BK1-BK4被劃分成至少兩個組合G1和G2。第一組合G1中的記憶體組BK1和BK2透過第一對寫入資料佈線W1a和W1b,由一對全域寫入信號GW1和補數全域寫入信號GWB1來驅動。第二組合G2中的記憶體組BK3和BK4透過第二對寫入資料佈線W2a和W2b,由一對全域寫入信號GW2和補數全域寫入信號GWB2來驅動。換句話說,記憶體裝置100包括用於不同的組合G1和G2中的記憶體組分開的多對寫入資料佈線(以及分開的多對全域寫入信號和補數全域寫入信號),因此,減少了每對寫入資料佈線上的電阻電容(RC)負載。在這種情況下,可以提高對記憶體裝置100中的記憶體組的寫入速度。
在一些實施例中,與連接至所有記憶體組的寫入資料佈線相比,連接至第一組合G1中的記憶體組BK1和BK2的寫入資料佈線W1a和W1b上的電容可減小約50%,因為不需要寫入資料佈線W1a和W1b延伸較遠以到達記憶體組BK3和BK4。在一些實施例中,與連接至所有記憶體組的寫入資料佈線相比,連接至第二組合G2中的記憶體組BK3和BK4的寫入資料佈線W2a和W2b上的電容可減小約10%,因為不需要寫入資料佈線W2a和W2b在到達第二組合G2中的記憶體組BK3和BK4的途中與第一組合G1中的記憶體組BK1和BK2連接。
在一些實施例中,控制電路140提供時脈信號CKD1、時脈信號CKD2和寫入資料信號WD以在執行寫 入過程中控制全域寫入電路120。將在以下段落中討論更多關於全域寫入電路120如何響應時脈信號CKD1、時脈信號CKD2及寫入資料信號WD的細節。
第2圖係示出根據本揭示的各種實施例的第1圖中的全域寫入電路120、控制電路140和資料鎖存器160的電路結構的示意圖。第3圖係示出根據本揭示的各種實施例的第1圖於記憶體裝置100中產生的相關信號的信號波形。相對於第1圖的實施例,第2圖與第3圖中的相同元件被標注相同的參考標號以易於理解。
如第2圖所示,在一些實施例中,控制電路140提供時脈信號CKD1、時脈信號CKD2及寫入資料信號WD。如第3圖中的時間段M2所示,當寫入目標在第一組合G1中的記憶體組BK1或BK2中時,控制電路140提供振盪的時脈信號CKD1(即在高準位和接地準位之間變化)和懸置(suspension)的時脈信號CKD2(即固定於接地準位)。另一方面,如第3圖中的時間段M3所示,當寫入目標在第二組合G2中的記憶體組BK3或BK4中時,控制電路140提供振盪的時脈信號CKD2(即在高準位和接地準位之間變化)和懸置的時脈信號CKD1(即固定於接地準位)。
由控制電路140提供的寫入資料信號WD定義將要寫入目標位元單元的位元資料。當寫入資料信號WD為邏輯「1」時,相應的將全域寫入信號GW1(參考第3圖中的時間段M2b)充電為高準位、或相應的將全域寫入信 號GW2(參考第3圖中的時間段M3b)充電為高準位。當寫入資料信號WD為邏輯「0」時,相應的將補數全域寫入信號GWB1(參考第3圖中的時間段M2a)充電為高準位、或相應的將全域寫入信號GWB2(參考第3圖中的時間段M3a)充電為高準位。
在如第2圖所示的一些實施例中,記憶體裝置100還包括反或邏輯閘170和反相器171。反或邏輯閘170和反相器171耦接於控制電路140和資料鎖存器160之間。反或邏輯閘170被配置為根據時脈信號CKD1和時脈信號CKD2而產生時脈信號CKnor。反相器171被配置為將時脈信號CKnor反相為另一時脈信號CKor。時脈信號CKnor和CKor用於觸發資料鎖存器160。時脈信號CKD1、時脈信號CKD2、時脈信號CKnor及時脈信號CKor之間的關係在下第1表格中示出。
Figure 110138016-A0305-02-0015-2
如第2圖所示,在一些實施例中,資料鎖存器160包括八個電晶體T1-T8以及反相器161。電晶體T1-T4串聯耦接於正系統電源VDD和接地電源之間。電晶體 T5-T8串聯耦接於正系統電源VDD和接地電源之間。電晶體T1和T7的閘極由時脈信號CKor控制。電晶體T4和T6的閘極由時脈信號CKnor控制。電晶體T2和T3的閘極由寫入資料信號WD控制。
當時脈信號CKD1和時脈信號CKD2均處於「L」準位時,處於「L」的時脈信號CKor導通電晶體T1,並且處於「H」的時脈信號CKnor導通電晶體T4,將寫入資料信號WD導入資料鎖存器160,且儲存為反相寫入信號WDBin。在第2圖所示的實施例中,電晶體T2和T3一起作為反相器,使得反相寫入信號WDBin的電壓準位相對於寫入資料信號WD的電壓準位處於相反的邏輯。同時,電晶體T6由處於「H」的時脈信號CKnor斷開,並且電晶體T7由處於「L」的時脈信號CKor斷開,使得資料鎖存器160的輸出端處的鎖存寫入信號DX不會回授,進而影響儲存在資料鎖存器160中的反相寫入信號WDBin。
當時脈信號CKD1和時脈信號CKD2之一處於「H」準位時,處於「L」的時脈信號CKnor導通電晶體T6,並且處於「H」的時脈信號CKor導通電晶體T7。在這種情況下,反相寫入信號WDBin被反相器161反相,並作為鎖存寫入信號DX而輸出到全域寫入電路120。鎖存寫入信號DX回授回電晶體T5和T8,以增強儲存在資料鎖存器160中的反相寫入信號WDBin。同時,電晶體T1由處於「H」的時脈信號CKor斷開,並且電晶體T4 由處於「L」的時脈信號CKnor斷開,使得資料鎖存器160的輸入端處的寫入資料信號WD不被導入資料鎖存器160,且不影響反相寫入信號WDBin。
在一些實施例中,鎖存寫入信號DX的電壓準位具有與寫入資料信號WD的電壓準位相同的邏輯。反相寫入信號WDBin的電壓準位相對於寫入資料信號WD和鎖存寫入信號DX的電壓準位處於相反的邏輯。
在一些實施例中,如第2圖示意性所示,由控制電路140提供的時脈信號CKD1被兩個級聯反相器延遲為延遲時脈信號CKD1d,延遲時脈信號CKD1d被發送到全域寫入電路120,以用於控制全域寫入電路120中的第一閘控(gating)電路123。類似地,由控制電路140提供的時脈信號CKD2也被兩個級聯反相器延遲為另一延遲時脈信號CKD2d,延遲時脈信號CKD2d被發送到全域寫入電路120,以用於控制全域寫入電路120中的第二閘控電路124。
然而,本揭示不限於此。在一些其他實施例中,時脈信號CKD1和時脈信號CKD2可直接被發送到全域寫入電路120,以用於無延遲地控制全域寫入電路120中的第一閘控電路123和第二閘控電路124。在其他實施例中,時脈信號CKD1和時脈信號CKD2可以在發送到全域寫入電路120之前被兩個以上的級聯反相器延遲。時脈信號CKD1和時脈信號CKD2上的延遲鏈取決於實際應用中的寫入資料信號WD、時脈信號CKD1及時脈信號CKD2 之間的時序同步的配置。
如第2圖示意性所示,在一些實施例中,全域寫入電路120包括第一全域寫入驅動器121、第二全域寫入驅動器122、第一閘控電路123、第二閘控電路124及反相器125。反相器125被配置為產生反相鎖存寫入信號DXB,其相對於鎖存寫入信號DX具有相反的邏輯。
在一些實施例中,第一全域寫入驅動器121耦接於資料鎖存器160與第一對寫入資料佈線W1a和W1b之間。第一全域寫入驅動器121被配置為根據儲存在資料鎖存器160中的鎖存寫入信號DX,而產生全域寫入信號GW1和補數全域寫入信號GWB1。第一全域寫入驅動器121包括四個反相器121a-121d。反相器121a和121b耦接於資料鎖存器160和寫入資料佈線W1a之間,用於接收鎖存寫入信號DX,並相應地產生全域寫入信號GW1。反相器121c和121d耦接於反相器125和寫入資料佈線W1b之間,用於接收反相鎖存寫入信號DXB,並相應地產生補數全域寫入信號GWB1。
如第2圖示意性所示,第一閘控電路123與第一全域寫入驅動器121耦接。在對第一組合G1中的記憶體組BK1-BK2之一的寫入過程期間,如第3圖中的時間段M2所示,時脈信號CKD1在高準位與接地準位之間振盪。當時脈信號CKD1振盪到高準位時,相應的延遲時脈信號CKD1d導通電晶體T9,其將反相器121a和121b的負電源端連接至接地準位,並且相應的延遲時脈信號CKD1d 斷開第一閘控電路123中的電晶體T10和T11。在對第一組合G1中的記憶體組BK1-BK2之一的寫入過程期間,鎖存寫入信號DX透過反相器121a和121b傳遞到寫入資料佈線W1a,並且反相鎖存寫入信號DXB透過反相器121c和121d傳遞到寫入資料佈線W1b。如第3圖中的時間段M2a所示,當寫入資料信號WD為「L」時,全域寫入信號GW1固定為「L」,並且補數全域寫入信號GWB1在「H」和「L」之間振盪。如第3圖中的時間段M2b所示,當寫入資料信號WD為「H」時,全域寫入信號GW1在「H」和「L」之間振盪,並且補數全域寫入信號GWB1固定為「L」。
在一些實施例中,第二全域寫入驅動器122耦接於資料鎖存器160與第二對寫入資料佈線W2a和W2b之間。第二全域寫入驅動器122被配置為根據儲存在資料鎖存器160中的鎖存寫入信號DX,來產生全域寫入信號GW2和補數全域寫入信號GWB2。第二全域寫入驅動器122包括四個反相器122a-122d。反相器122a和122b耦接於資料鎖存器160和寫入資料佈線W2a之間,用於接收鎖存寫入信號DX,並相應地產生全域寫入信號GW2。反相器122c和122d耦接於反相器125和寫入資料佈線W2b之間,用於接收反相鎖存寫入信號DXB,並相應地產生全域寫入信號GWB2。
如第2圖示意性所示,第二閘控電路124與第二全域寫入驅動器122耦接。在對第二組合G2中的記憶體 組BK3-BK4之一的寫入過程期間,如第3圖中的時間段M3所示,時脈信號CKD2在高準位與接地準位之間振盪。當時脈信號CKD2振盪到高準位時,相應的延遲時脈信號CKD2d導通電晶體T12,其將反相器122a和122b的負電源端連接至接地準位,並且相應的延遲時脈信號CKD2d斷開第二閘控電路124中的電晶體T13和T14。在對第二組合G2中的記憶體組BK3-BK4之一的寫入過程期間,鎖存寫入信號DX透過反相器122a和122b傳遞到寫入資料佈線W2a,並且反相鎖存寫入信號DXB透過反相器122c和122d傳遞到寫入資料佈線W2b。如第3圖中的時間段M3a所示,當寫入資料信號WD為「L」時,全域寫入信號GW2固定為「L」,並且補數全域寫入信號GWB2在「H」和「L」之間振盪。如第3圖中的時間段M3b所示,當寫入資料信號WD為「H」時,全域寫入信號GW2在「H」和「L」之間振盪,並且補數全域寫入信號GWB2固定為「L」。
注意,在對第一組合G1中的記憶體組BK1-BK2之一的寫入過程期間,參考第3圖中的時間段M2,時脈信號CKD2固定為「L」,使得第二閘控電路124中的電晶體T12斷開以將反相器122a和122b的負電源端從接地準位斷開,並且第二閘控電路124中的電晶體T13和T14導通以將節點N3和N4上的電壓準位上拉至正系統電源VDD。在這種情況下,參考第2圖和第3圖,在時間段M2期間,第二閘控電路124被配置為禁用第二全域寫 入驅動器122(透過將反相器122a和122b的負電源端從接地準位斷開),並將第二對寫入資料佈線W2a和W2b維持在接地準位(透過將節點N3和N4上的電壓準位固定為正系統電源VDD)。換句話說,當對第一組合G1中的記憶體組BK1-BK2之一執行寫入過程時,第二閘控電路124啟動,以對與第二組合G2中的記憶體組BK3-BK4相對應的第二全域寫入驅動器122執行閘控。
另一方面,在對第二組合G2中的記憶體組BK3-BK4之一的寫入過程期間,參考第3圖中的時間段M3,時脈信號CKD1固定為「L」,使得第一閘控電路123中的電晶體T9斷開,以將反相器121a和121b的負電源端從接地準位斷開,並且第一閘控電路123中的電晶體T10和T11導通,以將節點N1和N2上的電壓準位上拉至正系統電源VDD。在這種情況下,參考第2圖和第3圖,在時間段M3期間,第一閘控電路123被配置為禁用第一全域寫入驅動器121(透過將反相器121a和121b的負電源端從接地準位斷開),並將第一對寫入資料佈線W1a和W1b維持在接地準位(透過將節點N1和N2上的電壓準位固定為正系統電源VDD)。換句話說,當對第二組合G2中的記憶體組BK3-BK4之一執行寫入過程時,第一閘控電路123啟動,以對與第一組合G1中的記憶體組BK1-BK2相對應的第一全域寫入驅動器121執行閘控。
基於前述實施例,第一全域寫入驅動器121和第二全域寫入驅動器122回應於來自控制電路140的同一寫 入資料信號WD而起作用。如第2圖所示,第一全域寫入驅動器121和第二全域寫入驅動器122從同一資料鎖存器160接收同一鎖存寫入信號DX。在一些實施例中,第一全域寫入驅動器121和第二全域寫入驅動器122單獨地回應於不同的時脈信號而啟動。第一全域寫入驅動器121回應於延遲時脈信號CKD1d而啟動,並且第二全域寫入驅動器122回應於延遲時脈信號CKD2d而啟動。
參考在第2圖以及第3圖中的時間段M1,當沒有對兩個組合G1和G2中的任何記憶體組BK1-BK4的寫入過程時,控制電路140可以提供均固定為「L」的時脈信號CKD1和CKD2,使得第一閘控電路123和第二閘控電路124二者啟動,以將全域寫入信號GW1/GW2和補數全域寫入信號GWB1/GWB2固定為「L」。
在第1圖所示的前述實施例中,記憶體裝置100包括兩個組合G1和G2中的四個記憶體組BK1-BK4。包括兩個記憶體組BK1和BK2的第一組合G1共用同一對寫入資料佈線W1a和W1b。包括兩個記憶體組BK3和BK4的第二組合G2共用同一對寫入資料佈線W2a和W2b。然而,本揭示不限於此。
在一些實施例中,第一組合G1可包括N個記憶體組,並且第二組合G2可包括另外N個記憶體組。N是大於或等於2的正整數。例如:在第一組合G1和第二組合G2的每一者中可以有2、3、4、或更多個記憶體組。
進一步參考第4圖,第4圖係示出根據本揭示的 各種實施例的記憶體裝置200的示意圖。相對於第1圖的實施例,第4圖中的元件相同標注相同的附圖標記以易於理解。
在第4圖示意性地示出的實施例中,記憶體裝置200包括複數個記憶體組BK1-BK3,並且每個記憶體組BK1-BK3可被單獨訪問。為了說明的目的,示出了記憶體裝置200中的這三個記憶體組BK1-BK3。第4圖中的每個記憶體組BK1-BK3的內部結構類似於第1圖中的每個記憶體組BK1-BK4的內部結構,並且可以參考關於第1圖的記憶體裝置100中的記憶體組BK1或BK2所討論的實施例。
在一些實施例中,每個記憶體組BK1-BK3包括一個記憶體陣列,上述記憶體陣列包括佈置在複數個列和行上的複數個位元單元(第4圖未示出,可參考第1圖)。為簡潔起見,第4圖未完全示出記憶體組BK1-BK3的內部結構。
如第4圖示意性所示,記憶體裝置200包括全域寫入電路220、控制電路240、資料鎖存器260、第一對寫入資料佈線W1a-W1b及第二對寫入資料佈線W2a-W2b。控制電路240被配置為提供時脈信號CKD1、另一時脈信號CKD2及寫入資料信號WD。第4圖中的記憶體裝置200中的全域寫入電路220、控制電路240及資料鎖存器260的功能和動作類似於前述實施例中討論的第1圖的記憶體裝置100中的全域寫入電路120、控制電路 140及資料鎖存器160。
基於由控制電路240提供的時脈信號CKD1、時脈信號CKD2及寫入資料信號WD,全域寫入電路220被配置為產生從全域寫入信號GW1、補數全域寫入信號GWB1、另一全域寫入信號GW2及另一補數全域寫入信號GWB2中選擇的兩個信號,以便相對於記憶體組BK1-BK3之一執行寫入過程。如第4圖所示,記憶體組BK1-BK3相對於記憶體裝置200中的全域寫入電路220被佈置在不同的物理位置。如第4圖示意性所示,記憶體組BK1-BK3可被劃分為兩個組合G1和G2。第一組合G1中的記憶體組BK1和BK2相對更靠近全域寫入電路220,並且第二組合G2中的記憶體組BK3相對更遠離全域寫入電路220。在一些實施例中,第一組合G1中的記憶體組BK1和BK2連接至第一對寫入資料佈線W1a和W1b,並且第二組合G2中的記憶體組BK3連接至第二對寫入資料佈線W2a和W2b。
在一些實施例中,記憶體裝置200包括被劃分為兩個組合G1和G2的三個記憶體組BK1-BK3。在實施例中,組合G1和G2不具有相等數量的記憶體組,因為記憶體組BK1-BK3的總數為奇數。在第4圖所示的實施例中,更靠近全域寫入電路220的兩個記憶體組BK1和BK2被分類為第一組合G1,並且更遠離全域寫入電路220的一個記憶體組BK3被分類為第二組合G2。在這種情況下,寫入資料佈線W1a和W1b(具有較短的長度並連接至兩個 記憶體組)上的電容趨於與寫入資料佈線W2a和W2b(具有較長的長度並連接至一個記憶體組)更加平衡。
在一些其他實施例中,記憶體組BK1可分類為第一組合G1,並且更遠離全域寫入電路220的兩個記憶體組BK2和BK3可分類為第二組合G2。在這種情況下,與將所有記憶體組BK1-BK3與同一對寫入資料佈線連結相比,仍可以減少每對寫入資料佈線(例如W1a/W1b和W2a/W2b)上的電阻電容(RC)負載。在這種情況下,可以提高對記憶體裝置200中的記憶體組的寫入速度。
進一步參考第5圖,第5圖係示出根據本揭示的各種實施例的記憶體裝置300的示意圖。相對於第1圖和第4圖的實施例,第5圖中的相同元件標注相同的附圖標記以易於理解。
在第5圖示意性地示出的實施例中,記憶體裝置300包括複數個記憶體組BK1-BK5,並且每個記憶體組BK1-BK5可被單獨訪問。為了說明的目的,示出了記憶體裝置300中的這五個記憶體組BK1-BK5。第5圖中的每個記憶體組BK1-BK5的內部結構類似於第1圖中的每個記憶體組BK1-BK4的內部結構,並且可以參考關於第1圖的記憶體裝置100中的記憶體組BK1或BK2討論的實施例。
在一些實施例中,每個記憶體組BK1-BK5包括一個記憶體陣列,上述記憶體陣列包括佈置在複數個列和行上的複數個位元單元(第5圖未示出,可參考第1圖)。 為簡潔起見,第5圖未完全示出記憶體組BK1-BK5的內部結構。
如第5圖示意性所示,記憶體裝置300包括全域寫入電路320、控制電路340、資料鎖存器360、第一對寫入資料佈線W1a-W1b及第二對寫入資料佈線W2a-W2b。控制電路340被配置為提供時脈信號CKD1、另一時脈信號CKD2和寫入資料信號WD。第5圖的記憶體裝置300中的全域寫入電路320、控制電路340及資料鎖存器360的功能和動作類似於前述實施例中討論的第1圖的記憶體裝置100中的全域寫入電路120、控制電路140及資料鎖存器160。
基於由控制電路340提供的時脈信號CKD1、時脈信號CKD2及寫入資料信號WD,全域寫入電路320被配置為產生從全域寫入信號GW1、補數全域寫入信號GWB1、另一全域寫入信號GW2及另一補數全域寫入信號GWB2中選擇的兩個信號,以便相對於記憶體組BK1-BK5之一執行寫入過程。如第5圖所示,記憶體組BK1-BK5相對於記憶體裝置300中的全域寫入電路320被佈置在不同的物理位置。如第5圖示意性所示,記憶體組BK1-BK5可被劃分為兩個組合G1和G2。第一組合G1中的記憶體組BK1-BK3相對更靠近全域寫入電路320,並且第二組合G2中的記憶體組BK4-BK5相對更遠離全域寫入電路320。在一些實施例中,第一組合G1中的記憶體組BK1-BK3連接至第一對寫入資料佈線 W1a和W1b,並且第二組合G2中的記憶體組BK4-BK5連接至第二對寫入資料佈線W2a和W2b。
在一些實施例中,記憶體裝置300包括被劃分為兩個組合G1和G2的五個記憶體組BK1-BK5。在一些其他實施例中,組合G1和G2不具有相等數量的記憶體組,因為記憶體組BK1-BK5的總數為奇數。在第5圖所示的實施例中,更靠近全域寫入電路320的三個記憶體組BK1-BK3被分類為第一組合G1,並且更遠離全域寫入電路320的兩個記憶體組BK4-BK5被分類為第二組合G2。在這種情況下,寫入資料佈線W1a和W1b(具有較短的長度並連接至三個記憶體組)上的電容趨於與寫入資料佈線W2a和W2b(具有較長的長度並連接至兩個記憶體組)更加平衡。
在這種情況下,與將所有記憶體組BK1-BK5和同一對寫入資料佈線相連結相比,可以減少每對寫入資料佈線(例如W1a/W1b和W2a/W2b)上的電阻電容(RC)負載。在這種情況下,可以提高對記憶體裝置300中的記憶體組的寫入速度。
基於第4圖和第5圖所示的實施例,當在一個記憶體裝置中總共有2M+1個記憶體組時,其中更靠近全域寫入電路的M+1個記憶體組可劃分為一個組合(例如第4圖或第5圖中的第一組合G1),並且其中更遠離全域寫入電路的另外M個記憶體組可劃分為另一組合(例如第4圖或第5圖中的第二組合G2)。M是大於或等於1的正整數。 在這種情況下,連接至不同組合的記憶體組的不同對的寫入資料佈線對上的電容可更加平衡。
在第1圖至第5圖的前述實施例中,記憶體組被劃分為兩個組合。然而,本揭示不限於將記憶體組劃分為兩個組合。進一步參考第6圖,第6圖係例示根據本揭示的各種實施例的記憶體裝置400的示意圖。相對於第1圖、第4圖與第5圖的實施例,第6圖中的相同元件標注相同的附圖標記以易於理解。
在第6圖示意性所示的實施例中,記憶體裝置400包括複數個記憶體組BK1-BK6,並且每個記憶體組BK1-BK6可被單獨訪問。第6圖中的每個記憶體組BK1-BK6的內部結構類似於第1圖中的每個記憶體組BK1-BK4的內部結構,並且可以參考關於第1圖的記憶體裝置100中的記憶體組BK1或BK2所討論的實施例。
在一些實施例中,每個記憶體組BK1-BK6包括一個記憶體陣列,上述記憶體陣列包括佈置在複數個列和行上的複數個位元單元(如第1圖中的實施例所示)。為簡潔起見,第6圖未完全示出記憶體組BK1-BK6的內部結構。
如第6圖示意性所示,記憶體裝置400包括全域寫入電路420、控制電路440、資料鎖存器460、第一對寫入資料佈線W1a-W1b、第二對寫入資料佈線W2a-W2b及第三對寫入資料佈線W3a-W3b。控制電路440被配置為提供時脈信號CKD1、另一時脈信號CKD2、 又一時脈信號CKD3及寫入資料信號WD。第6圖的記憶體裝置400中的全域寫入電路420、控制電路440及資料鎖存器460的功能和動作類似於前述實施例中討論的第1圖的記憶體裝置100中的全域寫入電路120、控制電路140及資料鎖存器160。
基於由控制電路440提供的時脈信號CKD1、時脈信號CKD2、時脈信號CKD3及寫入資料信號WD,全域寫入電路420被配置為產生從全域寫入信號GW1、補數全域寫入信號GWB1、另一全域寫入信號GW2、另一補數全域寫入信號GWB2、又一全域寫入信號GW3及又一補數全域寫入信號GWB3中選擇的兩個信號,從而相對於記憶體組BK1-BK6之一執行寫入過程。如第6圖所示,記憶體組BK1-BK6相對於記憶體裝置400中的全域寫入電路420佈置在不同的物理位置。如第6圖示意性所示,記憶體組BK1-BK6可被劃分為三個組合G1-G3。第一組合G1中的記憶體組BK1和BK2相對更靠近全域寫入電路420;第二組合G2中的記憶體組BK3和BK4相對更遠離全域寫入電路420;第三組合G3中的記憶體組BK5和BK6距離全域寫入電路420最遠。在一些實施例中,第一組合G1中的記憶體組BK1和BK2連接至第一對寫入資料佈線W1a和W1b;第二組合G2中的記憶體組BK3和BK4連接至第二對寫入資料佈線W2a和W2b;第三組合G3中的記憶體組BK5和BK6連接至第三對寫入資料佈線W3a和W3b。
全域寫入電路420被配置為從控制電路440接收時脈信號CKD1-CKD3。回應於時脈信號CKD1,全域寫入電路420產生全域寫入信號GW1及補數全域寫入信號GWB1,上述寫入信號透過第一對寫入資料佈線W1a和W1b發送到第一組合G1,並且同時全域寫入信號GW2-GW3及補數全域寫入信號GWB2-GWB3固定在接地準位。回應於時脈信號CKD2,全域寫入電路420產生另一全域寫入信號GW2及補數全域寫入信號GWB2,上述寫入信號透過第二對寫入資料佈線W2a及W2b發送到第二組合G2,並且同時全域寫入信號GW1和GW3以及補數全域寫入信號GWB1和GWB3固定在接地準位。回應於時脈信號CKD3,全域寫入電路420產生另一個全域寫入信號GW3及補數全域寫入信號GWB3,上述寫入信號透過第三對寫入資料佈線W3a及W3b發送到第三組合G3,並且同時全域寫入信號GW1-GW2及和補數全域寫入信號GWB1-GWB2固定在接地準位。第6圖的全域寫入電路420中的詳細結構可參考第2圖所示的全域寫入電路120。全域寫入電路420與全域寫入電路120之間的區別在於,全域寫入電路420包括三組全域寫入驅動器及三組閘控電路,用於分別產生全域寫入信號GW1-GW3及補數全域寫入信號GWB1-GWB3。
在這種情況下,與將所有記憶體組BK1-BK6和同一對寫入資料佈線相連結相比,可以減少每對寫入資料佈線(例如W1a/W1b、W2a/W2b和W3a/W3b)上的電 阻電容(RC)負載。在這種情況下,可以提高對記憶體裝置400中的記憶體組的寫入速度。
如第6圖所示的記憶體裝置400,當記憶體裝置400包括更多的記憶體組(例如記憶體組BK1-BK6)時,這些記憶體組可被劃分為更多的組合。在一些其他實施例中,記憶體裝置可以包括兩個組合、三個組合、四個組合、或更多個組合的記憶體組,並且每個前述的組合可包括一個、兩個、三個、或更多個記憶體組。全域寫入電路被配置為分別為不同組合提供不同組的全域寫入信號和補數全域寫入信號。
進一步參考第7圖,第7圖係例示根據本揭示的各種實施例的方法500的流程圖。方法500可用於第1圖至第6圖所示的前述實施例的記憶體裝置100-400中。為了簡潔起見,在以下段落中,連同第1圖至第3圖所示的實施例的記憶體裝置100來討論第7圖中的方法500。
由控制電路140執行操作S510以確定寫入過程的目標位置。例如:目標位置可包括記憶體組標識、列位址和行位址。記憶體組標識指示寫入過程的目標位元單元位於記憶體組BK1-BK4中的哪一者。如果寫入過程旨在寫入第一組合G1中的記憶體組BK1-BK2之一中的位元單元,則執行操作S520和S530。另一方面,如果寫入過程旨在寫入第二組合G2中的記憶體組BK3-BK4之一中的位元單元,則執行操作S540和S550。
在操作S520中,在寫入第一組合G1中的記憶體 組BK1-BK2之一的寫入過程期間,控制電路140提供振盪的時脈信號CKD1以觸發全域寫入電路120中的第一全域寫入驅動器121,用於根據寫入資料信號WD產生全域寫入信號GW1和補數全域寫入信號GWB1。當時脈信號CKD1振盪時,全域寫入電路120中的第一閘控電路123被配置為使全域寫入電路120中的第一全域寫入驅動器121能夠產生全域寫入信號GW1和補數全域寫入信號GWB1。在關於第2圖的全域寫入電路120的實施例以及關於第3圖的時間段M2的實施例中,討論了關於產生全域寫入信號GW1和補數全域寫入信號GWB1的更多細節,這些細節在此不再贅述。
在操作S530中,在寫入第一組合G1中的記憶體組BK1-BK2之一的寫入過程期間,控制電路140暫停時脈信號CKD2的振盪(例如時脈信號CKD2固定在接地準位),以便透過第二閘控電路124禁用第二全域寫入驅動器122。在這種情況下,與第二全域寫入驅動器122連接的第二對寫入資料佈線W2a和W2b上的電壓準位維持在接地準位。
在操作S540中,在寫入第二組合G2中的記憶體組BK3-BK4之一的寫入過程期間,控制電路140提供振盪的時脈信號CKD2以觸發全域寫入電路120中的第二全域寫入驅動器122,用於根據寫入資料信號WD產生全域寫入信號GW2和補數全域寫入信號GWB2。當時脈信號CKD2振盪時,全域寫入電路120中的第二閘控電路124 被配置為使全域寫入電路120中的第二全域寫入驅動器122能夠產生全域寫入信號GW2和補數全域寫入信號GWB2。在關於第2圖的全域寫入電路120的實施例以及關於第3圖的時間段M3的實施例中,討論了關於產生全域寫入信號GW2和補數全域寫入信號GWB2的更多細節,這些細節在此不再贅述。
在操作S550中,在寫入第二組合G2中的記憶體組BK3-BK4之一的寫入過程期間,控制電路140暫停時脈信號CKD1的振盪(例如時脈信號CKD1固定在接地準位),以便透過第一閘控電路123禁用第一全域寫入驅動器121。在這種情況下,與第一全域寫入驅動器121連接的第一對寫入資料佈線W1a和W1b上的電壓準位維持在接地準位。
本揭示內容的一實現方式是一種記憶體裝置,包括:複數個記憶體組、一第一對寫入資料佈線、一第二對寫入資料佈線及一全域寫入電路。在一些實施例中,該第一對寫入資料佈線連接至該些記憶體組中的一第一組合。該第二對寫入資料佈線連接至該些記憶體組中的一第二組合。該全域寫入電路被配置為接收一第一時脈信號和一第二時脈信號。回應於該第一時脈信號,該全域寫入電路產生一第一全域寫入信號及一第一補數全域寫入信號透過該第一對寫入資料佈線,發送到該些記憶體組中的該第一組合。回應於該第二時脈信號,該全域寫入電路產生一第二全域寫入信號及一第二補數全域寫入信號透過該第二對寫入資 料佈線,發送到該些記憶體組中的該第二組合。
在一些實施例中,該記憶體裝置進一步包括:一控制電路,用以將該第一時脈信號、該第二時脈信號和一寫入資料信號提供給該全域寫入電路;以及一資料鎖存器,耦接於該控制電路和該全域寫入電路之間,該資料鎖存器用以儲存該寫入資料信號。
在一些實施例中,該記憶體裝置中該全域寫入電路包括:一第一全域寫入驅動器,耦接於該資料鎖存器和該第一對寫入資料佈線之間,其中根據儲存在該資料鎖存器中的該寫入資料信號,該第一全域寫入驅動器用以產生該第一全域寫入信號和該第一補數全域寫入信號;以及一第二全域寫入驅動器,耦接於該資料鎖存器和該第二對寫入資料佈線之間,其中根據儲存在該資料鎖存器中的該寫入資料信號,該第二全域寫入驅動器用以產生該第二全域寫入信號和該第二補數全域寫入信號。
在一些實施例中,該記憶體裝置中該全域寫入電路還包括:一第一閘控電路,與該第一全域寫入驅動器耦接,回應於該第一時脈信號被暫停振盪,該第一閘控電路被配置為禁用該第一全域寫入驅動器,並將該第一對寫入資料佈線維持在一接地準位;以及一第二閘控電路,與該第二全域寫入驅動器耦接,回應於該第二時脈信號被暫停振盪,該第二閘控電路被配置為禁用該第二全域寫入驅動器,並將該第二對寫入資料佈線維持在該接地準位。
在一些實施例中,該記憶體裝置中,回應於該第一 時脈信號振盪,該第一閘控電路用以將該第一全域寫入驅動器啟用,以產生該第一全域寫入信號和該第一補數全域寫入信號;以及回應於該第二時脈信號振盪,該第二閘控電路用以將該第二全域寫入驅動器啟用,以產生該第二全域寫入信號和該第二補數全域寫入信號。
在一些實施例中,該記憶體裝置中,在對該些記憶體組中的該第一組合中的一個記憶體組的一第一寫入過程期間,該控制電路提供振盪的該第一時脈信號以及懸置的該第二時脈信號;以及在對該些記憶體組中的該第二組合中的一個記憶體組的一第二寫入過程期間,該控制電路提供懸置的該第一時脈信號以及振盪的該第二時脈信號。
在一些實施例中,該記憶體裝置進一步包括:一反或邏輯閘,耦接於該控制電路和該資料鎖存器之間,其中該反或邏輯閘用於根據該第一時脈信號和該第二時脈信號產生一第三時脈信號,該第三時脈信號用以觸發該資料鎖存器。
在一些實施例中,該記憶體裝置中該些記憶體組中的該第一組合包括相對鄰近該全域寫入電路設置的N個記憶體組,並且該些記憶體組中的該第二組合包括相對遠離該全域寫入電路設置的其他N個記憶體組,N是大於或等於2的正整數。
在一些實施例中,該記憶體裝置中該些記憶體組中的該第一組合包括相對臨近該全域寫入電路設置的M+1個記憶體組,並且該些記憶體組中的該第二組合包括相對 遠離該全域寫入電路設置的其他M個記憶體組。M是大於或等於1的正整數。
在一些實施例中,該記憶體裝置進一步包括:該些記憶體組中的一第三組合以及一第三對寫入資料佈線。該第三對寫入資料佈線連接至該些記憶體組中的該第三組合。該全域寫入電路還被配置為接收一第三時脈信號。回應於該第三時脈信號,該全域寫入電路產生一第三全域寫入信號和一第三補數全域寫入信號,該第三全域寫入信號和該第三補數全域寫入信號透過該第三對寫入資料佈線,發送到該些記憶體組中的該第三組合。
本揭示內容的另一實現方式是一種記憶體電路,包括:一控制電路、一第一全域寫入驅動器和一第二全域寫入驅動器。在一些實施例中,該控制電路用以提供該一第一時脈信號、一第二時脈信號及一寫入資料信號。該第一全域寫入驅動器與一第一對寫入資料佈線耦接,其中該第一全域寫入驅動器用以回應於該第一時脈信號,根據該寫入資料信號,產生該第一全域寫入信號和一第一補數全域寫入信號,該第一全域寫入信號和該第一補數全域寫入信號透過該第一對寫入資料佈線,發送到複數個記憶體組中的一第一組合。該第二全域寫入驅動器與一第二對寫入資料佈線耦接,其中該第二全域寫入驅動器用以回應於該第二時脈信號,根據該寫入資料信號,產生一第二全域寫入信號和一第二補數全域寫入信號,該第二全域寫入信號和該第二補數全域寫入信號透過該第二對寫入資料佈線,發 送到該些記憶體組中的一第二組合。
在一些實施例中,該電路進一步包括:一資料鎖存器,與該控制電路耦接,該資料鎖存器被配置為儲存該寫入資料信號,其中該第一全域寫入驅動器被配置為根據儲存在該資料鎖存器中的該寫入資料信號,以產生該第一全域寫入信號和該第一補數全域寫入信號,以及該第二全域寫入驅動器被配置為根據儲存在該資料鎖存器中的該寫入資料信號,以產生該第二全域寫入信號和該第二補數全域寫入信號。
在一些實施例中,該電路進一步包括:一反或邏輯閘,耦接於該控制電路和該資料鎖存器之間。該反或邏輯閘被配置為根據該第一時脈信號和該第二時脈信號產生一第三時脈信號,該第三時脈信號被配置為觸發該資料鎖存器。
在一些實施例中,該電路進一步包括:一第一閘控電路和一第二閘控電路。該第一閘控電路與該第一全域寫入驅動器耦接,回應於該第一時脈信號被暫停振盪,該第一閘控電路被配置為禁用該第一全域寫入驅動器並將該第一對寫入資料佈線維持在一接地準位。該第二閘控電路與該第二全域寫入驅動器耦接,回應於第二時脈信號被暫停振盪,該第二閘控電路被配置為禁用該第二全域寫入驅動器並將該第二對寫入資料佈線維持在該接地準位。
在一些實施例中,該電路中回應於該第一時脈信號振盪,該第一閘控電路被配置為使該第一全域寫入驅動器 產生該第一全域寫入信號和該第一補數全域寫入信號。回應於該第二時脈信號振盪,該第二閘控電路被配置為使該第二全域寫入驅動器產生該第二全域寫入信號和該第二補數全域寫入信號。
在一些實施例中,該電路中在對該些記憶體組中的該第一組合中的一個記憶體組的一第一寫入過程期間,該控制電路提供振盪的該第一時脈信號以及懸置的該第二時脈信號。在對該些記憶體組中的該第二組合中的一個記憶體組的一第二寫入過程期間,該控制電路提供懸置的該第一時脈信號以及振盪的該第二時脈信號。
本揭示內容的又一實現方式是一種用於記憶體的方法,包括以下步驟:在對複數個記憶體組中的一第一組合的一第一寫入過程期間,提供一第一時脈信號以觸發一第一全域寫入驅動器,用於根據一寫入資料信號產生一第一全域寫入信號和一第一補數全域寫入信號,該第一全域寫入信號和該第一補數全域寫入信號透過一第一對寫入資料佈線,發送到該第一組合中的該些記憶體組;以及在對該些記憶體組中的一第二組合的一第二寫入過程期間,提供一第二時脈信號以觸發一第二全域寫入驅動器,用於根據該寫入資料信號產生一第二全域寫入信號和一第二補數全域寫入信號,該第二全域寫入信號和該第二補數全域寫入信號透過一第二對寫入資料佈線,發送到該第二組合中的該些記憶體組。
在一些實施例中,該方法中在該第一寫入過程期間, 提供振盪的該第一時脈信號,並且將該第二時脈信號暫停振盪。在該第二寫入過程期間,將該第一時脈信號暫停振盪,並且提供振盪的該第二時脈信號。
在一些實施例中,該方法進一步包括以下步驟:在該第一寫入過程期間,該第二全域寫入驅動器被禁用。在該第二寫入過程期間,該第一全域寫入驅動器被禁用。
在一些實施例中,該方法進一步包括以下步驟:在該第一寫入過程期間,將該第二對寫入資料佈線維持在一接地準位。在該第二寫入過程期間,將該第一對寫入資料佈線維持在該接地準位。
以上概述了複數個實施例的特徵,使得本領域技術人員可以更好地理解本揭示內容的各方面。本領域技術人員應當理解,他們可以容易地使用本揭示作為設計或修改其他工藝和結構以實現本文介紹的實施例的相同目的及/或實現本文介紹的實施例的相同優點的基礎。本領域技術人員還應上述認識到,這樣的等同構造不脫離本揭示的精神和範圍,並且他們可以在不脫離本揭示的精神和範圍的情況下在本文中進行各種改變、替換及變更。
100:記憶體裝置
120:全域寫入電路
140:控制電路
160:資料鎖存器
181,182,183,184:局部寫入驅動器
BC:位元單元
BK1-BK4:記憶體組
BL1-BLn:位元線
BLB1-BLBn:補數位元線
CA1-CA2:記憶體陣列
CKD1-CKD2:時脈信號
DX:鎖存寫入信號
G1-G2:組合
GW1-GW2:全域寫入信號
GWB1-GWB2:補數全域寫入信號
LW1-LW2:局部寫入信號
LWB1-LWB2:補數局部寫入信號
W1a-W1b:寫入資料佈線
W2a-W2b:寫入資料佈線
WD:寫入資料信號
YS:選擇電路

Claims (10)

  1. 一種記憶體裝置,包括:複數個記憶體組;一第一對寫入資料佈線,連接到該些記憶體組中的一第一組合;一第二對寫入資料佈線,連接到該些記憶體組中的一第二組合;以及一全域寫入電路,用以接收一第一時脈信號和一第二時脈信號,其中:回應於該第一時脈信號,該全域寫入電路產生一第一全域寫入信號和一第一補數全域寫入信號,該第一全域寫入信號和該第一補數全域寫入信號透過該第一對寫入資料佈線發送到該些記憶體組中的該第一組合,回應於該第二時脈信號,該全域寫入電路產生一第二全域寫入信號和一第二補數全域寫入信號,該第二全域寫入信號和該第二補數全域寫入信號透過該第二對寫入資料佈線發送到該些記憶體組中的該第二組合。
  2. 如請求項1所述之記憶體裝置,進一步包括:一控制電路,用以將該第一時脈信號、該第二時脈信號和一寫入資料信號提供給該全域寫入電路;以及一資料鎖存器,耦接於該控制電路和該全域寫入電路之間,該資料鎖存器用以儲存該寫入資料信號。
  3. 如請求項2所述之記憶體裝置,其中該全域寫入電路包括:一第一全域寫入驅動器,耦接於該資料鎖存器和該第一對寫入資料佈線之間,其中根據儲存在該資料鎖存器中的該寫入資料信號,該第一全域寫入驅動器用以產生該第一全域寫入信號和該第一補數全域寫入信號;以及一第二全域寫入驅動器,耦接於該資料鎖存器和該第二對寫入資料佈線之間,其中根據儲存在該資料鎖存器中的該寫入資料信號,該第二全域寫入驅動器用以產生該第二全域寫入信號和該第二補數全域寫入信號。
  4. 如請求項3所述之記憶體裝置,其中該全域寫入電路進一步包括:一第一閘控電路,與該第一全域寫入驅動器耦接,回應於該第一時脈信號被暫停振盪,該第一閘控電路被配置為禁用該第一全域寫入驅動器,並將該第一對寫入資料佈線維持在一接地準位;以及一第二閘控電路,與該第二全域寫入驅動器耦接,回應於該第二時脈信號被暫停振盪,該第二閘控電路被配置為禁用該第二全域寫入驅動器,並將該第二對寫入資料佈線維持在該接地準位。
  5. 如請求項4所述之記憶體裝置,其中:回應於該第一時脈信號振盪,該第一閘控電路用以將該 第一全域寫入驅動器啟用,以產生該第一全域寫入信號和該第一補數全域寫入信號;以及回應於該第二時脈信號振盪,該第二閘控電路將該第二全域寫入驅動器啟用,以產生該第二全域寫入信號和該第二補數全域寫入信號。
  6. 如請求項2所述之記憶體裝置,其中:在對該些記憶體組中的該第一組合中的一個記憶體組的一第一寫入過程期間,該控制電路提供振盪的該第一時脈信號以及懸置的該第二時脈信號;以及在對該些記憶體組中的該第二組合中的一個記憶體組的一第二寫入過程期間,該控制電路提供懸置的該第一時脈信號以及振盪的該第二時脈信號。
  7. 如請求項2所述之記憶體裝置,進一步包括:一反或邏輯閘,耦接於該控制電路和該資料鎖存器之間,其中該反或邏輯閘用於根據該第一時脈信號和該第二時脈信號產生一第三時脈信號,該第三時脈信號用以觸發該資料鎖存器。
  8. 如請求項1所述之記憶體裝置,其中該些記憶體組中的該第一組合包括相對鄰近該全域寫入電路設置的N個記憶體組,並且該記憶體組中的該第二組合包括相對遠離該全域寫入電路設置的其他N個記憶體組,N是大 於或等於2的正整數。
  9. 一種記憶體電路,包括:一控制電路,用以提供一第一時脈信號、一第二時脈信號及一寫入資料信號;一第一全域寫入驅動器,與一第一對寫入資料佈線耦接,其中該第一全域寫入驅動器用以回應於該第一時脈信號,根據該寫入資料信號,產生一第一全域寫入信號和一第一補數全域寫入信號,該第一全域寫入信號和該第一補數全域寫入信號透過該第一對寫入資料佈線,發送到複數個記憶體組中的一第一組合;以及一第二全域寫入驅動器,與一第二對寫入資料佈線耦接,其中該第二全域寫入驅動器用以回應於該第二時脈信號,根據該寫入資料信號,產生一第二全域寫入信號和一第二補數全域寫入信號,該第二全域寫入信號和該第二補數全域寫入信號透過該第二對寫入資料佈線,發送到該些記憶體組中的一第二組合。
  10. 一種用於記憶體的方法,包括:在對複數個記憶體組中的一第一組合的一第一寫入過程期間,提供一第一時脈信號以觸發一第一全域寫入驅動器,以根據一寫入資料信號,產生一第一全域寫入信號和一第一補數全域寫入信號,該第一全域寫入信號和該第一補數全域寫入信號透過一第一對寫入資料佈線發送到該第一組 合中的該些記憶體組;以及在對該些記憶體組中的一第二組合的一第二寫入過程期間,提供一第二時脈信號以觸發一第二全域寫入驅動器,以根據該寫入資料信號,產生一第二全域寫入信號和一第二補數全域寫入信號,該第二全域寫入信號和該第二補數全域寫入信號透過一第二對寫入資料佈線發送到該第二組合中的該些記憶體組。
TW110138016A 2020-11-20 2021-10-13 記憶體裝置及電路及用於記憶體的方法 TWI759252B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202011311981.3 2020-11-20
CN202011311981.3A CN114255793A (zh) 2020-11-20 2020-11-20 存储器器件的写入电路

Publications (2)

Publication Number Publication Date
TWI759252B true TWI759252B (zh) 2022-03-21
TW202221710A TW202221710A (zh) 2022-06-01

Family

ID=80789507

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110138016A TWI759252B (zh) 2020-11-20 2021-10-13 記憶體裝置及電路及用於記憶體的方法

Country Status (3)

Country Link
US (2) US11521662B2 (zh)
CN (1) CN114255793A (zh)
TW (1) TWI759252B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114255793A (zh) * 2020-11-20 2022-03-29 台湾积体电路制造股份有限公司 存储器器件的写入电路
KR102667531B1 (ko) * 2022-02-21 2024-05-22 주식회사 피델릭스 메모리 뱅크들 간의 데이터 독출 시간차를 저감하는 반도체 메모리 장치
US20230368833A1 (en) * 2022-05-10 2023-11-16 Micron Technology, Inc. Power-efficient access line operation for memory

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5153459A (en) * 1987-06-20 1992-10-06 Samsung Electronics Co., Ltd. Data transmission circuit for data buses including feedback circuitry
US20040090857A1 (en) * 2000-10-31 2004-05-13 Hitachi, Ltd. Semiconductor device
US8190808B2 (en) * 2004-08-17 2012-05-29 Rambus Inc. Memory device having staggered memory operations
US20200110671A1 (en) * 2014-04-25 2020-04-09 Rambus Inc. Memory mirroring
US20200272576A1 (en) * 2019-02-25 2020-08-27 Marvell Asia Pte Ltd. Accelerating Access to Memory Banks in a Data Storage System

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120121225A (ko) * 2011-04-26 2012-11-05 에스케이하이닉스 주식회사 반도체 칩을 멀티테스트하기 위한 장치 및 방법
US8976607B2 (en) * 2013-03-05 2015-03-10 Qualcomm Incorporated High-speed memory write driver circuit with voltage level shifting features
KR102220749B1 (ko) * 2014-03-14 2021-03-02 에스케이하이닉스 주식회사 반도체 장치
CN114255793A (zh) * 2020-11-20 2022-03-29 台湾积体电路制造股份有限公司 存储器器件的写入电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5153459A (en) * 1987-06-20 1992-10-06 Samsung Electronics Co., Ltd. Data transmission circuit for data buses including feedback circuitry
US20040090857A1 (en) * 2000-10-31 2004-05-13 Hitachi, Ltd. Semiconductor device
US8190808B2 (en) * 2004-08-17 2012-05-29 Rambus Inc. Memory device having staggered memory operations
US20200110671A1 (en) * 2014-04-25 2020-04-09 Rambus Inc. Memory mirroring
US20200272576A1 (en) * 2019-02-25 2020-08-27 Marvell Asia Pte Ltd. Accelerating Access to Memory Banks in a Data Storage System

Also Published As

Publication number Publication date
US12002542B2 (en) 2024-06-04
US20230105594A1 (en) 2023-04-06
US11521662B2 (en) 2022-12-06
CN114255793A (zh) 2022-03-29
US20220165319A1 (en) 2022-05-26
TW202221710A (zh) 2022-06-01

Similar Documents

Publication Publication Date Title
TWI759252B (zh) 記憶體裝置及電路及用於記憶體的方法
US6310816B2 (en) Method and system for accessing rows in multiple memory banks within an integrated circuit
TWI656532B (zh) 具有寫入輔助電路的靜態隨機存取記憶體及其寫入操作方法
KR101290764B1 (ko) 고속동작에 적합한 입력 회로를 갖는 반도체 메모리 장치
JP4370507B2 (ja) 半導体集積回路装置
US6301185B1 (en) Random access memory with divided memory banks and data read/write architecture therefor
KR100228339B1 (ko) 읽기 포트와 쓰기 포트를 공유하는 다중포트 액세스 메모리
CN111312308B (zh) 半导体器件和包括其的半导体***
CN109690676B (zh) 基于较低功率高速译码的对于存储器的动态跟踪
US10140044B2 (en) Efficient memory bank design
CN111798891B (zh) 生成四相时钟信号的时钟信号生成器
US10762935B2 (en) Semiconductor devices
JPH10240617A (ja) メモリ構成回路およびその方法
US10847206B2 (en) Semiconductor devices for executing a column operation
US6166977A (en) Address controlled sense amplifier overdrive timing for semiconductor memory device
US7532527B2 (en) Semiconductor memory device
TW202230360A (zh) 記憶體電路及在其中轉移資料之方法
TW202308315A (zh) 具有改良連線負載的電路模組
JP2003346490A (ja) 半導体記憶装置
JP3090104B2 (ja) 半導体メモリ装置
JP2003196985A (ja) 半導体メモリ及び半導体メモリのビットライト又はバイトライト方法
KR20110035183A (ko) 뱅크액티브신호생성회로
TW202347325A (zh) 記憶體裝置
KR100329758B1 (ko) 어드레스버퍼와로우프리디코더사이에서하나의공통버스라인을사용하는반도체메모리소자
TW202329629A (zh) 具有改良連線負載的電路模組