TWI723379B - 具有混合的摻雜區域的絕緣層上矽半導體裝置 - Google Patents

具有混合的摻雜區域的絕緣層上矽半導體裝置 Download PDF

Info

Publication number
TWI723379B
TWI723379B TW108113425A TW108113425A TWI723379B TW I723379 B TWI723379 B TW I723379B TW 108113425 A TW108113425 A TW 108113425A TW 108113425 A TW108113425 A TW 108113425A TW I723379 B TWI723379 B TW I723379B
Authority
TW
Taiwan
Prior art keywords
source
material layer
semiconductor material
gate electrode
region
Prior art date
Application number
TW108113425A
Other languages
English (en)
Other versions
TW202005094A (zh
Inventor
逸群 劉
超源 楊
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202005094A publication Critical patent/TW202005094A/zh
Application granted granted Critical
Publication of TWI723379B publication Critical patent/TWI723379B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0646PN junctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78612Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device for preventing the kink- or the snapback effect, e.g. discharging the minority carriers of the channel region for preventing bipolar effect
    • H01L29/78615Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device for preventing the kink- or the snapback effect, e.g. discharging the minority carriers of the channel region for preventing bipolar effect with a body contact
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823892Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

在一些實施例中,提供一半導體裝置。該半導體裝置包含具有藉由一絕緣層而與一第二半導體材料層分離之一第一半導體材料層的一半導體基板。一源極區域及一汲極區域放置於該第一半導體材料層中且隔開。一閘極電極放置於該第一半導體材料層上方該源極區域與該汲極區域之間。具有一第一摻雜類型之一第一摻雜區域放置於該第二半導體材料層中,其中該閘極電極直接上覆於該第一摻雜區域。具有不同於該第一摻雜類型之一第二摻雜類型之一第二摻雜區域放置於該第二半導體材料層中,其中該第二摻雜區域在該第一摻雜區域下面延伸且接觸該第一摻雜區域之相對側。

Description

具有混合的摻雜區域的絕緣層上矽半導體裝置
本發明實施例係關於具有混合的摻雜區域的絕緣層上矽半導體裝置。
半導體裝置係利用半導體材料之電子性質來影響電子或其等關聯域之電子組件。一廣泛使用類型之半導體裝置係金屬氧化物半導體場效電晶體(MOSFET)。傳統上已在大型半導體基板上形成半導體裝置。近年來,絕緣層上半導體(SOI)基板已作為大型半導體基板之一替代品出現。一SOI基板包括一第一半導體材料層、上覆於該第一半導體材料層之一絕緣層、及上覆於該絕緣層之一第二半導體材料層。尤其,一SOI基板導致減少之寄生電容、減少之洩漏電流、減少之鎖存及改良之半導體裝置效能(例如,較低功率消耗及較高切換速度)。
本發明的一實施例係關於一種半導體裝置,其包括:一半導體基板,其包括藉由一絕緣層而與一第二半導體材料層分離之一第一半導體材料層;一第一源極區域及一第一汲極區域,其等放置於該第一半導體材料層中,其中該第一源極區域在一第一方向上與該第一汲極區域隔開;一閘極電極,其放置在該第一半導體材料層上方該第一源極區域與該第一汲極區域之間;一第一摻雜區域,其包括一第一摻雜類型,該第一摻雜區域放置於該第二半導體材料層中,其中該閘極電極直接上覆於該第一摻雜區域;及一第二摻雜區域,其包括不同於該第一摻雜類型之一第二摻雜類型,該第二摻雜區域放置於該第二半導體材料層中,其中該第二摻雜區域在該第一摻雜區域下面沿該第一方向延伸且接觸該第一摻雜區域之相對側。
本發明的一實施例係關於一種用於形成一半導體裝置之方法,該方法包括:提供具有將一第一半導體材料層與一第二半導體材料層垂直地分離之一絕緣層之一半導體基板;在該第二半導體材料層中形成包括一第一摻雜類型之一第一井;在該第一井中形成包括不同於該第一摻雜類型之一第二摻雜類型之一第二井,其中該第一井在該第二井下面延伸超過該第二井之相對側;在該第一半導體材料層中形成一第一對源極/汲極區域;在該第一半導體材料層上方該等第一源極/汲極區域之間形成一第一閘極電極;在該第一半導體材料層中形成與該第一對源極/汲極區域橫向隔開之一第二對源極/汲極區域;及在該第一半導體材料層上方該等第二源極/汲極區域之間形成一第二閘極電極,其中該第一井在該第一閘極電極及該第二閘極電極下面橫向地延伸,且其中該第二井之該等相對側之一者放置於該第一閘極電極與該第二閘極電極之間。
本發明的一實施例係關於一種半導體裝置,其包括:一半導體基板,其包括藉由一絕緣層而與一第二半導體材料層垂直地分離之一第一半導體材料層;一第一閘極電極,其放置在該第一半導體材料層上方第一源極/汲極區域之間;一第二閘極電極,其放置在該第一半導體材料層上方第二源極/汲極區域之間;一第三閘極電極,其放置在該第一半導體材料層上方第三源極/汲極區域之間;一第一摻雜區域,其包括一第一摻雜類型,該第一摻雜區域放置於該第二半導體材料層中,其中該第一摻雜區域在該第一閘極電極下面垂直地接觸該絕緣層且連續地延伸穿過該第二半導體材料層以在該第三閘極電極下面垂直地接觸該絕緣層;及一第二摻雜區域,其包括不同於該第一摻雜類型之一第二摻雜類型,該第二摻雜區域放置於該第二半導體材料層中,其中該第二摻雜區域在該第二閘極電極下面垂直地接觸該絕緣層,且其中該第二摻雜區域在該等第一、第二及第三閘極電極下面連續地延伸。
現將參考圖式描述本揭露,其中貫穿全文使用相同元件符號來指代相同元件,且其中圖解說明之結構不一定按比例繪製。將瞭解,此詳細描述及對應圖不以任何方式限制本揭露之範疇,且詳細描述及圖僅提供幾個實例以圖解說明發明概念可證明其等自身之一些方式。
本揭露提供用於實施本發明實施例之不同構件之許多不同實施例或實例。下文中描述組件及配置之特定實例以簡化本揭露。當然,此等僅係實例且非意欲限制。舉例而言,在以下描述中之一第一構件形成於一第二構件上方或上可包含其中該第一構件及該第二構件經形成直接接觸之實施例,且亦可包含其中額外構件可形成在該第一構件與該第二構件之間,使得該第一構件及該第二構件可不直接接觸的實施例。另外,本揭露可在各個實例中重複元件符號及/或字母。此重複出於簡化及清楚之目的且本身不指示所論述之各項實施例及/或組態之間之一關係。
此外,為便於描述,諸如「在…下面」、「在…下方」、「下」、「在…上方」、「上」及類似者之空間相對術語可在本文中用於描述一個元件或構件與另一(些)元件或構件之關係,如圖中圖解說明。空間相對術語意欲涵蓋除在圖中描繪之定向以外之使用或操作中之裝置之不同定向。設備可以其他方式定向(旋轉90度或按其他定向)且因此可同樣解釋本文中使用之空間相對描述符。
一些金屬氧化物半導體場效電晶體(MOSFET)放置於一絕緣層上半導體(SOI)基板上方/內。SOI基板包括一絕緣層,其將一第一半導體材料層與一第二半導體材料層垂直地分離。MOSFET包括一對源極/汲極區域、一選擇性導電通道、一閘極介電質、及一閘極電極。源極/汲極區域放置於第一半導體材料層中且橫向隔開。選擇性導電通道放置於第一半導體材料層中且自源極/汲極區域之一者橫向延伸至源極/汲極區域之另一者。閘極介電質層及閘極電極配置於源極/汲極區域之間且放置於選擇性導電通道上方。藉由將不同電位施加於閘極電極,可控制MOSFET之行為。
此外,具有一摻雜類型之一井區域放置在第二半導體材料層中下伏於選擇性導電通道。藉由將一電位施加於井區域,可進一步控制MOSFET之行為。舉例而言,藉由將一正電位施加於(例如,一p通道裝置之)井區域,可提高MOSFET之切換速度。施加於井區域之正電位越大;切換速度之提高越大。另一方面,藉由將一負電位施加於井區域,可減少洩露電流。施加於井區域之負電位愈大;洩露電流之縮減愈大。
藉由井區域關於上覆源極/汲極區域之摻雜類型的摻雜類型判定可施加於井區域之正電位及負電位量。對於一快速切換MOSFET,井區域可摻雜有與源極/汲極區域相同之一摻雜類型(例如,一「倒置井」結構)。然而,此摻雜組態減少可施加於井區域之負電位量,且因此降低井區域之有效性以減少洩露電流。另一方面,對於一低洩漏電流MOSFET,井區域可摻雜有與源極/汲極區域不同之一摻雜類型(例如,一「習知井」結構)。然而,此摻雜組態減少可施加於井區域之正電位量,且因此降低井區域之有效性以提高切換速度。為利用快速切換MOSFET及低洩漏電流MOSFET兩者,製造商已嘗試在一SOI基板上形成具有快速切換MOSFET (例如,具有具與上覆源極/汲極區域相同之摻雜類型之一井區域)及低洩漏電流MOSFET (例如,具有具與上覆源極/汲極區域不同之一摻雜類型之一井區域)兩者之一積體晶片(IC)。
在具有快速切換MOSFET及低洩漏電流MOSFET兩者之一SOI基板上形成一IC之一個挑戰係典型佈局及路由工具導致不同摻雜井區域變得區域不連續(例如,IC之一區域具有不連續之不同摻雜井區域),且因此在IC之區域(例如,一圖形處理單元(GPU)區域、一中央處理單元(CPU)區域、一記憶體區域等)中形成浮動井區域。浮動井區域可藉由增加阻礙一SOI基板上之MOSFET效能之負面效應(例如,短通道效應及/或歷史效應)而降低MOSFET之效能。克服浮動井區域之一個方法係針對各浮動井區域併入一本體接點。然而,藉由針對各浮動井區域併入一本體接點而消耗可用於增大放置於SOI基板上之MOSFET之密度之SOI基板之一大面積。另一可行方法係將快速切換MOSFET集合於SOI基板之一第一區域(例如,包括一CPU之SOI基板之一區域)中,且將低洩漏電流MOSFET集合於SOI基板之一第二區域(例如,包括一GPU之SOI基板之一區域)中。然而,藉由將不同類型之MOSFET分組於SOI基板之單獨區域中,可限制最佳化IC之功率及/或時序之能力。
因此,本揭露之各項實施例係關於一種半導體裝置,其具有放置於該半導體裝置之源極/汲極區域下面之多個摻雜區域以最佳化一積體晶片(IC)效能而不引起與增加之本體接點相關聯之面積損失。在各項實施例中,一SOI基板包括一第一半導體材料層,其藉由一絕緣層而與一第二半導體材料層垂直地分離。一第一閘極電極及一第二閘極電極放置於第一半導體材料層上方。一第一摻雜區域放置於第二半導體材料層中且沿一垂直方向下伏於第一閘極電極。具有與第一摻雜區域不同之一摻雜類型之一第二摻雜區域放置於第二半導體材料層中且沿垂直方向下伏於第一閘極電極及第二閘極電極兩者。第二摻雜區域在閘極電極垂直下面之第一摻雜區域下面延伸且在第一閘極電極與第二閘極電極之間接觸第一摻雜區域之一側壁。藉由使第二摻雜區域在第一摻雜區域下面延伸,第一摻雜區域及第二摻雜區域兩者可在多個離散裝置區域下方連續地延伸。
圖1A至圖1C圖解說明具有放置在配置於一半導體基板102上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC) 100之一些實施例的各種視圖。圖1A圖解說明IC 100之一些實施例之一俯視圖。圖1B圖解說明沿著圖1A之線A-A'獲取之IC 100之一區域之一些實施例的一剖面圖。圖1C圖解說明沿著圖1A之線B-B'獲取之IC 100之一區域之一些實施例的一剖面圖。
如圖1A至圖1C中展示,IC 100包括一半導體基板102。半導體基板102包括一第一半導體材料層104,其藉由一絕緣層108而與一第二半導體材料層106垂直地分離。在各項實施例中,半導體基板102係一絕緣層上半導體(SOI)基板。在一些實施例中,半導體基板102可係包括具有一第一半導體材料厚度之一第一半導體材料層104之一全耗盡絕緣層上半導體(FDSOI)基板。在進一步實施例中,半導體基板102可係包括具有大於第一半導體材料厚度之一第二半導體材料厚度之一第一半導體材料104之一部分耗盡絕緣層上半導體(PDSOI)。在進一步實施例中,第一半導體材料層104可包括一本徵半導體材料(例如,無摻雜矽)。在其他此等實施例中,第一半導體材料層104可包括一摻雜半導體材料(例如,p型摻雜矽)。
第一源極/汲極區域110a放置於第一半導體材料層104中。第一源極/汲極區域110a在一第一方向上(例如,沿著一x軸)彼此橫向隔開。在一些實施例中,第一源極/汲極區域110a可包括一第一摻雜類型(例如,p型摻雜)。
第二源極/汲極區域110b放置於第一半導體材料層104中。第二源極/汲極區域110b在第一方向上彼此橫向隔開。在一些實施例中,第二源極/汲極區域110b分別在橫向於第一方向之一第二方向上(例如,沿著一y軸)與第一源極/汲極區域110a隔開。在進一步實施例中,第二源極/汲極區域110b可包括不同於第一摻雜類型之一第二摻雜類型(例如,n型摻雜)。
閘極電極112放置於第一半導體材料層104上方。單個閘極電極112放置於鄰近第一源極/汲極區域110a與鄰近第二源極/汲極區域110b之間。在一些實施例中,閘極電極112沿第二方向在鄰近第一源極/汲極區域110a與各自鄰近第二源極/汲極區域110b之間連續地延伸。閘極介電質114分別下伏於閘極電極112且將閘極電極112與第一半導體材料層104分離。
在各項實施例中,p型通道金屬氧化物半導體場效(PMOS)電晶體116a至116b分別包括:鄰近第一源極/汲極區域110a,其等放置於第一半導體材料層104中;一單個閘極電極112,其放置在第一半導體材料層104上方鄰近第一源極/汲極區域110a之間;及一單個閘極介電質114,其放置在鄰近第一源極/汲極區域110a之間且將單個閘極電極112與第一半導體材料層104分離。為了在圖中清楚起見,僅標記兩個PMOS電晶體116a至116b。在PMOS電晶體116a至116b之操作期間,通道區域119分別形成在鄰近第一源極/汲極區域110a之間。在各項實施例中,通道區域119可包括具有與鄰近第一源極/汲極區域110a之摻雜類型相反之一摻雜類型(例如,n型摻雜)之第一半導體材料層104之各自部分。
在一些實施例中,n型通道金屬氧化物半導體場效(NMOS)電晶體117a至117b分別包括:鄰近第二源極/汲極區域110b,其等放置於第一半導體材料層104中;一單個閘極電極112,其放置在第一半導體材料層104上方鄰近第二源極/汲極區域110b之間;及一單個閘極介電質114,其放置在鄰近第二源極/汲極區域110b之間且將單個閘極電極112與第一半導體材料層104分離。為了在圖中清楚起見,僅標記兩個NMOS電晶體117a至117b。在NMOS電晶體117a至117b之操作期間,通道區域119分別形成在鄰近第二源極/汲極區域110b之間。在各項實施例中,通道區域119可包括具有與鄰近第二源極/汲極區域110b之摻雜類型相反之一摻雜類型(例如,p型摻雜)之第一半導體材料層104之各自部分。
在進一步實施例中,一第一PMOS電晶體116a在第一方向及第二方向上與一第一NMOS電晶體117a分離。在又進一步實施例中,第二PMOS電晶體116b在第一方向及第二方向上與第二NMOS電晶體117b分離。在進一步實施例中,第一PMOS電晶體116a及第二PMOS電晶體116b分別在第二方向上與第一NMOS電晶體117a及第二NMOS電晶體117b分離。
一第一摻雜區域118放置於第二半導體材料層106中。第一摻雜區域118係延伸穿過第二半導體材料層106且下伏於第一PMOS電晶體116a及第一NMOS電晶體117a之一區域連續區域(例如,由IC 100之一區域中之多個裝置共用)。在各項實施例中,第一摻雜區域118在第一PMOS電晶體116a及第一NMOS電晶體117a下面沿一垂直方向接觸絕緣層108。在一些實施例中,第一摻雜區域118包括第二摻雜類型(例如,n型摻雜)。
由於第一摻雜區域118在第一PMOS電晶體116a下面垂直地接觸絕緣層108,故第一PMOS電晶體116a包括一習知井結構120,且因此可係一低洩漏電流MOSFET。另一方面,由於第一摻雜區域118在第一NMOS電晶體117a下面垂直地接觸絕緣層108,故第一NMOS電晶體117a包括一倒置井結構122,且因此可係一快速切換MOSFET。
一第二摻雜區域124放置於第二半導體材料層106中。第二摻雜區域124係在第一摻雜區域118下面且超過第一摻雜區域118之側延伸之一連續區域(或區域連續區域)。在一些實施例中,第二摻雜區域124接觸第一摻雜區域118之相對側。在各項實施例中,第二摻雜區域124在第二PMOS電晶體116b及第二NMOS電晶體117b下面沿一垂直方向接觸絕緣層108,同時第一摻雜區域118在第一PMOS電晶體116a及第一NMOS電晶體117a下面沿一垂直方向將第二摻雜區域124與絕緣層108分離。在一些實施例中,第二摻雜區域124包括第一摻雜類型(例如,p型摻雜)。
由於第二摻雜區域124在第二PMOS電晶體116b下面垂直地接觸絕緣層108,故第二PMOS電晶體116b包括一倒置井結構122,且因此可係一快速切換MOSFET。另一方面,由於第二摻雜區域124在第二NMOS電晶體117b下面垂直地接觸絕緣層108,故第二NMOS電晶體117b包括一習知井結構120,且因此可係一低洩漏電流MOSFET。
由於第一摻雜區域118係區域連續的且第二摻雜區域124係連續的(或區域連續),故可減少IC 100上之單個浮動井之數目。藉由減少單個浮動井之數目,可減少需要併入IC 100中以限制與浮動井相關聯之負面效應之本體接點之數目。因此,可增大放置於IC 100上之MOSFET之密度。另外,由於第二摻雜區域124在第一摻雜區域118下面延伸,使得第二PMOS電晶體116b及第一NMOS電晶體117a係快速切換MOSFET且第一PMOS電晶體116a及第二NMOS電晶體117b係低洩漏電流MOSFET,故快速切換MOSFET及低洩漏電流MOSFET無需集合在一起。實情係,快速切換MOSFET及低洩漏電流MOSFET可配置成彼此相鄰。因此,可藉由利用將快速切換MOSFET及低洩漏電流MOSFET兩者配置成彼此相鄰之能力而改良IC 100之功率及/或時序。
圖2A至圖2C圖解說明具有放置在配置於一半導體基板102上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC) 200之一些實施例的各種視圖。圖2A圖解說明IC 200之一些實施例之一俯視圖。圖2B圖解說明沿著圖2A之線A-A'獲取之IC 200之一區域之一些實施例之一剖面圖。圖2C圖解說明沿著圖2A之線B-B'獲取之IC 200之一區域之一些實施例之一剖面圖。
如圖2A至圖2C中展示,第一源極/汲極區域110a及第二源極/汲極區域110b具有放置於第一半導體材料層104之一上表面上方的各自上表面。在一些實施例中,第一源極/汲極區域110a及第二源極/汲極區域110b之上表面與閘極電極112之上表面共面。在進一步實施例中,第一源極/汲極區域110a及第二源極/汲極區域110b之上表面放置在閘極電極112之上表面與第一半導體材料層104之上表面之間。在又進一步實施例中,第一源極/汲極區域110a及第二源極/汲極區域110b之上表面放置於閘極電極112之一上表面上方。
隔離閘極206放置於第一半導體材料層104上方。隔離閘極206經組態以減少鄰近電晶體(例如,在圖2A中,隔離閘極206之左側及右側之電晶體)之間之洩漏。閘極介電質114分別下伏於隔離閘極206且將隔離閘極206與第一半導體材料層104分離。在各項實施例中,單個隔離閘極206放置在具有一習知井結構120之一PMOS電晶體116a至116b與具有一倒置井結構122之一鄰近PMOS電晶體116a至116b之間。在一些實施例中,單個隔離閘極206放置在具有一習知井結構120之一NMOS電晶體117a至117b與具有一倒置井結構122之一鄰近PMOS電晶體116a至116b之間。在進一步實施例中,隔離閘極206沿第二方向在具有一習知井結構120之PMOS電晶體116a至116b與具有一倒置井結構122之鄰近PMOS電晶體116a至116b之間且在具有一習知井結構120之NMOS電晶體117a至117b與具有一倒置井結構122之鄰近PMOS電晶體116a至116b之間連續地延伸。
在各項實施例中,一單個隔離閘極206放置在分別具有習知井結構120之PMOS電晶體116a至116b與具有倒置井結構122之PMOS電晶體116a至116b之最鄰近第一源極/汲極區域110a之間。在一些實施例中,一單個隔離閘極206放置在分別具有習知井結構120之NMOS電晶體117a至117b與具有倒置井結構122之NMOS電晶體117a至117b之最鄰近第二源極/汲極區域110b之間。在進一步實施例中,第一摻雜區域118在隔離閘極206下面沿一垂直方向接觸絕緣層108。在又進一步實施例中,一淺溝槽隔離(STI)結構(未展示)可放置在分別具有習知井結構120之PMOS電晶體116a至116b與具有倒置井結構122之PMOS電晶體116a至116b之最鄰近第一源極/汲極區域110a之間。
一層間介電質(ILD)層202放置於第一半導體材料層104、第一源極/汲極區域110a、第二源極/汲極區域110b、閘極電極112及隔離閘極206上方。在各項實施例中,ILD層202將第一源極/汲極區域110a及第二源極/汲極區域110b與閘極電極112及閘極介電質114分離。在一些實施例中,ILD層202在第一源極/汲極區域110a之側壁、閘極電極112之側壁與閘極介電質114之側壁之間且在第二源極/汲極區域110b之側壁、閘極電極112之側壁與閘極介電質114之側壁之間接觸第一半導體材料層104。在進一步實施例中,接點204放置於ILD層202中且延伸穿過ILD層202以分別接觸第一源極/汲極區域110a、第二源極/汲極區域110b、閘極電極112。在一些實施例中,接點204可進一步接觸隔離閘極206。在其他實施例中,接點204可不接觸隔離閘極206。接點204經組態以將第一源極/汲極區域110a、第二源極/汲極區域110b、閘極電極112及隔離閘極206耦合至各個電位。
此外,本體接點203放置於ILD層202中。本體接點203延伸穿過ILD層202、第一半導體材料層104及絕緣層108以分別接觸第一摻雜區域118及第二摻雜區域124。本體接點203經組態以分別將第一摻雜區域118及第二摻雜區域耦合至一第一電位及一第二電位。在一些實施例中,第二電位小於第一電位。在進一步實施例中,第一電位實質上與IC 200之一正供應電壓相同。在又進一步實施例中,第二電位實質上與IC 200之一負供應電壓(或接地)相同。由於第一摻雜區域118係區域連續的且第二摻雜區域124係連續的(或區域連續),故可能需要減少數目個本體接點203以防止第一摻雜區域118及第二摻雜區域124浮動。藉由減少本體接點203之數目,可增大放置於IC 200上之MOSFET之密度。
一第三摻雜區域208放置於第二半導體材料層106中。第三摻雜區域208經組態以在第二摻雜區域124與半導體基板102之區域(例如,放置於第三摻雜區域208下面之第二半導體材料層106之區域)之間提供隔離。第三摻雜區域208係在第二摻雜區域124下面延伸之一連續區域(或區域連續區域)。第二摻雜區域124將第三摻雜區域208與第一摻雜區域118分離。在一些實施例中,第三摻雜區域208包括第二摻雜類型(例如,n型摻雜)。在進一步實施例中,第三摻雜區域208可被稱為一深井區域。
圖2A至圖2C中亦展示,一些第一源極/汲極區域110a在一垂直方向上至少部分與第一摻雜區域118及第二摻雜區域124兩者重疊。在一些實施例中,與第一摻雜區域118及第二摻雜區域124兩者重疊之一第一源極/汲極區域110a及一第二源極/汲極區域110b配置於沿第二方向延伸之一實質上筆直平面210中。
圖3A至圖3C圖解說明具有放置在配置於一半導體基板102上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC) 300之一些實施例的各種視圖。圖3A圖解說明IC 300之一些實施例之一俯視圖。圖3B圖解說明沿著圖3A之線A-A'獲取之IC 300之一區域之一些實施例之一剖面圖。圖3C圖解說明沿著圖3A之線B-B'獲取之IC 300之一區域之一些實施例之一剖面圖。
如圖3A至圖3C中展示,第一源極/汲極區域110a及第二源極/汲極區域110b放置於第一半導體材料層104中且具有與第一半導體材料層104之上表面共面之上表面。此外,第一摻雜區域118沿著NMOS電晶體117a至117b下面之一實質上筆直平面在第一方向上延伸。此外,第一摻雜區域118包括在隔離閘極206下面沿第二方向延伸的突出部分。在一些實施例中,第一摻雜區域118連續地接觸NMOS電晶體117a至117b下面及隔離閘極206下面之絕緣層108。由於第一摻雜區域118在隔離閘極206下面突出,故隔離閘極206可藉由減少鄰近PMOS電晶體116a至116b之間之洩漏電流量而增加鄰近PMOS電晶體116a至116b之間之電隔離。舉例而言,隔離閘極206及第一摻雜區域118可經由各自接點204耦合至第一電位。藉由將第一電位施加於隔離閘極206及第一摻雜區域118兩者,可增大放置於隔離閘極206下面之第一半導體材料層104之一部分之電阻。
圖3A至圖3B中亦展示,放置於隔離閘極206之相對側上之鄰近第二源極/汲極區域110b分別藉由一非零距離而與隔離閘極206分離。在各項實施例中,放置於隔離閘極206之相對側上之鄰近第一源極/汲極區域110a具有實質上與隔離閘極206之側壁對準的各自側壁。在一些實施例中,隔離結構(未展示) (例如,一淺溝槽隔離(STI)結構)放置在第一半導體材料層104中介於藉由一非零距離而與隔離閘極分離之各自第二源極/汲極區域110b之間。
圖4A至圖4C至圖9A至圖9C圖解說明用於形成具有放置在配置於一半導體基板上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC)之一方法之一些實施例的一系列各種視圖。沿著具有「C」之一後綴之圖之線A-A'獲取具有「A」之一後綴之圖。沿著具有「C」之一後綴之圖之線B-B'獲取具有「B」之一後綴之圖。具有「C」之一後綴之圖圖解說明IC之各種俯視圖。
如圖4A至圖4C中展示,在一半導體基板102中形成一第三摻雜區域208。第三摻雜區域208係具有一第二摻雜類型(例如,n型摻雜)之半導體基板102之一區域。在藉由一絕緣層108而與一第一半導體材料層104分離之一第二半導體材料層106中形成第三摻雜區域208。在各項實施例中,可藉由一毯覆離子佈植製程(例如,一無遮罩離子佈植)形成第三摻雜區域208以將離子佈植至第二半導體材料層106中。在其他實施例中,可藉由利用一遮罩層(未展示)之一選擇性離子佈植製程形成第三摻雜區域208以將離子選擇性地佈植至第二半導體材料層106中。在進一步實施例中,在作用區域(例如,放置於第一半導體材料層104中之摻雜區域)已定義於第一半導體材料層104中之後形成第三摻雜區域208。
如圖5A至圖5C中展示,在第二半導體材料層106中形成一第二摻雜區域124。第二摻雜區域124係具有一第一摻雜類型(例如,p型摻雜)之半導體基板102之一連續區域(或區域連續)。第二摻雜區域124形成在絕緣層108與第三摻雜區域208之間。在一些實施例中,第二摻雜區域124接觸絕緣層108。在各項實施例中,可藉由一毯覆離子佈植製程(例如,一無遮罩離子佈植)形成第二摻雜區域124以將離子佈植至第二半導體材料層106中。在一些實施例中,可藉由利用一遮罩層(未展示)之一選擇性離子佈植製程形成第二摻雜區域124以將離子選擇性地佈植至第二半導體材料層106中。在進一步實施例中,第二摻雜區域124可包括在半導體基板102之形成期間摻雜之一摻雜半導體材料(例如,p型摻雜矽)。
如圖6A至圖6C中展示,在第二半導體材料層106中形成一第一摻雜區域118。第一摻雜區域118係具有一第一摻雜類型(例如,p型摻雜)之半導體基板102之一區域連續區域。在一些實施例中,在第二摻雜區域124中形成第一摻雜區域118,使得第二摻雜區域124在第一摻雜區域118下面且沿著第一摻雜區域118之相對側延伸。第一摻雜區域118具有一第一部分及一第二部分,其等藉由延伸在該第一部分與該第二部分中間之一重疊部分連接。第一摻雜區域118之第一部分、第二部分及重疊部分將第二摻雜區域124與絕緣層108分離。在一些實施例中,第一摻雜區域之第一部分、第二部分及重疊部分連續地接觸絕緣層108。在各項實施例中,可藉由利用放置於半導體基板102上之一遮罩層602之一選擇性離子形成佈植製程形成第一摻雜區域118以將離子選擇性地佈植至未被遮罩層602覆蓋之第二半導體材料層106之區域中。隨後,可自半導體基板102剝除遮罩層602。
如圖7A至圖7C中展示,在閘極介電質114上方形成閘極電極112及一隔離閘極206。閘極介電質114放置於第一半導體材料層104上且分別將閘極電極112及隔離閘極206與第一半導體材料層104分離。在各項實施例中,閘極電極112及隔離閘極206可包括(舉例而言)摻雜多晶矽、鎢、鋁、金屬矽化物或某一其他導電材料。在一些實施例中,閘極介電質114可包括(舉例而言)氧化物、高介電係數介電質或某一其他絕緣材料。
在各項實施例中,可藉由在第一半導體材料層104上方生長及/或沉積(例如,藉由化學氣相沉積(CVD)、物理氣相沉積(PVD)、熱氧化等)一閘極介電質層及一導電閘極層而形成閘極電極112、隔離閘極206及閘極介電質114。隨後,閘極介電質層及導電閘極電極經圖案化且蝕刻以形成閘極電極112、隔離閘極206及閘極介電質114。
如圖8A至圖8C中展示,在第一半導體材料層104中形成第一源極/汲極區域110a及第二源極/汲極區域110b。第一源極/汲極區域110a係包括第一摻雜類型(例如,p型摻雜)之第一半導體材料層104之區域。第二源極/汲極區域110b係包括第二摻雜類型(例如,n型摻雜)之第一半導體材料層104之區域。在各項實施例中,第一源極/汲極區域110a可藉由一第一離子佈植製程形成且可利用一遮罩層(未展示)將離子選擇性地佈植至第一半導體材料層104中。在一些實施例中,第二源極/汲極區域110b可藉由一第二離子佈植製程形成且可利用一遮罩層(未展示)將離子選擇性地佈植至第一半導體材料層104中。在進一步實施例中,可藉由利用閘極電極112作為一遮罩之一自對準離子佈植製程形成第一源極/汲極區域110a或第二源極/汲極區域110b。
如圖9A至圖9C中展示,在第一半導體材料層104、第一源極/汲極區域110a、第二源極/汲極區域110b、閘極電極112及隔離閘極206上方形成一層間介電質(ILD)層202。ILD層202可形成為具有一實質上平坦上表面且可包括氧化物、氮化物、低介電係數介電質或某一其他介電質。在一些實施例中,可藉由CVD、PVD、濺鍍或某一其他沉積或生長製程形成ILD層202。在進一步實施例中,可對ILD層202執行一平坦化製程(例如,一化學機械平坦化(CMP))以形成實質上平坦上表面。
亦藉由圖9A至圖9C圖解說明,在ILD層202中形成接點204,其等延伸穿過ILD層202至第一源極/汲極區域110a、第二源極/汲極區域110b、閘極電極112及隔離閘極206。在一些實施例中,用於形成接點204之一製程包括執行至ILD層202中之一蝕刻以形成對應於接點204之接點開口。在一些實施例中,可運用形成於ILD層202上方之一圖案化遮罩層來執行蝕刻。在進一步實施例中,可藉由沉積或生長覆蓋填充接點開口之ILD層202之一導電材料(例如,鎢),且隨後對接點204及ILD層202執行一平坦化(例如,CMP)而填充接點開口。
儘管未展示,然隨後可在ILD層202上方形成額外介電質層及導電構件。舉例而言,可在ILD層202上方形成一或多個額外ILD層、導線、通路及/或鈍化層。
如圖10中圖解說明,提供用於形成具有放置在配置於一半導體基板上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC)之一方法之一些實施例的一流程圖1000。雖然圖10之流程圖1000在本文中圖解說明且描述為一系列動作或事件,但將瞭解,不應以一限制意義解釋此等動作或事件之圖解說明排序。舉例而言,一些動作可依不同順序及/或與除本文中圖解說明及/或描述以外之其他動作或事件同時發生。此外,可能不要求全部圖解說明動作以實施本文中之描述之一或多個態樣或實施例,且可在一或多個單獨動作及/或階段中實行本文中描繪之動作之一或多者。
在1002,提供具有將一第一半導體材料層與一第二半導體材料層垂直地分離之一絕緣層之一半導體基板。圖4A至圖4C圖解說明對應於動作1002之一些實施例之各種視圖。
在1004,在第二半導體材料層中形成包括一第一摻雜類型之一第一摻雜區域。圖5A至圖5C圖解說明對應於動作1004之一些實施例之各種視圖。
在1006,在第二半導體材料層中形成包括不同於第一摻雜類型之一第二摻雜類型之一第二摻雜區域,其中第一摻雜區域在第二摻雜區域下面延伸超過第二摻雜區域之相對側。圖6A至圖6C圖解說明對應於動作1006之一些實施例之各種視圖。
在1008,在第一半導體材料層上方形成一隔離閘極、閘極電極及閘極介電質,其中閘極介電質分別將隔離閘極及閘極電極與第一半導體材料層分離。圖7A至圖7C圖解說明對應於動作1008之一些實施例之各種視圖。
在1010,在第一半導體材料層中形成第一源極/汲極區域及第二源極/汲極區域。圖8A至圖8C圖解說明對應於動作1010之一些實施例之各種視圖。
在1012,在第一半導體材料層、第一源極/汲極區域、第二源極/汲極區域、閘極電極及隔離閘極上方形成一層間介電質(ILD)層。圖9A至圖9C圖解說明對應於動作1012之一些實施例之各種視圖。
在1014,在ILD層中形成接點,其等分別延伸穿過ILD層至第一源極/汲極區域、第二源極/汲極區域、閘極電極及隔離閘極。圖9A至圖9C圖解說明對應於動作1014之一些實施例之各種視圖。
在一些實施例中,本申請案提供一種半導體裝置。該半導體裝置包含藉由一絕緣層而與一第二半導體材料層分離的一第一半導體材料層。一第一源極區域及一第一汲極區域放置於第一半導體材料層中,其中該第一源極區域在一第一方向上與該第一汲極區域隔開。一閘極電極放置在第一半導體材料層上方第一源極區域與第一汲極區域之間。具有一第一摻雜類型之一第一摻雜區域放置於第二半導體材料層中,其中閘極電極直接上覆於第一摻雜區域。具有不同於第一摻雜類型之一第二摻雜類型之一第二摻雜區域放置於第二半導體材料層中。第二摻雜區域在第一摻雜區域下面沿第一方向延伸且接觸第一摻雜區域之相對側。
在其他實施例中,本申請案提供一種用於形成一半導體裝置之方法。提供具有將一第一半導體材料層與一第二半導體材料層垂直地分離之一絕緣層之一半導體基板。在第二半導體材料層中形成具有一第一摻雜類型之一第一井。在第一井中形成具有不同於第一摻雜類型之一第二摻雜類型之一第二井,其中該第一井在該第二井下面延伸超過該第二井之相對側。在第一半導體材料層中形成一第一對源極/汲極區域。一第一閘極電極形成於第一半導體材料層上方第一源極/汲極區域之間。在第一半導體材料層中形成與第一對源極/汲極區域橫向隔開之一第二對源極/汲極區域。一第二閘極電極形成於第一半導體材料層上方第二源極/汲極區域之間。第一井在第一閘極電極及第二閘極電極下面橫向地延伸。第二井之相對側之一者放置於第一閘極電極與第二閘極電極之間。
在又其他實施例中,本申請案提供一種半導體裝置。該半導體裝置包含具有藉由一絕緣層而與一第二半導體材料層垂直地分離之一第一半導體材料層的一半導體基板。一第一閘極電極放置在第一半導體材料層上方且介於第一源極/汲極區域之間。一第二閘極電極放置在第一半導體材料層上方且介於第二源極/汲極區域之間。一第三閘極電極放置在第一半導體材料層上方且介於第三源極/汲極區域之間。具有一第一摻雜類型之一第一摻雜區域放置於第二半導體材料層中。第一摻雜區域在第一閘極電極下面垂直地接觸絕緣層且連續地延伸穿過第二半導體材料層以在第三閘極電極下面垂直地接觸絕緣層。具有不同於第一摻雜類型之一第二摻雜類型之一第二摻雜區域放置於第二半導體材料層中。第二摻雜區域在第二閘極電極下面垂直地接觸絕緣層。第二摻雜區域在第一、第二及第三閘極電極下面連續地延伸。
前述內容略述數項實施例之特徵,使得熟習此項技術者可更佳地理解本揭露之態樣。熟習此項技術者應瞭解,其等可容易地使用本揭露作為用於設計或修改其他製程及結構之一基礎以實行相同目的及/或達成本文中介紹之實施例之相同優點。熟習此項技術者亦應瞭解,此等等效構造不背離本揭露之精神及範疇,且其等可在不背離本揭露之精神及範疇之情況下在本文中作出各種改變、置換及更改。
100‧‧‧積體晶片(IC) 102‧‧‧半導體基板 104‧‧‧第一半導體材料層 106‧‧‧第二半導體材料層 108‧‧‧絕緣層 110a‧‧‧第一源極/汲極區域 110b‧‧‧第二源極/汲極區域 112‧‧‧閘極電極 114‧‧‧閘極介電質 116a‧‧‧第一p型通道金屬氧化物半導體場效(PMOS)電晶體 116b‧‧‧第二p型通道金屬氧化物半導體場效(PMOS)電晶體 117a‧‧‧第一n型通道金屬氧化物半導體場效(NMOS)電晶體 117b‧‧‧第二n型通道金屬氧化物半導體場效(NMOS)電晶體 118‧‧‧第一摻雜區域 119‧‧‧通道區域 120‧‧‧習知井結構 122‧‧‧倒置井結構 124‧‧‧第二摻雜區域 200‧‧‧積體晶片(IC) 202‧‧‧層間介電質(ILD)層 203‧‧‧本體接點 204‧‧‧接點 206‧‧‧隔離閘極 208‧‧‧第三摻雜區域 210‧‧‧實質上筆直平面 300‧‧‧積體晶片(IC) 602‧‧‧遮罩層 1000‧‧‧流程圖 1002‧‧‧動作 1004‧‧‧動作 1006‧‧‧動作 1008‧‧‧動作 1010‧‧‧動作 1012‧‧‧動作 1014‧‧‧動作
當结合附圖閱讀時,自以下詳細描述最佳理解本揭露之態樣。應注意,根據產業中之標準實踐,各種構件未按比例繪製。事實上,為了清楚論述可任意增大或減小各種構件之尺寸。
圖1A至圖1C圖解說明具有放置在配置於一半導體基板上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC)之一些實施例的各種視圖。
圖2A至圖2C圖解說明具有放置在配置於一半導體基板上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC)之一些實施例的各種視圖。
圖3A至圖3C圖解說明具有放置在配置於一半導體基板上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC)之一些實施例的各種視圖。
圖4A至圖4C至圖9A至圖9C圖解說明用於形成具有放置在配置於一半導體基板上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC)之一方法之一些實施例的一系列各種視圖。
圖10圖解說明提供用於形成具有放置在配置於一半導體基板上方之複數個閘極電極下面之多個摻雜區域之一積體晶片(IC)之一方法之一些實施例的一流程圖。
100‧‧‧積體晶片(IC)
110a‧‧‧第一源極/汲極區域
110b‧‧‧第二源極/汲極區域
112‧‧‧閘極電極
116a‧‧‧第一p型通道金屬氧化物半導體場效(PMOS)電晶體
116b‧‧‧第二p型通道金屬氧化物半導體場效(PMOS)電晶體
117a‧‧‧第一n型通道金屬氧化物半導體場效(NMOS)電晶體
117b‧‧‧第二n型通道金屬氧化物半導體場效(NMOS)電晶體
118‧‧‧第一摻雜區域
120‧‧‧習知井結構
122‧‧‧倒置井結構
124‧‧‧第二摻雜區域

Claims (10)

  1. 一種半導體裝置,其包括:一半導體基板,其包括藉由一絕緣層而與一第二半導體材料層分離之一第一半導體材料層;一第一對源極/汲極區域,其等放置於該第一半導體材料層中;一第二對源極/汲極區域,其等放置於該第一半導體材料層中,並在一第一方向上與該第一源極/汲極區域隔開;一第三對源極/汲極區域,其等放置於該第一半導體材料層中,其中該第三對源極/汲極區域在橫向於該第一方向之一第二方向上與該第一源極/汲極區域及該第二源極/汲極區域彼此橫向隔開;一第一閘極電極,其放置在該第一半導體材料層上方,其中該第一閘極電極在該第一源極/汲極區域與該第三源極/汲極區域之間在該第二方向上橫向地延伸;一第二閘極電極,其放置在該第一半導體材料層上方,並在該第一方向上與該第一閘極電極隔開,其中該第二閘極電極放置在該第二源極/汲極區域之間;一第一摻雜區域,其包括一第一摻雜類型,該第一摻雜區域放置於該第二半導體材料層中,其中第一摻雜區域之一第一部分在該第一源極/汲極區域的下方直接接觸該絕緣層;及一第二摻雜區域,其包括不同於該第一摻雜類型之一第二摻雜類型,該第二摻雜區域放置於該第二半導體材料層中,其中:該第二摻雜區域連續地延伸穿過在該第一源極/汲極區域下方、在 該第二源極/汲極區域下方及在該第三源極/汲極區域下方之該第二半導體材料層;該第一摻雜區域之該第一部分垂直放置於該第二摻雜區域與該第一源極/汲極區域之間;及該第二摻雜區域在該第二源極/汲極區域及該第三源極/汲極區域之下方直接接觸該絕緣層。
  2. 如請求項1之半導體裝置,其中該第三源極/汲極區域包括該第一摻雜類型。
  3. 如請求項2之半導體裝置,其中該第二源極/汲極區域包括該第二摻雜類型。
  4. 如請求項1之半導體裝置,其進一步包括:一第三摻雜區域,其包括該第一摻雜類型,該第三摻雜區域放置於該第二半導體材料層中,其中該第三摻雜區域連續地延伸穿過在該第一摻雜區域及該第二摻雜區域兩者下面之該第二半導體材料層。
  5. 如請求項1之半導體裝置,其進一步包括:一第四對源極/汲極區域,其等放置於該第一半導體材料層中,並在該第一方向上與該第三源極/汲極區域橫向隔開,其中該第四源極/汲極區域在該第二方向上與該第一源極/汲極區域及該第二源極/汲極區域彼此橫向隔開; 該第二閘極電極在該第四對源極/汲極區域之間沿該第二方向橫向地延伸;且該第一摻雜區域連續地延伸穿過該第二半導體材料層,以在該第四源極/汲極區域下方直接接觸該絕緣層。
  6. 如請求項5之半導體裝置,其進一步包括:一隔離閘極,其放置於該第一半導體材料層上方,並位於該第一閘極電極及該第二閘極電極之間,其中該隔離閘極在該第二方向上橫向地延伸且與該第一閘極電極及該第二閘極電極平行;該第二摻雜區域從該隔離閘極之一第一側壁至該隔離閘極之一第二側壁,在該隔離閘極下面垂直地連續接觸該絕緣層;及該第一側壁及該第二側壁在該第二方向上隔開。
  7. 如請求項1之半導體裝置,其進一步包括:一第一本體接點,其垂直地延伸穿過該第一半導體材料層及該絕緣層至該第一摻雜區域;及一第二本體接點,其垂直地延伸穿過該第一半導體材料層及該絕緣層至該第二摻雜區域。
  8. 一種用於形成一半導體裝置之方法,該方法包括:接收具有將一第一半導體材料層與一第二半導體材料層垂直地分離之一絕緣層之一半導體基板,其中具有一第一摻雜類型之一第一井放置於 該第二半導體材料層中;在該第一井中形成包括不同於該第一摻雜類型之一第二摻雜類型之一第二井,其中該第二井係一連續井,且其中該第一井係在該第二井下面延伸之一連續井;在該第一半導體材料層上形成一第一閘極電極;在該第一半導體材料層上形成一第二閘極電極,並在第一方向上與該第一閘極電極隔開;在該第一半導體材料層中及在該第一閘極電極之一第一部分之相對側上形成一第一對源極/汲極區域,其中該第二井在該第一源極/汲極區域下方直接接觸該絕緣層;在該第一半導體材料層中及在該第一閘極電極之一第二部分之相對側上形成一第二對源極/汲極區域,其中該第二源極/汲極區域在橫向於該第一方向之一第二方向上與該第一源極/汲極區域隔開,且其中該第一井在該第二源極/汲極區域下方直接接觸該絕緣層;及在該第一半導體材料層中及在該第二閘極電極之一第一部分之相對側上形成一第三對源極/汲極區域,其中該第三源極/汲極區域在該第一方向上與該第一對源極/汲極區域及該第二源極/汲極區域彼此隔開;且其中該第一井在該第三源極/汲極區域下方直接接觸該絕緣層。
  9. 一種半導體裝置,其包括:一半導體基板,其包括藉由一絕緣層而與一第二半導體材料層垂直地分離之一第一半導體材料層;一第一對源極/汲極區域,其等放置於該第一半導體材料層中; 一第二對源極/汲極區域,其等放置於該第一半導體材料層中,並在一第一方向上與該第一源極/汲極區域隔開;一第三對源極/汲極區域,其等放置於該第一半導體材料層中,其中該第三對源極/汲極區域在橫向於該第一方向之一第二方向上與該第一源極/汲極區域及該第二源極/汲極區域彼此橫向隔開;一第一閘極電極,其放置在該第一半導體材料層上方,其中該第一閘極電極在該第一源極/汲極區域與該第三源極/汲極區域之間在該第二方向上橫向地延伸;一第二閘極電極,其放置在該第一半導體材料層上方,並在該第一方向上與該第一閘極電極隔開,其中該第二閘極電極放置在該第二源極/汲極區域之間;一第一摻雜區域,其包括一第一摻雜類型,該第一摻雜區域放置於該第二半導體材料層中,其中該第一摻雜區域在該第一閘極電極之一第一部分下面垂直地接觸該絕緣層且沿著該絕緣層連續地延伸穿過該第二半導體材料層以在該第二閘極電極之一第一部分下面垂直地接觸該絕緣層,其中該第一閘極電極之該第一部分直接放置於該第三源極/汲極區域之間,且其中該第二閘極電極之該第一部分直接放置於該第二源極/汲極區域之間;及一第二摻雜區域,其包括不同於該第一摻雜類型之一第二摻雜類型,該第二摻雜區域放置於該第二半導體材料層中,其中該第二摻雜區域在該第一閘極電極之一第二部分下面垂直地接觸該絕緣層,其中該第一閘極電極之該第二部分直接放置於該第一源極/汲極區域之間,且其中該第二摻雜區域在該第一閘極電極之該第一部分、該第一閘極電極之該第二部分及該第二閘極電極之該第一部分下面連續地延伸。
  10. 如請求項9之半導體裝置,其中:該等第一源極/汲極區域包括該第一摻雜類型;該等第二源極/汲極區域包括該第一摻雜類型;且該等第三源極/汲極區域包括該第二摻雜類型。
TW108113425A 2018-05-30 2019-04-17 具有混合的摻雜區域的絕緣層上矽半導體裝置 TWI723379B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/992,766 2018-05-30
US15/992,766 US10535775B2 (en) 2018-05-30 2018-05-30 Silicon on insulator semiconductor device with mixed doped regions

Publications (2)

Publication Number Publication Date
TW202005094A TW202005094A (zh) 2020-01-16
TWI723379B true TWI723379B (zh) 2021-04-01

Family

ID=68693245

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108113425A TWI723379B (zh) 2018-05-30 2019-04-17 具有混合的摻雜區域的絕緣層上矽半導體裝置

Country Status (3)

Country Link
US (4) US10535775B2 (zh)
CN (1) CN110556412B (zh)
TW (1) TWI723379B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10535775B2 (en) * 2018-05-30 2020-01-14 Taiwan Semiconductor Manufacturing Co., Ltd. Silicon on insulator semiconductor device with mixed doped regions
DE102021103791A1 (de) * 2020-05-29 2021-12-02 Taiwan Semiconductor Manufacturing Co., Ltd. Silizid-belegter source/drain-bereich und dessen herstellungsverfahren

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090134468A1 (en) * 2007-11-28 2009-05-28 Renesas Technology Corp. Semiconductor device and method for controlling semiconductor device
US8653596B2 (en) * 2012-01-06 2014-02-18 International Business Machines Corporation Integrated circuit including DRAM and SRAM/logic

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4920393A (en) * 1987-01-08 1990-04-24 Texas Instruments Incorporated Insulated-gate field-effect semiconductor device with doped regions in channel to raise breakdown voltage
US8629506B2 (en) * 2009-03-19 2014-01-14 International Business Machines Corporation Replacement gate CMOS
US8298886B2 (en) * 2010-02-08 2012-10-30 Semiconductor Components Industries, Llc Electronic device including doped regions between channel and drain regions and a process of forming the same
US8513105B2 (en) * 2010-10-14 2013-08-20 Texas Instruments Incorporated Flexible integration of logic blocks with transistors of different threshold voltages
US8525292B2 (en) * 2011-04-17 2013-09-03 International Business Machines Corporation SOI device with DTI and STI
US10249614B2 (en) * 2015-05-28 2019-04-02 Macronix International Co., Ltd. Semiconductor device
US10535775B2 (en) * 2018-05-30 2020-01-14 Taiwan Semiconductor Manufacturing Co., Ltd. Silicon on insulator semiconductor device with mixed doped regions

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090134468A1 (en) * 2007-11-28 2009-05-28 Renesas Technology Corp. Semiconductor device and method for controlling semiconductor device
US8653596B2 (en) * 2012-01-06 2014-02-18 International Business Machines Corporation Integrated circuit including DRAM and SRAM/logic

Also Published As

Publication number Publication date
US10535775B2 (en) 2020-01-14
CN110556412A (zh) 2019-12-10
CN110556412B (zh) 2022-10-21
US20230207698A1 (en) 2023-06-29
US20210193840A1 (en) 2021-06-24
US20190371943A1 (en) 2019-12-05
TW202005094A (zh) 2020-01-16
US11600729B2 (en) 2023-03-07
US10944007B2 (en) 2021-03-09
US20200020809A1 (en) 2020-01-16

Similar Documents

Publication Publication Date Title
JP4664631B2 (ja) 半導体装置及びその製造方法
US8378394B2 (en) Method for forming and structure of a recessed source/drain strap for a MUGFET
US10418480B2 (en) Semiconductor device capable of high-voltage operation
US20050282342A1 (en) Field effect transistor and fabrication method thereof
US20060237725A1 (en) Semiconductor devices having thin film transistors and methods of fabricating the same
US8378417B2 (en) Semiconductor device including a well potential supply device and a vertical MOS transistor
US9484271B2 (en) Semiconductor device and method of manufacturing the same
TWI637463B (zh) 高電壓電晶體裝置
US20230207698A1 (en) Silicon on insulator semiconductor device with mixed doped regions
KR20100131914A (ko) 내부 바디 컨택을 갖는 실리콘-온-절연체 상의 mosfet
JP5752810B2 (ja) 半導体装置
US9330971B2 (en) Method for fabricating integrated circuits including contacts for metal resistors
US10256340B2 (en) High-voltage semiconductor device and method for manufacturing the same
US7915713B2 (en) Field effect transistors with channels oriented to different crystal planes
US9679983B2 (en) Semiconductor devices including threshold voltage control regions
KR0155840B1 (ko) 모스 트랜지스터 및 그 제조방법
US10411020B2 (en) Using three or more masks to define contact-line-blocking components in FinFET SRAM fabrication
JP6114434B2 (ja) 半導体装置
US10497790B2 (en) Semiconductor device
JP2018107230A (ja) 半導体装置及びその製造方法
JP5926423B2 (ja) 半導体装置
JP2012209339A (ja) フィン型電界効果トランジスタ
JP2005129635A (ja) Soi半導体集積回路装置及びその製造方法
US20090159980A1 (en) Semiconductor Device and Method of Fabricating the Same