TWI722515B - 半導體元件及其製備方法 - Google Patents

半導體元件及其製備方法 Download PDF

Info

Publication number
TWI722515B
TWI722515B TW108127167A TW108127167A TWI722515B TW I722515 B TWI722515 B TW I722515B TW 108127167 A TW108127167 A TW 108127167A TW 108127167 A TW108127167 A TW 108127167A TW I722515 B TWI722515 B TW I722515B
Authority
TW
Taiwan
Prior art keywords
gate
section
substrate
gate electrode
gate section
Prior art date
Application number
TW108127167A
Other languages
English (en)
Other versions
TW202101766A (zh
Inventor
蔡鎮宇
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Publication of TW202101766A publication Critical patent/TW202101766A/zh
Application granted granted Critical
Publication of TWI722515B publication Critical patent/TWI722515B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/42376Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4916Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4916Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
    • H01L29/4925Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4983Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET with a lateral structure, e.g. a Polysilicon gate with a lateral doping variation or with a lateral composition variation or characterised by the sidewalls being composed of conductive, resistive or dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66621Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7834Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with a non-planar structure, e.g. the gate or the source or the drain being non-planar

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本揭露提供一種半導體元件及其製備方法。該半導體元件具有一基底、一源極區、一汲極區以及一閘極電極。該源極區與該汲極區位在該基底中,而該閘極電極部分地埋入該基底中,並位在該源極區與該汲極區之間。

Description

半導體元件及其製備方法
本申請案主張2019/06/28申請之美國正式申請案第16/457,023號的優先權及益處,該美國正式申請案之內容以全文引用之方式併入本文中。
本揭露係關於一種半導體元件及其製備方法。特別是關於一種電晶體及其製備方法。
在積體電路的製造中,當如金屬氧化物半導體場效電晶體(metal oxide semiconductor field effect transistors,MOSFETs)的尺寸規格變小時,則關於此等元件的電流驅動能力(current driving capabilities)係產生效能問題(performance issues)。由於電流驅動能力為源極阻抗(source resistance)與閘極氧化物後的兩者的一功能,因此透過更厚的閘極氧化物(gate oxide)與多個間隙子層(spacer layers)可達到在此等元件中的更佳效能。然而,已經注意到當閘極氧化物製作得更薄時,則會發生閘極誘導之汲極漏電(gate-induced drain leakage,GIDL)。在邏輯電路中,GIDL會增加待機功率需求(standby power requirement),且在一動態隨機存取記憶體(dynamic random access memory,DRAM)陣列中,GIDL係縮短資料保存時間(data retention time)。
上文之「先前技術」說明僅係提供背景技術,並未承認上文之「先前技術」說明揭示本揭露之標的,不構成本揭露之先前技術,且上文之「先前技術」之任何說明均不應作為本案之任一部分。
本揭露之一實施例提供一種半導體元件。該半導體元件包括一基底、一源極區、一汲極區以及一閘極電極。該源極區與該汲極區位在該基底中,而該閘極電極部分地埋入該基底中,並位在該源極區與該汲極區之間。
在本揭露之一些實施例中,該閘極電極大致呈U型。
在本揭露之一些實施例中,所述之半導體元件還包括一隔離結構(isolating structure),位在該基底中,以界定出一主動區,其中該閘極電極部分地埋入該隔離結構。
在本揭露之一些實施例中,該閘極電極位在該基底中的該部分具有一第一寬度,且該閘極電極位在該基底上的該部分具有一第二寬度,該第二寬度大致地大於該第一寬度。
在本揭露之一些實施例中,該閘極電極包括一第一閘極區段以及至少一第二閘極區段,該至少一第二閘極區段貼合該第一閘極區段,其中該第一閘極區段與該至少一第二閘極區段具有不同的功函數(work functions)。
在本揭露之一些實施例中,該等功函數之間的一差異大致為0.2電子伏特(eV)或大於0.2 eV。
在本揭露之一些實施例中,該第一閘極區段與該至少一第二閘極區段係由一相同材料所製,而該材料具有不同摻雜濃度。
在本揭露之一些實施例中,該閘極電極具有複數個第二閘極區段,係位在該第一閘極區段的任一側。
在本揭露之一些實施例中,該至少一第二閘極區段貼合該第一閘極區段的一側邊(lateral side),且該第一閘極區段與該至少一第二閘極區段的頂表面係在相同水平面(level)。
在本揭露之一些實施例中,該至少一第二閘極區段貼合該第一閘極區段的一側邊,且該至少一第二閘極區段覆蓋該第一閘極區段。
在本揭露之另一實施例提供一種半導體元件的製備方法。該製備方法的步驟包括:在一基底中形成一凹陷;在該基底上沉積一隔離層(insulating layer);在該隔離層上形成一閘極電極,並部分地埋入該凹陷中;移除該隔離層透過該閘極電極而暴露的一部分,以形成一閘極介電質(gate delectric);以及在該基底中植入(implanting)多個摻雜物,以在該閘極電極的任一側形成一源極區以及一汲極區。
在本揭露之一些實施例中,該製備方法還包括:在該基底中形成一隔離結構(isolating structure),以界定出一主動區,其中該源極區與該汲極區位在該主動區中,且該閘極電極從該主動區延伸到該隔離結構。
在本揭露之一些實施例中,在該隔離層上形成該閘極電極並部分地埋入該凹陷中的該步驟包括:在該隔離層上沉積一第一導電材料;圖案化該第一導電材料,以形成一第一閘極區段,該第一閘極區段填滿該凹陷並從該主動區延伸到該隔離結構;在該隔離層透過該第一閘極區段而暴露的一部分上以及該第一閘極區段上,沉積一第二導電材料;以及圖案化該第二導電材料,以形成一第二閘極區段,該第二閘極區段貼合該第一閘極區段的一平面側邊(planar lateral side)並部分地埋入該凹陷中;其中該第一閘極區段與該第二閘極區段具有不同的功函數。
在本揭露之一些實施例中,該製備方法還包括:執行一平坦化製程,以暴露該第一閘極區段。
在本揭露之一些實施例中,在該隔離層上形成該閘極電極並部分地埋入該凹陷中的該步驟包括:在該隔離層上沉積一第一導電材料;圖案化該第一導電材料,以形成一第一閘極區段,該第一閘極區段位在該主動區中並部分地埋入該凹陷中;在該隔離層透過該第一閘極區段而暴露的該部分上以及在該第一閘極區段上,沉積一第二導電材料;以及圖案化該第二導電材料,以形成複數個第二閘極區段,該等第二閘極區段部分地埋入該凹陷中,並沿著一縱向方向(longitudinal direction)貼合到該第一閘極區段的任一側;其中該第一閘極區段與該第二閘極區段具有不同的功函數。
在本揭露之一些實施例中,該製備方法還包括:在該第一閘極區段的多個側壁上形成多個閘極間隙子(gate spacers);以及在該閘極電極形成之後但在該等閘極間隙子形成之前,藉由使用閘極電極與該等閘極間隙子當成一遮罩以植入該等摻雜物,進而形成多個輕摻雜汲極(lightly doped drains)。
上文已相當廣泛地概述本揭露之技術特徵及優點,俾使下文之本揭露詳細描述得以獲得較佳瞭解。構成本揭露之申請專利範圍標的之其它技術特徵及優點將描述於下文。本揭露所屬技術領域中具有通常知識者應瞭解,可相當容易地利用下文揭示之概念與特定實施例可作為修改或設計其它結構或製程而實現與本揭露相同之目的。本揭露所屬技術領域中具有通常知識者亦應瞭解,這類等效建構無法脫離後附之申請專利範圍所界定之本揭露的精神和範圍。
本揭露之以下說明伴隨併入且組成說明書之一部分的圖式,說明本揭露之實施例,然而本揭露並不受限於該實施例。此外,以下的實施例可適當整合以下實施例以完成另一實施例。
「一實施例」、「實施例」、「例示實施例」、「其他實施例」、「另一實施例」等係指本揭露所描述之實施例可包含特定特徵、結構或是特性,然而並非每一實施例必須包含該特定特徵、結構或是特性。再者,重複使用「在實施例中」一語並非必須指相同實施例,然而可為相同實施例。
為了使得本揭露可被完全理解,以下說明提供詳細的步驟與結構。顯然,本揭露的實施不會限制該技藝中的技術人士已知的特定細節。此外,已知的結構與步驟不再詳述,以免不必要地限制本揭露。本揭露的較佳實施例詳述如下。然而,除了詳細說明之外,本揭露亦可廣泛實施於其他實施例中。本揭露的範圍不限於詳細說明的內容,而是由申請專利範圍定義。
應當理解,儘管這裡可以使用術語第一,第二,第三等來描述各種元件、部件、區域、層或區段(sections),但是這些元件、部件、區域、層或區段不受這些術語的限制。相反,這些術語僅用於將一個元件、組件、區域、層或區段與另一個區域、層或區段所區分開。因此,在不脫離本發明進部性構思的教導的情況下,下列所討論的第一元件、組件、區域、層或區段可以被稱為第二元件、組件、區域、層或區段。
本文中使用之術語僅是為了實現描述特定實施例之目的,而非意欲限制本發明。如本文中所使用,單數形式「一(a)」、「一(an)」,及「該(the)」意欲亦包括複數形式,除非上下文中另作明確指示。將進一步理解,當術語「包括(comprises)」及/或「包括(comprising)」用於本說明書中時,該等術語規定所陳述之特徵、整數、步驟、操作、元件,及/或組件之存在,但不排除存在或增添一或更多個其他特徵、整數、步驟、操作、元件、組件,及/或上述各者之群組。
圖1A為一種比較電晶體10之頂視示意圖。請參考圖1A,電晶體10形成在一基底100上,並被一隔離結構(isolating structure)102所圍繞,且具有一閘極電極110、一源極區120以及一汲極區130;閘極電極110位在基底100上,並位在源極區120與汲極區130之間。隔離結構102,例如一淺溝隔離(shallow trench isolation,STI)結構,位在基底100中, 並隔離其上形成有電晶體10的一主動區104。由於有淺溝隔離,從隔離結構102到主動區104的驟變(abrupt transition)具有一雜質偏析(impurity segregation)以及一邊緣電場(fringe electrical field)。在電晶體10上的STI邊緣效應(edge effect) 導致局部降低臨界電壓(local decrease),此係導致增加鄰近邊緣之漏電流中。而如圖1B所示,邊緣漏電流(edge-leakage current)係取決於寄生電晶體(parasitic transistors)(FETp)與形成在電晶體10中心處之本質電晶體(intrinsic transistor)(FETi)相互平行操作的轉換特性(transfer characteristics)。
圖2為另一種比較電晶體20之頂視示意圖。請參考圖2,形成在一基底200上且被一隔離結構202所圍繞的電晶體20,具有在基底200上的一H型閘極電極210,以及在基底200中的一源極區220與一汲極區230。位在源極區220與汲極區230之間的H型閘極電極210,具有一第一組件(first member)212、一第二組件214,以及一交叉組件(cross member)216,第二組件214與第一組件212大致平行,交叉組件216大致與第一組件212及第二組件214正交,並將第一組件212連接到第二組件214。交叉組件216的一中心線C與第一組件212及第二組件214的中心線C1、C2一致。
如圖2所示,第一組件212與第二組件214的寬度W'係設計成大於交叉組件216的一寬度W'',以抑制由淺溝隔離(STI)所造成的一漏電流(leakage current)。然而,H型閘極電極210占用一大面積,並在包含電晶體20之邏輯電路操作中時,減少驅動電流(driving current)。
圖3為依據本揭露一些實施例的一種半導體元件30之立體示意圖。圖4為如圖3中沿剖線A-A之剖視示意圖。請參考圖3及圖4,半導體元件30形成在一基底300上,並具有一U型閘極電極310以及位在閘極電極310任一側的一源極區320與一汲極區330。半導體元件30還具有一閘極介電質(gate dielectric)340以及一導電通道(conductive channel),閘極介電質340位在閘極電極310與基底300之間,以維持閘極電極310的電容耦合(capacitive coupling),而導電通道(conductive channel)位在源極區320與汲極區330之間。閘極介電質340可包含氧化物、氮化物、氮氧化物或高介電常數(high-k)介電質。
在一些實施例中,至少一隔離結構302配置在基底300中,以界定一主動區304,而主動區304係配置有源極區320、汲極區330以及閘極電極310的一部份。換言之,閘極電極310的一些部分延伸到隔離結構302。在一些實施例中,主動區301具有由隔離結構302所限定的一島型(island shape)。如圖4所示,埋入在基底300與隔離結構302中的閘極電極310以及具有一第一寬度W1,閘極電極310位在基底300與隔離結構302上的該部分具有一第二寬度W2,第二寬度W2係大於第一寬度W1。在一些實施例中,閘極電極310可包含摻雜多晶矽、包括鎢、鈦的含金屬材料,或金屬矽化物,但並不以此為限。
在一些實施例中,半導體元件30還可具有多個閘極間隙子(gate spacers)350,位在閘極電極310的該等側壁311上。在一些實施例中,摻雜延伸區(doped extension regions)322、332係引入在閘極電極310的任一側上的基底300中。摻雜延伸區322、332為輕摻雜區(lightly doped regions),係藉由使用閘極電極310當作一植入遮罩(implant mask)並以離子植入(ion implantation)而引入到基底300中。如圖3所示,閘極電極310具有一第一部3102以及複數個第二部3104,該等第二部3104配置在第一部3102的相對二端,且完全地接觸第一部3102。換言之,第一部3102配置在該等第二部3104之間,且第一部3102連接該等第二部3104。閘極電極310的第二部3104與在主動區304及隔離結構302之間的至少一邊界(boundary)303重疊。在一些實施例中,該等第二部3104橫跨過主動區304,並與在在主動區304及隔離結構302之間的邊界303重疊。在一些實施例中,第一部3102與第二部3104為一體成型。在一些實施例中,第一部3102的一中心線C3係與第二部3104的一中心線C4偏移。本揭露的半導體元件30具有U型閘極電極310,其係具有該等第二部3104並與在主動區304及隔離結構302之間的邊界303重疊,以縮小其面積(footprint),並抑制由淺溝隔離所造成的漏電流。
圖5為依據本揭露一些實施例的一種半導體元件30A之立體示意圖。請參考圖5,半導體元件30A具有至少一U型閘極電極310A,以及在閘極電極310A的任一側的一源極區320與一汲極區330。閘極電極310A橫跨過一主動區304,並與在主動區304及隔離結構302之間的至少一邊界303重疊。閘極電極310A具有一第一閘極區段(first gate segment)312以及一第二閘極區段314,第二閘極區段314貼合第一閘極區段312的一平面側邊(planar lateral side)3100,並覆蓋第一閘極區段312的一頂表面313。在一些實施例中,第一閘極區段312與第二閘極區段314係部分地埋入在一基底300中的一隔離結構302中,以及部分地埋入被隔離結構302所圍繞的一主動區304中。第一閘極區段312係由具有一第一功函數(first work function)的一導電材料所製,第二閘極區段314係由具有一第二功函數的一導電材料所製,第二功函數係不同於第一功函數。在一些實施例中,第一閘極區段312與第二閘極區段314可由具有不同摻雜濃度的多晶矽所製。
圖6為依據本揭露一些實施例的一種半導體元件30B之立體示意圖。請參考圖6,半導體元件30B具有一U型閘極電極310B,以及位在閘極電極310B的任一側的一源極區320與一汲極區330。閘極電極310B橫跨過一主動區304,並與在主動區304及隔離結構302之間的至少一邊界303重疊。閘極電極310B具有一第一閘極區段312以及一第二閘極區段314,第二閘極區段314貼合第一閘極區段312的一平面側邊3100,其中第一閘極區段312的一頂表面313與第二閘極區段314的一頂表面315為共面。在一些實施例中,第一閘極區段312與第二閘極區段314係部分地埋入在一基底300中的一隔離結構302中,以及部分地埋入被隔離結構302所圍繞的一主動區304中。在一些實施例中,第一閘極區段312與第二閘極區段314可由具有不同功函數的含金屬材料所製,或者是由具有不同摻雜濃度的多晶矽所製。
圖7為依據本揭露一些實施例的一種半導體元件30C之立體示意圖。請參考圖7,半導體元件30C具有一U型閘極電極310C,以及位在閘極電極310C的任一側的一源極區320與一汲極區330。閘極電極310C橫跨過一主動區304,並與在主動區304及隔離結構302之間的一邊界303重疊。閘極電極310C具有一第一閘極區段312,係埋入一主動區304中,而主動區304係由在基底300中的一隔離結構302所界定。閘極電極310C還具有一第二閘極區段314,係貼合第一閘極區段312之任一較長側。在一些實施例中,第一閘極區段312的一頂表面313與第二閘極區段314的一頂表面315為共面。在一些實施例中,第二閘極區段314部分地埋入隔離結構302中,並部分地埋入主動區304中。在一些實施例中,第一閘極區段312與第二閘極區段314可由具有不同功函數的含金屬材料所製,或者是由具有不同摻雜濃度的多晶矽所製。在一些實施例中,用於製造第一閘極區段312與第二閘極區段314之材料的功函數,係在4到5電子伏特(eV)的範圍內。在一些實施例中,該等材料之該等功函數的一差異,係約2eV。
圖8A及圖8B為依據本揭露一些實施例的該等半導體元件30、30B、30C之汲極電流特徵曲線示意圖。在圖8A與圖8B的曲線圖係藉由模擬該等半導體元件30、30B、30C之一汲極電流(drain current)以及一閘極電壓(gate voltage)所獲得。在圖8A中,半導體元件30B/30C之第一組件312與第二組件314的該等功函數之一差異,係甚小於0.2eV;而半導體元件30與30B的特徵係類似,且相對於半導體元件30與30B而言,半導體元件30C具有較佳的汲極漏電(GIDL)。在圖8B中,半導體元件30B/30C之第一組件312與第二組件314的該等功函數之一差異,係約為0.2eV,且半導體元件30B與30C表現出比半導體元件30更佳的汲極漏電(GIDL)。
圖9為依據本揭露一些實施例的一種半導體元件30的製備方法600之流程示意圖。圖10到圖16為依據本揭露一些實施例在以該製備方法600製造該半導體元件30的不同製造階段之剖視示意圖。如圖10到圖16所示的各階段係亦繪示在圖9中之流程圖的結構。在接下來的討論中,在圖10到圖16所示的製造階段係參考如圖9所示的製程步驟進行討論。
請參考圖10,在一些實施例中,依據圖9中的一步驟602,一犧牲層400形成在一基底300上。在一些實施例中,犧牲層400具有依序沉積在基底300上的一氧化物下層膜410以及一氮化物上層膜420。功能如同用於減輕基底300與上層膜420之間的應力(stress)之一緩衝層的下層膜410,係可使用化學氣相沉積(chemical vapor deposition,CVD)製程或一熱氧化製程而共形地形成,且上層膜420係使用一低壓CVD製程而共形地形成。在一些實施例中,基底300係可為一單晶矽(monocrystalline silicon),同時,在其他實施例中,基底300係可包含其他材料,例如鍺、鍺矽(silicon-germanium),或其類似物。
接下來,依據圖9中的一步驟604,一或多個開口(openings)402形成在犧牲層400中,以暴露基底300的一些部分。在一些實施例中,該等開口402的形成包括的步驟為:在犧牲層400上塗佈一第一蝕刻遮罩430以留下上層膜420暴露的該等部分;以及執行一第一蝕刻製程以移除未被第一蝕刻遮罩430所保護之犧牲層400的該等部分。在一些實施例中,第一蝕刻製程可使用多個蝕刻劑(etchants),其係基於被蝕刻之上層膜420與下層膜410的材料進行選擇,以蝕刻犧牲層400。在一些實施例中,上層膜420與下層膜410為透過第一蝕刻遮罩430進行例如使用反應離子蝕刻(reactive ion etching,RIE)之異相性地(anisotropically)乾蝕刻,以形成所述一或多個開口402。在一些實施例中,在使用例如一灰化(ashing)製程或一濕式剝除(wet strip)製程以執行第一蝕刻製程之後,矽移除第一蝕刻遮罩430。
接下來,依據圖9中的一步驟606,一或多個溝槽(trenches)440形成在基底300中。在一些實施例中,溝槽400透過開口402進行該蝕刻,以在基底300中形成該等溝槽400。在一些實施例中,移除基底300的該等部分,因此,舉例來說,藉由使用在犧牲層420中的圖案當作一硬遮罩並以一RIE製程形成該等溝槽440。
請參考圖11,在一些實施例中,依據圖9中的一步驟608,一隔離材料沉積在該等開口402中以及沉積在該等溝槽440中。在一些實施例中,舉例來說,隔離材料係使用一低壓CVD製程或一高密度電漿製程進行配置,以使隔離材料不僅填滿該等開口402中及該等溝槽440中,而且覆蓋犧牲層400。因此,在沉積隔離材料之後,可執行一研磨(polishing)製程以移除在犧牲層400上的隔離材料。舉例來說,可使用一化學機械研磨(chemical mechanical polishing,CMP)製程研磨在犧牲層400上的隔離材料。
接下來,依據圖9中的一步驟610,移除犧牲層400,且研磨掉隔離材料以形成一或多個隔離結構302。在一些實施例中,係使用一典型的熱磷酸(hot phosphoric acid)(H 3PO 4)濕蝕刻以移除上層膜420,而沒有蝕刻下層膜410或隔離材料,所述隔離材料包含氧化矽、氮化矽、氮氧化矽、摻雜氟的矽酸鹽玻璃(fluoride-doped silicate glass,FSG)、低介電常數(low-k)介電材料,及/或其組合。在一些實施例中,係使用例如CMP製程研磨下層膜410與隔離材料,以暴露基底300。形成該等隔離材料302以界定並電性隔離用於接下來形成一電晶體的一主動區304。
請參考圖12A與圖12B,在一些實施例中,依據圖9中的一步驟612,一凹陷(recess)306形成在基底300中。在一些實施例中,係藉由在基底300與該等隔離結構302上塗佈一第二蝕刻遮罩450,並執行一第二蝕刻製程以移除基底300與該等隔離結構302未被第二蝕刻遮罩450所寶路的該等部分,進而形成凹陷306。在執行第二蝕刻製程之後,使用例如灰化製程或濕式剝離製程以移除第二蝕刻遮罩450。
請參考圖13A與圖13B,在一些實施例中,依據圖9中的一步驟614,一隔離層460共形地配置在基底300與該等隔離結構302上,且一第一導電材料470配置在隔離層460上。在一些實施例中,隔離層460具有一大致均勻厚度。在一些實施例中,使用CVD製程、原子層沉積(atomic layer deposition,ALD)製程,或其適合的製程形成隔離層460,且隔離層460包含氧化物、氮化物或氮氧化物。在一些實施例中,第一導電材料470具有一足夠厚度,以填滿凹陷306。在一些實施例中,係使用CVD製程、物理氣相沉積(physical vapor deposition,PVD)製程、ALD製程或其他適合的製程以形成第一導電材料470,而第一導電材料470包含多晶矽或金屬。
接下來,依據圖9中的一步驟616,在第一導電材料470上提供一第三蝕刻遮罩480,係用於第一導電材料470與隔離層460的一第三蝕刻製程,以形成一閘極電極310與一閘極介電質340(如圖14A及圖14B所示)。在一些實施例中,移除第一導電材料與隔離層460未被第三蝕刻遮罩所保護的該等部分,以暴露基底300與隔離結構302。在一些實施例中,第三蝕刻製程可包括兩個蝕刻步驟,其係具有選自隔離材料460的一初始蝕刻步驟。如圖14B所示,閘極電極310與閘極介電質340橫跨過主動區304,且與在主動區304及該等隔離結構302之間的該等邊界重疊。在一些實施例中,在使用例如灰化製程或濕式剝離製程執行第三蝕刻製程之後,係移除第三蝕刻遮罩480。
如圖15所示,在一些實施例中,在閘極電極310(以及閘極介電質340)之該等側壁311上的閘極間隙子350,係可選擇地藉由沉積一間隙子材料(例如氮化矽或二氧化矽)以及異相性地蝕刻,以從水平表面移除間隙子材料所形成。
請參考圖16,在一些實施例中,依據圖9中的一步驟618,多個摻雜物係植入在主動區304中的基底300內,以形成一源極區320以及一汲極區330。據此,係完全地形成包含電晶體之半導體元件30。在一些實施例中,係可選擇地在閘極電極310形成之後但在使用閘極電極310與該等閘極間隙子350當作自對準遮罩形成該等閘極間隙子350之前,藉由植入該等摻雜物以形成輕摻雜汲極(lightly-doped drains,LDD)322、332。
圖17到圖23係繪示依據不同實施例之半導體元件30A、30B、30C之形成。除非另有指明外,在這些實施例中的該等零件(components)的材料及製備方法係與其類似的零件相同,其係指類似如圖10到圖16所示之該等實施例中的參考編號。如圖17到圖23所示之類似知該等零件的細節,係可因此在如圖10到圖16中所示之該等實施例的討論中找到。
請參考圖17,在一些實施例中,半導體元件30A的一閘極電極310A具有大致呈U型的一第一閘極區段312以及呈矩形(如圖5所示)的一第二閘極區段314,而第二閘極區段314係貼合第一閘極區段312並覆蓋第一閘極區段312。
半導體元件30A的形成係類似於如圖16所示的半導體元件30的形成,其差異在於在沉積隔離層460與第一導電材料4701之後,才開始形成半導體元件30A。舉例來說,圖18到圖20為如圖17所示之半導體元件30A之形成的中間階段的剖視示意圖。在這些實施例中,在第一導電材料470形成之後,一第三蝕刻遮罩480係塗佈在第一導電材料470上。
接下來,執行一第三蝕刻製程以移除第一導電材料470未被第三蝕刻遮罩480所寶路的該等部分;據此,形成第一閘極區段312。如圖19所示,第一閘極區段312部分地填入凹陷306。
如圖20所示,在一些實施例中,配置一第二導電材料490,以覆蓋隔離層460與第一閘極區段312。在一些實施例中,第二導電材料490具有一足夠厚度以填滿透過第一閘極區段312而暴露的凹陷306。之後,一第四蝕刻遮罩500塗佈在第二導電材料490上。然後,蝕刻第二導電材料490與隔離層460,也因此形成如圖17所示之半導體元件30A的第二閘極區段314與閘極介電質340。在一些實施例中,第一導電材料470與第二導電材料490具有不同的功函數,且第一功函數與第二功函數之間的一差異約為0.2eV。接下來,如圖17所示,源極區320與汲極區330形成在主動區304的基底300中,也因此形成半導體元件30A。
在一些實施例中,如圖20所示,在蝕刻第二導電材料490與隔離層460的該等部分以及在移除第四蝕刻遮罩500之後,如圖21所示,還平坦化在第一閘極區段312上的第二閘極區段314,以暴露第一閘極區段314的一頂表面313。在平坦化第二閘極區段314之後,第一閘極區段312的頂表面313係與第二閘極區段314的一頂表面315為共面。接下來,源極區320與汲極區330係形成在主動區304中的基底300中。因此,形成半導體元件30B。
圖22為依據本揭露一些實施例中之一半導體元件30C的剖視示意圖。請參考圖22,在一些實施例中,半導體元件30C的一閘極電極310C具有一第一閘極區段312以及複數個第二閘極區段314,第一閘極區段312備置在主動區304上,該等第二閘極區段314沿著第一閘極區段312的一縱向方向配置在第一閘極區段312的任一側上。在一些實施例中,該等第二閘極區段314橫跨過主動區304,並與在主動區304及一隔離結構302之間的至少一邊界303重疊,其中主動區304具有一島型,係被隔離結構302所限定。
半導體元件30C的形成製程係類似於如圖16所示的半導體元件30的形成,其差異在於在形成第一導電材料4701之後,才開始半導體元件30C的形成。舉例來說,圖23及圖24為半導體元件30C的形成中各中間階段的剖視示意圖。
如圖23所示,在一些實施例中,具有一第一功函數的第一導電材料470形成之後,一第三蝕刻遮罩480塗佈在第一導電材料470上,以保護或遮蔽第一導電材料470在主動區304中的一部分不會被蝕刻。在一些實施例中,使用一異向性乾蝕刻製程以蝕刻第一導電材料470,因此在主動區304中形成第一閘極區段312。然後,從第一閘極區段312移除第三蝕刻遮罩480。
請參考圖24,在一些實施例中,沉積一第二導電材料490,以覆蓋隔離層460與第一閘極區段312。在一些實施例中,第二導電材料490具有一足夠厚度以填滿透過第一閘極區段312而暴露的凹陷306。在一些實施例中,第二導電材料490具有一第二功函數,係不同於第一功函數。在一些實施例中,第一功函數與第二功函數之間的一差異約為0.2eV。
然後,一第四蝕刻遮罩500塗佈在第二導電材料490上。然後,蝕刻第二導電材料490與隔離層460,並形成如圖22所示之半導體元件30C的第二閘極區段314與閘極介電層340。接下來,源極區320與汲極區330係形成在主動區304中的基底300中。因此,形成半導體元件30C。
本揭露之一實施例提供一種半導體元件。該半導體元件包括一基底、一源極區、一汲極區以及一閘極電極。該源極區與該汲極區位在該基底中,而該閘極電極部分地埋入該基底中,並位在該源極區與該汲極區之間。
在本揭露之另一實施例提供一種半導體元件的製備方法。該製備方法的步驟包括在一基底中形成一凹陷;在該基底上沉積一隔離層;在該隔離層上形成一閘極電極,並部分地埋入該凹陷中;移除該隔離層透過該閘極電極而暴露的一部分,以形成一閘極介電質;以及在該基底中植入多個摻雜物,以在該閘極電極的任一側形成一源極區以及一汲極區。
雖然已詳述本揭露及其優點,然而應理解可進行各種變化、取代與替代而不脫離申請專利範圍所定義之本揭露的精神與範圍。例如,可用不同的方法實施上述的許多製程,並且以其他製程或其組合替代上述的許多製程。
再者,本申請案的範圍並不受限於說明書中所述之製程、機械、製造、物質組成物、手段、方法與步驟之特定實施例。該技藝之技術人士可自本揭露的揭示內容理解可根據本揭露而使用與本文所述之對應實施例具有相同功能或是達到實質上相同結果之現存或是未來發展之製程、機械、製造、物質組成物、手段、方法、或步驟。據此,此等製程、機械、製造、物質組成物、手段、方法、或步驟係包含於本申請案之申請專利範圍內。
10              電晶體 100            基底 102            隔離結構 104            主動區 110             閘極電極 120            源極區 130            汲極區 20              電晶體 200            基底 202            隔離結構 210            閘極電極 212            第一組件 214            第二組件 216            交叉組件 220            源極區 230            汲極區 30              半導體元件 30A            半導體元件 30B            半導體元件 30C            半導體元件 300            基底 302            隔離結構 303            邊界 304            主動區 306            凹陷 310            閘極電極 310A          閘極電極 310B          閘極電極 310C          閘極電極 32100         平面側邊 3102           第一部 3104           第二部 311             側壁 312            第一閘極區段 313            頂表面 314            第二閘極區段 315            頂表面 320            源極區 322            摻雜延伸區 330            汲極區 332            摻雜延伸區 350            閘極間隙子 400            犧牲層 402            開口 410            下層膜 420            上層膜 430            第一蝕刻遮罩 440            溝槽 450            第二蝕刻遮罩 460            隔離層 470            第一導電材料 480            第三蝕刻遮罩 490            第二導電材料 500            第四蝕刻遮罩 600            製備方法 602            步驟 604            步驟 606            步驟 608            步驟 610            步驟 612            步驟 614            步驟 616            步驟 618            步驟 C                中心線 C1              中心線 C2              中心線 C3              中心線 C4              中心線 W'                   寬度 W''                  寬度 W1             第一寬度 W2             第二寬度
參閱實施方式與申請專利範圍合併考量圖式時,可得以更全面了解本申請案之揭示內容,圖式中相同的元件符號係指相同的元件。 圖1A為一種比較電晶體(comparative transistor)之頂視示意圖。 圖1B為如圖1A所示的該電晶體之電路架構示意圖。 圖2為一種比較電晶體(comparative transistor)之頂視示意圖。 圖3為依據本揭露一些實施例的一種半導體元件之立體示意圖。 圖4為如圖3中沿剖線A-A之剖視示意圖。 圖5為依據本揭露一些實施例的一種半導體元件之立體示意圖。 圖6為依據本揭露一些實施例的一種半導體元件之立體示意圖。 圖7為依據本揭露一些實施例的一種半導體元件之立體示意圖。 圖8A及圖8B為依據本揭露一些實施例的該等半導體元件之汲極電流特徵曲線示意圖。 圖9為依據本揭露一些實施例的一種半導體元件的製備方法之流程示意圖。 圖10到圖16為依據本揭露一些實施例在製造一半導體元件的中間階段之剖視示意圖。 圖17為依據本揭露一些實施例之一半導體元件之剖視示意圖。 圖18到圖21為依據本揭露一些實施例在製造一半導體元件構的中間階段之剖視示意圖。 圖22為依據本揭露一些實施例之一半導體元件之剖視示意圖。 圖23到圖24為依據本揭露一些實施例在製造一半導體元件構的中間階段之剖視示意圖。
30                         半導體元件 300                       基底 302                       隔離結構 303                       邊界 304                       主動區 310                       閘極電極 3102                     第一部 3104                     第二部 320                       源極區 330                       汲極區 350                       閘極間隙子 C3                         中心線 C4                         中心線

Claims (13)

  1. 一種半導體元件,包括:一基底;一源極區,位在該基底中;一汲極區,位在該基底中;以及一閘極電極,部分地埋入該基底中,並位在該源極區與該汲極區之間;其中該閘極電極包括一第一閘極區段以及至少一第二閘極區段,該至少一第二閘極區段貼合該第一閘極區段,其中該第一閘極區段與該至少一第二閘極區段具有不同的功函數。
  2. 如請求項1所述之半導體元件,其中該閘極電極大致呈U型。
  3. 如請求項1所述之半導體元件,還包括一隔離結構,位在該基底中,以界定出一主動區,其中該閘極電極部分地埋入該隔離結構。
  4. 如請求項3所述之半導體元件,其中該閘極電極位在該基底中的該部分具有一第一寬度,且該閘極電極位在該基底上的該部分具有一第二寬度,該第二寬度大致地大於該第一寬度。
  5. 如請求項1所述之半導體元件,其中該等功函數之間的一差異大致為0.2電子伏特(eV)或大於0.2eV。
  6. 如請求項1所述之半導體元件,其中該第一閘極區段與該至少一第二閘極區段係由一相同材料所製,而該材料具有不同摻雜濃度。
  7. 如請求項1所述之半導體元件,其中該閘極電極具有複數個第二閘極區段,係位在該第一閘極區段的任一側。
  8. 如請求項1所述之半導體元件,其中該至少一第二閘極區段貼合該第一閘極區段的一側邊,且該第一閘極區段與該至少一第二閘極區段的頂表面係在相同水平面。
  9. 如請求項1所述之半導體元件,其中該至少一第二閘極區段貼合該第一閘極區段的一側邊,且該至少一第二閘極區段覆蓋該第一閘極區段。
  10. 一種半導體元件的製備方法,包括:在一基底中形成一隔離結構,以界定出一主動區;在該基底中形成一凹陷;在該基底上沉積一隔離層;在該隔離層上形成一閘極電極,並部分地埋入該凹陷中;移除該隔離層透過該閘極電極而暴露的一部分,以形成一閘極介電質;以及在該基底中植入多個摻雜物,以在該閘極電極的任一側形成一源極區以及一汲極區,其中該源極區與該汲極區位在該主動區中,且 該閘極電極從該主動區延伸到該隔離結構;其中在該隔離層上形成該閘極電極並部分地埋入該凹陷中的該步驟包括:在該隔離層上沉積一第一導電材料;圖案化該第一導電材料,以形成一第一閘極區段,該第一閘極區段填滿該凹陷並從該主動區延伸到該隔離結構;在該隔離層透過該第一閘極區段而暴露的一部分上以及該第一閘極區段上,沉積一第二導電材料;以及圖案化該第二導電材料,以形成一第二閘極區段,該第二閘極區段貼合該第一閘極區段的一平面側邊並部分地埋入該凹陷中;其中該第一閘極區段與該第二閘極區段具有不同的功函數。
  11. 如請求項10所述之製備方法,還包括執行一平坦化製程,以暴露該第一閘極區段。
  12. 一種半導體元件的製備方法,包括:在一基底中形成一凹陷;在該基底上沉積一隔離層;在該隔離層上形成一閘極電極,並部分地埋入該凹陷中;移除該隔離層透過該閘極電極而暴露的一部分,以形成一閘極介電質;以及在該基底中植入多個摻雜物,以在該閘極電極的任一側形成一源極區以及一汲極區; 其中在該隔離層上形成該閘極電極並部分地埋入該凹陷中的該步驟包括:在該隔離層上沉積一第一導電材料;圖案化該第一導電材料,以形成一第一閘極區段,該第一閘極區段位在一主動區中並部分地埋入該凹陷中;在該隔離層透過該第一閘極區段而暴露的該部分上以及在該第一閘極區段上,沉積一第二導電材料;以及圖案化該第二導電材料,以形成複數個第二閘極區段,該等第二閘極區段部分地埋入該凹陷中,並沿著一縱向方向貼合到該第一閘極區段的任一側;其中該第一閘極區段與該第二閘極區段具有不同的功函數。
  13. 如請求項12所述之製備方法,還包括:在該第一閘極區段的多個側壁上形成多個閘極間隙子;以及在該閘極電極形成之後但在該等閘極間隙子形成之前,藉由使用閘極電極與該等閘極間隙子當成一遮罩以植入該等摻雜物,進而形成多個輕摻雜汲極。
TW108127167A 2019-06-28 2019-07-31 半導體元件及其製備方法 TWI722515B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/457,023 2019-06-28
US16/457,023 US10985254B2 (en) 2019-06-28 2019-06-28 Semiconductor device and method of manufacturing the same

Publications (2)

Publication Number Publication Date
TW202101766A TW202101766A (zh) 2021-01-01
TWI722515B true TWI722515B (zh) 2021-03-21

Family

ID=73891900

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108127167A TWI722515B (zh) 2019-06-28 2019-07-31 半導體元件及其製備方法

Country Status (3)

Country Link
US (2) US10985254B2 (zh)
CN (1) CN112151611A (zh)
TW (1) TWI722515B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI817545B (zh) * 2022-03-10 2023-10-01 南亞科技股份有限公司 熔絲元件以及半導體元件

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6187641B1 (en) * 1997-12-05 2001-02-13 Texas Instruments Incorporated Lateral MOSFET having a barrier between the source/drain region and the channel region using a heterostructure raised source/drain region
CN101641792A (zh) * 2007-02-22 2010-02-03 富士通微电子株式会社 半导体器件及其制造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6696345B2 (en) * 2002-01-07 2004-02-24 Intel Corporation Metal-gate electrode for CMOS transistor applications
US6740535B2 (en) * 2002-07-29 2004-05-25 International Business Machines Corporation Enhanced T-gate structure for modulation doped field effect transistors
US20070114616A1 (en) * 2005-11-23 2007-05-24 Dirk Manger Field effect transistor and method of manufacturing the same
KR100748261B1 (ko) * 2006-09-01 2007-08-09 경북대학교 산학협력단 낮은 누설전류를 갖는 fin 전계효과트랜지스터 및 그제조 방법
US7781834B2 (en) * 2007-07-03 2010-08-24 Taiwan Semiconductor Manufacturing Company, Ltd. Robust ESD LDMOS device
KR20090081615A (ko) * 2008-01-24 2009-07-29 삼성전자주식회사 이중 일함수를 갖는 매립 게이트 반도체 장치
JP5640379B2 (ja) * 2009-12-28 2014-12-17 ソニー株式会社 半導体装置の製造方法
US8716768B2 (en) * 2011-10-20 2014-05-06 Omnivision Technologies, Inc. Transistor with self-aligned channel width
US20170005093A1 (en) * 2015-06-30 2017-01-05 Broadcom Corporation Semiconductor Device with Split Work Functions
US10692788B2 (en) * 2017-08-28 2020-06-23 Taiwan Semiconductor Manufacturing Co., Ltd. Device to decrease flicker noise in conductor-insulator-semiconductor (CIS) devices

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6187641B1 (en) * 1997-12-05 2001-02-13 Texas Instruments Incorporated Lateral MOSFET having a barrier between the source/drain region and the channel region using a heterostructure raised source/drain region
CN101641792A (zh) * 2007-02-22 2010-02-03 富士通微电子株式会社 半导体器件及其制造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI817545B (zh) * 2022-03-10 2023-10-01 南亞科技股份有限公司 熔絲元件以及半導體元件
TWI817546B (zh) * 2022-03-10 2023-10-01 南亞科技股份有限公司 半導體備用單元的啟動方法

Also Published As

Publication number Publication date
US11640979B2 (en) 2023-05-02
US20200411654A1 (en) 2020-12-31
US20210210609A1 (en) 2021-07-08
CN112151611A (zh) 2020-12-29
US10985254B2 (en) 2021-04-20
TW202101766A (zh) 2021-01-01

Similar Documents

Publication Publication Date Title
KR100282452B1 (ko) 반도체 소자 및 그의 제조 방법
US7488650B2 (en) Method of forming trench-gate electrode for FinFET device
US7399679B2 (en) Narrow width effect improvement with photoresist plug process and STI corner ion implantation
US7972914B2 (en) Semiconductor device with FinFET and method of fabricating the same
US7320908B2 (en) Methods of forming semiconductor devices having buried oxide patterns
US7071515B2 (en) Narrow width effect improvement with photoresist plug process and STI corner ion implantation
US8962430B2 (en) Method for the formation of a protective dual liner for a shallow trench isolation structure
US7230270B2 (en) Self-aligned double gate device and method for forming same
US8378395B2 (en) Methods of fabricating field effect transistors having protruded active regions
US8067799B2 (en) Semiconductor device having recess channel structure and method for manufacturing the same
US20070170511A1 (en) Method for fabricating a recessed-gate mos transistor device
KR20110052206A (ko) 소자 분리 구조물을 갖는 반도체 소자
US6649979B2 (en) Method of manufacturing MOSFET and structure thereof
US20080073730A1 (en) Semiconductor device and method for formimg the same
TWI722515B (zh) 半導體元件及其製備方法
CN110164970B (zh) 半导体装置及其制造方法
CN113838934B (zh) 半导体结构及其形成方法
US20070020862A1 (en) Semiconductor device and method of fabricating the same
KR101052871B1 (ko) 반도체 소자 및 그의 제조방법
KR20080088095A (ko) 반도체 소자의 게이트 형성방법
KR20070071698A (ko) 반도체 소자의 리세스 채널용 트렌치 형성방법
KR100979241B1 (ko) 반도체 소자 및 그의 제조방법
CN115565877A (zh) 半导体结构及其形成方法
KR20050003303A (ko) 모스형 트랜지스터의 구조 및 그 제조 방법
KR20060135226A (ko) 반도체 소자의 제조방법