TWI720979B - 用以建立延伸到電晶體的閘控區之緩衝器的裝置和方法 - Google Patents

用以建立延伸到電晶體的閘控區之緩衝器的裝置和方法 Download PDF

Info

Publication number
TWI720979B
TWI720979B TW105112306A TW105112306A TWI720979B TW I720979 B TWI720979 B TW I720979B TW 105112306 A TW105112306 A TW 105112306A TW 105112306 A TW105112306 A TW 105112306A TW I720979 B TWI720979 B TW I720979B
Authority
TW
Taiwan
Prior art keywords
band gap
substructure
active channel
high band
indium
Prior art date
Application number
TW105112306A
Other languages
English (en)
Other versions
TW201705484A (zh
Inventor
錢德拉 莫哈帕拉
吉伯特 狄威
安拿 莫希
葛蘭 葛雷斯
威利 瑞奇曼第
傑克 卡瓦萊羅斯
塔何 甘尼
馬修 梅茲
Original Assignee
美商英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾股份有限公司 filed Critical 美商英特爾股份有限公司
Publication of TW201705484A publication Critical patent/TW201705484A/zh
Application granted granted Critical
Publication of TWI720979B publication Critical patent/TWI720979B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78609Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device for preventing leakage current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66522Unipolar field-effect transistors with an insulated gate, i.e. MISFET with an active layer made of a group 13/15 material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7831Field effect transistors with field effect produced by an insulated gate with multiple gate structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78681Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising AIIIBV or AIIBVI or AIVBVI semiconductor materials, or Se or Te
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

電晶體裝置可以被形成具有活動通道和基板之間的緩衝器,其中該活動通道與該緩衝器的一部分形成閘控區。該活動通道可以包含在子結構上的低帶隙材料,例如,介於該活動通道和該基板之間的該緩衝器。該子結構可以包含具有所希望的導電帶偏移的高帶隙材料,以使漏電可以被限制而不顯著影響在活動通道內的電子流動性。在實施例中,該活動通道和該子結構可在窄溝槽中被形成,以使由於該活動通道和該子結構之間的晶格失配的缺陷在該子結構中被終止。

Description

用以建立延伸到電晶體的閘控區之緩衝器的裝置和方法
本說明書的實施例一般關於微電子裝置領域,並且更尤其是關於形成緩衝器,諸如,在非平面微電子電晶體中相鄰於活動通道的高帶隙子結構,其中,該緩衝器的部分延伸到非平面微電子電晶體的閘控區。
更高的效能、更低的成本、增加的積體電路元件的小型化和積體電路的更大封裝密度是對於微電子裝置製造的微電子工業的持續目標。為了實現這些目標,在微電子裝置內的電晶體必須縮小,即變小。隨著電晶體尺寸的減小,同時也有以其設計、使用材料和/或其製程的改良來提高其效率的驅動力。這樣的設計改良包括獨特結構的發展,如非平面電晶體,包含三閘極電晶體、FinFET、TFETS、omega-FET和雙閘極電晶體。
100:非平面電晶體
102:基板
104:第一表面
112:鰭
114:鰭側壁
116:鰭上表面
122:隔離結構
124:溝槽
126:上平面
132:成核溝槽
140:閘控區
144:子結構
146:活動通道
148:部分
150:閘極
152:閘極介電層
154:閘極電極
156:閘極間隔件
162:介電層
200:計算裝置
202:主機板
204:處理器
206A:通訊晶片
206B:通訊晶片
208:揮發性記憶體
210:非揮發性記憶體
212:快閃記憶體
214:圖形處理器或CPU
216:晶片組
本發明的標的物在說明書的結論部分具體指出並清楚地要求保護。從下面的描述和所附的申請專利範圍並結合附圖,本發明的前述和其它特徵將變得更充分地顯而易見。可以理解的是,附圖僅根據本發明描繪幾個實施例,因此,不應被認為是對其範圍的限制。本發明將藉由使用附圖以額外的特徵和細節來描述,以使本發明的優點可更容易地被確定,其中: 圖1-10是根據本說明書的實施例的非平面電晶體之製造的斜截面和側面剖視圖。
圖11顯示根據本說明書的一種實現的計算裝置。
【發明內容與實施方式】
在以下的詳細描述中,以說明的方式,參考附圖顯示,具體實施例中所請申請標的可以被實施。這些實施例被足夠詳細地描述以使本領域的技術人員能夠實施該申請標的。但應該理解的是,各種實施例,儘管不同,但不一定是相互排斥的。例如,特定的特徵、結構或特性在此關於一個實施例描述,可以在其他實施例內而不脫離所請申請標的的精神和範圍的情況下實施。參考本說明書中“一個實施例“或“實施例”意味著關於實施例的特定特徵、結構或特性被描述係包含在本說明書之內至少一個實現。因此,“一個實施例”或“實施例”短語的使用或不一定指的是同一實施例。此外,可以理解的是,每個揭 露實施例內各別元件的位置或排列可以在不脫離所請申請標的的精神和範圍的情況下被修改。因此,下面的詳細描述不應被視為具有限制意義,並且本申請標的之範圍僅由所附的專利申請範圍限定,適當地解釋,伴隨全範圍同等至所附專利申請範圍所賦予的。在附圖中,類似的標號表示遍及數個視圖的相同或類似的元件或功能,並且在其中描繪的元件不一定彼此按比例繪製,而個別元件可以被放大或縮小,以更容易地理解在本說明書上下文中的元件。
用語“之上”、“到”、“之間”和“上”如本文所用可以指一層相對於其他層的相對位置。一層“之上”或“上”或接合“到”另一層可以直接與其它層接觸或可具有一或多個中介層。一層在數層“之間”可以是直接與該等層接觸或可具有一或多個中介層。
如將為那些本領域技術人員所理解的,經由活動通道之下的未閘控次子結構材料來控制源極到汲極漏電是在任何電晶體設計中的重要考慮因素。在非平面電晶體裝置中,如III-V族NMOS三閘極裝置,子結構漏電呈現更大的挑戰。此挑戰源自形成活動通道所需的高遷移率材料,以實現高電子遷移率,其本質地具有低帶隙,從而高導電性。現有解決方案關於以p型摻雜劑(例如,e17-e18受體/cc)來摻雜子結構。然而,這種解決之道對於短通道非平面電晶體可能無法有效率地作用。用於本發明的目的,用語“短通道”可被定義為表示小於約20奈米的閘極長度("Lg")。
本說明書的實施例關於具有在活動通道和基板之間的緩衝器的電晶體裝置的製造,其中該緩衝器的一部分延伸到該電晶體的閘控區。在本說明書中的至少一個實施例中,包含低帶隙III-V材料的活動通道可以磊晶地生長在子結構上,例如,緩衝器,其在該活動通道和該基板之間。該子結構可以包含高帶隙III-V材料,其可以具有期望的傳導帶偏移,使得漏電可以被限制而不對該活動通道內的電子遷移率有顯著影響。在本說明書的實施例中,與沒有這樣的緩衝器而形成活動通道相比,漏電可被減少至少三個數量級。在本說明書的實施例中,活動通道和子結構可被形成在窄溝槽中,使得由於該活動通道和該子結構之間的晶格失配的缺陷藉由在該活動通道區之下的子結構中缺陷捕獲而被終止。
此外,本說明書的實施例包括形成包括其中該子結構的一部分的閘控區。當高帶隙材料(例如,該子結構)與具有低帶隙材料(例如,該活動通道)介接時,電子的勢阱可被形成。如果電子的此阱在閘控區以外被建立,則閘極將不能夠有效地完全耗盡此阱。以子結構的一部分與該閘控區內部之活動通道介接可以使整個通道(包括在介面處的電子的勢阱)被耗盡。因此,我們將有更好的短通道控制,並獲得效能更好的電晶體,特別是,如將被那些本領域技術人員所理解的,電晶體效能可能受到短通道效應影響的短通道電晶體。具體地,本說明書的實施例可實現活動通道的閘極控制來確保當電晶體處於導通狀態中時,整個活動通道可以被反轉。此外,藉由對於子結構利用高帶隙和高傳導帶偏移材料,當電晶體處於截止狀態時,經由子結構的源極到汲極漏電被抑制,並且由於晶格失配可能在活動通道和子結構的介面被建立的錯位可以是電性非活動的。
如圖1所示,至少一個鰭112可以被形成在基板102上,其中該鰭112可以包括從基板102的第一表面104延伸的相對側壁114並且在上表面116終止。為了清楚和簡潔,只有兩個鰭112被顯示在圖1中;然而,可以理解的是,任何適當數量的鰭112可以被製造。在一個實施例中,如將被那些本領域技術人員所理解的,蝕刻掩模(未顯示)可以在基板102上被圖案化,接著基板102的蝕刻,其中由蝕刻掩模(未顯示)保護的基板102的該部分成為鰭112,並且蝕刻掩模(未顯示)可隨後被移除。在本發明的實施例中,基板102和鰭112可以是任何適當的材料,包括但不限於:含矽材料,如單晶矽。基板102和鰭112,然而,不一定由含矽材料並且可以由本領域已知的其他類型材料來製造。在進一步的實施例中,基板102可以包含絕緣體上覆矽(SOI)基板、無覆矽(SON)、鍺基板、絕緣體上覆鍺(GeOI)基板或無覆鍺(GeON)。
如圖2所示,介電材料可藉由任何適當的沉積製程被沉積在基板102和鰭112上,並且介電材料可被平坦化以露出鰭上表面116,從而形成被稱為淺溝槽隔離 結構的隔離結構122,其抵接相對的鰭側壁114。隔離結構122可以由任何適當的介電材料形成,包含但不限於:氧化矽(SiO2)。
如圖3所示,鰭112可以被移除,從而形成溝槽124。鰭112可以藉由任何已知的蝕刻技術被移除,包括但不限於:乾蝕刻、濕蝕刻或其組合。在一個實施例中,在去除鰭112期間或之後,每個溝槽124的一部分可以被形成以延伸到基板102中。該溝槽124的這部分將在下文中稱為成核溝槽132。在一個實施例中,如將要討論的,成核溝槽132可以具有(111)切面,其可促進III-V族材料的生長。可以理解的是,成核溝槽132的替代幾何形狀可以被利用。
如圖4所示,子結構144可以被形成在溝槽124之內(參見圖3)。子結構144可藉由任何已知的形成製程來形成,並且可以是任何適當的材料,如高帶隙III-V材料,包含但不限於:砷化鋁銦、磷化銦、磷化鎵、砷化鎵、銻化砷鎵、銻化砷鋁、砷化鎵鋁銦、磷化鎵鋁銦、砷化鎵鋁等。對於本說明的目的,高帶隙材料可以被定義為相較於矽具有較大帶隙的材料。
雖然沒有具體說明,成核層也可以在子結構的形成之前,在成核溝槽中被形成。該成核層可以藉由任何形成製程被形成,並且可以是任何合適的材料,諸如III-V族磊晶材料,包含但不限於:磷化銦、磷化鎵、砷化鎵等。
如圖4進一步所示,活動通道146也可以形成在溝槽124之內的子結構144(參見圖3)。活動通道146可藉由任何已知的形成製程來形成,並且可以是任何適當的材料,例如低帶隙III-V磊晶材料,包含但不限於:砷化鎵銦、砷化銦和銻化銦等。對於本說明的目的,低帶隙材料可以被定義為相較於矽具有較小帶隙的材料。在一個實施例中,活動通道146可以是實質上未摻雜的(即,電中性或具有p型摻雜劑的輕摻雜)。
在一些範例實施例中,子結構144和/或活動通道146可以是磊晶沉積。在一些實施例中,化學氣相沉積(CVD)製程或其他合適的沉積技術可以用來沉積或以其它方式形成子結構144和/或活動通道。例如,該沉積可以藉由CVD、或快速熱CVD(RT-CVD)、或低壓CVD(LP-CVD)、或超高真空CVD(UHV-CVD)或使用III-V族材料化合物,諸如銦、鋁、砷、磷、鎵、銻和/或其前體的組合的氣體源分子束磊晶(GS-MBE)工具進行。在一個這樣的具體範例實施例中,活動通道146可以是砷化銦鎵並且子結構144可以是磷化銦。在任何這種實施例中,可能存在具有載體氣體的前體擴散器,如,例如,氫氣、氮氣或稀有氣體(例如,前體可以稀釋在與載體氣體平衡的約0.1~20%的濃度)。在一些範例性的情況下,可能有砷的前體(如砷化氫或叔丁基胂)、磷的前體(如叔丁基膦)、鎵的前體(如三甲基鎵),和/或銦的前體(如三甲基銦)。也可以是蝕刻氣體,諸如,例 如,基於鹵素的氣體,如氯化氫(HCl)、氯(Cl)或溴化氫(HBr)。子結構144和/或活動通道146的基本沉積可能在使用沉積溫度範圍例如約在300℃和650℃之間(或在更具體的範例中,約在400℃和600℃之間)和反應器壓力範圍例如約在1毫米汞柱(Torr)和760毫米汞柱之間的各種條件範圍中。載體和蝕刻劑中的每一個可以具有約在10和300SCCM之間的範圍內的流(通常,需要不多於100SCCM的流,但是一些實施例可以從更高的流速受益)。在一個具體範例實施例中,子結構144和/或活動通道146的沉積可以在100和1000SCCM之間的範圍的流速下進行。
用於子結構144的材料可以被選擇為具有所期望的與活動通道146之導帶偏移,其將有效地從子結構144排除電子,從而減少漏電。此外,子結構144與活動通道146的形成可以在相對窄的溝槽124發生。在一個實施例中,窄溝槽124可具有在約50至500奈米的範圍內的高度H(參照圖3)和小於約25奈米(較佳地小於10奈米)的寬度W(參照圖3)。基板102和子結構144之間的晶格失配可以比允許實質上無缺陷形成的晶格失配較大,當子結構144可以被形成以具有遠離活動通道146的足夠深度D以捕獲缺陷,諸如堆疊錯誤、錯位等,如將被本領域技術人員所理解的。因此,在活動通道146中的電子遷移率可以因而不被顯著地受損。雖然活動通道146可能無法實現理論的最大遷移率值,但它提供比矽為基礎的n-MOS電晶體還吸引人的效能優勢。在一個實施例中,子結構144可具有大於約50奈米的深度D(例如基板102和活動通道146之間的距離)以及小於約25奈米的寬度(即,溝槽的寬度W)。
如在圖4中更進一步顯示的,活動通道146的部分148可延伸出溝槽(參照圖3),特別是當磊晶生長程序被利用時。因此,如圖5所示,活動通道146的部分148可以被移除,諸如藉由化學機械平坦化。在一個實施例中,子結構144可填充溝槽的大約80%(參見圖3)和活動通道146可填充溝槽的大約20%(參見圖3)。
如圖6和7所示,隔離結構122可以藉由蝕刻製程被凹陷,使得活動通道146和子結構144的至少一部分148延伸於隔離結構122的上平面126之上。如圖7所示,延伸於隔離結構上平面126之上的活動通道146和子結構部分148的高度Hfin可介於約20奈米和80奈米之間。在一個實施例中,延伸於隔離結構上平面126之上的子結構部分148可具有介於約2奈米和10奈米之間的高度Hssp
如圖8所示,至少一個閘極150可以形成在活動通道146和子結構144的子結構部分148上,以形成延伸於隔離結構122之上的閘控區140。閘極150可藉由在鰭上表面之上或鄰近於鰭上表面並且在該對橫向相對的鰭側壁之上或鄰近於該對橫向相對的鰭側壁形成閘極介電層152,並且在閘極介電層152之上或鄰近於閘極介電層 152形成閘極電極154被製造,無論是藉由閘極優先或閘極最後處理流程,如將被那些本領域的技術人員所理解的。
閘極介電層152可以由任何已知的閘極介電材料形成,包含但不限於二氧化矽(SiO2)、氮氧化矽(SiOxNy)、氮化矽(Si3N4)和高k介電材料,諸如氧化鉿、氧化鉿矽、氧化鑭、氧化鑭鋁、氧化鋯、氧化鋯矽、氧化鉭、氧化鈦、氧化鋇鍶鈦、氧化鋇鈦、氧化鍶鈦、氧化釔、氧化鋁、氧化鉛鈧鉭和鈮酸鉛鋅。閘極介電層152可藉由眾所皆知的技術,諸如藉由沉積閘極電極材料,諸如化學氣相沉積(“CVD”)、物理氣相沉積(“PVD”)、原子層沉積(“ALD”)來形成,接著以眾所皆知的光微影和蝕刻技術來將閘極電極材料圖案化,如將為那些本領域的技術人員所理解的。
閘極電極154可以由任何合適的閘極電極材料來形成。在本發明的實施例中,閘極電極154可以由包含但不限於下列材料形成:多晶矽、鎢、釕、鈀、鉑、鈷、鎳、鉿、鋯、鈦、鉭、鋁、碳化鈦、碳化鋯、碳化鉭、碳化鉿、碳化鋁、其他金屬碳化物、金屬氮化物和金屬氧化物。閘極電極154可以藉由眾所皆知的技術來形成,例如藉由毯覆式沉積閘極電極材料,接著用眾所皆知的光微影和蝕刻技術來將閘極電極材料圖案化,如將為那些本領域的技術人員所理解的。
如圖9所示,閘極間隔件156可用眾所皆知的沉積和蝕刻技術被沉積和圖案化在閘極電極154上。閘極間隔件156可以由任何適當的介電材料來形成,包含但不限於氧化矽、氮化矽等。
可以理解的是,源極區和汲極區(未顯示)可以形成在閘極150的相對側上的活動通道146中或活動通道146的部分可在閘極150的相對側上與源極區和汲極區形成之處被移除。源極和汲極區可以由相同的導電類型來形成,例如p型或n型導電性。在本發明的實施例的一些實現中,源極和汲極區可以具有實質上相同的摻雜濃度和輪廓,而在其他實現中,它們可能不同。可以理解的是,只有n-MOS被顯示,p-MOS區將被圖案化並分別進行處理。
介電層162可以沉積在圖9的結構上,並且平坦化以暴露閘極電極154以形成非平面電晶體100,如在圖10中所示。
如將被那些本領域技術人員所理解的,閘極電極154和閘極介電層152可以是犧牲的,以使偽閘極製程可以進行以形成最終的閘極電極和最終的閘極介電層。
值得注意的是,雖然詳細說明描述非平面電晶體,本發明的標的物可以用平面型電晶體來實現,如將被那些本領域技術人員所理解的。
圖11顯示根據本發明的一種實現的計算裝置200。該計算裝置200容納有主機板202。主機板可以包含多個微電子元件,包含但不限於處理器204、至少一個 通訊晶片206A、206B、揮發性記憶體208(例如,DRAM)、非揮發性記憶體210(例如,ROM)、快閃記憶體212、圖形處理器或CPU 214、數位訊號處理器(未顯示)、密碼處理器(未顯示)、晶片組216、天線、顯示器(觸控螢幕顯示器)、觸控螢幕控制器、電池、音頻編解碼器(未顯示)、視頻編解碼器(未顯示)、功率放大器(AMP)、全球定位系統(GPS)裝置、羅盤、加速度計(未顯示)、陀螺儀(未顯示)、揚聲器(未顯示)、相機,和大容量儲存裝置(未顯示)(諸如,硬碟、光碟(CD)、數位多功能光碟(DVD)等)。任何的微電子元件可被實體地並且電性地耦接到主機板202。在一些實施例中,微電子元件中的至少一個可以是處理器204的一部分。
通訊晶片致使進行資料的轉移到和來自計算裝置的無線通訊。用語“無線”及其衍生詞可以用於描述電路、裝置、系統、方法、技術、通訊通道等,其可以經由非固體介質藉由使用調變的電磁輻射進行資料通訊。該用語不暗示關聯的裝置不包含任何導線,儘管在一些情況中可能不包含。通訊晶片可實現數個無線標準或協定中任何(一)者,其包括但不限於Wi-Fi(IEEE 802.11系列)、WiMAX(IEEE 802.16系列)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽,其衍生物以及那些被指定為3G、4G、5G和之後的任何其它 無線協定。計算裝置可以包括複數個通訊晶片。例如,第一通訊晶片可專用於短範圍無線通訊,如Wi-Fi和藍芽,以及第二通訊晶片可專用於長範圍無線通訊,如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO和其它。
用語“處理器”可以指處理來自暫存器和/或記憶體的電子資料,以轉換該電子資料成可儲存在暫存器和/或記憶體中的其他電子資料之任何裝置或裝置的部分。
計算裝置200內的任何微電子元件可以包含微電子電晶體,其包括緩衝器,諸如高帶隙子結構,其相鄰於微電子電晶體的活動通道,其中該緩衝器的部分延伸到該微電子電晶體的閘控區。
在各種實施例中,計算裝置200可以是膝上電腦、小筆電、筆記型電腦、超輕薄筆電、智慧手機、平板電腦、個人數位助理(PDA)、極致行動PC、行動電話、桌上電腦、伺服器、列表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器或者數位錄影機。在另外的實現中,計算裝置200可以是處理資料的任何其它電子裝置。
可以理解的是,本發明的標的並不一定限於在圖1~11中所示的特定的應用。該標的可以被應用到其他微電子裝置和裝配應用,以及任何其它適當的電晶體應用,如將由本領域技術人員所理解的。
下面的範例關於進一步的實施例,其中範例1 是一種微電子結構,包含:基板;低帶隙活動通道;高帶隙子結構,其設置在該基板和該低帶隙活動通道之間,其中該高帶隙子結構鄰接該低帶隙活動通道;至少一個隔離結構,其鄰接該高帶隙子結構,其中該高帶隙子結構的部分從該至少一個隔離結構延伸;以及閘控區域,其包含該低帶隙活動通道和從該至少一個隔離結構延伸的該高帶隙子結構的該部分。
在範例2中,範例1的標的物可選擇性地包括該高帶隙子結構,其包含從下列材料組成的群組中選擇的材料:砷化鋁銦、磷化銦、磷化鎵、砷化鎵、銻化砷鎵、銻化砷鋁、砷化鎵鋁銦、磷化鎵鋁銦和砷化鎵鋁。
在範例3中,範例1和2中任一個的標的物可選擇性地包括該低帶隙活動通道,其包含從下列材料組成的群組中選擇的材料:砷化鎵銦、砷化銦和銻化銦。
在範例4中,範例1至3中任一個的標的物可選擇性地包括延伸到該基板的成核溝槽,其中該高帶隙子結構從該成核溝槽延伸。
在範例5中,範例4的標的物可選擇性地包括該成核溝槽,其包含具有(111)切面的成核溝槽。
在範例6中,範例1至5中任一個的標的物可選擇性地包括該高帶隙子結構,其具有大於約50奈米的深度和小於約25奈米的寬度。
在範例7中,範例1至6中任一個的標的物可選擇性地包括形成在該閘控區域上的閘極。
下面的範例關於進一步的實施例,其中範例8是一種形成微電子結構的方法,包含:在基板上形成至少一個鰭,其中該至少一個鰭包含從該基板延伸的一對相對側壁;形成鄰接該等鰭側壁中的每一者的隔離結構;藉由去除該至少一個鰭來形成溝槽;在該溝槽中形成高帶隙子結構;在該溝槽中形成鄰接該高帶隙子結構的低帶隙活動通道;以及使該隔離結構凹陷,以使該低帶隙活動通道和該高帶隙子結構的至少一部分在該隔離結構之上延伸。
在範例9中,範例8的標的物可選擇性地包括從下列材料組成的群組中選擇的材料來形成該高帶隙子結構:砷化鋁銦、磷化銦、磷化鎵、砷化鎵、銻化砷鎵、銻化砷鋁、砷化鎵鋁銦、磷化鎵鋁銦和砷化鎵鋁。
在範例10中,範例8的標的物可選擇性地包括從下列材料組成的群組中選擇的材料來形成該低帶隙活動通道:砷化鎵銦、砷化銦和銻化銦。
在範例11中,範例8的標的物可選擇性地包括形成延伸到該基板的成核溝槽。
在範例12中,範例11的標的物可選擇性地包括形成該成核溝槽,其包含形成具有(111)切面的成核溝槽。
在範例13中,範例8的標的物可選擇性地包括形成該高帶隙子結構,其包含形成具有大於約50奈米的深度和小於約25奈米的寬度的該高帶隙子結構。
在範例14中,範例8的標的物可選擇性地包 括形成在該活動通道之上的閘極和在該隔離結構之上延伸的該高帶隙子結構的該部分。
下面的範例關於進一步的實施例,其中範例15是一種電子系統,包含:電路板;附接到該電路板的微電子元件,其中該微電子元件可包括至少一個微電子電晶體,其包含:微電子基板;低帶隙活動通道;高帶隙子結構,其設置在該基板和該低帶隙活動通道之間,其中該高帶隙子結構鄰接該低帶隙活動通道;至少一個隔離結構,其鄰接該高帶隙子結構,其中該高帶隙子結構的部分從該至少一個隔離結構延伸;閘控區域,其包含該低帶隙活動通道和從該至少一個隔離結構延伸的該高帶隙子結構的該部分;以及閘極,其形成在該閘控區域之上。
在範例16中,範例15的標的物可選擇性地包括該高帶隙子結構,其包含從下列材料組成的群組中選擇的材料:砷化鋁銦、磷化銦、磷化鎵、砷化鎵、銻化砷鎵、銻化砷鋁、砷化鎵鋁銦、磷化鎵鋁銦和砷化鎵鋁。
在範例17中,範例15和16中任一個的標的物可選擇性地包括該低帶隙活動通道,其包含從下列材料組成的群組中選擇的材料:砷化鎵銦、砷化銦和銻化銦。
在範例18中,範例15至17中任一個的標的物可選擇性地包括延伸到該基板的成核溝槽,其中該高帶隙子結構從該成核溝槽延伸。
在範例19中,範例18的標的物可選擇性地包括該成核溝槽,其包含具有(111)切面的成核溝槽。
在範例20中,範例15至19中任一個的標的物可選擇性地包括該高帶隙子結構,其具有大於約50奈米的深度和小於約25奈米的寬度。
從而有詳細描述本發明的實施例,應理解的是,由所附申請專利範圍定義的本發明並不受限於上述特定細節,其許多明顯的變化形式是可能的,而不脫離其精神或範圍。
102‧‧‧基板
104‧‧‧第一表面
112‧‧‧鰭
114‧‧‧相對的鰭側壁
116‧‧‧鰭上表面

Claims (18)

  1. 一種微電子結構,包含:基板;低帶隙活動通道;高帶隙子結構,其設置在該基板和該低帶隙活動通道之間,其中該高帶隙子結構鄰接該低帶隙活動通道;至少一個隔離結構,其鄰接該高帶隙子結構,其中該高帶隙子結構的部分從該至少一個隔離結構延伸以及其中該高帶隙子結構的另一部分延伸到該基板中;閘控區域,其包含該低帶隙活動通道和從該至少一個隔離結構延伸的該高帶隙子結構的該部分;以及該閘控區域上的閘極,其中該閘極包含閘極介電層和閘極電極,以及其中該閘極介電層與該低帶隙活動通道和從該至少一個隔離結構延伸的該高帶隙子結構的該部分接觸。
  2. 如申請專利範圍第1項的微電子結構,其中該高帶隙子結構包含從下列材料組成的群組中選擇的材料:砷化鋁銦、磷化銦、磷化鎵、砷化鎵、銻化砷鎵、銻化砷鋁、砷化鎵鋁銦、磷化鎵鋁銦和砷化鎵鋁。
  3. 如申請專利範圍第1項的微電子結構,其中該低帶隙活動通道包含從下列材料組成的群組中選擇的材料:砷化鎵銦、砷化銦和銻化銦。
  4. 如申請專利範圍第1項的微電子結構,進一步包括延伸到該基板的成核溝槽,其中該高帶隙子結構從該成 核溝槽延伸。
  5. 如申請專利範圍第4項的微電子結構,其中該成核溝槽包含具有(111)切面的成核溝槽。
  6. 如申請專利範圍第1項的微電子結構,其中該高帶隙子結構具有大於約50奈米的深度和小於約25奈米的寬度。
  7. 一種製造微電子結構的方法,包含:在基板上形成至少一個鰭,其中該至少一個鰭包含從該基板延伸的一對相對側壁;形成鄰接該等側壁中的每一者的隔離結構;藉由去除該至少一個鰭來形成溝槽;在該溝槽中形成高帶隙子結構,其中該高帶隙子結構延伸到該基板中;在該溝槽中形成鄰接該高帶隙子結構的低帶隙活動通道;使該隔離結構凹陷,以使該低帶隙活動通道和該高帶隙子結構的部分在該隔離結構之上延伸;以及形成一閘極,其中該閘極包含閘極介電層和閘極電極,以及其中該閘極介電層與該低帶隙活動通道和從該至少一個隔離結構延伸的該高帶隙子結構的該部分接觸。
  8. 如申請專利範圍第7項的方法,其中形成該高帶隙子結構包含從下列材料組成的群組中選擇的材料來形成該高帶隙子結構:砷化鋁銦、磷化銦、磷化鎵、砷化鎵、銻化砷鎵、銻化砷鋁、砷化鎵鋁銦、磷化鎵鋁銦和砷化鎵 鋁。
  9. 如申請專利範圍第7項的方法,其中形成該低帶隙活動通道包含從下列材料組成的群組中選擇的材料來形成該低帶隙活動通道:砷化鎵銦、砷化銦和銻化銦。
  10. 如申請專利範圍第7項的方法,其中形成該溝槽進一步包括形成延伸到該基板的成核溝槽。
  11. 如申請專利範圍第10項的方法,其中形成該成核溝槽包含形成具有(111)切面的成核溝槽。
  12. 如申請專利範圍第7項的方法,其中形成該高帶隙子結構包含形成具有大於約50奈米的深度和小於約25奈米的寬度的該高帶隙子結構。
  13. 一種電子系統,包含:電路板;以及附接到該電路板的微電子元件,其中該微電子元件可包括至少一個微電子電晶體,其包含:微電子基板;低帶隙活動通道;高帶隙子結構,其設置在該基板和該低帶隙活動通道之間,其中該高帶隙子結構鄰接該低帶隙活動通道;至少一個隔離結構,其鄰接該高帶隙子結構,其中該高帶隙子結構的部分從該至少一個隔離結構延伸以及其中該高帶隙子結構的另一部分延伸到該微電子基板中;閘控區域,其包含該低帶隙活動通道和從該至少一個隔離結構延伸的該高帶隙子結構的該部分;以及 該閘控區域上的閘極,其中該閘極包含閘極介電層和閘極電極,以及其中該閘極介電層與該低帶隙活動通道和從該至少一個隔離結構延伸的該高帶隙子結構的該部分接觸。
  14. 如申請專利範圍第13項的電子系統,其中該高帶隙子結構包含從下列材料組成的群組中選擇的材料:砷化鋁銦、磷化銦、磷化鎵、砷化鎵、銻化砷鎵、銻化砷鋁、砷化鎵鋁銦、磷化鎵鋁銦和砷化鎵鋁。
  15. 如申請專利範圍第13項的電子系統,其中該低帶隙活動通道包含從下列材料組成的群組中選擇的材料:砷化鎵銦、砷化銦和銻化銦。
  16. 如申請專利範圍第13項的電子系統,進一步包括延伸到該基板的成核溝槽,其中該高帶隙子結構從該成核溝槽延伸。
  17. 如申請專利範圍第16項的電子系統,其中該成核溝槽包含具有(111)切面的成核溝槽。
  18. 如申請專利範圍第13項的電子系統,其中該高帶隙子結構具有大於約50奈米的深度和小於約25奈米的寬度。
TW105112306A 2015-05-27 2016-04-20 用以建立延伸到電晶體的閘控區之緩衝器的裝置和方法 TWI720979B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/US2015/032612 WO2016190858A1 (en) 2015-05-27 2015-05-27 Apparatus and methods to create a buffer which extends into a gated region of a transistor
WOPCT/US15/32612 2015-05-27

Publications (2)

Publication Number Publication Date
TW201705484A TW201705484A (zh) 2017-02-01
TWI720979B true TWI720979B (zh) 2021-03-11

Family

ID=57394219

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105112306A TWI720979B (zh) 2015-05-27 2016-04-20 用以建立延伸到電晶體的閘控區之緩衝器的裝置和方法

Country Status (6)

Country Link
US (1) US10461193B2 (zh)
EP (1) EP3304601A4 (zh)
KR (1) KR102430525B1 (zh)
CN (1) CN107534052A (zh)
TW (1) TWI720979B (zh)
WO (1) WO2016190858A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10269647B2 (en) * 2017-01-20 2019-04-23 Applied Materials, Inc. Self-aligned EPI contact flow
US10770568B2 (en) 2017-01-20 2020-09-08 Applied Materials, Inc. Method to remove III-V materials in high aspect ratio structures
WO2019066785A1 (en) * 2017-09-26 2019-04-04 Intel Corporation GROUP III-V SEMICONDUCTOR DEVICES HAVING DUAL WORK EXTRACTION GRID ELECTRODES
TW201946112A (zh) * 2018-04-24 2019-12-01 美商應用材料股份有限公司 移除高深寬比結構中的ⅲ-v材料的方法
KR102396978B1 (ko) 2018-11-16 2022-05-11 삼성전자주식회사 반도체 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070235763A1 (en) * 2006-03-29 2007-10-11 Doyle Brian S Substrate band gap engineered multi-gate pMOS devices
US20130234147A1 (en) * 2012-03-08 2013-09-12 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor Structures and Methods with High Mobility and High Energy Bandgap Materials

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070090416A1 (en) * 2005-09-28 2007-04-26 Doyle Brian S CMOS devices with a single work function gate electrode and method of fabrication
US9761666B2 (en) * 2011-06-16 2017-09-12 Taiwan Semiconductor Manufacturing Company, Ltd. Strained channel field effect transistor
US9105660B2 (en) * 2011-08-17 2015-08-11 United Microelectronics Corp. Fin-FET and method of forming the same
US8841701B2 (en) * 2011-08-30 2014-09-23 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET device having a channel defined in a diamond-like shape semiconductor structure
US8629038B2 (en) * 2012-01-05 2014-01-14 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with vertical fins and methods for forming the same
CN103383965B (zh) * 2012-05-04 2016-01-20 台湾积体电路制造股份有限公司 混合鳍式场效应晶体管
US9748338B2 (en) * 2012-06-29 2017-08-29 Intel Corporation Preventing isolation leakage in III-V devices
US9728464B2 (en) * 2012-07-27 2017-08-08 Intel Corporation Self-aligned 3-D epitaxial structures for MOS device fabrication
US9385198B2 (en) * 2013-03-12 2016-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. Heterostructures for semiconductor devices and methods of forming the same
US9023705B1 (en) 2013-11-01 2015-05-05 Globalfoundries Inc. Methods of forming stressed multilayer FinFET devices with alternative channel materials

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070235763A1 (en) * 2006-03-29 2007-10-11 Doyle Brian S Substrate band gap engineered multi-gate pMOS devices
US20130234147A1 (en) * 2012-03-08 2013-09-12 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor Structures and Methods with High Mobility and High Energy Bandgap Materials

Also Published As

Publication number Publication date
TW201705484A (zh) 2017-02-01
WO2016190858A1 (en) 2016-12-01
EP3304601A4 (en) 2019-01-09
CN107534052A (zh) 2018-01-02
KR102430525B1 (ko) 2022-08-09
US10461193B2 (en) 2019-10-29
EP3304601A1 (en) 2018-04-11
US20180158958A1 (en) 2018-06-07
KR20180012248A (ko) 2018-02-05

Similar Documents

Publication Publication Date Title
US10418487B2 (en) Non-planar gate all-around device and method of fabrication thereof
TWI665736B (zh) 用於產生具有富含銦的表面的砷化銦鎵主動通道的設備及方法
TWI720979B (zh) 用以建立延伸到電晶體的閘控區之緩衝器的裝置和方法
TWI706475B (zh) 用以建立具有富含銦之側邊與底部表面的主動通道之設備及方法
TWI706476B (zh) 蝕刻鰭片核心以提供加倍鰭片
US10559683B2 (en) Apparatus and methods to create a buffer to reduce leakage in microelectronic transistors
TWI673872B (zh) 產生摻雜子結構用以減少微電子電晶體中的洩漏的裝置及方法
CN106688102B (zh) 用于通过催化剂氧化物形成而创建微电子器件隔离的设备和方法