TWI702497B - 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 - Google Patents

記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 Download PDF

Info

Publication number
TWI702497B
TWI702497B TW107147162A TW107147162A TWI702497B TW I702497 B TWI702497 B TW I702497B TW 107147162 A TW107147162 A TW 107147162A TW 107147162 A TW107147162 A TW 107147162A TW I702497 B TWI702497 B TW I702497B
Authority
TW
Taiwan
Prior art keywords
physical erasing
data
erasing unit
unit
physical
Prior art date
Application number
TW107147162A
Other languages
English (en)
Other versions
TW202024919A (zh
Inventor
林炳全
陳璽宇
黃泰元
林儀玹
高啟順
Original Assignee
群聯電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群聯電子股份有限公司 filed Critical 群聯電子股份有限公司
Priority to TW107147162A priority Critical patent/TWI702497B/zh
Priority to US16/278,172 priority patent/US10871914B2/en
Publication of TW202024919A publication Critical patent/TW202024919A/zh
Application granted granted Critical
Publication of TWI702497B publication Critical patent/TWI702497B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/0652Erasing, e.g. deleting, data cleaning, moving of data to a wastebasket
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0616Improving the reliability of storage systems in relation to life time, e.g. increasing Mean Time Between Failures [MTBF]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7211Wear leveling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Memory System (AREA)

Abstract

本發明提供一種記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元。此方法包括:將第一資料儲存至第一實體抹除單元並且標記第一實體抹除單元屬於第一群組,其中第一資料屬於第一類型;將第二資料儲存至第二實體抹除單元且標記第二實體抹除單元屬於第二群組,其中第二資料是屬於不同於第一類型之第二類型;選取第三實體抹除單元作為作動實體抹除單元且標記第三實體抹除單元屬於第一群組;以及當執行資料搬移操作時,依據第一實體抹除單元的第一參數,將第一實體抹除單元的有效資料搬移至第三實體抹除單元。

Description

記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
本發明是有關於一種記憶體管理技術,且特別是有關於一種記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元。
數位相機、行動電話與MP3播放器在這幾年來的成長十分迅速,使得消費者對儲存媒體的需求也急速增加。由於可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)(例如,快閃記憶體)具有資料非揮發性、省電、體積小,以及無機械結構等特性,所以非常適合內建於上述所舉例的各種可攜式多媒體裝置中。
記憶體儲存裝置會從閒置區中選擇一個實體區塊(亦稱為作動實體抹除單元(active physical erasing block)),其用以儲存來自主機系統之資料。例如,在選擇作動實體抹除單元之後,直到此作動實體抹除單元被寫滿之前,來自主機系統之資料都會被接收並儲存至此作動實體抹除單元中。在當前的作動實體抹除單元被寫滿之後,另一個實體區塊會被從閒置區中選擇作為新的作動實體抹除單元,以繼續儲存來自主機系統之資料。當記憶體儲存裝置的閒置區中實體區塊的數目不足時,一般可藉由垃圾收集程序來將儲存區中實體區塊所儲存的有效資料執行資料搬移並釋放出新的閒置實體區塊。
在連續寫入來自主機系統的資料時,記憶體儲存裝置會週期性更新文件系統,而被更新的文件系統的邏輯位址通常不是連續寫入資料的位址,這樣會造成作動實體抹除單元被連續寫入寫滿後,作動實體抹除單元會因頻繁更新的文件系統隨機產生無效資料,在後續執行垃圾收集程序時會降低執行垃圾收集的效率。
本發明提供一種記憶體管理方法,用於可複寫式非揮發性記憶體模組,其中可複寫式非揮發性記憶體模組包括多個實體抹除單元。此方法包括:從多個實體抹除單元中提取至少一實體抹除單元作為第一實體抹除單元,以將對應於主機系統的寫入指令的第一資料儲存至第一實體抹除單元並且標記第一實體抹除單元屬於第一群組,其中第一資料屬於第一類型;從多個實體抹除單元中提取至少一實體抹除單元作為第二實體抹除單元,以將對應於主機系統的另一寫入指令的第二資料儲存至第二實體抹除單元並且標記第二實體抹除單元屬於第二群組,其中第二資料是屬於不同於第一類型之第二類型;以及從多個實體抹除單元之中選取第三實體抹除單元作為作動實體抹除單元並且標記第三實體抹除單元屬於第一群組;當對第一實體抹除單元執行資料搬移操作時,依據第一實體抹除單元的第一參數,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,上述的記憶體管理方法更包括:從主機系統接收第一資料並且依據第二參數判斷第一資料屬於第一類型或第二類型;以及從主機系統接收第二資料依據第二參數判別第二資料屬於第一類型或第二類型。
在本發明的一範例實施例中,其中,第二參數是資料長度、命中率、資料狀態以及操作系統行為的其中之一。
在本發明的一範例實施例中,其中,第一參數是有效資料數目、抹除次數、命中率、資料狀態以及操作系統行為的其中之一。
在本發明的一範例實施例中,其中,第二參數是資料長度,依據第一資料的資料長度大於長度預設值,判別第一資料屬於第一類型;以及依據第二資料的資料長度不大於長度預設值,判別第二資料屬於第二類型。
在本發明的一範例實施例中,其中,該第一參數為有效資料數目且資料搬移操作為垃圾收集操作,當對第一實體抹除單元執行垃圾收集操作時,依據第一實體抹除單元的有效資料數目不小於第一預設值,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,上述的記憶體管理方法更包括:從多個實體抹除單元之中選取第四實體抹除單元作為另一作動實體抹除單元並且標記第四實體抹除單元屬於第二群組。
在本發明的一範例實施例中,上述的記憶體管理方法更包括:當對第一實體抹除單元執行垃圾收集操作時,依據第一實體抹除單元的有效資料數目小於第一預設值,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第四實體抹除單元並且將標記儲存在第四實體抹除單元中。
在本發明的一範例實施例中,其中,當對第二實體抹除單元執行垃圾收集操作時,依據第二實體抹除單元的有效資料數目小於第二預設值,將第二實體抹除單元的有效資料搬移至第四實體抹除單元。
在本發明的一範例實施例中,上述的記憶體管理方法更包括:當對第二實體抹除單元執行垃圾收集操作時,依據第二實體抹除單元的有效資料數目不小於第二預設值,將第二實體抹除單元的有效資料搬移至第三實體抹除單元。
在本發明的一範例實施例中,其中,第一參數為抹除次數且資料搬移操作為磨損均衡操作,當對第一實體抹除單元執行磨損均衡操作時,依據第一實體抹除單元的抹除次數小於平均抹除次數,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,其中,第一參數為抹除次數且資料搬移操作為磨損均衡操作,當對第二實體抹除單元執行磨損均衡操作時,依據第二實體抹除單元的抹除次數小於平均抹除次數,將第二實體抹除單元的有效資料搬移至多個實體抹除單元之中的第四實體抹除單元。
本發明的一範例實施例提出一種記憶體儲存裝置,包括:連接介面單元、可複寫式非揮發性記憶體模組以及記憶體控制電路單元。連接介面單元用以耦接至主機系統。可複寫式非揮發性記憶體模組包括多個實體抹除單元。記憶體控制電路單元耦接至連接介面單元與可複寫式非揮發性記憶體模組。其中記憶體控制電路單元用以從多個實體抹除單元中提取至少一實體抹除單元作為第一實體抹除單元,以將對應於主機系統的寫入指令的第一資料儲存至第一實體抹除單元並且標記第一實體抹除單元屬於第一群組,其中第一資料屬於第一類型。記憶體控制電路單元更用以從多個實體抹除單元中提取至少一實體抹除單元作為第二實體抹除單元,以將對應於主機系統的另一寫入指令的第二資料儲存至第二實體抹除單元並且標記第二實體抹除單元屬於第二群組,其中第二資料是屬於不同於第一類型之第二類型。此外,記憶體控制電路單元更用以從多個實體抹除單元之中選取第三實體抹除單元作為作動實體抹除單元並且標記第三實體抹除單元屬於第一群組。當對第一實體抹除單元執行資料搬移操作時,記憶體控制電路單元更用以依據第一實體抹除單元的第一參數,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,上述的記憶體控制電路單元更用以從主機系統接收第一資料並且依據第二參數判斷第一資料屬於第一類型或第二類型,記憶體控制電路單元更用以從主機系統接收第二資料依據第二參數判別第二資料屬於第一類型或第二類型。
在本發明的一範例實施例中,其中,第二參數是資料長度、命中率、資料狀態以及操作系統行為的其中之一。
在本發明的一範例實施例中,其中,第一參數是有效資料數目、抹除次數、命中率、資料狀態以及操作系統行為的其中之一。
在本發明的一範例實施例中,其中,第二參數是資料長度,上述的記憶體控制電路單元更用以依據第一資料的資料長度大於長度預設值,判別第一資料屬於第一類型,依據第二資料的資料長度不大於長度預設值,判別第二資料屬於第二類型。
在本發明的一範例實施例中,其中,第一參數為有效資料數目且資料搬移操作為垃圾收集操作,當對第一實體抹除單元執行垃圾收集操作時,記憶體控制電路單元更用以依據第一實體抹除單元的有效資料數目不小於第一預設值,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,上述的記憶體控制電路單元更用以從多個實體抹除單元之中選取第四實體抹除單元作為另一作動實體抹除單元並且標記第四實體抹除單元屬於第二群組。
在本發明的一範例實施例中,當對第一實體抹除單元執行垃圾收集操作時,記憶體控制電路單元更用以依據第一實體抹除單元的有效資料數目小於第一預設值,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第四實體抹除單元並且將標記儲存在第四實體抹除單元中。
在本發明的一範例實施例中,其中,當對第二實體抹除單元執行垃圾收集操作時,記憶體控制電路單元更用以依據第二實體抹除單元的有效資料數目小於第二預設值,將第二實體抹除單元的有效資料搬移至第四實體抹除單元。
在本發明的一範例實施例中,當對第二實體抹除單元執行垃圾收集操作時,記憶體控制電路單元更用以依據第二實體抹除單元的有效資料數目不小於第二預設值,將第二實體抹除單元的有效資料搬移至第三實體抹除單元。
在本發明的一範例實施例中,其中,第一參數為抹除次數且資料搬移操作為磨損均衡操作,當對第一實體抹除單元執行磨損均衡操作時,依據第一實體抹除單元的抹除次數小於平均抹除次數,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,其中,第一參數為抹除次數且資料搬移操作為磨損均衡操作,當對第二實體抹除單元執行磨損均衡操作時,依據第二實體抹除單元的抹除次數小於平均抹除次數,將第二實體抹除單元的有效資料搬移至多個實體抹除單元之中的第四實體抹除單元。
本發明的一範例實施例提出一種記憶體控制電路單元,用於控制包括多個實體抹除單元的可複寫式非揮發性記憶體模組。此記憶體控制電路單元包括:主機介面、記憶體介面以及記憶體管理電路。主機介面用以耦接至主機系統。記憶體介面用以耦接至可複寫式非揮發性記憶體模組。記憶體管理電路耦接至主機介面以及記憶體介面。其中記憶體管理電路用以從多個實體抹除單元中提取至少一實體抹除單元作為第一實體抹除單元,以將對應於主機系統的寫入指令的第一資料儲存至第一實體抹除單元並且標記第一實體抹除單元屬於第一群組,其中第一資料屬於第一類型。記憶體管理電路更用以從多個實體抹除單元中提取至少一實體抹除單元作為第二實體抹除單元,以將對應於主機系統的另一寫入指令的第二資料儲存至第二實體抹除單元並且標記第二實體抹除單元屬於第二群組,其中第二資料是屬於不同於第一類型之第二類型。此外,記憶體管理電路更用以從多個實體抹除單元之中選取第三實體抹除單元作為作動實體抹除單元並且標記第三實體抹除單元屬於第一群組。當對第一實體抹除單元執行資料搬移操作時,記憶體管理電路更用以依據第一實體抹除單元的第一參數,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,上述的記憶體管理電路更用以從主機系統接收第一資料並且依據第二參數判斷第一資料屬於第一類型或第二類型,從主機系統接收第二資料依據第二參數判別第二資料屬於第一類型或第二類型。
在本發明的一範例實施例中,其中,第二參數是資料長度、命中率、資料狀態以及操作系統行為的其中之一。
在本發明的一範例實施例中,其中,第一參數是有效資料數目、抹除次數、命中率、資料狀態以及操作系統行為的其中之一。
在本發明的一範例實施例中,其中,第二參數是資料長度,上述的記憶體管理電路更用以依據第一資料的資料長度大於長度預設值,判別第一資料屬於第一類型,記憶體管理電路更用以依據第二資料的資料長度不大於長度預設值,判別第二資料屬於第二類型。
在本發明的一範例實施例中,其中,第一參數為有效資料數目且資料搬移操作為垃圾收集操作,當對第一實體抹除單元執行垃圾收集操作時,記憶體管理電路更用以依據第一實體抹除單元的有效資料數目不小於第一預設值,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,上述的記憶體管理電路更用以從多個實體抹除單元之中選取第四實體抹除單元作為另一作動實體抹除單元並且標記第四實體抹除單元屬於第二群組。
在本發明的一範例實施例中,當對第一實體抹除單元執行垃圾收集操作時,記憶體管理電路更用以依據第一實體抹除單元的有效資料數目小於第一預設值,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第四實體抹除單元並且將標記儲存在第四實體抹除單元中。
在本發明的一範例實施例中,其中,當對第二實體抹除單元執行垃圾收集操作時,記憶體管理電路更用以依據第二實體抹除單元的有效資料數目小於第二預設值,將第二實體抹除單元的有效資料搬移至第四實體抹除單元。
在本發明的一範例實施例中,當對第二實體抹除單元執行垃圾收集操作時,記憶體管理電路更用以依據第二實體抹除單元的有效資料數目不小於第二預設值,將第二實體抹除單元的有效資料搬移至第三實體抹除單元。
在本發明的一範例實施例中,其中,第一參數為抹除次數且資料搬移操作為磨損均衡操作,當對第一實體抹除單元執行磨損均衡操作時,依據第一實體抹除單元的抹除次數小於平均抹除次數,將第一實體抹除單元的有效資料搬移至多個實體抹除單元之中的第三實體抹除單元。
在本發明的一範例實施例中,其中,第一參數為抹除次數且資料搬移操作為磨損均衡操作,當對第二實體抹除單元執行磨損均衡操作時,依據第二實體抹除單元的抹除次數小於平均抹除次數,將第二實體抹除單元的有效資料搬移至多個實體抹除單元之中的第四實體抹除單元。
基於上述,本發明提供了一種記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元,在執行資料搬移操作時,依據資料長度、有效資料數目以及抹除次數,將冷資料(cold data)寫入屬於冷池(cold pool)的實體抹除單元,並且將熱資料(hot data)寫入屬於熱池(hot pool)的實體抹除單元,以利於後續的資料搬移操作,有效提升了資料搬移操作的效率。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
一般而言,記憶體儲存裝置(亦稱,記憶體儲存系統)包括可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)與控制器(亦稱,控制電路)。通常記憶體儲存裝置是與主機系統一起使用,以使主機系統可將資料寫入至記憶體儲存裝置或從記憶體儲存裝置中讀取資料。
圖1是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。圖2是根據本發明的另一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。
請參照圖1與圖2,主機系統11一般包括處理器111、隨機存取記憶體(random access memory, RAM)112、唯讀記憶體(read only memory, ROM)113及資料傳輸介面114。處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114皆耦接至系統匯流排(system bus)110。
在本範例實施例中,主機系統11是透過資料傳輸介面114與記憶體儲存裝置10耦接。例如,主機系統11可經由資料傳輸介面114將資料儲存至記憶體儲存裝置10或從記憶體儲存裝置10中讀取資料。此外,主機系統11是透過系統匯流排110與I/O裝置12耦接。例如,主機系統11可經由系統匯流排110將輸出訊號傳送至I/O裝置12或從I/O裝置12接收輸入訊號。
在本範例實施例中,處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114可設置在主機系統11的主機板20上。資料傳輸介面114的數目可以是一或多個。透過資料傳輸介面114,主機板20可以經由有線或無線方式耦接至記憶體儲存裝置10。記憶體儲存裝置10可例如是隨身碟201、記憶卡202、固態硬碟(Solid State Drive, SSD)203或無線記憶體儲存裝置204。無線記憶體儲存裝置204可例如是近距離無線通訊(Near Field Communication, NFC)記憶體儲存裝置、無線傳真(WiFi)記憶體儲存裝置、藍牙(Bluetooth)記憶體儲存裝置或低功耗藍牙記憶體儲存裝置(例如,iBeacon)等以各式無線通訊技術為基礎的記憶體儲存裝置。此外,主機板20也可以透過系統匯流排110耦接至全球定位系統(Global Positioning System, GPS)模組205、網路介面卡206、無線傳輸裝置207、鍵盤208、螢幕209、喇叭210等各式I/O裝置。例如,在一範例實施例中,主機板20可透過無線傳輸裝置207存取無線記憶體儲存裝置204。
在一範例實施例中,所提及的主機系統為可實質地與記憶體儲存裝置配合以儲存資料的任意系統。雖然在上述範例實施例中,主機系統是以電腦系統來作說明,然而,圖3是根據本發明的另一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。請參照圖3,在另一範例實施例中,主機系統31也可以是數位相機、攝影機、通訊裝置、音訊播放器、視訊播放器或平板電腦等系統,而記憶體儲存裝置30可為其所使用的安全數位(Secure Digital, SD)卡32、小型快閃(Compact Flash, CF)卡33或嵌入式儲存裝置34等各式非揮發性記憶體儲存裝置。嵌入式儲存裝置34包括嵌入式多媒體卡(embedded Multi Media Card, eMMC)341及/或嵌入式多晶片封裝(embedded Multi Chip Package, eMCP)儲存裝置342等各類型將記憶體模組直接耦接於主機系統的基板上的嵌入式儲存裝置。
圖4是根據本發明的一範例實施例所繪示的記憶體儲存裝置的概要方塊圖。
請參照圖4,記憶體儲存裝置10包括連接介面單元402、記憶體控制電路單元404與可複寫式非揮發性記憶體模組406。
連接介面單元402用以將記憶體儲存裝置10耦接至主機系統11。在本範例實施例中,連接介面單元402是相容於序列先進附件(Serial Advanced Technology Attachment, SATA)標準。然而,必須瞭解的是,本發明不限於此,連接介面單元402亦可以是符合並列先進附件(Parallel Advanced Technology Attachment, PATA)標準、電氣和電子工程師協會(Institute of Electrical and Electronic Engineers, IEEE)1394標準、高速周邊零件連接介面(Peripheral Component Interconnect Express, PCI Express)標準、通用序列匯流排(Universal Serial Bus, USB)標準、SD介面標準、超高速一代(Ultra High Speed-I, UHS-I)介面標準、超高速二代(Ultra High Speed-II, UHS-II)介面標準、記憶棒(Memory Stick, MS)介面標準、MCP介面標準、MMC介面標準、eMMC介面標準、通用快閃記憶體(Universal Flash Storage, UFS)介面標準、eMCP介面標準、CF介面標準、整合式驅動電子介面(Integrated Device Electronics, IDE)標準或其他適合的標準。連接介面單元402可與記憶體控制電路單元404封裝在一個晶片中,或者連接介面單元402是佈設於一包含記憶體控制電路單元404之晶片外。
記憶體控制電路單元404用以執行以硬體型式或韌體型式實作的多個邏輯閘或控制指令並且根據主機系統11的指令在可複寫式非揮發性記憶體模組406中進行資料的寫入、讀取與抹除等運作。
可複寫式非揮發性記憶體模組406是耦接至記憶體控制電路單元404並且用以儲存主機系統11所寫入之資料。可複寫式非揮發性記憶體模組406可以是單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個位元的快閃記憶體模組)、多階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個位元的快閃記憶體模組)、複數階記憶胞(Triple Level Cell, TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個位元的快閃記憶體模組)、其他快閃記憶體模組或其他具有相同特性的記憶體模組。
可複寫式非揮發性記憶體模組406中的每一個記憶胞是以電壓(以下亦稱為臨界電壓)的改變來儲存一或多個位元。具體來說,每一個記憶胞的控制閘極(control gate)與通道之間有一個電荷捕捉層。透過施予一寫入電壓至控制閘極,可以改變電荷補捉層的電子量,進而改變記憶胞的臨界電壓。此改變記憶胞之臨界電壓的操作亦稱為“把資料寫入至記憶胞”或“程式化(programming)記憶胞”。隨著臨界電壓的改變,可複寫式非揮發性記憶體模組406中的每一個記憶胞具有多個儲存狀態。透過施予讀取電壓可以判斷一個記憶胞是屬於哪一個儲存狀態,藉此取得此記憶胞所儲存的一或多個位元。
在本範例實施例中,可複寫式非揮發性記憶體模組406的記憶胞會構成多個實體程式化單元,並且此些實體程式化單元會構成多個實體抹除單元。具體來說,同一條字元線上的記憶胞會組成一或多個實體程式化單元。若每一個記憶胞可儲存2個以上的位元,則同一條字元線上的實體程式化單元至少可被分類為下實體程式化單元與上實體程式化單元。例如,一記憶胞的最低有效位元(Least Significant Bit, LSB)是屬於下實體程式化單元,並且一記憶胞的最高有效位元(Most Significant Bit, MSB)是屬於上實體程式化單元。一般來說,在MLC NAND型快閃記憶體中,下實體程式化單元的寫入速度會大於上實體程式化單元的寫入速度,及/或下實體程式化單元的可靠度是高於上實體程式化單元的可靠度。
在本範例實施例中,實體程式化單元為程式化的最小單元。即,實體程式化單元為寫入資料的最小單元。例如,實體程式化單元為實體頁面(page)或是實體扇(sector)。若實體程式化單元為實體頁面,則此些實體程式化單元通常包括資料位元區與冗餘(redundancy)位元區。資料位元區包含多個實體扇,用以儲存使用者資料,而冗餘位元區用以儲存系統資料(例如,錯誤更正碼等管理資料)。在本範例實施例中,資料位元區包含32個實體扇,且一個實體扇的大小為512位元組(byte, B)。然而,在其他範例實施例中,資料位元區中也可包含8個、16個或數目更多或更少的實體扇,並且每一個實體扇的大小也可以是更大或更小。另一方面,實體抹除單元為抹除之最小單位。亦即,每一實體抹除單元含有最小數目之一併被抹除之記憶胞。例如,實體抹除單元為實體區塊(block)。
圖5是根據本發明的一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。
請參照圖5,記憶體控制電路單元404包括記憶體管理電路502、主機介面504及記憶體介面506。
記憶體管理電路502用以控制記憶體控制電路單元404的整體運作。具體來說,記憶體管理電路502具有多個控制指令,並且在記憶體儲存裝置10運作時,此些控制指令會被執行以進行資料的寫入、讀取與抹除等運作。以下說明記憶體管理電路502的操作時,等同於說明記憶體控制電路單元404的操作。
在本範例實施例中,記憶體管理電路502的控制指令是以韌體型式來實作。例如,記憶體管理電路502具有微處理器單元(未繪示)與唯讀記憶體(未繪示),並且此些控制指令是被燒錄至此唯讀記憶體中。當記憶體儲存裝置10運作時,此些控制指令會由微處理器單元來執行以進行資料的寫入、讀取與抹除等運作。
在另一範例實施例中,記憶體管理電路502的控制指令亦可以程式碼型式儲存於可複寫式非揮發性記憶體模組406的特定區域(例如,記憶體模組中專用於存放系統資料的系統區)中。此外,記憶體管理電路502具有微處理器單元(未繪示)、唯讀記憶體(未繪示)及隨機存取記憶體(未繪示)。特別是,此唯讀記憶體具有開機碼(boot code),並且當記憶體控制電路單元404被致能時,微處理器單元會先執行此開機碼來將儲存於可複寫式非揮發性記憶體模組406中之控制指令載入至記憶體管理電路502的隨機存取記憶體中。之後,微處理器單元會運轉此些控制指令以進行資料的寫入、讀取與抹除等運作。
此外,在另一範例實施例中,記憶體管理電路502的控制指令亦可以一硬體型式來實作。例如,記憶體管理電路502包括微控制器、記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路。記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路是耦接至微控制器。記憶胞管理電路用以管理可複寫式非揮發性記憶體模組406的記憶胞或其群組。記憶體寫入電路用以對可複寫式非揮發性記憶體模組406下達寫入指令序列以將資料寫入至可複寫式非揮發性記憶體模組406中。記憶體讀取電路用以對可複寫式非揮發性記憶體模組406下達讀取指令序列以從可複寫式非揮發性記憶體模組406中讀取資料。記憶體抹除電路用以對可複寫式非揮發性記憶體模組406下達抹除指令序列以將資料從可複寫式非揮發性記憶體模組406中抹除。資料處理電路用以處理欲寫入至可複寫式非揮發性記憶體模組406的資料以及從可複寫式非揮發性記憶體模組406中讀取的資料。寫入指令序列、讀取指令序列及抹除指令序列可各別包括一或多個程式碼或指令碼並且用以指示可複寫式非揮發性記憶體模組406執行相對應的寫入、讀取及抹除等操作。在一範例實施例中,記憶體管理電路502還可以下達其他類型的指令序列給可複寫式非揮發性記憶體模組406以指示執行相對應的操作。
主機介面504是耦接至記憶體管理電路502並且用以接收與識別主機系統11所傳送的指令與資料。也就是說,主機系統11所傳送的指令與資料會透過主機介面504來傳送至記憶體管理電路502。在本範例實施例中,主機介面504是相容於SATA標準。然而,必須瞭解的是本發明不限於此,主機介面504亦可以是相容於PATA標準、IEEE 1394標準、PCI Express標準、USB標準、SD標準、UHS-I標準、UHS-II標準、MS標準、MMC標準、eMMC標準、UFS標準、CF標準、IDE標準或其他適合的資料傳輸標準。
記憶體介面506是耦接至記憶體管理電路502並且用以存取可複寫式非揮發性記憶體模組406。也就是說,欲寫入至可複寫式非揮發性記憶體模組406的資料會經由記憶體介面506轉換為可複寫式非揮發性記憶體模組406所能接受的格式。具體來說,若記憶體管理電路502要存取可複寫式非揮發性記憶體模組406,記憶體介面506會傳送對應的指令序列。例如,這些指令序列可包括指示寫入資料的寫入指令序列、指示讀取資料的讀取指令序列、指示抹除資料的抹除指令序列、以及用以指示各種記憶體操作(例如,改變讀取電壓準位或執行垃圾回收操作等等)的相對應的指令序列。這些指令序列例如是由記憶體管理電路502產生並且透過記憶體介面506傳送至可複寫式非揮發性記憶體模組406。這些指令序列可包括一或多個訊號,或是在匯流排上的資料。這些訊號或資料可包括指令碼或程式碼。例如,在讀取指令序列中,會包括讀取的辨識碼、記憶體位址等資訊。
在一範例實施例中,記憶體控制電路單元404還包括錯誤檢查與校正電路508、緩衝記憶體510與電源管理電路512。
錯誤檢查與校正電路508是耦接至記憶體管理電路502並且用以執行錯誤檢查與校正操作以確保資料的正確性。具體來說,當記憶體管理電路502從主機系統11中接收到寫入指令時,錯誤檢查與校正電路508會為對應此寫入指令的資料產生對應的錯誤更正碼(error correcting code, ECC)及/或錯誤檢查碼(error detecting code, EDC),並且記憶體管理電路502會將對應此寫入指令的資料與對應的錯誤更正碼及/或錯誤檢查碼寫入至可複寫式非揮發性記憶體模組406中。之後,當記憶體管理電路502從可複寫式非揮發性記憶體模組406中讀取資料時會同時讀取此資料對應的錯誤更正碼及/或錯誤檢查碼,並且錯誤檢查與校正電路508會依據此錯誤更正碼及/或錯誤檢查碼對所讀取的資料執行錯誤檢查與校正操作。
緩衝記憶體510是耦接至記憶體管理電路502並且用以暫存來自於主機系統11的資料與指令或來自於可複寫式非揮發性記憶體模組406的資料。電源管理電路512是耦接至記憶體管理電路502並且用以控制記憶體儲存裝置10的電源。
圖6是根據本發明的一範例實施例所繪示之管理可複寫式非揮發性記憶體模組的示意圖。
須注意的是,在以下的範例實施例中,描述可複寫式非揮發性記憶體模組406之實體抹除單元的管理時,以“選擇”與“分組”等詞來操作實體抹除單元是邏輯上的概念。也就是說,可複寫式非揮發性記憶體模組406之實體抹除單元的實際位置並未更動,而是邏輯上對可複寫式非揮發性記憶體模組406的實體抹除單元進行操作。
請參照圖6,記憶體管理電路502會將可複寫式非揮發性記憶體模組406的實體抹除單元610(0)~610(B)分組為儲存區601與閒置(spare)區602。例如,實體抹除單元610(0)~610(A)屬於儲存區601,而實體抹除單元610(A+1)~610(B)屬於閒置區602。在本範例實施例中,一個實體抹除單元是指一個實體抹除單元。然而,在另一範例實施例中,一個實體抹除單元亦可以包含多個實體抹除單元。此外,記憶體管理電路502可利用標記等方式來將某一個實體抹除單元關聯至儲存區601與閒置區602的其中之一。
在記憶體儲存裝置10的運作過程中,某一個實體抹除單元與儲存區601或閒置區602的關連關係可能會動態地變動。例如,當接收到來自主機系統11的寫入資料時,記憶體管理電路502會從閒置區602中選擇一個實體抹除單元以儲存此寫入資料的至少一部份資料並且將這個實體抹除單元關連至儲存區601。此外,在將屬於儲存區601的某一個實體抹除單元抹除以清除其中的資料之後,記憶體管理電路502會將這個被抹除的實體抹除單元關聯至閒置區602。
在本範例實施例中,屬於閒置區602的實體抹除單元亦稱為閒置實體抹除單元,而屬於儲存區601的實體抹除單元亦可稱為非閒置(non-spare)實體抹除單元。屬於閒置區602的每一個實體抹除單元皆是被抹除的實體抹除單元並且沒有儲存任何資料,而屬於儲存區601的每一個實體抹除單元皆儲存有資料。更進一步,屬於閒置區602的每一個實體抹除單元皆不會儲存任何有效(valid)資料,而屬於儲存區601的每一個實體抹除單元皆可能儲存有效資料及/或無效(invalid)資料。
在一範例實施例中,記憶體管理電路502會配置邏輯單元612(0)~612(C)以映射儲存區601中的實體抹除單元。在本範例實施例中,主機系統11是透過邏輯位址(logical address, LA)來存取屬於儲存區601之實體抹除單元。因此,邏輯單元612(0)~612(C)中的每一個邏輯單元是指一個邏輯位址。然而,在另一範例實施例中,邏輯單元612(0)~612(C)中的每一個邏輯單元也可以是指一個邏輯程式化單元、一個邏輯抹除單元或者由多個連續或不連續的邏輯位址組成。此外,邏輯單元612(0)~612(C)中的每一個邏輯單元可被映射至一或多個實體抹除單元。
在本範例實施例中,記憶體管理電路502會將邏輯單元與實體抹除單元之間的映射關係(亦稱為邏輯-實體映射關係)記錄於至少一邏輯-實體映射表。當主機系統11欲從記憶體儲存裝置10讀取資料或寫入資料至記憶體儲存裝置10時,記憶體管理電路502可根據此邏輯-實體映射表來執行對於記憶體儲存裝置10的資料存取。
在本範例實施例中,有效資料是屬於某一個邏輯單元的最新資料,而無效資料則不是屬於任一個邏輯單元的最新資料。例如,若主機系統11將一筆新資料儲存至某一邏輯單元而覆蓋掉此邏輯單元原先儲存的舊資料(即,更新屬於此邏輯單元的資料),則儲存在儲存區601中的此筆新資料即為屬於此邏輯單元的最新資料並且會被標記為有效,而被覆蓋掉的舊資料可能仍然儲存在儲存區601中但被標記為無效。在本範例實施例中,若屬於某一邏輯單元的資料被更新,則此邏輯單元與儲存有屬於此邏輯單元之舊資料的實體抹除單元之間的映射關係會被移除,並且此邏輯單元與儲存有屬於此邏輯單元之最新資料的實體抹除單元之間的映射關係會被建立。
圖7是根據本發明的一範例實施例所繪示之將資料寫入屬於第一群組的實體抹除單元及屬於第二群組的實體抹除單元的示意圖。
請參照圖7,在本範例實施例中,記憶體管理電路502會從閒置區602中選擇至少一個實體抹除單元作為作動實體抹除單元,以儲存來自主機系統11之冷資料(cold data),並且直到此實體抹除單元被寫滿之前,來自主機系統11之冷資料都會被接收並儲存至此實體抹除單元中。當此實體抹除單元被寫滿後,記憶體管理電路502會從閒置區602中選擇另一個實體抹除單元作為新的用以儲存冷資料的作動實體抹除單元。
此外,記憶體管理電路502會從閒置區602中選擇至少一個實體抹除單元作為另一作動實體抹除單元,以儲存來自主機系統11之熱資料(hot data),並且直到此實體抹除單元被寫滿之前,來自主機系統11之熱資料都會被接收並儲存至此實體抹除單元中。當此實體抹除單元被寫滿後,記憶體管理電路502會從閒置區602中選擇另一個實體抹除單元作為新的用以儲存熱資料的作動實體抹除單元。
在本範例實施例中,記憶體管理電路502會將儲存冷資料的實體抹除單元標記為屬於第一群組,亦稱為冷池(cold pool);並且將儲存熱資料的實體抹除單元標記為屬於第二群組,亦稱為熱池(hot pool)。在一範例實施例中,此標記可儲存於實體抹除單元的冗餘位元區中,以標識此實體抹除單元屬於第一群組或第二群組。然而,在另一範例實施例中,記憶體管理電路502會將實體抹除單元與群組之間的對應關係記錄於實體抹除單元-群組對應表。
在本範例實施例中,記憶體管理電路502從主機系統11接收資料後會判斷資料的資料長度是否大於長度預設值。當資料的資料長度大於長度預設值時,記憶體管理電路502會將此資料視為冷資料並寫入至用以儲存冷資料的作動實體抹除單元。反之,當資料的資料長度非大於長度預設值時,記憶體管理電路502會將此資料視為熱資料並寫入至用以儲存熱資料的作動實體抹除單元。
例如,在本範例實施例中,記憶體管理電路502選擇第一實體抹除單元作為用以儲存冷資料的作動實體抹除單元,並且選擇第二實體抹除單元作為用以儲存熱資料的作動實體抹除單元,其中第一實體抹除單元會被標記屬於第一群組並且第二實體抹除單元會被標記屬於第二群組。之後,例如,當記憶體管理電路502接收到資料長度大於長度預設值的第一資料時,會將第一資料寫入至第一實體抹除單元。當記憶體管理電路502接收到資料長度不大於長度預設值的第二資料時,會將第二資料寫入至第二實體抹除單元。後續,第一實體抹除單元或第二實體抹除單元被寫滿後,記憶體管理電路502會將寫滿的第一實體抹除單元或第二實體抹除單元關聯至儲存區601,並且再從閒置區602選擇實體抹除單元來作為新的作動實體抹除單元。
在本範例實施例中,記憶體管理電路502會偵測當前閒置實體抹除單元(即,屬於閒置區602的實體抹除單元)的總數並且判斷此總數是否小於一第一臨界值。例如,第一臨界值可以是2。若當前閒置實體抹除單元的總數小於此第一臨界值,記憶體管理電路502會啟動資料搬移操作(例如可以是垃圾收集操作或者平均磨損操作等操作)。在本範例實施例中,所述偵測閒置實體抹除單元之總數並且判斷此總數是否小於第一臨界值之操作是反應於某一個實體抹除單元被選擇做為作動實體抹除單元而執行。此外,在另一範例實施例中,所述偵測閒置實體抹除單元之總數並且判斷此總數是否小於第一臨界值之操作是持續在背景(background)執行。
在資料搬移操作中,記憶體管理電路502會從閒置區602中選擇至少一個實體抹除單元作為有效資料的回收節點(recycling node)並從儲存區601中選擇至少一個實體抹除單元作為有效資料的來源節點(source node)。記憶體管理電路502會從作為來源節點的實體抹除單元中收集有效資料並且將所收集的有效資料儲存至作為回收節點的實體抹除單元。在將某一個實體抹除單元所儲存的所有有效資料都收集出來後,此實體抹除單元會被抹除並且被重新關聯至閒置區602。藉此,透過所述資料搬移操作,記憶體管理電路502會釋放出新的閒置實體抹除單元。
圖8是根據本發明的一範例實施例所繪示之對第一群組的實體抹除單元中的有效資料進行資料搬移操作的示意圖。
請參照圖8,在一範例實施例中,當對第一實體抹除單元執行資料搬移操作時,記憶體管理電路502從第一群組中選擇儲存的有效資料數目不小於第一預設值的實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)作為有效資料的來源節點,並且被標記為第一群組的第三實體抹除單元610(A+i)作為有效資料的回收節點。記憶體管理電路502會從作為來源節點的實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)中收集有效資料並且將所收集的有效資料搬移至作為回收節點的第三實體抹除單元610(A+i)。在將實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)所儲存的所有有效資料都收集出來後,實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)會被抹除並且被重新關聯至閒置區602。藉此,透過所述資料搬移操作,記憶體管理電路502對第一群組中的儲存的有效資料數目不小於第一預設值的實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)進行有效資料的合併及搬移,由此釋放出新的閒置實體抹除單元(即實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2))。須注意的是,圖8中實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)、實體抹除單元610(A+i)的斜線陰影部分為儲存的有效資料。
在一範例實施例中,在儲存資料長度大於長度預設值的資料至第一群組中的實體抹除單元的例子中,此資料亦可能是熱資料,也就是說,此資料應該被寫入至屬於第二群組的實體抹除單元。
圖9是本發明的一範例實施例所繪示之對被誤判為屬於第一群組的實體抹除單元的有效資料進行資料搬移操作的示意圖。
請參照圖9,在一範例實施例中,當對第一實體抹除單元執行資料搬移操作時,記憶體管理電路502從第一群組中選擇儲存的有效資料數目小於第一預設值的實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)作為有效資料的來源節點,並且將被標記為第二群組的實體抹除單元610(A+h)作為有效資料的回收節點。記憶體管理電路502會從作為來源節點的實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)中收集有效資料並且將所收集的有效資料搬移至作為回收節點的實體抹除單元610(A+h)。在將實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)所儲存的所有有效資料都收集出來後,實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)會被抹除並且被重新關聯至閒置區602。藉此,透過所述資料搬移操作,記憶體管理電路502對第一群組中的儲存的有效資料數目小於第一預設值的實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、第一實體抹除單元610(A+m+2)進行有效資料的合併及搬移,由此釋放出新的閒置實體抹除單元(即實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2))。須注意的是,圖9中的實體抹除單元610(A+m)、實體抹除單元610(A+m+1)、實體抹除單元610(A+m+2)、實體抹除單元610(A+h)的斜線陰影部分為儲存的有效資料。
在上述範例實施例中,第一預設值可設置為一個實體抹除單元的容量的10%,也即是說,當第一實體抹除單元儲存的有效資料數目不小於一個實體抹除單元的容量的10%時,記憶體管理電路502會從作為來源節點的儲存的有效資料數目不小於一個實體抹除單元的容量的10%的第一實體抹除單元中收集有效資料並且將所收集的有效資料搬移至作為回收節點的第三實體抹除單元。當第一實體抹除單元儲存的有效資料數目小於一個實體抹除單元的容量的10%時,記憶體管理電路502會從作為來源節點的儲存的有效資料數目小於一個實體抹除單元的容量的10%的第一實體抹除單元中收集有效資料並且將所收集的有效資料搬移至作為回收節點的第四實體抹除單元。
圖10是根據本發明的一範例實施例所繪示之對第二群組的實體抹除單元中的有效資料進行資料搬移操作的示意圖。
請參照圖10,在一範例實施例中,當對第二實體抹除單元執行資料搬移操作時,記憶體管理電路502從第二群組中選擇儲存的有效資料數目小於第二預設值的實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)作為有效資料的來源節點,並且將被標記為第二群組的實體抹除單元610(A+h)作為有效資料的回收節點。記憶體管理電路502會從作為來源節點的實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)中收集有效資料並且將所收集的有效資料搬移至作為回收節點的實體抹除單元610(A+h)。在將實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)所儲存的所有有效資料都收集出來後,實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)會被抹除並且被重新關聯至閒置區602。藉此,透過所述資料搬移操作,記憶體管理電路502對第二群組中的儲存的有效資料數目小於第二預設值的實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)進行有效資料的合併及搬移,由此釋放出新的閒置實體抹除單元(即實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2))。須注意的是,圖10中實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)、實體抹除單元610(A+h)的斜線陰影部分為儲存的有效資料。
在一範例實施例中,在儲存資料長度非大於長度預設值的資料至第二群組中的實體抹除單元的例子中,此資料亦可能是冷資料,也就是說,此資料應該被寫入至屬於第一群組的實體抹除單元。
圖11是本發明的一範例實施例所繪示之對被誤判為屬於第二群組的實體抹除單元的有效資料進行資料搬移操作的示意圖。
請參照圖11,在一範例實施例中,當對第二實體抹除單元執行資料搬移操作時,記憶體管理電路502從第二群組中選擇儲存的有效資料數目不小於第二預設值的實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)作為有效資料的來源節點,並且被標記為第一群組的實體抹除單元610(A+i)作為有效資料的回收節點。記憶體管理電路502會從作為來源節點的實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)中收集有效資料並且將所收集的有效資料搬移至作為回收節點的實體抹除單元610(A+i)。在將實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)所儲存的所有有效資料都收集出來後,實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)會被抹除並且被重新關聯至閒置區602。藉此,透過所述資料搬移操作,記憶體管理電路502對群組中的儲存的有效資料數目不小於第二預設值的實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)進行有效資料的合併及搬移,以釋放出新的閒置實體抹除單元(即實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2))。須注意的是,圖11中實體抹除單元610(A+n)、實體抹除單元610(A+n+1)、實體抹除單元610(A+n+2)、實體抹除單元610(A+i)的斜線陰影部分為儲存的有效資料。
在上述範例實施例中,第二預設值可設置為一個實體抹除單元的容量的3%,也即是說,當第二實體抹除單元儲存的有效資料數目小於一個實體抹除單元的容量的3%時,記憶體管理電路502會從作為來源節點的儲存的有效資料數目小於一個實體抹除單元的容量的3%的第二實體抹除單元中收集有效資料並且將所收集的有效資料搬移至作為回收節點的第四實體抹除單元。當第二實體抹除單元儲存的有效資料數目不小於一個實體抹除單元的容量的3%時,記憶體管理電路502會從作為來源節點的儲存的有效資料數目不小於一個實體抹除單元的容量的3%的第二實體抹除單元中收集有效資料並且將所收集的有效資料搬移至作為回收節點的第三實體抹除單元。
需要說明的是,上述範例實施例是依據資料長度是否大於長度預設值判斷第一資料以及第二資料的資料類型(例如是第一類型或者是第二類型),在對實體抹除單元執行垃圾收集操作時,依據有效資料數目與第一預設值、第二預設值之間的關係,判斷將實體抹除單元的有效資料搬移至屬於第一群組的實體抹除單元或者搬移至屬於第二群組的實體抹除單元。在另一範例實施例中,還可以依據資料長度是否大於長度預設值判斷第一資料以及第二資料的資料類型(例如是第一類型或者是第二類型),在對實體抹除單元執行磨損均衡操作時,依據抹除次數與平均抹除次數的關係,判斷將實體抹除單元的有效資料搬移至屬於第一群組的實體抹除單元或者搬移至屬於第二群組的實體抹除單元。在其它的範例實施例中,還可以依據命中率、資料狀態(例如是冷資料或者是熱資料)以及操作系統行為(例如在開機時先對文件系統進行存取)的其中之一判斷第一資料以及第二資料的資料類型,並且依據命中率、資料狀態以及操作系統行為的其中之一,判斷將實體抹除單元的有效資料搬移至屬於第一群組的實體抹除單元或者搬移至屬於第二群組的實體抹除單元。上述範例實施例所述之資料長度、命中率、資料狀態以及操作系統行為或其他資料或系統特性亦稱為第二參數,以上所述之有效資料數目、抹除次數、命中率、資料狀態以及操作系統行為或其他資料或系統特性亦可稱為第一參數。對此,本發明不作限制。
圖12是本發明的一範例實施例所繪示之記憶體管理方法的流程圖。
請參照圖12,在步驟S1201中,記憶體管理電路502從主機系統11中接收寫入指令與對應的資料。
在步驟S1203中,記憶體管理電路502會判斷所接收的資料是否大於長度預設值。
倘若所接收的資料大於長度預設值時,在步驟S1205中,記憶體管理電路502從可複寫式非揮發性記憶體模組406的多個實體抹除單元中提取第一實體抹除單元,以將對應於主機系統11的寫入指令的資料(即,下述的第一資料)儲存至第一實體抹除單元並且標記第一實體抹除單元屬於第一群組。
倘若所接收的資料非大於長度預設值時,在步驟S1207中,記憶體管理電路502從可複寫式非揮發性記憶體模組406的多個實體抹除單元中提取第二實體抹除單元,以將對應於主機系統11的寫入指令的資料(即,下述的第二資料)儲存至第二實體抹除單元並且標記第二實體抹除單元屬於一第二群組。
圖13是本發明的另一範例實施例所繪示之對標記為第一群組的實體抹除單元執行資料搬移操作的流程圖。
請參照圖13,在步驟S1301中,記憶體管理電路502從多個實體抹除單元之中選取第三實體抹除單元作為作動實體抹除單元並且標記第三實體抹除單元屬於第一群組。
在步驟S1303中,記憶體管理電路502從多個實體抹除單元之中選取第四實體抹除單元作為另一作動實體抹除單元並且標記第四實體抹除單元屬於第二群組。
在步驟S1305中,記憶體管理電路502判斷欲執行資料搬移操作的實體抹除單元(以下稱為第一實體抹除單元)的有效資料數目是否不小於第一預設值。
當第一實體抹除單元的有效資料數目不小於第一預設值時,在步驟S1307中,記憶體管理電路502將第一實體抹除單元的有效資料搬移至第三實體抹除單元。
當第一實體抹除單元的有效資料數目小於第一預設值時,在步驟S1309中,記憶體管理電路502將第一實體抹除單元的有效資料搬移至第四實體抹除單元。
圖14是本發明的另一範例實施例所繪示之對標記為第二群組的實體抹除單元執行資料搬移操作的流程圖。
請參照圖14,在步驟S1401中,記憶體管理電路502從多個實體抹除單元之中選取第三實體抹除單元作為作動實體抹除單元並且標記第三實體抹除單元屬於第一群組。
在步驟S1403中,記憶體管理電路502從多個實體抹除單元之中選取第四實體抹除單元作為另一作動實體抹除單元並且標記第四實體抹除單元屬於第二群組。
在步驟S1405中,記憶體管理電路502判斷欲執行資料搬移操作的實體抹除單元(以下稱為第二實體抹除單元)的有效資料數目是否不小於第二預設值。
當第二實體抹除單元的有效資料數目不小於第二預設值時,在步驟S1407中,記憶體管理電路502將第二實體抹除單元的有效資料搬移至第三實體抹除單元。
當第二實體抹除單元的有效資料數目小於第二預設值時,在步驟S1409中,記憶體管理電路502將第二實體抹除單元的有效資料搬移至第四實體抹除單元。
綜上所述,本發明提供了一種記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元,其依據資料長度將資料分配到第一群組或者第二群組,將資料長度較長的第一資料寫入第一群組中的第一實體抹除單元,將資料長度較短的第二資料寫入第二群組中的第二實體抹除單元,且將寫滿後的第一及第二實體抹除單元關聯至儲存區,並且依據第一及第二實體抹除單元中的有效資料的數目分別執行資料搬移操作,有效提升了資料搬移效率。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10:記憶體儲存裝置 11:主機系統 110:系統匯流排 111:處理器 112:隨機存取記憶體 113:唯讀記憶體 114:資料傳輸介面 12:輸入/輸出(I/O)裝置 20:主機板 201:隨身碟 202:記憶卡 203:固態硬碟 204:無線記憶體儲存裝置 205:全球定位系統模組 206:網路介面卡 207:無線傳輸裝置 208:鍵盤 209:螢幕 210:喇叭 32:SD卡 33:CF卡 34:嵌入式儲存裝置 341:嵌入式多媒體卡 342:嵌入式多晶片封裝儲存裝置 402:連接介面單元 404:記憶體控制電路單元 406:可複寫式非揮發性記憶體模組 502:記憶體管理電路 504:主機介面 506:記憶體介面 508:錯誤檢查與校正電路 510:緩衝記憶體 512:電源管理電路 601:儲存區 602:閒置區 610(0)~610(B):實體抹除單元 612(0)~612(C):邏輯單元 610(A+m)、610(A+m+1)、610(A+m+2)、610(A+n)、610(A+n+1)、610(A+n+2)、610(A+i)、610(A+h):實體抹除單元 S1201~S1207、S1301~S1309、S1401~S1409:步驟
圖1是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。 圖2是根據本發明的另一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。 圖3是根據本發明的另一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。 圖4是根據本發明的一範例實施例所繪示的記憶體儲存裝置的概要方塊圖。 圖5是根據本發明的一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。 圖6是根據本發明的一範例實施例所繪示之管理可複寫式非揮發性記憶體模組的示意圖。 圖7是根據本發明的一範例實施例所繪示之將資料寫入屬於第一群組的實體抹除單元及屬於第二群組的實體抹除單元的示意圖。 圖8是根據本發明的一範例實施例所繪示之對第一群組的實體抹除單元中的有效資料進行資料搬移操作的示意圖。 圖9是本發明的一範例實施例所繪示之對被誤判為屬於第一群組的實體抹除單元的有效資料進行資料搬移操作的示意圖。 圖10是根據本發明的一範例實施例所繪示之對第二群組的實體抹除單元中的有效資料進行資料搬移操作的示意圖。 圖11是本發明的一範例實施例所繪示之對被誤判為屬於第二群組的實體抹除單元的有效資料進行資料搬移操作的示意圖。 圖12是本發明的一範例實施例所繪示之記憶體管理方法的流程圖。 圖13是本發明的另一範例實施例所繪示之對標記為第一群組的實體抹除單元執行資料搬移操作的流程圖。 圖14是本發明的另一範例實施例所繪示之對標記為第二群組的實體抹除單元執行資料搬移操作的流程圖。
S1201~S1207:步驟

Claims (36)

  1. 一種記憶體管理方法,用於一可複寫式非揮發性記憶體模組,其中該可複寫式非揮發性記憶體模組包括多個實體抹除單元,該記憶體管理方法包括: 從該多個實體抹除單元中提取至少一實體抹除單元作為一第一實體抹除單元,以將對應於一主機系統的一寫入指令的一第一資料儲存至該第一實體抹除單元並且標記該第一實體抹除單元屬於一第一群組,其中該第一資料屬於一第一類型; 從該多個實體抹除單元中提取至少一實體抹除單元作為一第二實體抹除單元,以將對應於該主機系統的另一寫入指令的一第二資料儲存至該第二實體抹除單元並且標記該第二實體抹除單元屬於一第二群組,其中該第二資料是屬於一不同於該第一類型之第二類型; 從該多個實體抹除單元之中選取一第三實體抹除單元作為一作動實體抹除單元並且標記該第三實體抹除單元屬於該第一群組;以及 當對該第一實體抹除單元執行一資料搬移操作時,依據該第一實體抹除單元的一第一參數,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  2. 如申請專利範圍第1項所述的記憶體管理方法,更包括: 從該主機系統接收該第一資料並且依據一第二參數判斷該第一資料屬於該第一類型或該第二類型;以及 從該主機系統接收該第二資料依據該第二參數判別該第二資料屬於該第一類型或該第二類型。
  3. 如申請專利範圍第2項所述的記憶體管理方法,其中,該第二參數是一資料長度、一命中率、一資料狀態以及一操作系統行為的其中之一。
  4. 如申請專利範圍第1項所述的記憶體管理方法,其中,該第一參數是一有效資料數目、一抹除次數、一命中率、一資料狀態以及一操作系統行為的其中之一。
  5. 如申請專利範圍第2項所述的記憶體管理方法, 其中,該第二參數是一資料長度, 依據該第一資料的該資料長度大於一長度預設值,判別該第一資料屬於該第一類型;以及 依據該第二資料的該資料長度不大於該長度預設值,判別該第二資料屬於該第二類型。
  6. 如申請專利範圍第1項所述的記憶體管理方法,其中,該第一參數為一有效資料數目且該資料搬移操作為一垃圾收集操作, 當對該第一實體抹除單元執行該垃圾收集操作時,依據該第一實體抹除單元的該有效資料數目不小於一第一預設值,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  7. 如申請專利範圍第6項所述的記憶體管理方法,更包括: 從該多個實體抹除單元之中選取一第四實體抹除單元作為另一作動實體抹除單元並且標記該第四實體抹除單元屬於該第二群組。
  8. 如申請專利範圍第7項所述的記憶體管理方法,更包括: 當對該第一實體抹除單元執行該垃圾收集操作時,依據該第一實體抹除單元的該有效資料數目小於该第一預設值,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第四實體抹除單元並且將該標記儲存在該第四實體抹除單元中。
  9. 如申請專利範圍第7項所述的記憶體管理方法,     當對該第二實體抹除單元執行該垃圾收集操作時,依據该第二實體抹除單元的該有效資料數目小於一第二預設值,將该第二實體抹除單元的有效資料搬移至該第四實體抹除單元。
  10. 如申請專利範圍第9項所述的記憶體管理方法,更包括: 當對該第二實體抹除單元執行該垃圾收集操作時,依據该第二實體抹除單元的该有效資料數目不小於该第二預設值,將该第二實體抹除單元的有效資料搬移至該第三實體抹除單元。
  11. 如申請專利範圍第2項所述的記憶體管理方法,其中,該第一參數為一抹除次數且該資料搬移操作為一磨損均衡操作, 當對該第一實體抹除單元執行該磨損均衡操作時,依據該第一實體抹除單元的該抹除次數小於一平均抹除次數,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  12. 如申請專利範圍第2項所述的記憶體管理方法,其中,該第一參數為一抹除次數且該資料搬移操作為一磨損均衡操作, 當對該第二實體抹除單元執行該磨損均衡操作時,依據該第二實體抹除單元的該抹除次數小於一平均抹除次數,將該第二實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第四實體抹除單元。
  13. 一種記憶體儲存裝置,包括:     一連接介面單元,用以耦接至一主機系統;     一可複寫式非揮發性記憶體模組,其中該可複寫式非揮發性記憶體模組包括多個實體抹除單元;以及     一記憶體控制電路單元,耦接至該連接介面單元與該可複寫式非揮發性記憶體模組,     其中該記憶體控制電路單元用以從該多個實體抹除單元中提取至少一實體抹除單元作為一第一實體抹除單元,以將對應於一主機系統的一寫入指令的一第一資料儲存至該第一實體抹除單元並且標記該第一實體抹除單元屬於一第一群組,其中該第一資料屬於一第一類型; 其中該記憶體控制電路單元更用以從該多個實體抹除單元中提取至少一實體抹除單元作為一第二實體抹除單元,以將對應於該主機系統的另一寫入指令的一第二資料儲存至該第二實體抹除單元並且標記該第二實體抹除單元屬於一第二群組,其中該第二資料是屬於一不同於該第一類型之第二類型; 其中該記憶體控制電路單元更用以從該多個實體抹除單元之中選取一第三實體抹除單元作為一作動實體抹除單元並且標記該第三實體抹除單元屬於該第一群組;以及 當對該第一實體抹除單元執行一資料搬移操作時,該記憶體控制電路單元更用以依據該第一實體抹除單元的一第一參數,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  14. 如申請專利範圍第13項所述的記憶體儲存裝置,其中, 該記憶體控制電路單元更用以從該主機系統接收該第一資料並且依據一第二參數判斷該第一資料屬於該第一類型或該第二類型, 該記憶體控制電路單元更用以從該主機系統接收該第二資料依據該第二參數判別該第二資料屬於該第一類型或該第二類型。
  15. 如申請專利範圍第14項所述的記憶體儲存裝置,其中,該第二參數是一資料長度、一命中率、一資料狀態以及一操作系統行為的其中之一。
  16. 如申請專利範圍第13項所述的記憶體儲存裝置,其中,該第一參數是一有效資料數目、一抹除次數、一命中率、一資料狀態以及一操作系統行為的其中之一。
  17. 如申請專利範圍第14項所述的記憶體儲存裝置,其中,該第二參數是一資料長度, 該記憶體控制電路單元更用以依據該第一資料的該資料長度大於一長度預設值,判別該第一資料屬於該第一類型,以及 該記憶體控制電路單元更用以依據該第二資料的該資料長度不大於該長度預設值,判別該第二資料屬於該第二類型。
  18. 如申請專利範圍第13項所述的記憶體儲存裝置,其中,該第一參數為一有效資料數目且該資料搬移操作為一垃圾收集操作, 當對該第一實體抹除單元執行該資料搬移操作時,該記憶體控制電路單元更用以依據該第一實體抹除單元的該有效資料數目不小於一第一預設值,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  19. 如申請專利範圍第18項所述的記憶體儲存裝置,其中, 該記憶體控制電路單元更用以從該多個實體抹除單元之中選取一第四實體抹除單元作為另一作動實體抹除單元並且標記該第四實體抹除單元屬於該第二群組。
  20. 如申請專利範圍第19項所述的記憶體儲存裝置,其中, 當對該第一實體抹除單元執行該垃圾收集操作時,該記憶體控制電路單元更用以依據該第一實體抹除單元的該有效資料數目小於该第一預設值,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第四實體抹除單元並且將該標記儲存在該第四實體抹除單元中。
  21. 如申請專利範圍第19項所述的記憶體儲存裝置,其中, 當對該第二實體抹除單元執行該垃圾收集操作時,該記憶體控制電路單元更用以依據该第二實體抹除單元的該有效資料數目小於一第二預設值,將该第二實體抹除單元的有效資料搬移至該第四實體抹除單元。
  22. 如申請專利範圍第21項所述的記憶體儲存裝置,其中, 當對該第二實體抹除單元執行該垃圾收集操作時,該記憶體控制電路單元更用以依據该第二實體抹除單元的该有效資料數目不小於该第二預設值,將该第二實體抹除單元的有效資料搬移至該第三實體抹除單元。
  23. 如申請專利範圍第14項所述的記憶體儲存裝置,其中,該第一參數為一抹除次數且該資料搬移操作為一磨損均衡操作, 當對該第一實體抹除單元執行該磨損均衡操作時,該記憶體控制電路單元更用以依據該第一實體抹除單元的該抹除次數小於一平均抹除次數,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  24. 如申請專利範圍第14項所述的記憶體儲存裝置,其中,該第一參數為一抹除次數且該資料搬移操作為一磨損均衡操作, 當對該第二實體抹除單元執行該磨損均衡操作時,該記憶體控制電路單元更用以依據該第二實體抹除單元的該抹除次數小於一平均抹除次數,將該第二實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第四實體抹除單元。
  25. 一種記憶體控制電路單元,用於控制包括多個實體抹除單元的一可複寫式非揮發性記憶體模組,該記憶體控制電路單元包括: 一主機介面,用以耦接至一主機系統; 一記憶體介面,用以耦接至該可複寫式非揮發性記憶體模組;以及 一記憶體管理電路,耦接至該主機介面與該記憶體介面, 其中該記憶體管理電路用以從該多個實體抹除單元中提取至少一實體抹除單元作為一第一實體抹除單元,以將對應於一主機系統的一寫入指令的一第一資料儲存至該第一實體抹除單元並且標記該第一實體抹除單元屬於一第一群組,其中該第一資料屬於一第一類型; 其中該記憶體管理電路更用以從該多個實體抹除單元中提取至少一實體抹除單元作為一第二實體抹除單元,以將對應於該主機系統的另一寫入指令的一第二資料儲存至該第二實體抹除單元並且標記該第二實體抹除單元屬於一第二群組,其中該第二資料是屬於一不同於該第一類型之第二類型; 其中該記憶體管理電路更用以從該多個實體抹除單元之中選取一第三實體抹除單元作為一作動實體抹除單元並且標記該第三實體抹除單元屬於該第一群組;以及 當對該第一實體抹除單元執行一資料搬移操作時,該記憶體管理電路更用以依據該第一實體抹除單元的一第一參數,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  26. 如申請專利範圍第25項所述的記憶體控制電路單元,其中, 該記憶體管理電路更用以從該主機系統接收該第一資料並且依據一第二參數判斷該第一資料屬於該第一類型或該第二類型,以及 該記憶體管理電路更用以從該主機系統接收該第二資料依據該第二參數判別該第二資料屬於該第一類型或該第二類型。
  27. 如申請專利範圍第26項所述的記憶體控制電路單元,其中,該第二參數是一資料長度、一命中率、一資料狀態以及一操作系統行為的其中之一。
  28. 如申請專利範圍第25項所述的記憶體控制電路單元,其中,該第一參數是一有效資料數目、一抹除次數、一命中率、一資料狀態以及一操作系統行為的其中之一。
  29. 如申請專利範圍第26項所述的記憶體控制電路單元,其中,該第二參數是一資料長度, 該記憶體管理電路更用以依據該第一資料的該資料長度大於一長度預設值,判別該第一資料屬於該第一類型,以及 該記憶體管理電路更用以依據該第二資料的該資料長度不大於該長度預設值,判別該第二資料屬於該第二類型。
  30. 如申請專利範圍第25項所述的記憶體控制電路單元,其中,該第一參數為一有效資料數目且該資料搬移操作為一垃圾收集操作, 當對該第一實體抹除單元執行該垃圾收集操作時,該記憶體管理電路更用以依據該第一實體抹除單元的該有效資料數目不小於一第一預設值,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  31. 如申請專利範圍第30項所述的記憶體控制電路單元,其中, 該記憶體管理電路更用以從該多個實體抹除單元之中選取一第四實體抹除單元作為另一作動實體抹除單元並且標記該第四實體抹除單元屬於該第二群組。
  32. 如申請專利範圍第31項所述的記憶體控制電路單元,其中, 當對該第一實體抹除單元執行該垃圾收集操作時,該記憶體管理電路更用以依據該第一實體抹除單元的該有效資料數目小於该第一預設值,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第四實體抹除單元並且將該標記儲存在該第四實體抹除單元中。
  33. 如申請專利範圍第31項所述的記憶體控制電路單元,其中, 當對該第二實體抹除單元執行該垃圾收集操作時,該記憶體管理電路更用以依據该第二實體抹除單元的该有效資料數目小於一第二預設值,將该第二實體抹除單元的有效資料搬移至該第四實體抹除單元。
  34. 如申請專利範圍第33項所述的記憶體控制電路單元,其中, 當對該第二實體抹除單元執行該垃圾收集操作時,該記憶體管理電路更用以依據该第二實體抹除單元的该有效資料數目不小於该第二預設值,將该第二實體抹除單元的有效資料搬移至該第三實體抹除單元。
  35. 如申請專利範圍第26項所述的記憶體控制電路單元,其中,該第一參數為一抹除次數且該資料搬移操作為一磨損均衡操作, 當對該第一實體抹除單元執行該磨損均衡操作時,該記憶體管理電路更用以依據該第一實體抹除單元的該抹除次數小於一平均抹除次數,將該第一實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第三實體抹除單元。
  36. 如申請專利範圍第26項所述的記憶體控制電路單元,其中,該第一參數為一抹除次數且該資料搬移操作為一磨損均衡操作, 當對該第二實體抹除單元執行該磨損均衡操作時,該記憶體管理電路更用以依據該第二實體抹除單元的該抹除次數小於一平均抹除次數,將該第二實體抹除單元的有效資料搬移至该多個實體抹除單元之中的該第四實體抹除單元。
TW107147162A 2018-12-26 2018-12-26 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元 TWI702497B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW107147162A TWI702497B (zh) 2018-12-26 2018-12-26 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
US16/278,172 US10871914B2 (en) 2018-12-26 2019-02-18 Memory management method, memory storage device and memory control circuit unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107147162A TWI702497B (zh) 2018-12-26 2018-12-26 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元

Publications (2)

Publication Number Publication Date
TW202024919A TW202024919A (zh) 2020-07-01
TWI702497B true TWI702497B (zh) 2020-08-21

Family

ID=71121748

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107147162A TWI702497B (zh) 2018-12-26 2018-12-26 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元

Country Status (2)

Country Link
US (1) US10871914B2 (zh)
TW (1) TWI702497B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108829344A (zh) * 2018-05-24 2018-11-16 北京百度网讯科技有限公司 数据存储方法、装置及存储介质
TWI775143B (zh) * 2020-09-09 2022-08-21 群聯電子股份有限公司 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200601041A (en) * 2003-12-30 2006-01-01 Sandisk Corp Non-volatile memory and method with control data management
TW200731079A (en) * 2005-08-02 2007-08-16 Sandisk Corp Situation sensitive memory performance
TWI642059B (zh) * 2017-06-02 2018-11-21 群聯電子股份有限公司 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置
TWI644210B (zh) * 2017-09-08 2018-12-11 群聯電子股份有限公司 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI467369B (zh) * 2008-10-01 2015-01-01 A Data Technology Co Ltd 混合密度記憶體系統及其控制方法
TWI375887B (en) * 2008-10-31 2012-11-01 A Data Technology Co Ltd Flash memory device with wear-leveling mechanism and controlling method thereof
US9116792B2 (en) * 2012-05-18 2015-08-25 Silicon Motion, Inc. Data storage device and method for flash block management
KR20150105323A (ko) * 2013-01-08 2015-09-16 바이올린 메모리 인코포레이티드 데이터 스토리지 방법 및 시스템

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200601041A (en) * 2003-12-30 2006-01-01 Sandisk Corp Non-volatile memory and method with control data management
TW200731079A (en) * 2005-08-02 2007-08-16 Sandisk Corp Situation sensitive memory performance
TWI642059B (zh) * 2017-06-02 2018-11-21 群聯電子股份有限公司 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置
TWI644210B (zh) * 2017-09-08 2018-12-11 群聯電子股份有限公司 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置

Also Published As

Publication number Publication date
US10871914B2 (en) 2020-12-22
TW202024919A (zh) 2020-07-01
US20200210093A1 (en) 2020-07-02

Similar Documents

Publication Publication Date Title
TWI587135B (zh) 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元
TWI701552B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI676176B (zh) 資料整併方法、記憶體儲存裝置及記憶體控制電路單元
TW202038098A (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI641948B (zh) 資料儲存方法、記憶體控制電路單元及記憶體儲存裝置
TWI717816B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI702496B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI702497B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI766582B (zh) 有效資料合併方法、記憶體儲存裝置及記憶體控制電路單元
CN111737165B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
TWI688956B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI717755B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
CN110308876B (zh) 存储器管理方法、存储器存储装置及存储器控制电路单元
CN111767005B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
TWI712886B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI727203B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
CN111414128B (zh) 存储器管理方法、存储器存储装置及存储器控制电路单元
CN114203239B (zh) 存储器管理方法、存储器存储装置及存储器控制电路单元
TWI724427B (zh) 資料寫入方法、記憶體儲存裝置及記憶體控制電路單元
TWI722490B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
CN112445418B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
TWI741779B (zh) 資料整併方法、記憶體儲存裝置及記憶體控制電路單元
TWI831366B (zh) 資料寫入方法、記憶體儲存裝置及記憶體控制電路單元
TWI718492B (zh) 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元
TWI823792B (zh) 映射表更新方法、記憶體儲存裝置及記憶體控制電路單元