TWI699761B - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TWI699761B
TWI699761B TW104126428A TW104126428A TWI699761B TW I699761 B TWI699761 B TW I699761B TW 104126428 A TW104126428 A TW 104126428A TW 104126428 A TW104126428 A TW 104126428A TW I699761 B TWI699761 B TW I699761B
Authority
TW
Taiwan
Prior art keywords
semiconductor chip
semiconductor
external terminals
logic level
semiconductor chips
Prior art date
Application number
TW104126428A
Other languages
English (en)
Other versions
TW201633306A (zh
Inventor
小內俊之
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW201633306A publication Critical patent/TW201633306A/zh
Application granted granted Critical
Publication of TWI699761B publication Critical patent/TWI699761B/zh

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05009Bonding area integrally formed with a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13025Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/16146Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/171Disposition
    • H01L2224/1718Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/17181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06565Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本實施形態之半導體裝置包含複數個半導體晶片,於半導體裝置接收電源電壓及無效化之晶片賦能信號之期間,複數個半導體晶片之全部外部端子皆處於相同邏輯位準。

Description

半導體裝置
本實施形態係關於半導體裝置。
已知有包含積層有複數個半導體晶片之半導體裝置。
本發明之實施形態目的在於提供一種可抑制洩漏電流之半導體裝置。
實施形態之半導體裝置包含複數個半導體晶片,於半導體裝置接收電源電壓及無效化之晶片賦能信號之期間,複數個半導體晶片之全部外部端子處於相同邏輯位準。
1:半導體裝置
2:半導體晶片
2_1:半導體晶片
2_2:半導體晶片
2_16:半導體晶片
3:記憶體控制器
11:記憶體單元陣列
12:輸入輸出控制部
13:位址暫存器
14:列位址緩衝器
15:行位址緩衝器
16:指令暫存器
17:狀態暫存器
18:控制部
21:邏輯控制部
22:資料暫存器
23:控制感測放大器
24:電壓產生電路
25:R/B電路
26:行解碼器
27:列解碼器
31:電源接通電路
32:CSID電路
33:CSID暫存器
41_1~41_6:外部端子
42_1~42_6:凸塊
43:矽基板
44_1~44_6:貫通通孔
45:電晶體
51:區域
52:區域
53:區域
54:區域
61:配線
62:插塞
65:元件分離絕緣膜
66:閘極電極
67:源極/汲極區域
71:電路
74_1~74_4:鎖存電路
101:半導體晶片
101a:半導體晶片
101b:半導體晶片
102:貫通通孔
102a:貫通通孔
103:基板
104:插塞
105:端子
105a~105d:端子
106:端子
111:區域
112:AND閘極
113:區域
A:節點
ALE:位址鎖存賦能
AN1:AND閘極
B:節點
C:節點
CE:晶片賦能信號
/CE:晶片賦能信號
DQ0~DQ7:信號
DQS:選通信號
/DQS:選通信號
IV1~IV3:反相器電路
IV11~IV18:反相器電路
OR1:OR閘極
OR2:OR閘極
RE:讀取賦能
/RE:讀取賦能
R/B:就緒/忙碌信號
/WE:照明賦能/WE
/WP:寫入保護
XOR1~XOR3:XOR閘極
圖1表示參照用之半導體裝置之剖面。
圖2係表示實施形態之半導體裝置之方塊圖。
圖3係實施形態之半導體晶片之方塊圖。
圖4表示實施形態之半導體裝置之剖面。
圖5係隨時間表示實施形態之半導體裝置之若干節點之狀態。
圖6係表示實施形態之半導體裝置之一狀態。
一般,半導體晶片於待機狀態之期間,其內部之某些節點固定於電源電位或接地電位。此係例如藉由於電位固定對象之節點之輸入 部設置AND閘極而實現。AND閘極係於一輸入端中,接收藉由該節點發送之內部信號,於另一輸入端中,自半導體晶片之外部接收待機控制信號。藉由於待機狀態之期間確定待機控制信號,電位固定對象之節點固定於低位準(接地電位)。
複數個半導體晶片使用被稱為through silicon via(矽穿孔)(TSV)等之技術彼此連接,構成半導體裝置之一部分。將此種半導體裝置剖面之例表示於圖1。如圖1所示,半導體晶片101使用貫通通孔102彼此電性連接。貫通通孔102係貫通半導體晶片101中基板103之導電體。經由貫通通孔102、基板103上之配線及插塞104、及端子105以及106,半導體晶片101彼此電性連接。藉由如此,以某半導體晶片101a之某端子105a接收之信號可由另外之半導體晶片101b之端子105b接收。
有時期望使用貫通通孔彼此連接之半導體晶片101亦將其節點,於待機狀態之期間,固定於電源電位或接地電位。例如,藉由節點之對接地電位之固定,於包含該節點一部分之貫通通孔102與基板103未預期地短路之情形等,可於待機狀態之期間抑制因短路所致之洩漏電流。因此,尋求各貫通通孔102為低位準。執行其係如區域111般,於全部之半導體晶片101中固定電位之節點為相同電位(邏輯位準)之情形較為容易。與1個半導體晶片之情形同樣地,可藉由於節點設置AND閘極112而實現。
另一方面,如區域113般,有時於不同之半導體晶片101a及101b中,於相同位置之端子105c及105d,必須接收不同之邏輯位準信號。其要求某貫通通孔102(例如貫通通孔102a)維持於高位準。因此,無法將全部貫通通孔102之電位固定於低位準。其係於待機狀態之期間,無法固定於低位準且不可抑制因與基板103短路之貫通通孔102所致之洩漏電流。
以下參照圖式說明實施形態。於以下之說明中,有具有大致相同之功能及構成之構成要素標註相同符號,省略重複說明之情形。
圖2係實施形態之半導體裝置之方塊圖。圖2所示,半導體裝置1包含複數個半導體晶片2(2_1~2_n)。n例如為16,以下之記述基於n為16之例。半導體裝置1包含記憶體控制器3。記憶體控制器3基於來自半導體裝置1外部之控制,控制各半導體晶片2。記憶體控制器3亦可設置於半導體裝置1之外部。
各半導體晶片2為半導體裝置之晶片。各半導體晶片2具有如圖3所示之功能區塊。一部分功能可藉由與例示之功能區塊不同之功能區塊執行。再者,例示之功能區塊可進而分割為更細微之功能子區塊。又,各功能區塊可作為硬體(電路、處理器等)、電腦軟體之任一者或組合兩者者實現。
如圖3所示,各半導體晶片2係自記憶體控制器3,供給電源電壓VCC(電源),且使用電源電壓VCC而進行動作。各半導體晶片2包含記憶體單元陣列11。記憶體單元陣列11包含複數個記憶體單元。記憶體單元保持資料,且例如包含單元電晶體。記憶體單元陣列11進而包含要素例如字元線、位元線等。
輸入輸出控制部12接收信號DQ0~DQ7。信號DQ0~DQ7包含指令、位址信號、或資料。輸入輸出控制部12自記憶體控制器3接收指令、位址信號、及資料,又,輸出資料。輸入輸出控制部12接收選通信號DQS、/DQS。選通信號DQS、/DQS指定應取得信號DQ0~DQ7之時間。用以特定信號之記號前端之記號[/]表示不附加記號[/]之信號之反轉邏輯。又,記號[/]表示附加記號[/]之信號為否定邏輯,即確定為低位準之狀態。
自輸入輸出控制部12輸出之位址信號藉由位址暫存器13鎖存。被鎖存之位址信號供給至列位址緩衝器14及行位址緩衝器15。自輸入 輸出控制部12輸出之指令藉由指令暫存器16鎖存。狀態暫存器17保持決定由控制部18控制之動作狀態之值、及狀態資訊。
半導體晶片2自外部例如記憶體控制器3接收用以控制半導體晶片2動作之各種控制信號。控制信號例如包含晶片賦能/CE、位址鎖存賦能CLE、位址鎖存賦能ALE、照明賦能/WE、讀取賦能RE及/RE、寫入保護/WP。控制信號係藉由邏輯控制部21接收。邏輯控制部21基於控制信號而控制輸入輸出控制部12,或允許或禁止將信號DQ0~DQ7作為位址信號、指令、及資料分別到達位址暫存器13、指令暫存器16、資料暫存器22。
控制部18自指令暫存器16接收鎖存之指令。控制部18基於接收之指令,以執行由指令指示之處理(資料之讀出、寫入、刪除等)之方式,控制感測放大器23、電壓產生電路24等區塊。又,控制部18擔當就緒/忙碌信號R/B之輸出。具體而言,控制部18以於半導體晶片2為忙碌狀態之期間,輸出表示忙碌狀態之就緒/忙碌信號R/B之方式控制R/B電路25。
感測放大器23經由位元線讀出記憶體單元陣列11中記憶體單元之資料,並經由位元線檢測記憶體單元之狀態。資料暫存器22暫時保持自感測放大器23讀出之資料或供給至感測放大器23之資料。電壓產生電路24產生自電源電壓VCC寫入、讀出、刪除資料等所需要之電壓。
行位址緩衝器15暫時保持行位址信號,並供給至行解碼器26。行解碼器26基於接收到之行位址信號,選擇位元線等。列位址緩衝器14暫時保持列位址信號,並供給至列解碼器27。列解碼器27自電壓產生電路24接收讀出、寫入、或刪除資料所需要之各種電壓,並基於列位址信號將此種電壓施加於特定之字元線。
電源接通電路31使用信號CNT,控制CSID電路32之賦能或失效。CSID電路32自另外半導體晶片2之CSID電路32接收CSID信號。 CSID信號包含該信號供給源之半導體晶片2之CSID識別編號(ID),具有供給源之半導體晶片2固有之值。CSID電路32接收表示另外半導體晶片2之CSID之CSID信號,並根據接收之CSID信號,產生包含CSID電路32之半導體晶片2之CSID。產生之CSID信號進而輸出至另外之半導體晶片2,且藉由CSID暫存器33接收。
CSID暫存器33係於半導體晶片2接收電源電壓VCC之供給之期間,持續保持半導體晶片2之ID。CSID暫存器33將包含CSID之信號供給至控制部18。
半導體裝置1具有於圖4表示剖面之構造。圖4係於一部分表示電路之構造。如圖4所示,各半導體晶片2包含導電性之(外部)端子41(41_1~41_6)。端子41例如為焊墊,又,於半導體晶片2之第1面(上表面)露出。又,各半導體晶片2包含導電性之凸塊(外部端子)42(42_1~42_6)。凸塊42設置於半導體晶片2之第2面(下表面)。外部端子係指相對於半導體晶片2之外部露出之端子。
半導體晶片2係積層。且,半導體晶片2_1~2_16期望於相同之端子41(例如端子41_1)中,接收相同或同種信號。基於該目的,半導體晶片2如以下記述般彼此連接。即,半導體晶片2_i-1(i係1~n-1之自然數)設置於半導體晶片2_i之上。半導體晶片2_i之各凸塊42與半導體晶片2_i-1之對應之端子41連接。即,半導體晶片2_i-1之端子41_1與半導體晶片2_i之凸塊42_1連接,同樣地,半導體晶片2_i-1之端子41_x(x係1~6自然數)與半導體晶片2_i之凸塊42_x連接。
於各半導體晶片2中,端子41_1與凸塊42_1構成一對,同樣地,端子41_x與凸塊42_x構成一對。即,以各端子41接收到之信號以相同或相反之邏輯,自與該端子41構成一對之凸塊42輸出。即使2個半導體晶片2以相同之端子41(例如41_4)接收不同之邏輯信號,以該相同之端子41接收之2個信號為邏輯不同之相同作用之信號。
各半導體晶片2例如包含矽基板43。各半導體晶片2進而包含複數個導電性之貫通通孔44(44_1~44_6)。貫通通孔44遍及對應之基板43之至少第1面(上表面)與第2面(下表面),例如比第1面更突出。又,貫通通孔44_1係於下端與凸塊42_1連接,同樣地,貫通通孔44_x與凸塊42_x分別連接。
各半導體晶片2包含區域51、52、53、及54。各半導體晶片2於區域51中,包含端子41_1及凸塊42_1。於區域51中,由凸塊42_1接收之信號直接(以相同邏輯)發送至信號41_1。各半導體晶片2之區域51中發送之信號以任一個配線61之未圖示之圖案,藉由該半導體晶片2之任一個功能區塊(欲參照圖3)接收。即,例如作為節點A表示之節點信號藉由某功能區塊接收。為了區域51中相同邏輯之信號發送,端子41_1及凸塊42_1經由貫通通孔44_1、配線61、導電性插塞62電性連接。配線61及插塞62設置於貫通通孔44之上表面與端子41_1之間,連接貫通通孔44與端子41_1。信號可由端子41_1接收,並直接自凸塊42_1輸出。
各半導體晶片2於區域52中,包含端子41_2及凸塊42_2。於各半導體晶片2中,由凸塊42_2接收之信號通過邏輯閘極,藉由該半導體晶片2之任一個功能區塊接收。藉由通過邏輯閘極,通過邏輯電路之信號可反轉其邏輯。因此,此種反轉之信號回復至與由凸塊42_2接收者相同之邏輯,並發送至端子41_2。
圖4係表示由凸塊42_2接收之信號經由反相器電路IV1自節點B被提取,進而經由反相器電路IV2到達端子41_2之例。即,由凸塊42_2接收之信號經由包括為了利用功能區塊而通過之反相器電路,總計偶數個(最低2個)反相器電路,到達端子41_2。
區域52中之邏輯閘極、例如包括反相器電路IV1及IV2,端子41_2與貫通通孔44_2間之要素及連接實際上由電晶體、配線61、插塞 62實現。電晶體設置於區域52中未圖示之區域,例如如區域53中之電晶體45。
或,區域52中發送之信號亦可於不反轉邏輯之狀態藉由功能區塊接收。即,信號自與貫通通孔44_2連接之配線61(即節點C)被提取,不通過邏輯閘極。儘管如此,亦如信號經過偶數段邏輯反轉般,於區域52中設置有邏輯閘極。藉由如此,區域52中之信號路徑不連接於1個節點,而藉由邏輯閘極(例如反相器電路IV1及IV2)驅動。其係可回避以1個驅動器驅動區域52中信號路徑整體之必要性,可縮短信號路徑充電所需要之時間。
不限定於區域52,於各半導體晶片2中,將某凸塊42中接收之信號以反轉邏輯之形態於該半導體晶片2中使用之區域全部與區域52同樣地構成。即,信號於包括為了利用功能區塊而通過之反轉,合計偶數次反轉後到達對應之端子41。
各半導體晶片2於區域53中,包含複數個電晶體45。圖4僅表示1個電晶體45。電晶體45設置於基板43之第1面表面區域中之元件分離絕緣膜65之間,包含閘極電極66、源極/汲極區域67。電晶體45係為了實現半導體晶片2之圖3所示之各種功能區塊而使用。
各半導體晶片2於區域54中,於端子41_3~41_6與凸塊42_3~42_6之間,包含電路71。電路71將與以某端子41接收之信號邏輯相同或相反邏輯之信號發送至與和該端子41構成一對之凸塊42連接之貫通通孔。端子41與凸塊42各對將與端子41中接收之信號相同邏輯之信號發送至凸塊42、還是將相反邏輯之信號發送至凸塊42係基於電路71之功能,更具體而言係發送之信號之作用而定。以下,記述電路71為CSID電路32至少一部分之例,且圖4係表示此例。於以下之記述中,電路71作為CSID電路32被引用。
各半導體晶片2之電路71自凸塊42_3~42_6接收信號。半導體晶 片2_i之由凸塊42_3~42_6接收之信號包含半導體晶片2_i-1之CSID之位元行。各半導體晶片2之CSID電路32自以該凸塊42_3~42_6接收之信號,產生表示自身CSID之位元行。各半導體晶片2之CSID必須為固有,各CSID之位元行係藉由CSID電路32,自另外半導體晶片2之ID之位元行產生。
接著,記述CSID電路32之具體例。各半導體晶片2之CSID電路32包含反相器電路IV11~IV18、OR閘極OR1及OR2、以及專屬OR(XOR)閘極XOR1及XOR2。包括反相器電路IV11~IV18、OR閘極OR1及OR2、以及專屬OR(XOR)閘極XOR1及XOR2,焊墊42_3~42_6與貫通通孔44_3~44_6間之要素及連接實際上由電晶體45、配線61、插塞62實現。
端子41_3連接於反相器電路IV11之輸入。反相器電路IV11之輸出連接於反相器電路IV12之輸入、OR閘極OR1之第1輸入、及XOR閘極XOR1之第1輸入。又,反相器電路IV11之輸出經由配線61連接於貫通通孔44_3。
端子41_4連接於反相器電路IV13之輸入。反相器電路IV13之輸出連接於反相器電路IV14之輸入、OR閘極OR1之第2輸入、及XOR閘極XOR1之第2輸入。OR閘極OR1之輸出連接於OR閘極OR2之第1輸入及XOR閘極XOR2之第1輸入。XOR閘極XOR1之輸出經由配線61連接於貫通通孔44_4。
端子41_5連接於反相器電路IV15之輸入。反相器電路IV15之輸出連接於反相器電路IV16之輸入、OR閘極OR2之第2輸入、及XOR閘極XOR2之第2輸入。OR閘極OR1之輸出連接於OR閘極OR3之第1輸入。XOR閘極XOR2之輸出經由配線61連接於貫通通孔44_5。
端子41_6連接於反相器電路IV17之輸入。反相器電路IV17之輸出連接於反相器電路IV18之輸入及XOR閘極XOR3之第2輸入。XOR 閘極XOR3輸出經由配線61連接於貫通通孔44_6。
藉由如以上之CSID電路32,於任意之半導體晶片2中,均是端子41_3~41_6至少1個之邏輯位準之反轉邏輯位準於與該至少1個之端子構成一對之凸塊42被輸出。結果,於各半導體晶片2中,獲得其CSID之位元行。具體而言如以下般。首先,半導體晶片2_1之端子41_3~41_6全部固定於低位準。半導體晶片2_1之端子41_3~41_6之邏輯位準藉由CSID電路32維持或反轉。結果,於各半導體晶片2之端子41_3~41_6中,施加有低位準及高位準之組。
藉由將低位準之狀態處理為“0”位元,且將端子41_3~41_6之邏輯位準作為CSID位元行之第1~第4位位元使用,於半導體晶片2_1中,獲得“0000”之CSID。於本上下文中,如上述般設置16個半導體晶片2,基於此,藉由4位元之CSID,於各半導體晶片2中獲得固有之CSID。即,於半導體晶片2_1中,獲得CSID“0000”,於半導體晶片2_16中,獲得CSID“1111”。半導體晶片2_16之凸塊42_3~42_6之位準全部為低。因此,半導體晶片2_16之凸塊42_3~42_6之位準與半導體晶片2_1之端子41_3~41_6之位準分別相同。
於各半導體晶片2中,CSID之位元行藉由CSID暫存器33保持。即,各半導體晶片2之CSID暫存器33包含與CSID位元行之位元數量相同數量之鎖存電路74(74_1~74_6)。鎖存電路74_1接收與端子41_3之邏輯位準相同之邏輯位準。同樣地,鎖存電路74_2~74_4分別接收與端子41_4~41_6之邏輯位準相同之邏輯位準。圖4係表示鎖存電路74_1~74_4接收各個反相器電路IV12、IV14、IV16、IV18之輸出之例。鎖存電路74將保持之值(位元)供給至控制部18。
如上述般,CSID電路32藉由電源接通電路31賦能或失效。為此作為1個方法,例如可將CSID電路32中之邏輯閘極(IV11~IV18、OR1、OR2、XOR1、及XOR2)之1個以上切換為賦能或失效。經切換 之邏輯閘極若被賦能則動作,若失效則不動作(不輸出信號)。邏輯閘極之賦能或失效之切換係藉由電源接通電路31進行。CSID電路32之狀態切換可藉由切換電源接通電路31向CSID電路32供給或切斷電源電壓VCC而進行。具體而言,可對反相器電路IV11~IV18、OR閘極OR1及OR2、以及XOR閘極XOR1~XOR3之1個以上停止供給電源電壓VCC。
不限定於區域53,於各半導體晶片2中,於傳送必須以與某凸塊42中接收之邏輯相反之邏輯形態自對應之端子41輸出之信號之區域全部與區域53同樣地構成。即,信號直接以接收之邏輯保持於鎖存,保持後,邏輯閘極失效。
於半導體晶片2_16中,凸塊42中包含於用以於半導體晶片2間發送相同邏輯信號之路徑之1個或複數個凸塊42,例如凸塊42_1及/或42_2與AND閘極AN1連接。AND閘極AN1例如包含於記憶體控制器3,半導體晶片2_16自記憶體控制器3接收AND閘極AN1之輸出。AND閘極AN1應經由凸塊42_1發送,並接收半導體裝置1之內部信號。AND閘極AN1進而經由反相器IV3接收待機控制信號。反相器IV3亦例如包含於記憶體控制器3。
待機控制信號藉由記憶體控制器3產生。待機控制信號係至少於晶片賦能信號/CE為確定之期間確定,於至少晶片賦能信號/CE為否定之期間否定。待機控制信號例如為與晶片賦能信號/CE相同之信號。或,待機控制信號為與晶片賦能信號/CE不同之信號,且基於晶片賦能信號/CE而產生。
接著,參照圖5,記述半導體裝置1之動作。圖5表示一實施形態之半導體裝置1之若干部分之電位。
半導體裝置1於時刻t1,自外部例如記憶體控制器3供給電源電壓VCC。半導體裝置1係隨著開始供給電源電壓VCC而開始動作。隨著 動作之開始,電源接通電路31於時刻t2,使CSID電路32失效。為此作為一例,圖5表示確定來自電源接通電路31之控制信號CNT。藉由向賦能之過渡,於各半導體晶片2之CSID電路32中,產生該半導體晶片2之CSID位元行,產生之位元行基於電源接通電路31之控制而保持於該半導體晶片2之CSID暫存器33。即,於各半導體晶片2中,反相器電路IV12、IV14、IV16、及IV18之輸出分別保持於鎖存電路74_1、74_2、74_3、74_4。於時刻t2,亦確定晶片賦能信號/CE、甚至待機控制信號。
電源接通電路31係於取得CSID之位元行時(自鎖存電路之取得指示,經過決定之充分之時間時),使CSID電路32失效。CSID電路32之失效化係於圖5中,作為控制信號CNT於時刻t3中無效化之例而表示。CSID電路32之失效化例如以至少與貫通通孔44連接之邏輯閘極不動作之方式進行。結果,CSID電路32之至少失效之邏輯閘極(反相器電路IV11~IV18、OR閘極OR1、及OR2、以及XOR閘極XOR1及XOR2之1個或複數個或全部)不進行輸出。結果,CSID電路32之失效之邏輯閘極之輸出固定於低位準。
藉由CSID電路32之失效化,抑制CSID電路32之洩漏電流。尤其於未預期地形成貫通通孔44與基板43間洩漏電流路徑之情形時,可抑制經由該路徑流動之電流。
時刻t3後且自開始向半導體裝置1供給電源電壓VCC經過某時間後,半導體裝置1過渡至可動作之狀態。當半導體裝置1過渡至可動作之狀態時,半導體裝置1基於來自外部之控制信號、資料、位址信號,通過控制部18之控制而動作。半導體裝置1動作之期間,區域51及52中信號流動,且藉由各種功能區塊接收信號。CSID暫存器33直至停止向半導體裝置1供給電源電壓VCC,持續保持CSID位元行。CSID暫存器33之CSID位元行之保持於待機狀態之期間亦繼續。使 CSID電路32失效後,於控制部18需要CSID時,控制部18參照CSID暫存器33,取得CSID之位元行。
時刻t3後,例如於時刻t5,晶片賦能信號/CE、甚至待機控制信號無效化,半導體晶片2過渡至待機狀態。待機狀態係雖半導體裝置1接收電源電壓VCC,但並不動作之狀態。待機狀態係例如與晶片賦能信號/CE、甚至待機控制信號無效化之期間之狀態相同。待機狀態持續至時刻t6。
待機狀態之期間,CSID電路32亦維持失效。因此,半導體裝置1處於處於待機狀態之期間亦可抑制CSID電路32中之洩漏電流。待機狀態之期間,由凸塊42接收、並可以與凸塊42接收者相同邏輯自與該凸塊42構成一對之端子41輸出之信號(例如區域51及52中之信號)全部固定於低位準。即,此種信號全部藉由與例如相對於區域51表示之AND閘極AN1相同之機理,不自對應之AND閘極輸出。結果,於各半導體晶片2中,可自對應之端子41輸出與由凸塊42接收者相同邏輯之信號。凸塊42及端子41之一對、及其間之貫通通孔44、配線61、及插塞62固定於低位準。藉由低位準之固定,抑制洩漏電流。尤其,於未預期地形成固定於低位準之貫通通孔44(例如貫通通孔44_1及/或44_2)與基板43間洩漏電流路徑之情形時,可抑制經由該路徑流動之洩漏電流。
於時刻t6後之時刻t10,停止向半導體裝置1供給電源電壓VCC。CSID電路32於開始供給電源電壓VCC後動作1次(時刻t2~t3之期間),其後,直至停止供給電壓電壓VCC(時刻t10)皆不動作。
如此,遍及待機狀態之期間,於可以與凸塊42接收者相同之邏輯自與該凸塊42構成一對之端子41輸出信號之區域(例如區域51及52)中,全部凸塊42皆維持低位準。因此,於此種區域中,遍及待機狀態,不僅凸塊42全部之端子41亦為低位準。另一方面,於無法以與凸 塊42接收者相同之邏輯自與該凸塊42構成一對之端子41輸出信號之區域(例如區域54)中,信號藉由鎖存74保持。接著,於此種區域中,於保持信號後,包括待機狀態之期間,信號通過之邏輯閘極失效。因此,於此種區域中,於待機裝置之期間,全部凸塊42及端子41皆維持低位準。藉由以上,待機狀態之期間如圖6所示,全部端子皆維持低位準。
至此之記述係關於待機狀態之全部端子之低位準之固定。然而,端子亦可固定於高位準。
如以上記述,於實施形態之各半導體晶片2中,以與某凸塊42中接收之邏輯相反之邏輯形態於該半導體晶片2中使用之信號合計偶數次反轉後到達對應之端子41。又,遍及複數個半導體晶片2以相同邏輯發送之信號於各半導體晶片2中以偶數次反轉之形態自凸塊42發送至對應之端子41。凸塊42及端子41於待機狀態之期間,可固定於低位準。其係可抑制未預期之洩漏電流流經與此種凸塊42及端子41連接之貫通通孔44。
又,於實施形態之各半導體晶片2中,必須以與某凸塊41中接收之邏輯相反邏輯之形態自對應之端子41輸出之信號由鎖存電路74保持。保持後,有助於信號之發送及產生之邏輯閘極失效。因此,發送此種信號之節點於鎖存74之保持後固定於低位準,因此可抑制經由該節點、尤其貫通通孔44之洩漏電流。洩漏電流之抑制於半導體裝置1為待機狀態之期間亦持續。因此,尤其可抑制待機狀態期間之洩漏電流。
已說明本發明若干實施形態,但其等實施形態係作為例提示者,並不期望限定發明之範圍。該等新穎之實施形態可以其他各種形態實施,於不脫離發明主旨之範圍,可進行各種省略、置換、變更。該等實施形態或其變化包含於發明之範圍或主旨,且包含於申請專利 範圍記載之發明及其均等之範圍。
2_1:半導體晶片
2_2:半導體晶片
2_16:半導體晶片
32:CSID電路
33:CSID暫存器
41_1~41_6:外部端子
42_1~42_6:凸塊
43:矽基板
44_1~44_6:貫通通孔
45:電晶體
51:區域
52:區域
53:區域
54:區域
61:配線
62:插塞
65:元件分離絕緣膜
66:閘極電極
67:源極/汲極區域
71:電路
74_1~74_4:鎖存電路
A:節點
AN1:AND閘極
B:節點
C:節點
IV1~IV3:反相器電路
IV11~IV18:反相器電路
OR1:OR閘極
OR2:OR閘極
XOR1~XOR3:XOR閘極

Claims (20)

  1. 一種半導體裝置,其包含:複數個半導體晶片,其各個包括:複數個第1外部端子,其位於上述複數個半導體晶片中之對應半導體晶片之第1側;複數個第2外部端子,其位於上述對應半導體晶片之第2側,該第2側與上述第1側相反,該複數個第2外部端子的至少一個電性連接於相應之半導體晶片之上述複數個第1外部端子的至少一個;上述對應半導體晶片內之複數個貫通通孔,其分別於一端連接至上述第2外部端子,且朝上述第1外部端子延伸;上述對應半導體晶片內之邏輯電路,其分別連接上述貫通通孔之其他端與上述第1外部端子,使得上述貫通通孔與上述第1外部端子之間的複數信號線之各者包含至少一個反相器電路(inverter circuit);及上述對應半導體晶片內之鎖存電路,其構成為將上述貫通通孔與上述第1外部端子之間的上述複數信號線之資料進行鎖存;其中於上述半導體裝置之電源接通(power-on)時,信號係自最上(uppermost)之半導體晶片之上述第1外部端子,通過所有上述複數個半導體晶片之上述邏輯電路而傳播(propagate)至最下(lowermost)之半導體晶片之上述第2外部端子,且沒有外部輸入至上述複數信號線;且於上述信號經傳播而使得所有上述複數個半導體晶片之上述鎖存電路鎖存個別信號線之資料且所有上述複數個半導體晶片 之上述邏輯電路為失效(disabled)後,於上述半導體裝置接收電源電壓(power supply)且上述複數個半導體晶片自上述複數個半導體晶片之外部接收無效化(negated)之晶片賦能信號時,上述複數個半導體晶片之全部上述第1及第2外部端子處於相同邏輯位準。
  2. 如請求項1之半導體裝置,其中上述複數個半導體晶片中之第1半導體晶片之上述鎖存電路保持(store)與上述第1半導體晶片之上述複數個第1外部端子之一者之邏輯位準相同之邏輯位準。
  3. 如請求項2之半導體裝置,其中上述第1半導體晶片進而包含:上述全部外部端子中之第2端子;上述第1半導體晶片之上述邏輯電路係於上述第1半導體晶片之上述複數個第2外部端子之一者產生上述第1半導體晶片之上述複數個第1外部端子之上述一者之上述邏輯位準之反轉(inversion)的邏輯位準;且上述第1半導體晶片進而包含:控制器(controller),其係於上述第1半導體晶片之上述鎖存電路開始保持與上述複數個第1外部端子之上述一者之上述邏輯位準相同之邏輯位準後,使上述第1半導體晶片之上述邏輯電路失效(disable)。
  4. 如請求項3之半導體裝置,其中上述複數個半導體晶片之全部上述第1及第2外部端子之相同邏輯位準為低位準。
  5. 如請求項1之半導體裝置,其中上述複數個半導體晶片中之第1半導體晶片之上述邏輯電路係於上述第1半導體晶片之上述複數個第2外部端子之一者產生與 上述第1半導體晶片之上述複數個第1外部端子之一者之邏輯位準相同之邏輯位準。
  6. 如請求項1之半導體裝置,其中上述最上之半導體晶片及上述最下之半導體晶片除外之上述半導體晶片之子集(subset)中各個之上述複數個第1外部端子係與上述半導體晶片之上述子集中其他半導體晶片之上述複數個第2外部端子一對一連接。
  7. 如請求項6之半導體裝置,其中上述複數個半導體晶片各者之上述鎖存電路保持與該半導體晶片之上述複數個第1外部端子之1者的邏輯位準相同之邏輯位準。
  8. 如請求項7之半導體裝置,其中上述複數個半導體晶片各者之上述邏輯電路係於該半導體晶片之上述複數個第2外部端子之1者產生該半導體晶片之上述複數個第1外部端子之上述1者之邏輯位準之反轉的邏輯位準;且上述複數個半導體晶片各者進而包含:控制器,其係於上述對應半導體晶片之上述鎖存電路開始保持與上述對應半導體晶片之上述複數個第1外部端子之上述1者的邏輯位準相同之邏輯位準後,使該半導體晶片之上述邏輯電路失效。
  9. 如請求項8之半導體裝置,其中上述複數個半導體晶片之全部上述第1及第2外部端子之相同邏輯位準為低位準。
  10. 一種半導體裝置,其特徵在於包含複數個半導體晶片,該複數個半導體晶片之各個包含:複數個第1外部端子,其位於上述複數個半導體晶片中之對應半導體晶片之第1側; 複數個第2外部端子,其位於上述對應半導體晶片之第2側,該第2側與上述第1側相反,該複數個第2外部端子的至少一個電性連接於相應之半導體晶片之上述複數個第1外部端子的至少一個;上述對應半導體晶片內之複數個貫通通孔,其分別於一端連接至上述第2外部端子,且朝上述第1外部端子延伸;上述對應半導體晶片內之邏輯電路,其分別連接上述貫通通孔之其他端與上述第1外部端子,使得上述貫通通孔與上述第1外部端子之間的複數信號線之各者包含至少一個反相器電路,上述邏輯電路於上述複數個第2外部端子之一者產生上述複數個第1外部端子之一者的邏輯位準之反轉的邏輯位準;及上述對應半導體晶片內之鎖存電路,其構成為將上述貫通通孔與上述第1外部端子之間的上述複數信號線之資料進行鎖存;其中於上述半導體裝置之電源接通時,信號係自最上之半導體晶片之上述第1外部端子,通過所有上述複數個半導體晶片之上述邏輯電路而傳播至最下之半導體晶片之上述第2外部端子,且沒有外部輸入至上述複數信號線;且於上述信號經傳播而使得所有上述複數個半導體晶片之上述鎖存電路鎖存個別信號線之資料且使所有上述複數個半導體晶片之上述邏輯電路為失效後,於上述半導體裝置接收電源電壓且上述複數個半導體晶片自上述複數個半導體晶片之外部接收無效化之晶片賦能信號時,上述複數個半導體晶片之全部上述第1外部端子及上述第2外部端子處於相同邏輯位準。
  11. 如請求項10之半導體裝置,其中 上述複數個半導體晶片中之第1半導體晶片之上述鎖存電路保持與上述第1半導體晶片之上述複數個第1端子之一者之邏輯位準相同之邏輯位準。
  12. 如請求項11之半導體裝置,其中上述第1半導體晶片進而包含:控制器,其係於上述第1半導體晶片之上述鎖存電路開始保持與上述第1外部端子之上述一者之邏輯位準相同之邏輯位準後,使上述第1半導體晶片之上述邏輯電路失效。
  13. 如請求項12之半導體裝置,其中上述複數個半導體晶片之全部上述第1外部端子及上述第2外部端子之相同邏輯位準為低位準。
  14. 如請求項10之半導體裝置,其中上述複數個半導體晶片中之第1半導體晶片之上述邏輯電路係於上述第1半導體晶片之上述複數個第2外部端子之一者產生與上述第1半導體晶片之上述複數個第1外部端子之一者之邏輯位準相同之邏輯位準。
  15. 如請求項10之半導體裝置,其中上述最上之半導體晶片及上述最下之半導體晶片除外之上述半導體晶片之子集中各個之上述複數個第1外部端子係與上述半導體晶片之上述子集中其他半導體晶片之上述複數個第2外部端子一對一連接。
  16. 如請求項15之半導體裝置,其中上述複數個半導體晶片各者之上述鎖存電路保持與該半導體晶片之上述複數個第1外部端子之1者的邏輯位準相同之邏輯位準。
  17. 如請求項16之半導體裝置,其中 上述複數個半導體晶片各者之上述邏輯電路係於該半導體晶片之上述複數個第2外部端子之1者產生該半導體晶片之上述複數個第1外部端子之上述1者之邏輯位準之反轉的邏輯位準;且上述複數個半導體晶片各者進而包含:控制器,其係於上述對應半導體晶片之上述鎖存電路開始保持與上述對應半導體晶片之上述複數個第1外部端子之上述1者之上述邏輯位準相同之邏輯位準後,使上述對應半導體晶片之上述邏輯電路失效。
  18. 如請求項17之半導體裝置,其中上述複數個半導體晶片之全部上述第1及第2外部端子之相同邏輯位準為低位準。
  19. 一種半導體裝置,其包含:複數個半導體晶片,其各個包括:複數個第1外部端子,其位於上述複數個半導體晶片中之對應半導體晶片之第1側;複數個第2外部端子,其位於上述對應半導體晶片之第2側,該第2側與上述第1側相反,該複數個第2外部端子的至少一個電性連接於相應之半導體晶片之上述複數個第1外部端子的至少一個;上述對應半導體晶片內之複數個貫通通孔,其分別於一端連接至上述第2外部端子,且朝上述第1外部端子延伸;上述對應半導體晶片內之邏輯電路,其分別連接上述貫通通孔之其他端與上述第1外部端子,使得上述貫通通孔與上述第1外部端子之間的複數信號線之各者包含至少一個反相器電路,上述邏輯電路係於上述複數個第2外部端子之1者產生上述複數個第1外部端子之1者的邏輯位準之反轉的邏輯位準;上述對應半導體晶片內之鎖存電路,其構成為將上述貫通通 孔與上述第1外部端子之間的上述複數信號線之資料進行鎖存,上述鎖存電路係於上述半導體裝置開始接收電源電壓時,開始保持與上述複數個第1外部端子之上述1者的上述邏輯位準相同之邏輯位準之處理(process);及控制器,其係於上述對應半導體晶片之上述鎖存電路開始保持與上述對應半導體晶片之上述複數個第1外部端子之上述1者的上述邏輯位準相同之邏輯位準後,使上述對應半導體晶片之上述邏輯電路失效;其中於上述半導體裝置之電源接通時,信號係自最上之半導體晶片之上述第1外部端子,通過所有上述複數個半導體晶片之上述邏輯電路而傳播至最下之半導體晶片之上述第2外部端子,且沒有外部輸入至上述複數信號線;且於上述信號經傳播而使得所有上述複數個半導體晶片之上述鎖存電路鎖存個別信號線之資料且所有上述複數個半導體晶片之上述邏輯電路為失效後,於上述半導體裝置接收電源電壓且上述複數個半導體晶片自上述複數個半導體晶片之外部接收無效化之晶片賦能信號時,上述複數個半導體晶片之全部第1及第2外部端子處於相同邏輯位準。
  20. 一種半導體裝置,其包含:複數個半導體晶片,其各個包括:複數個第1外部端子,其位於上述複數個半導體晶片中之對應半導體晶片之第1側;複數個第2外部端子,其位於上述對應半導體晶片之第2側,該第2側與上述第1側相反,該複數個第2外部端子的至少一個電性連接於相應之半導體晶片之上述複數個第1外部端子的至 少一個;上述對應半導體晶片內之複數個貫通通孔,其分別於一端連接至上述第2外部端子,且朝上述第1外部端子延伸;上述對應半導體晶片內之邏輯電路,其分別連接上述貫通通孔之其他端與上述第1外部端子,使得上述貫通通孔與上述第1外部端子之間的複數信號線之各者包含至少一個反相器電路;及上述對應半導體晶片內之鎖存電路,其構成為將上述貫通通孔與上述第1外部端子之間的上述複數信號線之資料進行鎖存;其中上述複數個半導體晶片係積層且經由上述第1及第2外部端子連接,且於上述半導體裝置之電源接通時,信號係自最上之半導體晶片之上述第1外部端子,通過所有上述複數個半導體晶片之上述邏輯電路而傳播至最下之半導體晶片之上述第2外部端子,且沒有外部輸入至上述複數信號線;且於上述信號經傳播而使得所有上述複數個半導體晶片之上述鎖存電路鎖存個別信號線之資料且所有上述複數個半導體晶片之上述邏輯電路為失效後,於上述半導體裝置接收電源電壓且上述複數個半導體晶片自上述複數個半導體晶片之外部接收無效化之晶片賦能信號時,上述複數個半導體晶片之全部第1及第2外部端子處於相同之邏輯位準。
TW104126428A 2015-03-04 2015-08-13 半導體裝置 TWI699761B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201562128034P 2015-03-04 2015-03-04
US62/128,034 2015-03-04

Publications (2)

Publication Number Publication Date
TW201633306A TW201633306A (zh) 2016-09-16
TWI699761B true TWI699761B (zh) 2020-07-21

Family

ID=56850669

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104126428A TWI699761B (zh) 2015-03-04 2015-08-13 半導體裝置

Country Status (2)

Country Link
US (1) US10180692B2 (zh)
TW (1) TWI699761B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10580757B2 (en) 2016-10-07 2020-03-03 Xcelsis Corporation Face-to-face mounted IC dies with orthogonal top interconnect layers
WO2018067719A2 (en) 2016-10-07 2018-04-12 Invensas Bonding Technologies, Inc. Direct-bonded native interconnects and active base die
US10672663B2 (en) 2016-10-07 2020-06-02 Xcelsis Corporation 3D chip sharing power circuit
US10719762B2 (en) 2017-08-03 2020-07-21 Xcelsis Corporation Three dimensional chip structure implementing machine trained network
US10672745B2 (en) 2016-10-07 2020-06-02 Xcelsis Corporation 3D processor
US10580735B2 (en) 2016-10-07 2020-03-03 Xcelsis Corporation Stacked IC structure with system level wiring on multiple sides of the IC die
JP6847797B2 (ja) * 2017-09-21 2021-03-24 キオクシア株式会社 半導体記憶装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030062612A1 (en) * 2001-09-29 2003-04-03 Kabushiki Kaisha Toshiba Stacked type semiconductor device
US20050162950A1 (en) * 2004-01-21 2005-07-28 Seiko Epson Corporation Stacked layered type semiconductor memory device
US20050162946A1 (en) * 2004-01-21 2005-07-28 Seiko Epson Corporation Stacked layered type semiconductor memory device
US20100027309A1 (en) * 2008-01-28 2010-02-04 Samsung Electronics Co., Ltd. Semiconductor memory device including plurality of memory chips
US20100200998A1 (en) * 2009-02-10 2010-08-12 Hitachi, Ltd. Semiconductor integrated circuit device
US20140062587A1 (en) * 2012-09-06 2014-03-06 Kabushiki Kaisha Toshiba Semiconductor device having stacked chips
US20140254254A1 (en) * 2011-11-21 2014-09-11 Kabushiki Kaisha Toshiba Semiconductor storage device and driving method thereof

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7633785B2 (en) * 2007-07-10 2009-12-15 Samsung Electronics Co., Ltd. Semiconductor memory device and method of generating chip enable signal thereof
KR101053534B1 (ko) * 2009-10-29 2011-08-03 주식회사 하이닉스반도체 반도체 장치 및 이의 칩 선택방법
JP2012064891A (ja) 2010-09-17 2012-03-29 Toshiba Corp 半導体装置及びその製造方法
TWI433296B (zh) * 2010-11-19 2014-04-01 Ind Tech Res Inst 多晶片堆疊系統與其晶片選擇裝置
JP2013029448A (ja) 2011-07-29 2013-02-07 Elpida Memory Inc 半導体装置及び半導体装置の試験方法
JP5775787B2 (ja) 2011-10-07 2015-09-09 株式会社日立製作所 半導体装置
US8867286B2 (en) * 2011-12-20 2014-10-21 Industrial Technology Research Institute Repairable multi-layer memory chip stack and method thereof
KR20140136201A (ko) * 2013-05-20 2014-11-28 에스케이하이닉스 주식회사 반도체 장치 및 메모리 시스템
KR20150138703A (ko) * 2014-06-02 2015-12-10 에스케이하이닉스 주식회사 스택 패키지

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030062612A1 (en) * 2001-09-29 2003-04-03 Kabushiki Kaisha Toshiba Stacked type semiconductor device
US20050162950A1 (en) * 2004-01-21 2005-07-28 Seiko Epson Corporation Stacked layered type semiconductor memory device
US20050162946A1 (en) * 2004-01-21 2005-07-28 Seiko Epson Corporation Stacked layered type semiconductor memory device
US20100027309A1 (en) * 2008-01-28 2010-02-04 Samsung Electronics Co., Ltd. Semiconductor memory device including plurality of memory chips
US20100200998A1 (en) * 2009-02-10 2010-08-12 Hitachi, Ltd. Semiconductor integrated circuit device
US20140254254A1 (en) * 2011-11-21 2014-09-11 Kabushiki Kaisha Toshiba Semiconductor storage device and driving method thereof
US20140062587A1 (en) * 2012-09-06 2014-03-06 Kabushiki Kaisha Toshiba Semiconductor device having stacked chips

Also Published As

Publication number Publication date
TW201633306A (zh) 2016-09-16
US20160259352A1 (en) 2016-09-08
US10180692B2 (en) 2019-01-15

Similar Documents

Publication Publication Date Title
TWI699761B (zh) 半導體裝置
CN108932960B (zh) 控制片内终结器的方法和执行该方法的***
US10133284B2 (en) Circuits for setting reference voltages and semiconductor devices including the same
US9070428B2 (en) Semiconductor device
US9401224B2 (en) Monitoring device of integrated circuit
US9263371B2 (en) Semiconductor device having through-silicon via
TW201440068A (zh) 包括電力開啓重置電路之半導體裝置及其操作方法
US11386964B2 (en) Systems and methods involving hardware-based reset of unresponsive memory devices
KR20180130417A (ko) 온-다이 터미네이션의 제어 방법 및 이를 수행하는 시스템
JP2001028192A (ja) フラッシュメモリ装置
KR101027682B1 (ko) 반도체 메모리 장치 및 그 데이터 기입 방법
US11009902B1 (en) Power voltage selection circuit
US7512909B2 (en) Read strobe feedback in a memory system
CN109119122B (zh) 地址控制电路及半导体装置
TWI637388B (zh) 記憶體系統、記憶體模組以及記憶體模組的控制方法
US20150061710A1 (en) Semiconductor apparatus and test method
US20210074339A1 (en) Column control circuit and semiconductor device including the same
CN112151088B (zh) 用于设置参考电压的电路和包括所述电路的半导体器件
US8031533B2 (en) Input circuit of semiconductor memory apparatus and controlling method thereof
JP3258045B2 (ja) 半導体集積回路
JP2005267831A (ja) メモリ装置のビットライン選択信号発生装置