TWI698924B - 在形成半導體中凍結犧牲材料 - Google Patents

在形成半導體中凍結犧牲材料 Download PDF

Info

Publication number
TWI698924B
TWI698924B TW107145867A TW107145867A TWI698924B TW I698924 B TWI698924 B TW I698924B TW 107145867 A TW107145867 A TW 107145867A TW 107145867 A TW107145867 A TW 107145867A TW I698924 B TWI698924 B TW I698924B
Authority
TW
Taiwan
Prior art keywords
sacrificial material
solvent
opening
freezing
freezing point
Prior art date
Application number
TW107145867A
Other languages
English (en)
Other versions
TW201931456A (zh
Inventor
馬修 S 索倫
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW201931456A publication Critical patent/TW201931456A/zh
Application granted granted Critical
Publication of TWI698924B publication Critical patent/TWI698924B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67028Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B08CLEANING
    • B08BCLEANING IN GENERAL; PREVENTION OF FOULING IN GENERAL
    • B08B9/00Cleaning hollow articles by methods or apparatus specially adapted thereto 
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00777Preserve existing structures from alteration, e.g. temporary protection during manufacturing
    • B81C1/00785Avoid chemical alteration, e.g. contamination, oxidation or unwanted etching
    • B81C1/00793Avoid contamination, e.g. absorption of impurities or oxidation
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00777Preserve existing structures from alteration, e.g. temporary protection during manufacturing
    • B81C1/00825Protect against mechanical threats, e.g. against shocks, or residues
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00841Cleaning during or after manufacture
    • B81C1/00849Cleaning during or after manufacture during manufacture
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/0206Cleaning during device manufacture during, before or after processing of insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/0206Cleaning during device manufacture during, before or after processing of insulating layers
    • H01L21/02063Cleaning during device manufacture during, before or after processing of insulating layers the processing being the formation of vias or contact holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02334Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment in-situ cleaning after layer formation, e.g. removing process residues
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67028Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like
    • H01L21/67034Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like for drying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67248Temperature monitoring
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B08CLEANING
    • B08BCLEANING IN GENERAL; PREVENTION OF FOULING IN GENERAL
    • B08B1/00Cleaning by methods involving the use of tools
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B08CLEANING
    • B08BCLEANING IN GENERAL; PREVENTION OF FOULING IN GENERAL
    • B08B3/00Cleaning by methods involving the use or presence of liquid or steam
    • B08B3/04Cleaning involving contact with liquid
    • B08B3/08Cleaning involving contact with liquid the liquid having chemical or dissolving effect
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C2201/00Manufacture or treatment of microstructural devices or systems
    • B81C2201/01Manufacture or treatment of microstructural devices or systems in or on a substrate
    • B81C2201/0101Shaping material; Structuring the bulk substrate or layers on the substrate; Film patterning
    • B81C2201/0102Surface micromachining
    • B81C2201/0105Sacrificial layer
    • B81C2201/0109Sacrificial layers not provided for in B81C2201/0107 - B81C2201/0108

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Cleaning Or Drying Semiconductors (AREA)
  • Semiconductor Memories (AREA)
  • Micromachines (AREA)

Abstract

本發明包含與在形成一半導體中凍結一犧牲材料相關之設備及方法。在一實例中,一種方法可包含:經由凍結固化一結構之一開口中之一犧牲材料,其中該犧牲材料具有低於在一濕式清潔操作中使用之一溶劑之一沸點的一凍結點;及藉由將該犧牲材料曝露於一特定溫度範圍而經由昇華移除該犧牲材料。

Description

在形成半導體中凍結犧牲材料
本發明大體上係關於半導體製程,且更特定言之係關於在形成一半導體中凍結一犧牲材料。
半導體製程(例如,製造)可用於形成半導體裝置,諸如積體電路、記憶體裝置、微機電裝置(MEMS)等。
可藉由半導體製程形成之記憶體裝置之實例包含但不限於:揮發性記憶體(例如,其可需要電力以維持其資料),諸如隨機存取記憶體(RAM)、動態隨機存取記憶體(DRAM)、同步動態隨機存取記憶體(SDRAM)等;及非揮發性記憶體(例如,其可藉由在未被供電時保持經儲存資料而提供永久性資料),諸如NAND快閃記憶體、NOR快閃記憶體、唯讀記憶體(ROM)、電可擦除可程式化ROM (EEPROM)、可擦除可程式化ROM (EPROM)等。
半導體製程可涉及形成可稱為一晶圓或基板之(例如,矽之)一半導體上及/或中的特徵部(例如,圖案)。在一些實例中,諸如矽基材料(例如,氧化矽(SiO)、碳化矽(SiN)、原矽酸四乙酯(TEOS)及/或多晶矽)之一或多個材料可形成於半導體上。例如,可使用一沈積程序(諸如物理氣相沈積(PVD)、化學氣相沈積(CVD)、原子層沈積(ALD)、電化學沈積及/或分子束磊晶等)將一或多個材料形成於半導體上。
隨後,可諸如藉由濕式及/或乾式蝕刻移除一或多個材料之部分(及在一些例項中,半導體之部分)以形成特徵部。在一些實例中,特徵部可具有高高寬比(例如,高度對寬度或直徑之比)且可被稱為高高寬比(HAR)特徵部。例如,特徵部可能藉由HAR開口彼此分離。
在製程期間,半導體及特徵部可經受濕式製程(諸如濕式清潔)及後續乾燥。例如,濕式清潔可有助於諸如藉由移除程序或其他製程移除留下的殘餘物。
本發明包含與形成半導體裝置(諸如積體電路、記憶體裝置、MEMS等)相關聯之製程方法。形成半導體裝置之一實例可包含:經由凍結固化一結構之一開口中之一犧牲材料,其中該犧牲材料具有低於在一濕式清潔操作中使用之一溶劑之一沸點的一凍結點;及藉由將該犧牲材料曝露於一特定溫度及壓力範圍而經由昇華移除該犧牲材料。
相較於先前方法,本發明之實施例提供技術優點,諸如降低製程期間之特徵部倒塌(例如,傾倒)之可能性。例如,若干實施例在一結構(諸如待用於一半導體裝置(例如,一記憶體裝置)中之一結構)中之特徵部之間之開口中形成一犧牲材料,該犧牲材料用於防止在一濕式清潔操作結束時結構乾燥時或在製程(例如,形成半導體裝置)期間將結構自一個製程工具移動至另一製程工具時之特徵部倒塌(例如,有時稱為圖案倒塌)。
一些先前方法可包含:在一乾式蝕刻工具處諸如藉由乾式蝕刻而形成一結構中之特徵部:及將結構移動至一濕式清潔工具(例如,以自結構清潔來自乾式蝕刻之殘餘物)。在清潔之後,來自濕式清潔工具之溶劑可保留在結構上。
例如,液體溶劑可保留在一結構之表面上。剩餘液體溶劑對於具有高高寬比結構之結構(諸如淺溝槽隔離(STI)結構)可成問題。例如,液體溶劑可形成在特徵部之間之開口中。高表面張力可由開口中之液體產生,此可能引起特徵部朝向彼此傾倒(例如,倒塌)而使相鄰特徵部彼此接觸。例如,圖1繪示傾倒(例如,倒塌)至一相鄰特徵部中之一特徵部101及傾倒至彼此中(例如,其有時被稱為橋接)之一對相鄰特徵部102。此可導致半導體裝置結構中之缺陷,且甚至可致使半導體裝置無法操作。
本文中描述之實施例之犧牲材料阻塞開口以防止液體溶劑在一濕式清潔操作之後保留在高高寬比結構上及開口中,且因此可降低高高寬比特徵部歸因於由液體溶劑產生之毛細管力而倒塌之可能性(例如,消除高高寬比特徵部倒塌)。犧牲材料可完全或部分填充開口以防止液體溶劑在結構乾燥時保留在開口中。犧牲材料可為一共晶混合物、一過共晶組合物及/或一亞共晶組合物,以形成在室溫下為一固體、具有一高昇華蒸氣壓且具有低於溶劑之沸點之一凍結點的一犧牲材料。
在以下詳細描述中,參考形成其之一部分且其中藉由圖解展示特定實例之隨附圖式。在圖式中,貫穿數個視圖,相似數字描述實質上類似組件。可利用其他實例,且可在不脫離本發明之範疇之情況下進行結構及電氣改變。因此,以下詳細描述不應被視為限制意義,且本發明之範疇僅由隨附發明申請專利範圍及其等效物定義。
術語半導體可指代例如一塊體材料、一半導電晶圓或一基板且包含任何基底半導體結構。「半導體」或「半導電」應被理解為包含藍寶石上覆矽(silicon-on-sapphire) (SOS)技術、絕緣體上覆矽(silicon-on-insulator) (SOI)技術、薄膜電晶體(TFT)技術、經摻雜及無摻雜半導體、由一基底半導體結構支撐之矽之磊晶層以及其他半導體結構。此外,當在以下描述中提及一半導體時,可能已利用先前程序步驟形成基底半導體結構中之區/接面,且術語半導體可包含含有此等區/接面之下伏層。設備可藉由半導體製程形成但不限於半導體或半導電結構。例如,設備可使用石英基板及/或其他材料形成。
本文中之圖遵循一編號慣例,其中首位或前幾位數字對應於圖式圖號且剩餘數字識別圖式中之一元件或組件。可藉由使用類似數字而識別不同圖之間之類似元件或組件。例如,211可在圖2A中指涉元件「11」,且一類似元件在圖3中可指涉為311。如將暸解,可添加、交換及/或消除在本文中之各項實施例中展示之元件以提供本發明之若干額外實施例。另外,如將暸解,在圖中提供之元件之比例及相對尺度意欲繪示本發明之實施例且不應被視為限制意義。
圖2A至圖2D繪示根據本發明之若干實施例之與形成一半導體裝置(諸如一積體電路之一部分、一記憶體裝置、一MEMS等)相關聯的製程步驟之橫截面視圖。例如,製程步驟可與形成一DRAM記憶體裝置、一NAND快閃記憶體裝置、一NOR快閃記憶體裝置等(例如,其之一記憶體陣列)相關聯。
圖2A描繪在已發生數個製程步驟之後之一結構(例如,其待用於一半導體裝置中)。結構可包含一基底結構,諸如一基板206 (例如,一半導體)。在一些實例中,可使用例如一沈積程序(諸如PVD、CVD、ALD、電化學沈積及/或分子束磊晶等)將一或多個材料210 (諸如矽基或非矽基材料)形成於半導體206之一表面208 (諸如一上表面)上(例如,其上方)。
藉由移除結構之部分(諸如一或多個材料210之部分及半導體206之部分)而形成特徵部211,諸如微特徵部(例如,其具有約0.1微米至約100微米之一寬度或直徑)及/或奈米特徵部(例如,其具有約0.1奈米至約100奈米之一寬度或直徑)。移除程序形成穿過一或多個材料210而停止於半導體206上或中(例如,如圖2A中展示)之開口212,諸如空間(例如,溝槽)。例如,一開口212可介於相鄰特徵部211之間。在一些實例中,各自特徵部211之各者包含一或多個材料210及半導體206之一部分。在一些例項中,移除程序可在基板206之表面上方或上停止。
在一些實例中,半導體206中之開口212 (例如,低於表面208)之部分可對應於隔離區(諸如淺溝槽隔離(STI)區)及/或高高寬比特徵部(諸如在形成電容器、電晶體及其他電組件時使用之特徵部)。在一實例中,一特徵部211可完全為半導體206,且開口212可對應於STI區。特徵部211可為HAR特徵部,且開口212可為HAR開口。例如,一HAR可具有10比1、25比1或更大之一高度對寬度或直徑比。
在一些實例中,開口212及因此圖2A中之結構可使用一乾式製程工具(未展示) (諸如乾式移除工具(例如,乾式蝕刻工具))使用一乾式移除程序(諸如一乾式蝕刻)而形成。一遮罩(未展示) (諸如成像抗蝕劑(例如,光阻劑))可形成於一或多個材料210上方且經圖案化以曝露一或多個材料210之區。隨後,可諸如藉由乾式蝕刻程序移除經曝露區以形成可終止於半導體206上或中之開口212。
在一些實例中,諸如一介電材料(例如,氧化矽、氮化矽等)、一有機化合物(例如,一有機聚合物)、一離子化合物(例如,銨鹽或鹵鹽)、一可溶性材料(例如,可溶於諸如水、氫氟酸(HF)等之一溶劑)等之材料可形成於圖2A之結構上以阻塞開口212。例如,可在將結構曝露於一含水分氣氛(諸如空氣)之前在一乾式移除工具處將材料形成於圖2A之結構上。
一濕式清潔工具可專用於移除可因乾式蝕刻而形成之顆粒及/或殘餘物及/或移除沈積於晶圓上之其他材料(例如,犧牲材料及/或遮罩材料)。在一些實例中,用於填充開口之材料之組合物可經選擇使得其可藉由待用於濕式清潔之濕式清潔化學物移除。
可經由濕式清潔工具(例如,作為濕式清潔操作之部分)自結構移除來自乾式蝕刻程序之材料以重新曝露(例如,重新敞開)特徵部211之間之開口212。在一實例中,濕式清潔操作可在一惰性氣氛中執行,使得未將圖2A之結構曝露於一反應性氣體(例如,O2 )。
在一些實例中,濕式清潔可包含一水性濕式清潔,該水性濕式清潔可包含氫氟酸(HF)。在一實例中,一水性濕式清潔可包含一標準清潔-1 (SC-1) (例如,其用於移除有機物、顆粒及膜),該SC-1可包含去離子(DI)水、水性氫氧化銨及水性過氧化氫。在一些例項中,可在SC-1之後作為水性濕式清潔之部分執行一標準清潔2 (SC-2) (例如,其用於移除金屬離子),該SC-2可包含去離子(DI)水、水性鹽酸及水性過氧化氫。濕式清潔程序可進一步包含運用一DI水清洗、其後接著異丙醇(IPA)清洗之水性濕式清潔,其後接著乾燥,諸如旋轉乾燥。在其他實例中,可整合濕式清潔操作及材料之移除,且濕式清潔操作可移除來自乾式蝕刻之殘餘物。
隨後,如圖2B中展示,在濕式清潔工具處將一犧牲材料220 (諸如一揮發性固體材料)形成於圖2A之結構上(例如,使用犧牲材料220來塗佈圖2A之結構)以阻塞開口212 (例如,未將結構曝露於一氣體)。例如,可將犧牲材料220旋塗至圖2A之結構上。在一些實例中,犧牲材料220藉由完全填充開口212而阻塞開口212。在一些實例中,犧牲材料220可完全填充開口212,使得犧牲材料220之一上表面可與特徵部211之上表面216共面(例如,齊平)。另外,如圖2B中展示,犧牲材料220可過填充開口212且在特徵部211之上表面216上方延伸(例如,覆蓋上表面216)。在一些實例中,犧牲材料220可部分填充開口212,使得犧牲材料220之上表面可低於上表面216之高度。在一些實例中,犧牲材料220可使來自濕式清潔操作之任何液體完全移位。
在一些實例中,可熔融揮發性固體以產生一液體。接著,可將液體沈積於圖2A之結構上且至圖2A中之開口212中,且將其固化以形成圖2B之結構。例如,可經由凍結而固化液體。
隨後,可將圖2B之結構自濕式清潔工具移動至一不同製程工具,諸如沈積工具。例如,圖2B之結構在自濕式清潔工具移動至沈積工具時可曝露於一含水分氣氛。然而,藉由封閉開口212且覆蓋特徵部211,犧牲材料220防止特徵部211上及開口212中之冷凝,及因此起因於冷凝及/或物理力之特徵部211之傾倒。犧牲材料220亦可保護特徵部211免於在結構移動通過一含氧氣氛時可發生之氧化。
如圖2C中展示,可在濕式清潔工具及/或沈積工具處移除犧牲材料220以重新曝露特徵部211之間之開口212。對於其中犧牲材料220係一揮發性材料之實例,可藉由昇華移除犧牲材料220。例如,一腔室(諸如腔室440,如圖4中展示)中之壓力、溫度及/或氣體可經設定使得犧牲材料220昇華。例如,可藉由如圖4中展示之一泵444控制壓力,可藉由一溫度控制件448控制溫度,且可藉由如圖4中展示之一氣體沖洗446控制腔室內部之氣體。在其他實例中,可藉由自腔室移除結構而移除揮發性犧牲材料220。犧牲材料220可為一共晶混合物、一過共晶組合物及/或一亞共晶組合物,以形成在室溫下為一固體、具有一高昇華蒸氣壓且具有低於溶劑之沸點之一凍結點的一犧牲材料220。
在一些實例中,可在未用一犧牲材料(諸如圖2B中之犧牲材料220)完全填充開口212之情況下阻塞圖2A之結構中之開口212。如圖3中展示,一犧牲材料330可形成於一結構(諸如圖2A之結構)上以形成圖3中之結構。犧牲材料330形成於開口312中及特徵部311之間,使得犧牲材料330鄰近於開口312之一頂部阻塞開口312而未完全填充開口312。犧牲材料330在完全填充開口之前鄰近於開口之頂部夾止,而在特徵部311之間留下空隙332。例如,犧牲材料330內襯於開口312且鄰近於開口312之頂部阻塞開口312以產生空隙332。例如,犧牲材料330藉由橫跨相鄰特徵部311之間之開口的上部分而耦合於相鄰特徵部311之間。
在一些實例中,犧牲材料330可為犧牲材料220 (諸如一揮發性材料),且圖3之結構可形成於濕式清潔工具(其可包含腔室440)處。例如,在犧牲材料330係一揮發性材料之情況中,可藉由昇華而移除犧牲固體330以形成圖2C之結構,如先前描述。在一些實例中,可藉由作為一液化固體施覆揮發性固體且容許液化固體固化而形成圖3之結構。
在其他實例中,犧牲材料330可經沈積以部分填充開口312,使得犧牲材料330形成於特徵部311上在開口312內(如圖3中展示),因此內襯於開口312但未夾止。
圖4係根據本發明之若干實施例之結合與形成一半導體裝置相關聯之製程步驟使用的一製程設備之一方塊圖圖解。製程設備可包含:一腔室440,其用於將犧牲材料形成於結構之開口中;一載體442,其可固持一批半導體晶圓443;及工具,例如一泵444、一氣體沖洗446及一溫度控制件448,其等可經由昇華移除犧牲材料。
在一些實例中,可在腔室440中將一犧牲材料形成於一結構之一開口中。犧牲材料可阻塞結構中之開口212 (在圖2A或圖2C中)。結構可包含於半導體晶圓443之一者上。結構可包含複數個特徵部。呈固態之犧牲材料可防止在濕式清潔操作之後因毛細管力引起之圖案倒塌。
在一些實例中,可回應於執行一濕式清潔操作而將犧牲材料形成於結構之開口中。濕式清潔操作可在腔室440中及/或與腔室440所處之相同設備中執行。濕式清潔操作可包含在形成犧牲材料之前使用一溶劑濕式清潔結構。溶劑可在移除犧牲材料之前蒸發。例如,溶劑可在二氧化碳(CO2 )氣氛中蒸發。在一些實例中,呈液態之犧牲材料可使濕式清潔操作之一溶劑移位。可將犧牲材料旋塗至結構中之開口212中(在圖2A或圖2C中)。
在一些實例中,可經由凍結而固化結構之開口中之犧牲材料。固化犧牲材料可阻塞結構之開口。固化可包含將犧牲材料冷卻至低於其凍結點。可藉由經由腔室440之一溫度控制機構448降低腔室440之溫度而冷卻犧牲材料。
在一些實例中,犧牲材料之凍結點可高於室溫以容許犧牲材料在受熱時施覆且接著在室溫下凍結。高於室溫之犧牲材料之凍結點防止需要冷卻結構且容許犧牲材料在室溫下在未熔融之情況下保留在結構之開口中,直至昇華。犧牲材料之凍結點可高於發生昇華之一溫度以防止在結構乾燥時發生昇華。犧牲材料之凍結點可低於溶劑之一沸點以防止在提供犧牲材料時溶劑沸騰。當一溶劑沸騰時,可產生蒸氣氣泡且導致因毛細管力引起之倒塌。例如,犧牲材料之凍結點可低於攝氏82度(其係異丙醇(IPA)之沸點)。在一些實例中,犧牲材料之凍結點可介於攝氏30度與攝氏60度之間,此係高於室溫且低於一溶劑之沸點的一區。
在一些實例中,犧牲材料可為一共晶混合物、一過共晶組合物及/或一亞共晶組合物,以形成在室溫下為一固體、具有一高昇華蒸氣壓且具有低於溶劑之沸點之一凍結點的一犧牲材料。例如,犧牲材料可為樟腦及萘混合物。
可在腔室440中移除犧牲材料。可藉由經由腔室440之溫度控制機構448提高腔室440之溫度而經由昇華移除犧牲材料。加熱結構可引起犧牲材料在未熔融之情況下熱分解成一氣態產物。可使用一溫度控制件448 (例如,一熱板)來加熱結構。腔室440及/或溫度控制件448可包含一氣體沖洗446或一泵444 (例如,一真空)以移除氣態副產物。氣體沖洗446及泵444可經提供以藉由移除氣態副產物而保護結構免於氧化。
在一些實例中,可藉由將犧牲材料曝露於次大氣壓而經由昇華移除犧牲材料。可經由一泵444對腔室440加壓而將犧牲材料曝露於次大氣壓。例如,泵444可為連接至腔室440或與腔室440分離之一真空。在一些實例中,可藉由加熱結構而加速昇華。例如,可藉由一溫度控制件448加熱結構。
在一些實例中,可藉由自結構移除一反應性氣體而經由昇華移除犧牲材料。犧牲材料可回應於自結構移除反應性氣體而分解成一氣體混合物。例如,可經由氣體沖洗446移除反應性氣體。
圖5係一設備(諸如一記憶體裝置550)之一方塊圖。例如,記憶體裝置550可為一揮發性記憶體裝置(諸如一DRAM)、一非揮發性記憶體裝置(諸如NAND快閃記憶體或NOR快閃記憶體)等。例如,記憶體裝置550可至少部分使用諸如先前結合圖2A至圖2D及圖3描述之製程形成。
記憶體裝置550包含耦合至一記憶體陣列554 (諸如一DRAM陣列、一NAND陣列、一NOR陣列等)之一控制器552,諸如一特定應用積體電路(ASIC)。例如,記憶體陣列554可至少部分根據先前描述之製程形成。
控制器552可控制記憶體裝置550上及記憶體陣列554之操作,包含例如資料感測(例如,讀取)及資料程式化(例如,寫入)。記憶體裝置550可耦合至一主機裝置(圖5中未展示)。
本發明之實施例使用犧牲材料來阻塞(例如,待用於諸如積體電路、記憶體裝置、MEMS及類似者之半導體裝置中之)結構中(諸如在結構中之特徵部之間)的開口。犧牲材料防止在結構移動通過工具之間之一潮濕氣氛時冷凝形成於開口中,藉此防止特徵部倒塌。
儘管本文中已繪示及描述特定實例,然一般技術者將暸解,經計算以達成相同結果之一配置可取代所展示之特定實施例。本發明意欲涵蓋本發明之一或多項實施例之調適或變動。應瞭解,已以一闡釋性方式而非一限制性方式進行上述描述。應參考隨附發明申請專利範圍以及此等發明申請專利範圍所授權之等效物之全範圍判定本發明之一或多個實例之範疇。
101‧‧‧特徵部 102‧‧‧特徵部 206‧‧‧基板/半導體 208‧‧‧半導體之表面 210‧‧‧材料 211‧‧‧特徵部 212‧‧‧開口 216‧‧‧特徵部之上表面 220‧‧‧犧牲材料 311‧‧‧特徵部 330‧‧‧犧牲材料/犧牲固體 440‧‧‧腔室 442‧‧‧載體 443‧‧‧半導體晶圓 444‧‧‧泵 446‧‧‧氣體沖洗 448‧‧‧溫度控制件/溫度控制機構 550‧‧‧記憶體裝置 552‧‧‧控制器 554‧‧‧記憶體陣列
圖1呈現特徵部傾倒之各種實例。
圖2A至圖2D繪示根據本發明之若干實施例之與形成一半導體裝置相關聯的製程步驟之橫截面視圖。
圖3係根據本發明之若干實施例之與形成一半導體裝置相關聯的一製程步驟之一實例。
圖4係根據本發明之若干實施例之結合與形成一半導體裝置相關聯之製程步驟使用的一製程設備之一方塊圖圖解。
圖5係至少部分根據本發明之若干實施例形成之一設備之一方塊圖圖解。
311‧‧‧特徵部
330‧‧‧犧牲材料/犧牲固體

Claims (15)

  1. 一種用於形成一半導體裝置之方法,其包括:藉由一犧牲材料將使用於一濕式清潔操作之一溶劑移位(displace),其中該犧牲材料具有低於該溶劑之一沸點之一凍結點;經由凍結固化一結構之一開口中之該犧牲材料,其中該犧牲材料包括萘(naphthalene)且該犧牲材料之凍結點係介於攝氏30度及攝氏60度之間;及藉由將該犧牲材料曝露於一特定溫度範圍而經由昇華移除該犧牲材料。
  2. 如請求項1之方法,其中回應於執行一濕式清潔操作而在該結構之該開口中固化該犧牲材料。
  3. 如請求項1之方法,其中固化該犧牲材料阻塞該結構之該開口。
  4. 如請求項1之方法,其中固化該犧牲材料包含將該犧牲材料冷卻至低於其凍結點。
  5. 如請求項1至4中任一項之方法,其中該犧牲材料係樟腦及萘混合物。
  6. 如請求項1至4中任一項之方法,其中固化該犧牲材料防止該結構乾 燥時之圖案倒塌。
  7. 一種用於形成一半導體裝置之方法,其包括:形成一結構中之複數個特徵部;使用一溶劑在該結構上執行一濕式清潔操作;藉由一犧牲材料將該溶劑移位,其中該犧牲材料具有低於該溶劑之一沸點之一凍結點;經由凍結固化該等特徵部之開口中之該犧牲材料,其中該犧牲材料包括樟腦(camphor)且該犧牲材料之該凍結點係介於攝氏30度及攝氏60度之間;及藉由將該犧牲材料曝露於一特定溫度範圍而經由昇華移除該犧牲材料。
  8. 如請求項7之方法,其中該犧牲材料係一共晶混合物。
  9. 一種用於形成一半導體裝置之方法,其包括:形成一結構中之複數個特徵部;使用一溶劑對該結構執行一濕式清潔操作;藉由一犧牲材料將該溶劑移位,其中該犧牲材料具有低於該溶劑之一沸點之一凍結點;經由凍結固化該複數個特徵部之一開口中之該犧牲材料,其中該犧牲材料包括樟腦及萘混合物且該犧牲材料之該凍結點係介於攝氏30度及攝氏60度之間;及 藉由將該犧牲材料曝露於一特定溫度範圍而經由昇華移除該犧牲材料。
  10. 如請求項9之方法,其中該犧牲材料之該凍結點高於發生昇華之一溫度。
  11. 如請求項9之方法,其中該犧牲材料之該凍結點低於該溶劑之該沸點以防止該溶劑沸騰。
  12. 如請求項9至11中任一項之方法,其中該溶劑係異丙醇(IPA)。
  13. 一種半導體製程系統,其包括:一腔室,其經組態以處理一載體上之一半導體晶圓;其中該腔室經組態以藉由一犧牲材料將使用於一濕式清潔操作之一溶劑移位,其中該犧牲材料具有低於該溶劑之一沸點之一凍結點,且經組態以經由凍結固化該半導體晶圓上之結構之開口中的該犧牲材料,其中該犧牲材料包括萘且該犧牲材料之該凍結點係介於攝氏30度及攝氏60度之間,且經組態以藉由將該犧牲材料曝露於一特定溫度範圍而經由昇華移除該犧牲材料。
  14. 如請求項13之系統,其中可藉由經由該腔室之一溫度控制機構降低該腔室之溫度而固化該犧牲材料。
  15. 如請求項13至14中任一項之系統,其中可藉由經由該腔室之一溫度控制機構提高該腔室之溫度而移除該犧牲材料。
TW107145867A 2017-12-19 2018-12-19 在形成半導體中凍結犧牲材料 TWI698924B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/847,705 US10957530B2 (en) 2017-12-19 2017-12-19 Freezing a sacrificial material in forming a semiconductor
US15/847,705 2017-12-19

Publications (2)

Publication Number Publication Date
TW201931456A TW201931456A (zh) 2019-08-01
TWI698924B true TWI698924B (zh) 2020-07-11

Family

ID=66814681

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107145867A TWI698924B (zh) 2017-12-19 2018-12-19 在形成半導體中凍結犧牲材料

Country Status (4)

Country Link
US (2) US10957530B2 (zh)
CN (1) CN111492462A (zh)
TW (1) TWI698924B (zh)
WO (1) WO2019125853A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10957530B2 (en) * 2017-12-19 2021-03-23 Micron Technology, Inc. Freezing a sacrificial material in forming a semiconductor
US10964525B2 (en) * 2017-12-19 2021-03-30 Micron Technology, Inc. Removing a sacrificial material via sublimation in forming a semiconductor
CA3164293A1 (en) * 2020-01-10 2021-07-15 Real Isolates, Llc Methods for obtaining compounds from a plant or fungus material, respective compositions, and uses thereof
US11476268B2 (en) * 2020-05-29 2022-10-18 Micron Technology, Inc. Methods of forming electronic devices using materials removable at different temperatures

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201308486A (zh) * 2011-05-31 2013-02-16 Lam Res Corp 基板冷凍乾燥設備及方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4762098B2 (ja) * 2006-09-28 2011-08-31 大日本スクリーン製造株式会社 基板処理装置および基板処理方法
US7838425B2 (en) 2008-06-16 2010-11-23 Kabushiki Kaisha Toshiba Method of treating surface of semiconductor substrate
DE102009058278B3 (de) 2009-12-13 2011-05-19 Stiftung Alfred-Wegener-Institut Für Polar- Und Meeresforschung Vorrichtung zur Ansiedelung und Erntung von marinen Hartbodentieren
US8617993B2 (en) 2010-02-01 2013-12-31 Lam Research Corporation Method of reducing pattern collapse in high aspect ratio nanostructures
JP2012084789A (ja) 2010-10-14 2012-04-26 Toshiba Corp 半導体装置の製造方法および半導体製造装置
JP5753391B2 (ja) 2011-02-03 2015-07-22 株式会社Screenホールディングス 基板処理方法
JP5622675B2 (ja) 2011-07-05 2014-11-12 株式会社東芝 基板処理方法及び基板処理装置
JP5755958B2 (ja) 2011-07-08 2015-07-29 株式会社フジキン 半導体製造装置の原料ガス供給装置
JP2013042094A (ja) 2011-08-19 2013-02-28 Central Glass Co Ltd ウェハの洗浄方法
US20130081301A1 (en) 2011-09-30 2013-04-04 Applied Materials, Inc. Stiction-free drying of high aspect ratio devices
TWI826650B (zh) 2012-11-26 2023-12-21 美商應用材料股份有限公司 用於高深寬比半導體元件結構具有污染物去除之無黏附乾燥處理
US20150064911A1 (en) * 2013-08-27 2015-03-05 Tokyo Electron Limited Substrate processing method, substrate processing apparatus and storage medium
US10090376B2 (en) * 2013-10-29 2018-10-02 Micron Technology, Inc. Methods of forming semiconductor device structures, and methods of forming capacitor structures
KR102166974B1 (ko) 2013-11-11 2020-10-16 도쿄엘렉트론가부시키가이샤 에칭 후 폴리머의 제거 및 하드마스크 제거의 향상을 위한 방법 및 하드웨어
US20160042945A1 (en) 2014-08-11 2016-02-11 Lam Research Corporation Coverage of high aspect ratio features using spin-on dielectric through a wetted surface without a prior drying step
JP6461749B2 (ja) * 2015-08-26 2019-01-30 東芝メモリ株式会社 基板処理方法および基板処理装置
US9653307B1 (en) 2016-07-14 2017-05-16 Micron Technology, Inc. Surface modification compositions, methods of modifying silicon-based materials, and methods of forming high aspect ratio structures
JP6356207B2 (ja) 2016-12-15 2018-07-11 東京エレクトロン株式会社 基板乾燥方法及び基板処理装置
US10957530B2 (en) * 2017-12-19 2021-03-23 Micron Technology, Inc. Freezing a sacrificial material in forming a semiconductor

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201308486A (zh) * 2011-05-31 2013-02-16 Lam Res Corp 基板冷凍乾燥設備及方法

Also Published As

Publication number Publication date
US20210225637A1 (en) 2021-07-22
US20190189427A1 (en) 2019-06-20
US10957530B2 (en) 2021-03-23
CN111492462A (zh) 2020-08-04
TW201931456A (zh) 2019-08-01
US11482409B2 (en) 2022-10-25
WO2019125853A1 (en) 2019-06-27

Similar Documents

Publication Publication Date Title
TWI698924B (zh) 在形成半導體中凍結犧牲材料
US11600485B2 (en) Using sacrificial solids in semiconductor processing
TWI747996B (zh) 乾燥高深寬比特徵
US20210210341A1 (en) Sublimation in forming a semiconductor
TWI711069B (zh) 半導體製程中之矽氫化
US11791152B2 (en) Residue removal during semiconductor device formation
TWI767920B (zh) 乾燥高深寬比特徵