TWI565036B - 尺寸減小的半導體裝置及其製造方法 - Google Patents

尺寸減小的半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI565036B
TWI565036B TW103125805A TW103125805A TWI565036B TW I565036 B TWI565036 B TW I565036B TW 103125805 A TW103125805 A TW 103125805A TW 103125805 A TW103125805 A TW 103125805A TW I565036 B TWI565036 B TW I565036B
Authority
TW
Taiwan
Prior art keywords
blocks
semiconductor device
word lines
dummy word
line
Prior art date
Application number
TW103125805A
Other languages
English (en)
Other versions
TW201605023A (zh
Inventor
李亞叡
陳冠復
Original Assignee
旺宏電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司 filed Critical 旺宏電子股份有限公司
Priority to TW103125805A priority Critical patent/TWI565036B/zh
Publication of TW201605023A publication Critical patent/TW201605023A/zh
Application granted granted Critical
Publication of TWI565036B publication Critical patent/TWI565036B/zh

Links

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

尺寸減小的半導體裝置及其製造方法 【0001】
本發明之範例實施例大致上是有關於一種半導體裝置,且特別是有關於避免字元線干擾的一種尺寸減小的半導體裝置。
【0002】
半導體裝置可典型地分為需要電源以維持資料之儲存的揮發性半導體裝置,或即使移除電源仍可保留資料的非揮發性半導體裝置。非揮發性半導體裝置的一範例係快閃記憶體裝置,其大致上包括以列與欄排列的記憶胞(memory cell)的一陣列。各個記憶胞包括具有閘極、汲極、源極以及被定義於汲極與源極之間的通道的一電晶體結構。各個記憶胞係位於字元線與位元線之間的交集處,在該處,閘極係連接至字元線,汲極係連接至位元線,且源極係連接至源極線,接著連接至共同接地(common ground)。傳統之快閃記憶胞的閘極大致上包括雙閘極結構,雙閘極結構包括一控制閘極以及一浮接的閘極,其中浮接的閘極係夾置於兩個介電層之間,以捕捉載子(例如電子),以寫入記憶胞。
【0003】
快閃記憶體裝置可接著被分為NOR或NAND快閃記憶體裝置。雖然NOR快閃記憶體具有它的好處,NAND快閃記憶體典型地提供較快的寫入以及抹除速度,大部分係因為其之串聯結構(serialized structure),藉此可於記憶胞的串列上實施寫入以及抹除運作。
【0004】
儘管現存的NAND快閃記憶體具有這些優點,半導體工業越來越朝向更小且更具性能的電子裝置發展。為了在減小這類裝置的尺寸的同時維持或改進它們各自的性能,裝置內之元件的尺寸以及這些元件之間的距離必須被減小。
【0005】
關於NAND快閃記憶體裝置,問題產生於維持記憶胞的性能與各自的功能阻止了尺寸的減小。舉例來說,所選電晶體與觸點(contact)之傳統串列高度已逐漸地成為減小記憶胞尺寸之規模的障礙。因為減小字元線與源極線之間的距離造成洩漏的擔憂,已證明不易到達這些尺寸。關於這方面,來自接地選擇線(ground select line, GSL)的閘極引發汲極漏(Gate-Induced Drain Leakage, GIDL)電流可以造成對於鄰近高臨界電壓之記憶胞的熱電子(hot electron, hot-E)干擾。因此,邊緣字元線經常經歷此干擾。
【0006】
因此,本發明所屬技術領域對於減小NAND快閃記憶體裝置之尺寸,而同時降低熱電子邊緣字元線干擾之可能性仍然有需求。
【0007】
依照本發明之實施例,提供能夠同時減小晶片的尺寸以及避免邊緣字元線熱電子干擾的一種非揮發性半導體裝置。如在此所述,自包括多個區塊的串列移除接地選擇線(GSLs)能夠減小晶片的尺寸,且能夠降低易受熱電子干擾之邊緣字元線的數目。並且,於一些實施例中,本發明之實施例使用空間(space)和/或虛設(dummy)字元線以防止於一區塊中實施的運作干擾鄰近區塊的字元線。因此,用以寫入、抹除或讀取記憶胞功能的運作係良好的,邊緣字元線的干擾係減輕,並可以實質上減小晶片的尺寸。
【0008】
於第一範例實施例中,提供一非揮發性半導體裝置,其包括一基板以及多個區塊,此多個區塊形成一串列,其中各個區塊係位於基板上且包括配置於基板上的多條字元線。各個區塊係位於基板上且包括多條配置於基板上的字元線。串列包括一單一的接地選擇線,配置於多個區塊之一側,且單一的串列選擇線係配置於多個區塊的另一側。非揮發性半導體裝置可包括快閃記憶體,且特別是可包括NAND快閃記憶體。
【0009】
於一些實施例中,此多個區塊的字元線定義將串列中之各個區塊自串列中之相鄰區塊分離的間隙。關於這方面,可於串列的區塊之間的間隙中配置一或多條虛設字元線。於一實施例中,虛設字元線係浮接的(floating)虛設字元線。於另一實施例中,虛設字元線具有偏壓。於又一實施例中,虛設字元線係接地連接。於其他實施例中,虛設字元線可包括多條字元線。
【0010】
於另一範例實施例中,提供一種非揮發性半導體裝置的製造方法。此方法包括提供一基板,以及設置多個區塊於基板上,以形成一串列,其中此多個區塊的各個區塊包括配置於基板上的多條字元線。此方法更包括形成與串列關聯的一單一的接地選擇線,其中此一單一的接地選擇線係配置於此多個區塊的一側,並形成與串列關聯的一單一的串列選擇線,其中此一單一的串列選擇線係配置於此多個區塊的另一側。可於此多個區塊之相對的側上配置接地選擇線以及串列選擇線。
【0011】
於此方法的一些實施例中,設置多個區塊於基板上的步驟包括:以此多個區塊之字元線定義將串列中之各個區塊自串列中之相鄰區塊分離的間隙。關於這方面,此方法可包括於分離多個區塊之兩個區塊的間隙中設置虛設字元線。為此,於一實施例中,虛設字元線係浮接的虛設字元線。於另一實施例中,虛設字元線具有偏壓。於又一實施例中,虛設字元線係接地連接。於其他實施例中,虛設字元線包括多條字元線。
【0012】
於又另一實施例中,提供一種非揮發性半導體裝置的操作方法。關於這方面,非揮發性半導體裝置的操作方法可包括自形成串列之多個區塊中選擇一第一區塊,並於所選的區塊上實施一運作。
【0013】
在一個這樣的實施例中,運作包括抹除運作,其中偏壓係施加至所選區塊的多條字元線上,以抹除儲存於所選區塊之複數個記憶胞中的資料,偏壓並不施加至虛設字元線。
【0014】
於另一這樣的實施例中,運作包括寫入運作,其中偏壓係施加至所選區塊的多條字元線上,以寫入所選區塊之複數個記憶胞中,偏壓並不施加至虛設字元線。
【0015】
於又另一這樣的實施例中,運作包括讀取運作,施加一導通電壓(pass voltage)至虛設字元線。
【0016】
上述總結的提供僅是為了概括一些範例實施例的目的,以提供對於本發明一些方面的基本理解。因此,可以理解的是,上述實施例僅為範例,不應以任何方式被解釋為限縮本發明之範圍或精神。可以理解的是,本發明之範圍除了在此概括的那些實施例,尚包括許多潛在的實施例,下文中將會進一步敘述其中某些實施例。
【0017】
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下,其中圖式可能不是依其實際比例加以繪製:
【0036】
102‧‧‧字元線
102d‧‧‧虛設字元線
102e‧‧‧邊緣字元線
104‧‧‧位元線
106‧‧‧源極線
108‧‧‧串列選擇線
110‧‧‧接地選擇線
112‧‧‧高度
202‧‧‧間隙
302‧‧‧高度
402、502、602、BLKn、BLKn+1‧‧‧區塊
702、704、706、708‧‧‧運作
【0018】

第1圖繪示傳統的快閃記憶體裝置的上視圖。
第2圖繪示依照本發明範例實施例之允許降低串列高度之半導體裝置的修改的上視圖。
第3圖繪示依照本發明範例實施例之尺寸減小的半導體裝置的上視圖。
第4-6圖繪示依照本發明範例實施例之可使用尺寸減小的半導體裝置實施的示範性運作。
第7圖繪示製造依照本發明範例實施例之半導體裝置的運作流程圖。
【0019】
配合所附圖式,將更充分地於下文中描述本發明之一些實施例,圖式中顯示本發明的一些實施例,但並非所有實施例。事實上,可以許多不同的形式體現這些發明,並不應被解釋為限於在此所闡述的實施例;更確切地說,這些實施例的提供是用以使得本公開符合適用的法律要求。本公開中類似的元件符號指類似的元件。
【0020】
如在此所使用的,「非揮發性記憶體」指即使自記憶體移除電性的提供仍能夠儲存資訊的半導體裝置。非揮發性記憶體包括但不限於遮罩唯讀記憶體(Mask Read-Only Memory)、可程式唯讀記憶體(Programmable Read-Only Memory)、可抹除可程式唯讀記憶體(Erasable Programmable Read-Only Memory)、電子式可抹除可程式唯讀記憶體(Electrically Erasable Programmable Read-Only Memory)以及快閃記憶體。
【0021】
如在此所使用的,「基板」可包括任何在下方的在其上可形成裝置、電路、磊晶層或半導體的材料。大致上,基板可用以定義位於半導體裝置下方或甚至形成半導體裝置的基底層的層。基板可包括矽、摻雜矽、鍺、矽鍺、半導體化合物或其他半導體材料的其中之一或任何組合。
【0022】
現在請參照第1圖,其繪示傳統的非揮發性半導體裝置。第1圖的半導體裝置包括多個區塊(雖然以類似的配置可附加額外的區塊至半導體,於此實施例中顯示兩個區塊BLKn 以及BLKn+1 )。各個區塊包括多條字元線102,與多條位元線104相交。記憶胞係位於各個交點,記憶胞包括閘極、汲極、源極以及被定義在介於汲極與源極之間的通道。如前面所述,各個記憶胞的閘極係連接至字元線,汲極係連接至位元線,且源極係連接至設置於相鄰區塊BLKn 與BLKn+1 之間的源極線106,區塊BLKn 與BLKn+1 係連接至共同接地。如進一步於第1圖中所示者,各個區塊具有對應的串列選擇線108以及接地選擇線110。
【0023】
使用此傳統的半導體構造,兩個區塊的串列具有對應的高度112。然而,為了減小整體晶片的尺寸,各個區塊的組成元件必須減小尺寸和/或處於彼此較靠近的關係。然而,如前面所述,把字元線與串列選擇線以及接地選擇線設置於較靠近的位置,使得邊緣字元線之熱電子干擾的可能性較大。關於這方面,因為邊緣字元線102e以及串列選擇線與接地選擇線各自的通道電壓之間的電位差,可能產生影響邊緣字元線的橫向電場。特別是,此電場可在邊緣字元線102e產生熱電子,熱電子可能被注入與沿著邊緣字元線之記憶胞關聯的資料層。邊緣字元線102e可能因此被不適當地寫入。與此類似,把區塊設置於較靠近彼此的位置,寫入以及抹除運作亦可能將附隨的干擾引導至相鄰區塊的邊緣字元線102e。因此,存在對於能夠減小晶片的尺寸且同時避免這些干擾問題之串列配置的需求。
【0024】
第2圖繪示依照本發明範例實施例之能夠降低串列高度之半導體裝置的修改的上視圖。第2圖亦描述兩個區塊BLKn 以及BLKn+1 ,但是它們的配置已經與第1圖所示的那些配置方式不同。關於這方面,第2圖繪示源極線106已被移至相鄰區塊的一側,且僅提供單一的串列選擇線108以及單一的接地選擇線110。如此一來,使用相同串列高度112提供相連區塊之間的間隙202。提供這樣大的間隙202降低對於這些區塊中的一個區塊之由實施於其他區塊的寫入或抹除運作所造成的干擾的可能性。此外,因為僅使用單一的串列選擇線108以及單一的接地選擇線110,所以僅有一條邊緣字元線120e與串列選擇線108關聯,且僅有一條邊緣字元線120e與接地選擇線110關聯。因此,儘管第1圖所示之傳統半導體裝置包括四條易受熱電子干擾的邊緣字元線120e,第2圖中所示之修改的半導體裝置僅包括兩條邊緣字元線120e。因此,除了於相鄰區塊之間提供大的間隙,第2圖的半導體裝置具有較少之易受熱電子干擾的字元線。應該注意的是,雖然第2圖繪示串列僅具有兩個區塊BLKn 以及BLKn+1 ,可加入任何數目之額外的區塊至串列。
【0025】
現在請參照第3圖,其繪示依照本發明範例實施例之尺寸減小的半導體裝置的上視圖。第3圖中所示之半導體裝置顯示對於第2圖中所示之裝置的進一步修改。第3圖的半導體裝置移動相鄰區塊更靠近在一起,並使用一或多條虛設字元線102d分離它們,而不是簡單地於串列的相鄰區塊之間製造間隙202。雖然第3圖中繪示兩條虛設字元線,於一些實施例中,可有更多或更少條於串列中分離相鄰區塊的虛設字元線102d。雖然於此圖式中相鄰區塊係較靠近在一起,虛設字元線102d阻止一個區塊中藉由實施運作於其相鄰區塊上所造成的干擾。
【0026】
於一實施例中,虛設字元線係浮接的,且虛設字元線之阻抗以及相鄰區塊之間的距離產生足夠的緩衝以減輕電位干擾。於另一實施例中,提供具有偏壓的虛設字元線,此一偏壓可干擾任何可能在運作過程中促使熱電子干擾的橫向電場。於又另一實施例中,虛設字元線係接地連接,這在熱電子能夠自一個區塊移動通過虛設字元線102d至其相鄰區塊之前,自電路移除熱電子。如上所述,虛設字元線可包括多條字元線。
【0027】
在各個例子中,雖然移動相鄰區塊更靠近在一起,一或多條虛設字元線102d的存在允許完全的寫入、抹除以及讀取功能。因此,如第3圖中所示,因為兩個區塊串列高度自如第1圖以及第2圖中所示之半導體裝置中的高度112減少至降低的串列高度302,晶片尺寸可以顯著的幅度減小。
【0028】
應該注意的是,雖然第3圖繪示串列僅具有兩個區塊BLKn 以及BLKn+1 ,可加入任何數目之額外的區塊至串列。尤其是,當與第1圖中所示之傳統的裝置比較時,提供至如第3圖所示配置的串列的各個額外區塊產生更大程度的效率,這是因為當隨著各個額外區塊加入多條字元線時,沒有新的串列選擇線108或接地選擇線110加入,因此對於加入至半導體裝置的各個區塊,相較於依照第1圖或第2圖配置之裝置的整體串列高度,具有如第3圖所示之配置的裝置的整體串列高度以較小的幅度增加。
【0029】
第4-6圖繪示依照本發明範例實施例之可使用尺寸減小的半導體裝置實施的範例運作。
【0030】
第4圖繪示其中使用虛設字元線102d以避免一個區塊中由實施抹除運作於所選相鄰區塊上所造成的干擾的一實施例。關於這方面,選擇區塊402來抹除。此運作可施加偏壓至所選區塊的記憶胞。尤其是,即使當偏壓施加至所選區塊,虛設字元線與串列之未被選擇的區塊浮接。
【0031】
第5圖繪示其中使用虛設字元線102d與實施於所選相鄰區塊上的寫入運作關聯的一實施例。關於這方面,選擇區塊502來寫入。尤其是,虛設字元線102d不需要與記憶胞關聯,並且因此可不會被寫入。
【0032】
第6圖繪示其中在實施讀取運作於所選相鄰區塊上的過程中使用虛設字元線102d的一實施例。於此範例中,選擇區塊602以被讀取。此運作可施加導通電壓至串列之未被選擇的字元線。關於這方面,藉由建立較低的電壓至被檢查的字元線以及建立導通電壓至所有其他字元線,讀取運作辨識一記憶胞是否含有被捕捉的電子。因此,除了所有未被選擇的字元線之外,導通電壓還施加至虛設字元線。
【0033】
現在請參照第7圖,其繪示製造依照本發明範例實施例之半導體裝置的運作流程圖。於運作702中,提供一基板。於運作704中,設置多個區塊於基板上,以形成一串列,其中此多個區塊的各個區塊包括配置於基板上的多條字元線。此多條字元線中的一些可包括位於包括剩餘字元線的區塊之間的虛設字元線。於一些實施例中,虛設字元線與剩餘的字元線之間不需有任何差異,然而於其他實施例中,虛設字元線可連接至共同接地或電壓源。於運作706中,形成與串列關聯的一單一的接地選擇線,其中此一單一的接地選擇線係配置於多個區塊的一側。最後,於運作708中,形成與串列關聯的一單一的串列選擇線,其中此一單一的串列選擇線係配置於多個區塊的另一側。
【0034】
因此,如此所述,提供非揮發性半導體裝置、其製造方法以及其操作方法,能夠減小晶片的尺寸並且避免邊緣字元線的熱電子干擾。此外,即使具有實質上尺寸減小的晶片,用以寫入、抹除或讀取記憶胞功能的運作係良好的。如前面所述,位於相鄰區塊之間的虛設字元線的數目不是固定的,且於不同的實施例中可包括不同數目的虛設字元線。關於這方面,於一些實施例中沒有使用虛設線路,而間隙202可為足夠的。再者,雖然為了簡化,於串列中僅繪示兩個相鄰區塊,如本申請的所有方面,可使用任何數目的區塊與本發明之實施例連結。於一些實施例中,虛設字元線可包括任何適宜的技術,並且不限於任何特定的材料和/或結構。最後,雖然本發明的一些實施例包括NAND快閃記憶體裝置,本發明之實施例亦意欲用於其他非揮發性半導體裝置,如NOR快閃記憶體或其類似物。
【0035】
本發明所屬技術領域具有通常知識者將想到本文所闡述之本發明的許多修改以及其他實施例,這些發明涉及具有前述之描述以及所附圖示之教示的益處。因此,應當理解本發明不限於公開的特定實施例,修改和其他實施例應被包括在所附申請專利範圍的範圍內。此外,儘管文中的前述敘述以及所附圖示敘述範例實施例中元件和/或功能的特定示範性組合,應當理解的是,在不脫離所述申請專利範圍之範圍內,可藉由替代實施例提供元件和/或功能的不同組合。關於這方面,舉例來說,與上文明確敘述不同的元件和/或功能的組合亦被認為可被列在所附申請專利範圍中。儘管在此使用特定的用語,它們僅係用於通用以及描述性的意義,並非用於限制之目的。
102d‧‧‧虛設字元線
112‧‧‧高度
302‧‧‧高度
BLKn、BLKn+1‧‧‧區塊

Claims (10)

  1. 【第1項】
    一種非揮發性半導體裝置,包括:
    一基板;
    複數個區塊,形成一串列,其中各個區塊係設置於該基板上,且各個區塊包括配置於該基板上的複數條字元線;
    一單一的接地選擇線,與該串列關聯,其中該單一的接地選擇線係配置於該些區塊的一側;以及
    一單一的串列選擇線,與該串列關聯,其中該單一的串列選擇線係配置於該些區塊的另一側。
  2. 【第2項】
    如申請專利範圍第1項所述之非揮發性半導體裝置,其中該些區塊的該些字元線定義將該串列中之各個區塊自該串列中之相鄰區塊分離的間隙。
  3. 【第3項】
    如申請專利範圍第1項所述之非揮發性半導體裝置,其中一虛設字元線係配置於位於該串列之該些區塊的一第一區塊以及一第二區塊之間的間隙中,該虛設字元線係浮接或接地連接,或者該虛設字元線具有一偏壓。
  4. 【第4項】
    一種非揮發性半導體裝置的製造方法,包括:
    提供一基板;
    設置複數個區塊於該基板上,以形成一串列,其中該些區塊中的各個區塊包括配置於該基板上的複數條字元線;
    形成與該串列關聯的一單一的接地選擇線,其中該單一的接地選擇線係配置於該些區塊的一側;以及
    形成與該串列關聯的一單一的串列選擇線,其中該單一的串列選擇線係配置於該些區塊的另一側。
  5. 【第5項】
    如申請專利範圍第4項所述之製造方法,其中設置該些區塊於該基板上的步驟包括:以該些區塊之該些字元線定義將該串列中之各個區塊自該串列中之相鄰區塊分離的間隙。
  6. 【第6項】
    如申請專利範圍第4項所述之製造方法,更包括設置一虛設字元線於分離該些區塊中的兩區塊的間隙中,其中該虛設字元線係浮接或接地連接,或者該虛設字元線具有一偏壓。
  7. 【第7項】
    一種如申請專利範圍第3項所述之非揮發性半導體裝置的操作方法,包括:
    選擇形成該串列之該些區塊中之該第一區塊;以及
    實施一運作於所選的該第一區塊。
  8. 【第8項】
    如申請專利範圍第7項所述之操作方法,其中該運作包括一抹除運作,且其中一偏壓係施加至所選的該第一區塊之該些字元線上,以抹除儲存於所選的該第一區塊之複數個記憶胞中的資料,該偏壓並不施加至該虛設字元線。
  9. 【第9項】
    如申請專利範圍第7項所述之操作方法,其中該運作包括一寫入運作,且其中一偏壓係施加至所選的該第一區塊之該些字元線上,以寫入所選的該第一區塊之複數個記憶胞,該偏壓並不施加至該虛設字元線。
  10. 【第10項】
    如申請專利範圍第7項所述之操作方法,其中該運作包括一讀取運作,且其中施加一導通電壓(pass voltage)至該虛設字元線。
TW103125805A 2014-07-29 2014-07-29 尺寸減小的半導體裝置及其製造方法 TWI565036B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW103125805A TWI565036B (zh) 2014-07-29 2014-07-29 尺寸減小的半導體裝置及其製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103125805A TWI565036B (zh) 2014-07-29 2014-07-29 尺寸減小的半導體裝置及其製造方法

Publications (2)

Publication Number Publication Date
TW201605023A TW201605023A (zh) 2016-02-01
TWI565036B true TWI565036B (zh) 2017-01-01

Family

ID=55809714

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103125805A TWI565036B (zh) 2014-07-29 2014-07-29 尺寸減小的半導體裝置及其製造方法

Country Status (1)

Country Link
TW (1) TWI565036B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201142856A (en) * 2010-02-09 2011-12-01 Samsung Electronics Co Ltd Nonvolatile memory devices, operating methods thereof and memory systems including the same

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201142856A (en) * 2010-02-09 2011-12-01 Samsung Electronics Co Ltd Nonvolatile memory devices, operating methods thereof and memory systems including the same

Also Published As

Publication number Publication date
TW201605023A (zh) 2016-02-01

Similar Documents

Publication Publication Date Title
JP6633295B2 (ja) サブブロック消去
TWI549130B (zh) P型通道三維記憶陣列
KR101169396B1 (ko) 비휘발성 메모리 소자 및 그 동작 방법
KR101274207B1 (ko) 비휘발성 메모리 소자의 동작 방법
TWI387968B (zh) 記憶體中記憶胞的程式化方法以及利用此方法的記憶體裝置
US9424926B2 (en) Reduced size semiconductor device and method for manufacture thereof
US9177649B2 (en) Flash memory circuit
JP6535812B2 (ja) ソース線プルダウン回路としてダミーメモリセルを使用するフラッシュメモリシステム
US20150255124A1 (en) Electrically erasable programmable read-only memory and storage array of the same
CN105321872B (zh) 尺寸减小的半导体装置及其制造方法与操作方法
US9466378B2 (en) Semiconductor memory device
US20170103813A1 (en) Effective programming method for non-volatile flash memory using junction band to band hot electron
WO2016158529A1 (ja) 不揮発性sramメモリセル、および不揮発性半導体記憶装置
TWI565036B (zh) 尺寸減小的半導體裝置及其製造方法
US9935116B2 (en) Manufacturing method of semiconductor memory device
JP2012174762A (ja) 不揮発性半導体記憶装置及びその製造方法
JP2009094468A (ja) 非揮発性メモリ素子の製造方法
JP6718248B2 (ja) 半導体装置
TWI630704B (zh) 半導體記憶裝置及其製造方法
TWI550617B (zh) 三維記憶體裝置及其資料抹除方法
US20140103419A1 (en) Non-volatile memory device and method for forming the same
TWI594239B (zh) 改良非揮發性記憶體裝置之資料保留與讀取性能之方法與裝置
TWI611411B (zh) 記憶體裝置的操作方法
US9209030B2 (en) Nonvolatile memory