TWI522989B - 顯示面板及其解多工器電路 - Google Patents

顯示面板及其解多工器電路 Download PDF

Info

Publication number
TWI522989B
TWI522989B TW103103589A TW103103589A TWI522989B TW I522989 B TWI522989 B TW I522989B TW 103103589 A TW103103589 A TW 103103589A TW 103103589 A TW103103589 A TW 103103589A TW I522989 B TWI522989 B TW I522989B
Authority
TW
Taiwan
Prior art keywords
data
transistors
voltage
control signals
pth
Prior art date
Application number
TW103103589A
Other languages
English (en)
Other versions
TW201530523A (zh
Inventor
林振祺
張智翔
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW103103589A priority Critical patent/TWI522989B/zh
Priority to CN201410124141.4A priority patent/CN103915056B/zh
Priority to US14/337,235 priority patent/US9245475B2/en
Publication of TW201530523A publication Critical patent/TW201530523A/zh
Application granted granted Critical
Publication of TWI522989B publication Critical patent/TWI522989B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

顯示面板及其解多工器電路
本發明是有關於一種平面顯示技術,且特別是有關於一種顯示面板及其解多工器電路。
隨著半導體製造技術的進步,目前各種電子產品的體積也逐漸朝向輕薄化來發展。為了符合電子產品小型化的需求,平面顯示器因具有空間利用效率佳、高畫質、低消耗功率、無輻射等優越特性之而被廣為使用。一般而言,平面顯示器包括背光模組以及顯示面板等構件。其中,顯示面板是由畫素陣列所構成,源極驅動器會經由多條資料線傳送畫素陣列所需要的資料電壓。
為了解決因顯示面板解析度的提升,資料線的數量也隨之增加而造成源極驅動器中積體電路(Integrated Circuit,IC)晶片腳位數量增加的問題,通常會在顯示面板與源極驅動器之間配置解多工器(Demultiplexer)電路。解多工器電路通常是由多個薄膜電晶體(Thin-Film-Transistor,TFT)所組成,以N型TFT而言,當TFT長時間施加負偏壓時容易產生劣化情形。另一方面, 為了精確的控制訊號準位,TFT通道的寬長比(Width/Length,W/L)都很大,以致於TFT劣化的速度也越快。因此,如何減緩解多工器電路中TFT的劣化速度則成為設計解多工器電路的一個重點。
本發明的實施例提供一種顯示面板及其解多工器電路,可減少解多工器電路中電晶體處於截止的時間,來減緩電晶體的劣化速度。
本發明實施例的解多工器電路,適於傳送源極驅動器提供的資料電壓至顯示面板的第1至第P資料線。上述的解多工器電路包括第1至第P開關單元。第1至第P開關單元分別電性耦接顯示面板的第1至第P資料線,且用以共同接收資料電壓,並依序導通以將資料電壓提供給對應的資料線,且將資料電壓依序提供給第1至第P資料線的期間定義為資料傳送期間。每一開關單元包括第1至第N電晶體。N個電晶體相互串接,並用以接收多個控制訊號,並且用以當開關單元導通時,該N個電晶體還用以根據多個控制訊號同時導通以傳送資料電壓至對應的資料線。在開關單元斷開時,該N個電晶體中至少一電晶體還用以根據對應的控制訊號而截止,N等於P-1,P為大於2的整數。其中在資料傳送期間中,每一個控制訊號為第一電壓的時間大於或等於控制訊號為第二電壓的時間,且第一電壓大於第二電壓。
在本發明實施例的一實施例中,上述的第1至第P開關單元用以共同接收資料電壓,並依序導通以將資料電壓提供給對應的資料線係為每一開關單元用以將資料電壓依序經由第1至第N電晶體傳輸,再提供給對應的資料線。
在本發明的一實施例中,上述的第P開關單元在資料傳送期間中,第1至第N電晶體依照第1至第N的順序截止。
在本發明實施例的一實施例中,上述的多個控制訊號包括第1至第P控制信號。第1至第P控制信號預設為第一電壓且在資料傳送期間中依序設定為第二電壓,並且第1至第P控制信號為第二電壓的期間互不重疊。
在本發明實施例的一實施例中,上述的第i開關單元的第j電晶體接收第k控制信號,當i+j除以P後的餘數不等於零時,k等於i+j除以P後的餘數。當i+j除以P後的餘數等於零時,k等於P,其中i、j、k為正整數。
在本發明實施例的一實施例中,上述的P等於3,N等於2。上述的第1開關單元的第1及第2電晶體分別接收第2及第3控制信號。第2開關單元的第1及第2電晶體分別接收第3及第1控制信號。第3開關單元的第1及第2電晶體分別接收第1及第2控制信號。
在本發明實施例的一實施例中,上述的P等於6,N等於5。上述的第1開關單元的第1至第5電晶體分別接收第2至第6控制信號。第2開關單元的第1至第5電晶體分別接收第3至第6 及第1控制信號。第3開關單元的第1至第5電晶體分別接收第4至第6及第1至第2控制信號。第4開關單元的第1至第5電晶體分別接收第5至第6及第1至第4控制信號。第5開關單元的第1至第5電晶體分別接收第6及第1至第4控制信號。第6開關單元的第1至第5電晶體依序接收第1至第5控制信號。
本發明實施例的顯示面板包括多個畫素、多個資料線以及控制單元。多個資料線電性耦接多個畫素。本發明的任一種解多工器電路電性耦接多個資料線。控制單元用以產生多個控制訊號。
基於上述,本發明實施例的顯示面板及其解多工器電路,其重新設計控制訊號為第一電壓或為第二電壓的時間,並且對應地重新設計解多工器電路的電路結構,使得解多工器電路中電晶體導通的時間大於或等於解多工器電路中電晶體截止的時間。如此一來,可減緩解多工器電路中電晶體因長時間處於截止的狀態而產生的劣化。
本發明實施例的另一種解多工器電路適於傳送一源極驅動器提供的一資料電壓至一顯示面板的第1至第P資料線,包括:第1至第P開關單元,分別電性耦接顯示面板的第1至第P資料線,且用以共同接收資料電壓,並依序導通以將資料電壓提供給對應的資料線,且將資料電壓依序提供給第1至第P資料線的期間定義為一資料傳送期間;每一開關單元包括第1至第N電晶體,第1至第N電晶體個電晶體由源極驅動器相互串接至對應的資料 線,並用以接收多個控制訊號,並且用以當開關單元導通時,N個電晶體還用以根據控制訊號同時導通以傳送資料電壓至對應的資料線,在開關單元斷開時,N個電晶體中至少一電晶體還用以根據對應的控制訊號而截止,N等於P-1,P為一大於2的整數;其中第1開關單元在資料傳送期間中,第1至第N電晶體依照第1至第N的順序截止。
本發明實施例的另一種顯示面板,包括:多個畫素;多個資料線,電性耦接該些畫素;上述的解多工器電路,電性耦接該些資料線;以及一控制單元,用以產生該些控制訊號。
基於上述,上述解多工器電路的第1開關單元的第1至第N電晶體開關順序被妥善的配置,避免在後續其他開關單元的操作中,錯誤的提供第1開關單元所電性耦接的資料線錯誤的信號。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100、200、300‧‧‧顯示面板
110、210、310‧‧‧解多工器電路
10、30、50‧‧‧源極驅動器
120、220、230‧‧‧控制單元
111-1~111-P、211-1~211-3、311-1~311-6‧‧‧開關單元
C1~C3、SW1~SWP、W1~W6‧‧‧控制訊號
E1~E6、D1~D3、L1~LP‧‧‧資料線
Data_in、Data_1~Data_N、V1、V2‧‧‧資料電壓
PX‧‧‧畫素
Q11~QPN、M11~M32、B11~B65‧‧‧電晶體
T‧‧‧資料傳送期間
V0‧‧‧補償期間
V11~V13、V21~V26‧‧‧期間
Vref‧‧‧參考電壓
圖1A繪示本發明一實施例的顯示面板的電路示意圖。
圖1B繪示圖1A的解多工器電路的驅動波形示意圖。
圖2A繪示本發明另一實施例的顯示面板的電路示意圖。
圖2B繪示圖2A的解多工器電路的驅動波形示意圖。
圖2C繪示圖2A的解多工器電路的另一驅動波形示意圖。
圖3A繪示本發明又一實施例的顯示面板的電路示意圖。
圖3B繪示圖3A的解多工器電路的驅動波形示意圖。
圖1A繪示本發明一實施例的顯示面板的電路示意圖。圖1B繪示圖1A的解多工器電路的驅動波形示意圖。以下說明請同時參照圖1A與圖1B。在本實施例中,顯示面板100包括多個畫素PX、多條資料線L1~LP、解多工器電路110以及控制單元120。資料線L1~LP分別電性耦接多個對應的畫素PX,解多工器電路110電性耦接資料線L1~LP。解多工器電路110用於傳送源極驅動器10所提供的資料電壓Data_in至資料線L1~LP,並且控制單元120用以產生多個控制信號SW1~SWP(對應第1至第P控制訊號)以控制解多工器電路110的傳送狀態。顯示面板100可以是液晶顯示(Liquid Crystal Display,LCD)面板或是有機發光二極體(Organic Light-Emitting Diode,OLED)顯示面板,但本發明實施例不以此為限。
解多工器電路110包括第1至第P開關單元111-1~111-P。開關單元111-1~111-P分別電性耦接顯示面板100的資料線L1~LP,共同接收源極驅動器10所提供的資料電壓Data_in。開關單元111-1~111-P會依序導通以將資料電壓Data_in提供給資料線L1~LP中對應的資料線,且將資料電壓依序提供給 該第1至第P資料線的期間定義為資料傳送期間T。除此之外,在此實施例中只繪示出一個資料電壓Data_in來做示範性的說明,但本發明並不侷限資料電壓Data_in的數量,在其他實施例中,源極驅動器10可傳送多個資料電壓Data_in至解多工器電路110。
開關單元111-1~111-P中的每一個開關單元包括第1至第N電晶體(如Q11~Q1N、…、QP1~QPN),N個電晶體相互串接且分別接收多個控制訊號SW1~SWP。開關單元111-1~101-P中的每一個開關單元的第N電晶體(如Q1N、Q2N、…、QPN)的第一端電性耦接至對應的資料線,開關單元111-1~111-P中的每一個開關單元的第N電晶體的第二端電性耦接第1至第N電晶體中除第N電晶體的其他電晶體(如Q11~Q1N-1、…、QP1~QPN-1)。並且,上述的電晶體可以是N型或P型的氧化物電晶體,本發明實施例並不受限於此。其中,以開關單元111-1舉例來說,在資料傳送期間T中,Q11~Q1N會依照第1至第N的順序截止(對應於圖1B中,在資料傳送期間T,控制訊號SW1~SWP依序設定為第二電壓)。
進一步來說,開關單元111-1中包括電晶體Q11~Q1N,開關單元111-2中包括電晶體Q21~Q2N,開關單元111-3中包括電晶體Q31~Q3N,以此類推,開關單元111-P中包括電晶體QP1~QPN。以第一開關單元111-1而言,其中的第N個電晶體為電晶體Q1N,電晶體Q1N的第一端電性耦接至資料線L1,電晶 體Q1N的第二端電性耦接串接的電晶體Q1N-1~Q11,並透過上述電晶體Q1N-1~Q11電性耦接源極驅動器10。開關單元111-1~111-P共同接收資料電壓Data_in後,資料電壓Data_in會經由開關單元111-1~111-P中第1至第N電晶體傳輸至資料線L1~LP中對應的資料線。
當開關單元111-1~111-P為導通時,位於導通的開關單元(如111-1~111-P)中的N個電晶體會分別根據控制訊號SW1~SWP同時導通以傳送資料電壓Data_in至對應的資料線(如L1~LP)。反之,當開關單元101-1~101-P斷開時,位於斷開的開關單元(如111-1~111-P)中的N個電晶體中至少一個電晶體會根據對應的控制訊號而截止。其中,N等於P-1,P為大於2的整數。當開關單元111-1~111-P中的電晶體為N型氧化物電晶體時,在解多工器電路110的資料傳送期間,各個控制訊號SW1~SWP中為第一電壓的時間大於或等於為第二電壓的時間,且第一電壓大於該第二電壓,第一電壓用以導通N型氧化物電晶體,第二電壓用以截止N型氧化物電晶體,第一電壓例如為一正電壓,第二電壓例如為一零電壓或者負電壓。另一方面,當開關單元101-1~101-P中的電晶體為P型氧化物電晶體時,在解多工器電路110的資料傳送期間,各個控制訊號SW1~SWP為第二電壓的時間大於或等於為第一電壓的時間,且第一電壓大於該第二電壓,第一電壓用以截止P型氧化物電晶體,第二電壓用以導通P型氧化物電晶體,第一電壓例如為一正電壓或者零電壓,第二電壓例如為負電壓。
以下將詳細說明解多工器電路110的作動過程,請同時參考圖1A與圖1B。當電晶體Q11~Q1N為N型氧化物電晶體時,控制訊號SW1~SWP預設為第一電壓且在資料傳送期間依序設定為第二電壓,並且控制訊號SW1~SWP為第二電壓的期間互不重疊。在開關單元111-1~111-P中,第i開關單元的第j電晶體會接收第k控制信號。當i+j除以P後的餘數不等於零時,k等於i+j除以P後的餘數,當i+j除以P後的餘數等於零時,k等於P,其中i、j、k為正整數。
舉例來說,假設N等於P-1,第1個開關單元111-1中,第1個電晶體Q11(i=1,j=1)會接收第2個控制信號SW2(亦即(1+1)/P餘2,k=2),第2個電晶體Q12(i=1,j=2)會接收第3個控制信號SW3(亦即(1+2)/P餘3),其餘則以此類推,並且第N個電晶體Q1N(i=1,j=P-1)會接收第P個控制信號SWP(亦即(1+P-1)/P餘0);在第2個開關單元111-2中,第1個電晶體Q21(i=2,j=1)會接收第3個控制信號SW3(亦即(2+1)/P餘3),第2個電晶體Q22(i=2,j=2)會接收第4個控制信號SW4(亦即(2+2)/P餘4),其餘則以此類推,並且第N-1個電晶體Q2N-1(i=2,j=P-1-1)會接收第P個控制信號SWP(亦即(2+P-1-1)/P餘0),第N個電晶體Q2N(i=2,j=P-1)會接收第1個控制信號SW1(亦即(2+P-1)/P餘1);其餘可參照圖1A所示理解,在此則不再贅述。
在開關單元111-1中,電晶體Q11~Q1N的控制端依序接收控制訊號SW2~SWN。換句話說,開關單元111-1中的電晶體 Q11~Q1N並未接收控制訊號SW1。並且,開關單元111-2中的電晶體Q21~Q2N並未接收控制訊號SW2,其餘可參照圖1A所示,在此則不再贅述。其中,資料電壓Data_in可依序為資料電壓Data_1~Data_N,資料電壓Data_1~Data_N的電壓準位高低可依照實際需求來設計,本發明並不對此限制。
舉例來說,當解多工器電路110要傳送資料電壓Data_1至資料線L1時,由於控制訊號SW1設定為第二電壓且控制訊號SW2~SWP皆設定為第一電壓,因此開關單元111-1中的電晶體Q11~Q1N全部導通,以致於資料電壓Data_1會經由開關單元111-1傳送至資料線L1。此時,開關單元111-2中的電晶體Q21~Q2N-1為導通,但電晶體Q2N會受控於控制訊號SW1而不導通。
接著,當解多工器電路110要傳送資料電壓Data_2至資料線L2時,由於控制訊號SW2設定為第二電壓,控制訊號SW1、SW3~SWP皆設定為第一電壓,因此開關單元111-2中的電晶體Q21~Q2N全部導通,以致於資料電壓Data_2經由開關單元111-2傳送至資料線L2。
此外,由於開關單元111-2中的電晶體Q2N的控制端接收控制訊號SW1,所以此時電晶體Q11是截止的,但是電晶體Q21~Q2N-1是導通的。因此,資料電壓Data_1及Data_3~Data_p不會被儲存於開關單元111-2中,因此可避免寫入錯誤的資料電壓。以此類推,當解多工器電路110要傳送資料電壓Data_P至資料線LP時,由於控制訊號SWP設定為第二電壓,控制訊號 SW1~SWP-1皆設定為第一電壓。因此,開關單元111-P中的電晶體QP1~QPN全部導通,而資料電壓Data_P經由開關單元111-P傳送至資料線LP。
另一方面,當開關單元111-1~111-P中的電晶體為P型氧化物電晶體時,控制訊號SW1~SWP可預設為第二電壓且在資料傳送期間依序設定為第一電壓,並且控制訊號SW1~SWP為第二電壓的期間互不重疊,作動方式相似於上述,因此不在此贅述。由上述說明可知,本發明的解多工器電路110在傳送資料電壓Data_in期間,開關單元111-1~111-P中的電晶體(如Q11~Q1N、…、QP1~QPN)的導通時間會大於或等於截止的時間。因此,可減緩解多工器電路110中電晶體在截止狀態下所產生劣化的情形。
圖2A繪示本發明另一實施例的顯示面板的電路示意圖。請參照圖1A及圖2A,其中相同或相似元件使用相同或相似標號。在本實施例中,顯示面板200包括多個畫素PX、多條資料線D1~D3、解多工器電路210以及控制單元220。資料線D1~D3分別電性耦接多個對應的畫素PX,解多工器電路210電性耦接資料線D1~D3。解多工器電路210用於傳送源極驅動器30所提供的資料電壓V1至資料線D1~D3,並且控制單元220用以產生多個控制信號C1~C3(對應第1至第3控制信號)以控制解多工器電路210的傳送狀態。解多工器電路210包括第1至第3開關單元211-1~211-3。開關單元211-1~211-3分別電性耦接資料線D1~D3, 且共同接收源極驅動器30所提供的資料電壓V1。開關單元211-1~211-3並在資料傳送期間依序導通以將資料電壓V1依序提供給資料線D1~D3。
各個開關單元211-1~211-3分別包括2個相互串接的電晶體(如M11~M12、M21~M22、M31~M32),上述電晶體分別接收控制訊號C1~C3。其中,開關單元211-1的電晶體M11與M12分別接收控制信號C2及C3。開關單元211-2的電晶體M21與M22分別接收控制信號C3及C1。開關單元211-3的電晶體M31與M32分別接收控制信號C1及C2。上述電晶體皆以N型氧化物電晶體來說明,但在其他實施例中上述電晶體可用P型氧化物電晶體來實施,本發明並不對此限制。除此之外,解多工器電路210可視為將圖1A中的解多工器電路110設定在P等於3以及N等於2的情況下。
圖2B繪示圖2A的解多工器電路的驅動波形示意圖。以下將詳細說明解多工器電路200的作動過程,請同時參考圖2A與圖2B。除此之外,圖2B中的掃描訊號SC在資料傳送期間為高準位以開啟顯示面板200中的對應的畫素。當解多工器電路210要傳送資料電壓V1對應第一期間V11的電壓準位至資料線D1時,由於控制訊號C1設定為第二電壓,控制訊號C2、C3皆設定為第一電壓。因此,開關單元211-1中的電晶體M11~M12全部導通,因此第一期間V11的電壓準位經由開關單元211-1傳送至資料線D1。接著,當解多工器電路210要傳送資料電壓V1對應第二期 間V12的電壓準位至資料線D2時,由於控制訊號C2設定為第二電壓,控制訊號C1、C3皆設定為第一電壓。因此,開關單元211-2中的電晶體M21~M22全部導通,對應第二期間V12的電壓準位經由開關單元211-2傳送至。最後,當解多工器電路210要傳送資料電壓V1對應第三期間V13的電壓準位至資料線D3時,由於控制訊號C3設定為第二電壓,控制訊號C1、C2皆設定為第一電壓。因此,開關單元211-3中的電晶體M31~M32全部導通,對應第三期間V13的電壓準位經由開關單元211-3傳送至資料線D3。除此之外,在此實施例中,資料電壓V1的電壓準位的設定只是一示範性說明,本發明並不對此限制。
在圖2A中,顯示面板200可為液晶顯示面板。在其他實施例中,顯示面板200也可為有機發光二極體顯示面板。因此,圖2C繪示圖2A的解多工器電路用於有機發光二極體顯示面板時的驅動波形示意圖。請同時參考圖2A與圖2C,其中,控制訊號C1~C3在資料電壓V1的補償期間V0皆為第一電壓,用以寫入參考電壓Vref以補償電晶體的臨界電壓(Threshold Voltage,Vth)。接著,控制訊號C1~C3分別在資料電壓V1進行資料寫入的第一至第三期間V11~V13依序設定為第二電壓。因此,開關單元211-1~211-3會依序導通以分別將資料電壓V1對應第一至第三期間V11~V13的資料電壓傳送至資料線D1~D3。由上述說明可知,本發明的解多工器電路210在傳送資料電壓V1期間,開關單元211-1~211-3中的電晶體的導通時間會大於或等於截止的時間。因 此,可減緩解多工器電路210中電晶體(如M11~M12、M21~M22、M31~M32)在截止狀態下所產生劣化的情形。
在顯示面板200中,各個電晶體M11~M12、M21~M22、M31~M32的端點皆可視為一等效電容,亦即具有儲存電荷的功能。以開關單元211-1而言,若電晶體M11~M12未依序截止(亦即若電晶體M11接收控制訊號C3、而電晶體M12接收控制訊號C2),雖然資料電壓V11仍可以在資料傳送期間的第一個時段(開關單元211-1導通而開關單元211-2、211-3截止時)提供給資料線D1,然而在資料傳送期間的第二個時段(開關單元211-2導通而開關單元211-1、211-3截止時),因為電晶體M11為導通,資料電壓V12會傳輸到電晶體M11與電晶體M12之間的雜散電容而儲存,當在資料傳送期間的第三個時段(開關單元211-3導通而開關單元211-1、211-2截止時),原本儲存於電晶體M11與電晶體M12之間的雜散電容的資料電壓V12會因為電晶體M12導通而傳遞給資料線D1,因此,在本實施例中,各開關單元開關單元211-1的電晶體(如M11~M12)會依據控制信號C2、C3而依序截止,以避免錯誤的資料電壓V12寫入錯誤不相對應的畫素。
圖3A繪示本發明又一實施例的顯示面板的電路圖。請參照圖1A及圖3A,其中相同或相似元件使用相同或相似標號。在本實施例中,顯示面板300包括多個畫素PX、多條資料線E1~E6、解多工器電路310以及控制單元320。資料線E1~E6分別電性耦接多個對應的畫素PX,解多工器電路310電性耦接資料線 L1~LP。解多工器電路310用於傳送源極驅動器50所提供的資料電壓V2至資料線E1~E6,並且控制單元320用以產生多個控制信號W1~W6(對應第1至第6控制信號)以控制解多工器電路310的傳送狀態。解多工器電路310包括第1至第6開關單元311-1~311-6。開關單元311-1~311-6分別電性耦接資料線E1~E6,且共同接收源極驅動器50所提供的資料電壓V2。開關單元311-1~311-6在資料傳送期間依序導通以將資料電壓V2依序提供給資料線E1~E6。
各個開關單元311-1~311-6包括5個相互串接的電晶體(如B11~B15、…、B61~B65),並且上述電晶體分別接收控制訊號W1~W6。其中,開關單元311-1的電晶體B11~B15依序接收控制信號W2~W6。開關單元311-2的電晶體B21~B25依序接收控制信號W3~W6及第1控制信號W1。開關單元311-3的電晶體B31~B35依序接收控制信號W4~W6及W1~W2。開關單元311-4的電晶體B41~B45依序接收控制信號W5~W6及W1~W3。開關單元311-5的電晶體B51~B55依序接收控制信號W6及W1~W4。開關單元311-6的電晶體B61~B65依序接收控制信號W1~W5。除此之外,解多工器電路310可視為將圖1A中的解多工器電路110設定在P等於6以及N等於5的情況下。
圖3B繪示圖3A的解多工器電路的驅動波形示意圖。以下將詳細說明解多工器電路300的作動過程,請同時參考圖3A與圖3B。當解多工器電路310要傳送資料電壓V2對應第一期間V21 的電壓準位至資料線E1時,由於控制訊號W1設定為第二電壓,控制訊號W2~W6皆設定為第一電壓。因此,開關單元311-1中的電晶體B11~B15全部導通,對應第一期間V21的電壓準位經由開關單元311-1傳送至資料線E1。以此類推,當解多工器電路310要傳送資料電壓V2對應第六期間V26的電壓準位時,由於控制訊號W6設定為第二電壓,控制訊號W1~W5皆設定為第一電壓。因此,開關單元311-6中的電晶體B61~B65全部導通,對應第六期間V26的電壓準位經由開關單元311-6傳送至資料線E6。除此之外,在此實施例中,資料電壓V2的電壓準只是一示範性說明,本發明並不對此限制。由上述說明可知,本發明的解多工器電路310在傳送資料電壓V2期間,開關單元311-1~311-6中的電晶體(如B11~B15、…、B61~B65)的導通時間會大於或等於截止的時間。因此,可減緩解多工器電路310中電晶體在截止狀態下所產生劣化的情形。
在顯示面板300中,各個電晶體B11~B15、B21~B25、B31~B35、B41~B55、B51~B55、B61~B65的端點皆可視為一等效電容,亦即具有儲存電荷的功能。以開關單元311-1而言,若電晶體B11~B15未依序截止,則開關單元311-1可能會儲存非對應的期間(如V22~V26)所傳送的資料電壓V2,以致於錯誤的資料電壓V2會傳送到資料線E1。因此,在本實施例中,各開關單元開關單元311-1~311-6的電晶體(如B11~B15、…、B61~B65)會依據控制信號W1-W6而依序截止,以避免錯誤的資料電壓V2被儲 存於開關單元311-1~311-6中,進而可避免寫入錯誤的資料電壓V2至對應的資料線(如E1~E6)。
綜上所述,本發明實施例的顯示面板及其解多工器電路,其重新設計控制訊號為第一電壓或為第二電壓的時間,並且對應地重新設計解多工器電路的電路結構,使得解多工器電路中電晶體導通的時間大於或等於解多工器電路中電晶體截止的時間。如此一來,可減緩解多工器電路中電晶體因長時間處於截止的狀態而產生的劣化。另一方面,本發明實施例的顯示面板及其解多工器電路可大幅減少源極驅動器中的IC晶片腳位數量,以降低IC晶片的製作成本及體積。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10‧‧‧源極驅動器
100‧‧‧顯示面板
110‧‧‧解多工器電路
111-1~111-P‧‧‧開關單元
120‧‧‧控制單元
Data_in‧‧‧資料電壓
L1~LP‧‧‧資料線
SW1~SWP‧‧‧控制訊號
PX‧‧‧畫素
Q11~QPN‧‧‧電晶體

Claims (10)

  1. 一種解多工器電路,適於傳送一源極驅動器提供的一資料電壓至一顯示面板的第1至第P資料線,包括:第1至第P開關單元,分別電性耦接該顯示面板的該第1至第P資料線,且用以共同接收該資料電壓,並依序導通以將該資料電壓提供給對應的資料線,且將該資料電壓依序提供給該第1至第P資料線的期間定義為一資料傳送期間;每一該些開關單元包括第1至第N電晶體,該N個電晶體相互串接,並用以接收多個控制訊號,且用以當該開關單元導通時,該N個電晶體還用以根據該些控制訊號同時導通以傳送該資料電壓至對應的資料線,在該開關單元斷開時,該N個電晶體中至少一電晶體還用以根據對應的控制訊號而截止,N等於P-1,P為一大於2的整數;其中在該資料傳送期間中,每一該些控制訊號為一第一電壓的時間大於或等於該控制訊號為一第二電壓的時間,且該第一電壓大於該第二電壓。
  2. 如申請專利範圍第1項所述的解多工器電路,其中該第1至第P開關單元用以共同接收該資料電壓,並依序導通以將該資料電壓提供給對應的資料線係為每一開關單元用以將該資料電壓依序經由該第1至第N電晶體傳輸,再提供給對應的資料線。
  3. 如申請專利範圍第2項所述的解多工器電路,其中該第1開關單元在該資料傳送期間中,該第1至第N電晶體依照第1至 第N的順序截止。
  4. 如申請專利範圍第2或3項所述的解多工器電路,其中每一該些開關單元用以接收的該些控制訊號包括第1至第P控制信號,該第1至第P控制信號預設為該第一電壓且在該資料傳送期間中依序設定為第二電壓,並且該第1至第P控制信號為第二電壓的期間互不重疊。
  5. 如申請專利範圍第4項所述的解多工器電路,其中第i開關單元的第j電晶體用以接收第k控制信號,當i+j除以P後的餘數不等於零時,k等於i+j除以P後的餘數,當i+j除以P後的餘數等於零時,k等於P,其中i、j、k為一正整數。
  6. 如申請專利範圍第5項所述的解多工器電路,其中P等於3,N等於2;其中第1開關單元的第1及第2電晶體分別接收第2及第3控制信號;第2開關單元的第1及第2電晶體分別接收第3及第1控制信號;第3開關單元的第1及第2電晶體分別接收第1及第2控制信號。
  7. 如申請專利範圍第5項所述的解多工器電路,其中P等於6,N等於5;其中第1開關單元的第1至第5電晶體分別接收第2至第6控制信號;第2開關單元的第1至第5電晶體分別接收第3至第6及第1控制信號; 第3開關單元的第1至第5電晶體分別接收第4至第6及第1至第2控制信號;第4開關單元的第1至第5電晶體分別接收第5至第6及第1至第3控制信號;第5開關單元的第1至第5電晶體分別接收第6及第1至第4控制信號;第6開關單元的第1至第5電晶體依序接收第1至第5控制信號。
  8. 一種顯示面板,包括:多個畫素;多個資料線,電性耦接該些畫素;如請求項1至7任一項所述的解多工器電路,電性耦接該些資料線;以及一控制單元,用以產生該些控制訊號。
  9. 一種解多工器電路,適於傳送一源極驅動器提供的一資料電壓至一顯示面板的第1至第P資料線,包括:第1至第P開關單元,分別電性耦接該顯示面板的該第1至第P資料線,且用以共同接收該資料電壓,並依序導通以將該資料電壓提供給對應的資料線,且將該資料電壓依序提供給該第1至第P資料線的期間定義為一資料傳送期間;每一該些開關單元包括第1至第N電晶體,該第1至第N電晶體由該源極驅動器相互串接至對應的資料線,並用以接收多個 控制訊號,並且用以當該開關單元導通時,該N個電晶體還用以根據該些控制訊號同時導通以傳送該資料電壓至對應的資料線,在該開關單元斷開時,該N個電晶體中至少一電晶體還用以根據對應的控制訊號而截止,N等於P-1,P為一大於2的整數;其中該第1開關單元在該資料傳送期間中,該第1至第N電晶體依照第1至第N的順序截止。
  10. 如申請專利範圍第9項所述的解多工器電路,其中每一該些開關單元用以接收的該些控制訊號包括第1至第P控制信號,該第1至第P控制信號預設為一第一電壓且在該資料傳送期間中依序設定為一第二電壓,並且該第1至第P控制信號為該第二電壓的期間互不重疊。
TW103103589A 2014-01-29 2014-01-29 顯示面板及其解多工器電路 TWI522989B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW103103589A TWI522989B (zh) 2014-01-29 2014-01-29 顯示面板及其解多工器電路
CN201410124141.4A CN103915056B (zh) 2014-01-29 2014-03-28 显示面板及其解多工器电路
US14/337,235 US9245475B2 (en) 2014-01-29 2014-07-22 Display panel and demultiplexer circuit thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103103589A TWI522989B (zh) 2014-01-29 2014-01-29 顯示面板及其解多工器電路

Publications (2)

Publication Number Publication Date
TW201530523A TW201530523A (zh) 2015-08-01
TWI522989B true TWI522989B (zh) 2016-02-21

Family

ID=51040694

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103103589A TWI522989B (zh) 2014-01-29 2014-01-29 顯示面板及其解多工器電路

Country Status (3)

Country Link
US (1) US9245475B2 (zh)
CN (1) CN103915056B (zh)
TW (1) TWI522989B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI522989B (zh) * 2014-01-29 2016-02-21 友達光電股份有限公司 顯示面板及其解多工器電路
US9607539B2 (en) * 2014-12-31 2017-03-28 Shenzhen China Star Optoelectronics Technology Co., Ltd. Display panel capable of reducing a voltage level changing frequency of a select signal and drive circuit thereof
CN105096804B (zh) * 2015-08-28 2018-06-01 友达光电股份有限公司 显示面板
TWI578293B (zh) * 2016-06-01 2017-04-11 友達光電股份有限公司 顯示裝置以及其驅動方法
US10445284B2 (en) * 2016-06-21 2019-10-15 Novatek Microelectronics Corp. Display apparatus, signal transmitter, and data transmitting method for display apparatus
CN106782269B (zh) * 2017-01-05 2020-04-10 武汉华星光电技术有限公司 多路复用选择电路及栅极驱动电路
US10984694B2 (en) * 2019-03-26 2021-04-20 Au Optronics Corporation Display device and multiplexer circuit thereof
CN113035117A (zh) * 2021-03-15 2021-06-25 京东方科技集团股份有限公司 一种阵列基板、其驱动方法及显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101029406B1 (ko) * 2003-12-17 2011-04-14 엘지디스플레이 주식회사 액정표시장치의 디멀티플렉서와 그 구동방법
TWI275056B (en) * 2005-04-18 2007-03-01 Wintek Corp Data multiplex circuit and its control method
KR100666646B1 (ko) * 2005-09-15 2007-01-09 삼성에스디아이 주식회사 유기전계발광표시장치 및 유기전계발광표시장치의 구동방법
JP2009181100A (ja) * 2008-02-01 2009-08-13 Hitachi Displays Ltd 液晶表示装置
JP4674280B2 (ja) * 2008-03-13 2011-04-20 奇美電子股▲ふん▼有限公司 デマルチプレクサ、それを用いた電子装置、液晶表示装置
KR101420443B1 (ko) * 2008-12-23 2014-07-16 엘지디스플레이 주식회사 액정표시장치
JP5025025B2 (ja) * 2009-05-15 2012-09-12 株式会社ジャパンディスプレイセントラル 液晶表示装置および液晶表示装置の駆動方法
JP5148778B2 (ja) * 2010-03-24 2013-02-20 シャープ株式会社 信号分配装置および表示装置
JP5851818B2 (ja) * 2011-12-12 2016-02-03 パナソニック液晶ディスプレイ株式会社 表示装置
TWI496130B (zh) * 2013-03-13 2015-08-11 Au Optronics Corp 顯示器及其中之信號傳送方法
TWI522989B (zh) * 2014-01-29 2016-02-21 友達光電股份有限公司 顯示面板及其解多工器電路

Also Published As

Publication number Publication date
US9245475B2 (en) 2016-01-26
US20150213753A1 (en) 2015-07-30
CN103915056A (zh) 2014-07-09
TW201530523A (zh) 2015-08-01
CN103915056B (zh) 2016-08-17

Similar Documents

Publication Publication Date Title
TWI522989B (zh) 顯示面板及其解多工器電路
EP3174042B1 (en) Organic light emitting diode display
US9318047B2 (en) Organic light emitting display unit structure and organic light emitting display unit circuit
US20170025062A1 (en) Pixel Compensating Circuit
TWI596592B (zh) 像素補償電路
CN110718193B (zh) 显示面板及其驱动方法、显示装置
EP3159879B1 (en) Pixel circuit and display device
KR101809293B1 (ko) 표시 장치 및 그 제어 방법
US20150339976A1 (en) Pixel driving circuit for organic light emitting diode display and operating method thereof
US20170193888A1 (en) Shift circuit, shift register, and display device
CN116052581A (zh) 显示面板和显示装置
KR102252048B1 (ko) 소스 드라이버 집적회로, 센서 및 표시장치
TW201351378A (zh) 顯示器
WO2017118206A1 (zh) 像素结构及驱动方法、有机电致发光显示面板及显示装置
CN103946912B (zh) 显示装置及其控制方法
CN104217681A (zh) 一种像素电路、显示面板及显示装置
TWI444960B (zh) 顯示裝置
CN107871480B (zh) 栅极驱动电路、电平移位器和显示装置
KR20170064142A (ko) 유기발광표시패널, 유기발광표시장치, 그 영상 구동 방법 및 센싱 방법
KR102536629B1 (ko) 화소회로, 그를 포함하는 유기발광표시장치 및 구동방법
KR102449681B1 (ko) 유기발광표시패널, 유기발광표시장치 및 그 구동 방법
CN111445850A (zh) 一种像素电路及其驱动方法及显示装置及其驱动方法
KR102437684B1 (ko) 표시장치
WO2018153096A1 (zh) 像素驱动电路、像素驱动电路的驱动方法及显示装置
KR102637295B1 (ko) 디스플레이용 인버터 회로와 이를 포함하는 쉬프트 레지스터 및 디스플레이 장치