TWI514888B - 高速傳送接收影像資料方法及裝置 - Google Patents
高速傳送接收影像資料方法及裝置 Download PDFInfo
- Publication number
- TWI514888B TWI514888B TW100135116A TW100135116A TWI514888B TW I514888 B TWI514888 B TW I514888B TW 100135116 A TW100135116 A TW 100135116A TW 100135116 A TW100135116 A TW 100135116A TW I514888 B TWI514888 B TW I514888B
- Authority
- TW
- Taiwan
- Prior art keywords
- image data
- transmission
- buffer
- speed
- line
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/60—Memory management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/002—Specific input/output arrangements not covered by G06F3/01 - G06F3/16
- G06F3/005—Input arrangements through a video camera
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- General Engineering & Computer Science (AREA)
- Human Computer Interaction (AREA)
- Storing Facsimile Image Data (AREA)
- Television Signal Processing For Recording (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Image Input (AREA)
- Communication Control (AREA)
- Small-Scale Networks (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Description
本發明係有關於一種影像資料高速傳送/接收方法及裝置,尤指一種可在攝影機與影像資料處理器之間傳送/接收影像資料之方法及裝置者。
最近,數位影像處理領域的成長可能性變得更上一層樓。攝影裝置,如數位攝錄像機、數位靜態相機(Digital Still Camera,DSC)及影像燒錄器等,為將影像轉換為數位信號加以儲存。又,由此類攝影裝置傳送至如個人電腦(Personnel Computer,PC)等影像信號處理器之數位影像,為在電腦內適用各種演算法加以處理。
第1圖係為習知影像數位傳送/接收系統之結構。
攝影機10,其結構為供與訊框擷取器(frame grabber)20相連,而該攝影機10與該訊框擷取器20,其係透過電纜(cable)30相連。此時,該攝影機10與該訊框擷取器20,其係透過攝影機連接標準(camera link standard)之介面執行資料傳送及接收。
根據上述結構,該攝影機10係透過該電纜30將攝影影像資料傳送至該訊框擷取器20;而該訊框擷取器20係為一種處理板,供接收、處理接收自該攝影機10之影像資料,其透過PCI(peripheral Component interconnect)匯流排與主系統相連,以便在PC環境下使用。
本發明係提供一種影像資料高速傳送/接收方法及裝置,供處理、傳送或接收藉由攝影機所攝影之影像資料。
本發明係為一種影像資料高速傳送裝置,其包含有:一緩衝紀錄控制器,其係將由影像感應器輸出之影像資料依序記錄於一個以上之線路緩衝部;一傳送控制器,其係依序讀取儲存於該一個以上線路緩衝部之影像資料,使其得以以對應於傳送管道寬頻之記錄速度依序傳送至一個以上之傳送管道。
本發明係為一種影像資料接收裝置,其包含有:一接收控制器,其係控制透過一個以上傳送管道接收之影像資料,使其得以依序記錄於一個以上之線路緩衝部;一緩衝讀取控制器,其係將儲存於該一個以上線路緩衝部之影像資料,以等同於該一個以上傳送管道各寬頻總和之全部寬頻之速度讀取後,再依序記錄於訊框儲存器。
本發明係為一種影像資料高速傳送/接收方法,其包含下列階段:將由影像感應器輸出之影像資料,以對應於傳送管道寬頻之速度,透過一個以上之傳送管道依序傳送之階段,及將透過一個以上之傳送管道接收之影像資料,以等同於一個以上傳送管道各寬頻總和之全部寬頻之速度,依序記錄於訊框儲存器之階段。
又,本發明係為一種影像資料高速傳送方法,其包含下列階段:將由影像感應器輸出之影像資料,按個別線路依序儲存之階段,及將該儲存之影像資料,以對應於傳送管道寬頻之記錄速度依序輸出至一個以上之傳送管道之階段。
又,本發明係為一種影像資料高速接收方法,其包含下列階段:將透過一個以上之傳送管道接收之影像資料,按個別線路依序儲存之階段,及將該儲存之影像資料,以等同於該一個以上之傳送管道各頻寬總和之全部頻寬速度讀取後,再依序記錄於訊框儲存器之階段。
本發明係為透過具有複數傳送管道之同軸電纜傳送由影像感應器高速輸出之影像資料,故而具有可高速傳送/接收影像資料之優點者。
本發明係為透過具有複數傳送管道之同軸電纜接收傳送之影像資料,故而具有高速接收影像資料之優點者。
茲以較佳實施例並配合圖式詳細說明本發明如下:關於本發明之說明,其中認為相關公告功能或結構之具體說明,對本發明實施例之要旨有模糊之虞,則省略其詳細說明。
就說明本發明前,其詳細說明內所使用之名詞,均為考量本發明實施例功能而界定之名詞,為依使用者或運用者之意圖、慣例等可變更之事項,故此類名詞應以本發明之詳細說明內容為基礎加以界定。
本發明係揭露一種影像資料高速傳送/接收方法與其具體實現所需之裝置,其包含下列階段:將由影像感應器輸出之影像資料,以對應於傳送管道寬頻之速度,透過一個以上之傳送管道依序傳送之階段,及將透過一個以上之傳送管道接收之影像資料,以等同於一個以上傳送管道各寬頻總和之全部寬頻之速度,依序記錄於訊框儲存器之階段。
又,本發行係揭露一種影像資料高速傳送方法,其包含下列階段:將由影像感應器輸出之影像資料,按個別線路依序儲存之階段,及將該儲存之影像資料,以對應於傳送管道寬頻之記錄速度依序輸出至一個以上傳送管道之階段。
又,本發明係揭露一種影像資料高速接收方法,其包含下列階段:將透過一個以上之傳送管道接收之影像資料,按個別線路依序儲存之階段,及將該儲存之影像資料,以等同於該一個以上傳送管道各頻寬總和之全部頻寬速度讀取後,再依序記錄於訊框儲存器之階段。
為具體實現包含如上所述影像資料高速傳送/接收方法所需裝置之系統結構繪示於下述第2圖。
第2圖係為本發明較佳實施例之影像資料高速傳送/接收系統之結構圖。
此項影像資料高速傳送/接收系統,係為一種傳送端100與接收端200之影像傳送媒體,利用具有複數傳送管道(Transmission Channel)之同軸電纜(Coaxial Cable)300,藉以並聯(Parallel)傳送/接收影像資料。
該傳送端100,其詳細說明如下:其包含有:一影像感應器(Image Sensor,I/S)110,係為一種攝影裝置之攝像元件;一高速影像傳送裝置120,係控制由該影像感應器110輸出之影像資料,使其以對應於該同軸電纜300傳送管道寬頻之速度依序輸出;一電纜傳送部130,係控制該同軸電纜300之傳送管道,藉以使由該高速影像傳送裝置120輸出之影像資料得以傳送。
該接收端200,其詳細說明如下:其包含有:一電纜接收部210,係將由該同軸電纜300接收之信號轉換為可數位處理之信號加以輸出;一高速影像接收裝置220,係自該電纜接收部210以對應於該同軸電纜300傳送管道頻寬之速度依序接收,藉以高速記錄於訊框儲存器230。
接著,茲以第3圖更加詳細說明本發明較佳實施例之具有影像資料高速傳送裝置之傳送端之結構,如下:影像感應器110,係為一種配置有為使光反應物質極大化而製成之M X N個(N、M為自然數)單位像素,亦即畫素(Pixel),藉以輸出對應於透過攝影裝置(如照相機等)鏡片輸入個別畫素光亮之原始資料(raw data;以下為求方便統稱「影像資料」)之攝影元件。該影像感應器110,係一般可使用CCD(Charge Coupled Device)式影像感應器,或CMOS(Complementary Metal Oxide Semiconductor)式影像感應器等固態攝像元件,並將被攝體以約80萬畫素至150萬畫素之百萬畫素等級加以拍攝,可藉此生成具有1440*960解析度之高解析度影像資料。又,該影像感應器110,其係可透過一個以上之輸出分配器串聯或並聯輸出M個個別線路影像資料。
該電纜傳送部130,係為一種藉由處理影像資料處理,使其得以透過同軸電纜300之複數傳送管道加以傳送之同軸電纜驅動器(Coaxial Cable Driver),可由複數個組合而成,以分別對應於複數傳送管道。
高速影像傳送裝置120,其係控制由該影像感應器110輸出之影像資料,使其以對應於該同軸電纜300傳送管道頻寬之速度加以輸出。即,由於該影像感應器110之輸出速度比對應於傳送管道寬頻之速度來得大,藉之,該高速影像傳送裝置120便將影像資料之輸出速度加以調節後輸出。
為此,本發明較佳實施例之高速影像傳送裝置120,如第3圖所示,其結構包含有:一線路緩衝部123(Line Buffer,LB;),係為一個以上之線路記憶體;一緩衝記錄控制器122,其係依序將透過該影像感應器110之一個以上輸出分配器輸出之影像資料記錄於該線路緩衝部123;一傳送控制器124,其係讀取記錄於該線路緩衝部123之影像資料,使其透過電纜傳送部130得以傳送,便可使用FPGA(Field Programable Gate Arrary)加以具體實現。
又,根據本發明之實施例,高速影像傳送裝置120進一步包含一畫素緩衝部121,其係連接於影像感應器110之一個以上輸出分配器,供暫時儲存影像資料。該畫素緩衝部121,其係扮演FIFO(First Input First Output)角色,其使該影像感應器之輸出時鐘同步化,藉以將影像以一定週期傳送。此時,該緩衝記錄控制器122便讀取該畫素緩衝部121之影像資料。
第4圖及第5圖所示為影像資料高速傳送裝置動作之信號,其中:第4圖,其係假定對應於傳送管道寬頻之速度,為影像感應器輸出速度之二分之一之情形;第5圖,其係假定對應於傳送管道寬頻之速度,為影像感應器輸出速度之三分之一之情形。
茲以第4圖及第5圖詳細說明緩衝記錄控制器122及傳送控制器124之動作,如下:該緩衝記錄控制器122,其係由影像感應器110將影像資料按個別線路輸出,藉此將影像資料以對應於該影像感應器110之輸出速度依序記錄於完成寫入致能指令(Write Enable)之線路緩衝部123。
請參見第4圖,緩衝記錄控制器122,其係於t0時間點開始將影像資料記錄於線路緩衝部。由於線路緩衝部1之記憶體空間在t1時間點被灌滿,藉此該緩衝記錄控制器122便開始將影像資料記錄於線路緩衝部2。如此,該緩衝記錄控制器122在線路緩衝部123依序執行寫入動作。
另一方面,該傳送控制器124,其係於該緩衝記錄控制器122對該線路緩衝部123進行記錄時,便讀取記錄於已被灌滿線路緩衝部之影像資料,並透過電纜傳送部130控制,使其以對應於傳送管道寬頻之傳送速度加以傳送。
請參見第4圖,由於線路緩衝部1在t1時間點被灌滿,進而完成讀取致能指令(Read Enable),藉此該傳送控制器124便透過傳送部1讀取並輸出記錄於線路緩衝部1之影像資料。此時,第4圖所示之實施例,其中對應於傳送管道寬頻之傳送速度,為影像感應器輸出速度之二分之一,藉此使該傳送控制器124在t1至t3時間區間內執行讀取動作,藉以控制輸出至傳送部1。
另一方面,由於線路緩衝部2在t2時間點完成讀取致能指令(Read Enable),藉此該傳送控制器124便將記錄線路緩衝部2之影像資料傳送至傳送部2。即,由於使用兩個傳送管道使傳送管道之寬頻增加兩倍,故符合影像感應器之輸出速度。
對此,其更進一步說明請參見第5圖,由於該影像感應器110之輸出速度,便成為對應於同軸電纜傳送管道頻寬之傳送速度之3倍,故使用三個傳送管道使寬頻增加為三倍。
又,為調節如上所述之速度,該線路緩衝部123,其數量可大於該傳送管道之數量。
又,該傳送控制器124,係於將影像資料傳送至該電纜傳送部130時,可將標題資料附加在由該線路緩衝部123輸出之影像資料,以供辨識由該影像感應器110按個別線路輸出之影像資料之線路。
舉例而言,請參見第4圖,當該傳送控制器124於t1時間點將讀取自線路傳送部1之第1線路(line#1)影像資料輸出至傳送部1時,便會附加用以辨識第1線路之標題資訊輸出至傳送部1。而接收端200則將此標題資訊用以整列影像資料。
另一方面,此項影像感應器110,其係可透過一個以上之輸出分配器串聯或直聯輸出影像資料,作並聯輸出時,根據本發明之較佳實施例,高速影像傳送裝置120之緩衝記錄控制器122及傳送控制器124,可由複數個組合而成。
此時,線路緩衝部,其係具有複數寫入及讀取埠之多埠記憶體;該複數緩衝記錄控制器,其係分別對應於該複數寫入埠;該影像感應器之一個以上之輸出分配器,其係分割為複數組,藉以分配至各該複數緩衝記錄分配器。藉之,各該複數緩衝記錄控制器便將由該分配組之輸出分配器輸出之影像資料記錄於該對應之寫入埠。
又,該複數傳送控制器,其係對應於該讀取埠;該一個以上之傳送管道,其係分割為複數組,藉以分配至各該複數傳送控制器。藉之,各該複數傳送控制器便自對應之讀取埠讀取影像資料,進而將之傳送至該分配組之傳送管道。
第6圖係為本發明另一較佳實施例之具有影像資料高速傳送裝置之傳送端結構圖。
請參見第6圖,其結構包含有:複數緩衝記錄控制器122a、122b及傳送控制器124a、124b,並分割管制各線路緩衝部123a、123b及電纜傳送部130a、130b。
接著,茲以第7圖更詳細說明本發明較佳實施例之具有影像資料高速接收裝置之接收端結構,其結構如下:電纜傳送部210,係為一種可透過同軸電纜300之複數傳送管道接收影像資料之同軸電纜驅動器(Coaxial Cable Drever),可由複數各組合而成,以對應於各複數傳送管道。
訊框儲存器230,其係儲存透過該同軸電纜300儲存傳送之影像感應器110之輸出影像資料。雖未附圖示,但儲存於該訊框儲存器230之影像資料,便傳送至PC等,進而處理影像。
高速影像接收裝置220,其係控制透過複數接收部210接收之影像資料,使其以對應於藉由該訊框儲存器230之該複數接收部210支援之寬頻之速度加以輸出。舉例而言,由於一個該接收部210之傳送寬頻,便成為R個該接收部210整體支援傳送寬頻之1/R,故該高速影像接收裝置220應以比各該複數接收部210之傳送速度快R倍之速度記錄於該訊框儲存器230內。
為此,本發明較佳實施例之高速影像接收裝置220,如第7圖所示,其結構包含有:一線路緩衝部(Line Butter,LB)222,係為一個以上之線路記憶體;一接收控制器221,其係將透過該一個以上之接收部210傳送之影像資料依序記錄於該線路緩衝部222;一緩衝讀取控制器223,其係讀取記錄於該線路緩衝部222之影像資料,進而輸出至訊框儲存器230,可使用FPGA(Field Prtgramable Gate Array)加以具體實現。
又,根據本發明之實施例,該高速影像接收裝置220可進一步包含一畫素緩衝部224,其係連接於該訊框儲存器230之一個以上之輸入分配器,藉以臨時儲存影像資料。
第8圖及第9圖所示為影像資料高速接收裝置動作之訊號。其中,第8圖,其係假定透過兩個傳送管道接收影像資料之情形;第9圖,其係假定透過三個傳送管道接收影像資料之情形。
茲以第8圖及第9圖說明接收控制器221及緩衝讀取控制器223之動作,如下:該接收控制器221,其係自複數接收部210接收影像資料,藉以將影像資料以對應於該一個以上接收部210寬頻之鍍速依序記錄於完成寫入致能指令(Write Enable)之線路緩衝部222。
請參見第8圖,該接收控制部221,其係於t0時間點開始將透過接收部1接收之影像資料基路於線路緩衝部1。又,該接收控制部221,其係於t1時間點開始將透過接收部2接收之影像資料記錄於線路緩衝部2。此時,該接收控制部221,其係以等同於一個接收部寬頻之速度記錄於線路緩衝部,進而使線路緩衝部1之記憶體空間在t2時間點被灌滿,藉以完成寫入除能指令(Write Disable)。
另一方面,該緩衝讀取控制器223,其係於該接收控制器221記錄於該線路緩衝部222時,以對應於複數接收部210寬頻總和之速度讀取記錄於已被灌滿線路緩衝部之影像資料,藉以傳送至該訊框儲存器230內。
請參見第8圖,由於線路緩衝部1於t2時間點被罐滿,藉此該緩衝讀取控制器223便讀取記錄於線路緩衝部1之影像資料並加以輸出。此時,第8圖所示實施例,其中對應於傳送管道整體頻寬之傳送速度,便會成為透過一個接收部接收之速度之2倍,故該緩衝讀取控制器223於t2至t3時間區間執行讀取動作,藉以控制輸出至該訊框儲存器230。
藉之,線路緩衝部2於t3時間點完成讀取致能指令(Rear Enable),而該緩衝讀取控制器223則呈現完成線路緩衝部1之讀取動作狀態,藉此讀取記錄於線路緩衝部2之影像資料,進而輸出至該訊框儲存器230。即,使用兩個傳送管道,使傳送管道之頻寬增加為兩倍,故該訊框儲存器230之記錄速度便會加快兩倍。
對此,就以第9圖作更進一步說明,由於同軸電纜之複數傳送管道之頻寬總和成為一個傳送管道頻寬之3倍,故該訊框儲存器230之記錄速度便會增加為三倍,以對應於三個傳送管道之頻寬。
又,為調節如上所述速度,該線路緩衝部222之數量,可由大於該傳送管道之數量方式加以構成。
另一方面,根據本發明之實施例,高速影像接收裝置之接收控制器及緩衝記錄控制器,可由複數個組合而成。
此時,線路緩衝部,其係具有複數寫入及讀取埠之多埠記憶體;該複數接收控制器,其係分別對應於該複數寫入埠;該一個以上之傳送管道,其係分割為複數組,藉以分配至各該複數接收控制器。藉之,各該複數接收控制器便將由該分配組之傳送管道輸出之影像資料記錄於該對應之寫入埠。
又,該複數緩衝讀取控制係,其係分別對應於該複數讀取埠;該訊框儲存器之一個以上之輸入分配器,其係分割為複數組,藉以分配至各該複數緩衝讀取控制器。藉之,各該複數緩衝讀取控制器便自對應之讀取埠讀取影像資料,進而將之傳送至該分配組之輸入分配器。
第10圖係為本發明另一較佳實施例之具有影像資料高速接收裝置之接收端結構圖。
請參見第10圖,其結構包含有:複數接收控制器221a、221b及緩衝讀取控制器223a、223b,並分割管制各電纜接收部210a、210b及接收緩衝部222a、222b。
10...攝影機
20...訊框擷取器
30...電纜
100...傳送端
110...影像感應器
120...高速影像傳送裝置
121...畫素緩衝部
122...緩衝記錄控制器
122a、122b...緩衝記錄控制器
123...線路緩衝部
123a、123b...線路緩衝部
124...傳送控制器
124a、124b...傳送控制器
130...電纜傳送部
130a、130b...電纜傳送部
200...接收端
210...電纜接收部
210a、210b...電纜接收部
220...高速影像接收裝置
221...接收控制器
221a、221b...接收控制器
222...線路緩衝部
222a、222b...接收緩衝部
223...緩衝讀取控制器
223a、223b...緩衝讀取控制器
224...畫素緩衝部
230...訊框儲存器
300...同軸電纜
第1圖係為習知影像資料傳送/接收系統之結構圖。
第2圖係為本發明較佳實施例之影像資料高速傳送/接收系統之結構圖。
第3圖係為本發明較佳實施例之具有影像資料高速傳送裝置之傳送端結構圖。
第4圖係為本發明較佳實施例之影像資料高速傳送裝置動作之信號示意圖。
第5圖係為本發明另一較佳實施例之影像資料高速傳送裝置動作之信號示意圖。
第6圖係為本發明另一較佳實施例之具有影像資料高速傳送裝置之傳送端結構圖。
第7圖係為本發明較佳實施例之具有影像資料高速接收裝置之接收端結構圖。
第8圖係為本發明較佳實施例之影像資料高速接收裝置動作之信號示意圖。
第9圖係為本發明另一較佳實施例之影像資料高速接收裝置動作之信號示意圖。
第10圖係為本發明另一較佳實施例之具有影像資料高速接收裝置之接收端結構圖。
110...影像感應器
120...高速影像傳送裝置
121...畫素緩衝部
122...緩衝記錄控制器
123...線路緩衝部
124...傳送控制器
130...電纜傳送部
Claims (15)
- 一種影像資料高速傳送裝置,其包含有:一畫素緩衝部,其係組配以包括連接於一影像感應器之一或多個輸出分配器之若干個線路記憶體,供暫時儲存影像資料;一個以上的線路緩衝部:一緩衝紀錄控制器,其係將由該畫素緩衝部輸出之影像資料依序記錄於一個以上之線路緩衝部;以及一傳送控制器,其當該緩衝記錄控制器寫入該一個以上之線路緩衝部中的其中一者時,係依序讀取儲存於該一個以上線路緩衝部之中的另一者的影像資料,使其得以以對應於傳送管道寬頻之記錄速度依序傳送至一個以上之傳送管道。
- 如申請專利範圍第1項所述之影像資料高速傳送裝置,其中該線路緩衝部,其係具有複數寫入及讀取埠之多埠記憶體;該緩衝記錄控制器,其係由複數個組合而成,以對應於該複數寫入埠;該影像感應器之一個以上之輸出分配器,其係分割為複數組,藉以分別分配至該複數緩衝記錄分配器;該複數緩衝記錄控制器,其係將由該分配組之輸出分配器輸出之影像資料記錄於該對應之寫入埠。
- 如申請專利範圍第1項所述之影像資料高速傳送裝置,其中該線路緩衝部,其係具有複數讀取埠之多埠記憶體;該傳送控制器,其係由複數個組合而成,以對應於該複數讀取埠;該一個以上之傳送管道,其係分割為複數組,藉以分別分配至該複數傳送控制器;該複數傳送控制器,其係讀取對應讀 取埠之影像資料,藉以將之傳送至該分配組之傳送管道。
- 如申請專利範圍第1項所述之影像資料高速傳送裝置,其中更包含一複數畫素緩衝部,其係暫時儲存由該影像感應器之複數輸出分配器輸出之影像資料,而該緩衝記錄控制器,其係自該畫素緩衝部讀取影像資料。
- 如申請專利範圍第1項所述之影像資料高速傳送裝置,其中該線路緩衝部,其數量為大於該傳送管道之數量。
- 如申請專利範圍第5項所述之影像資料高速傳送裝置,其中該傳送控制器,其係將由該影像感應器按線路輸出之影像資料之線路辨識標題資訊附加在影像資料,進而輸出至該傳送管道。
- 一種影像資料高速接收裝置,其包含有:一畫素緩衝部,其係組配以包括連接於一訊框儲存器之若干個線路記憶體,供暫時儲存影像資料;一個以上的線路緩衝部:一接收控制器,其係控制透過一個以上傳送管道接收之影像資料,使其得以依序記錄於一個以上之線路緩衝部;以及一緩衝讀取控制器,當該接收控制器在該一個以上線路緩衝部中之其中一者記錄時,其係將儲存於該一個以上線路緩衝部中之另一者之影像資料,以等同於該一個以上傳送管道各寬頻總和之全部寬頻之速度讀取後,再依序記錄於畫素緩衝部。
- 如申請專利範圍第7項所述之影像資料高速接收裝置,其中 該線路緩衝部,其係具有複數寫入埠之多埠記憶體;該接收控制器,其係由複數個組合而成,以對應於該寫入埠;該一個以上之傳送管道,其係分割為複數組,藉以分別分配至各該複數接收控制器;該複數接收控制器,其係將由該分配組之傳送管道輸出之影像資料記錄於該對應之寫入埠。
- 如申請專利範圍第7項所述之影像資料高速接收裝置,其中該線路緩衝部,其係具有複數讀取埠之多埠記憶體;該緩衝讀取控制器,其係由複數個組合而成,以對應於該讀取埠;該訊框儲存器之一個以上之輸入分配器,其係分割為複數組,藉以分別分配至該複數緩衝讀取控制器;該複數緩衝讀取控制器,其係自對應之讀取埠讀取影像資料,進而將之傳送至該分配組之輸入分配器。
- 如申請專利範圍第7項所述之影像資料高速接收裝置,其中更包含一複數畫素緩衝部,其係暫時儲存由該影像感應器之複數輸入分配器輸入之影像資料,而該緩衝記錄控制器,其係將影像資料輸出至該畫素緩衝部。
- 如申請專利第7項所述之影像資料高速接收裝置,其中該線路緩衝部,其數量為大於傳送管道之數量。
- 一種影像資料高速傳送方法,其包含下列階段:在一畫素緩衝部暫時儲存影像資料之步驟,包括連接於該影像感應器之一或多個輸出分配器之若干個線路記憶體;將由該畫素緩衝部輸出之影像資料按個別線路依序儲存之階段,及 當將該畫素緩衝部輸出之影像資料儲存至一個以上之線路緩衝部中之其中一者時,將在該一個以上之線路緩衝部之另一者的該儲存之影像資料,以對應於傳送管道頻寬之記錄速度依序記錄於一個以上傳送管道之階段。
- 如申請專利第12項所述之影像資料高速傳送方法,其中更包含將該影像資料之線路辨識標題資訊附加在影像資料之階段。
- 一種影像資料高速接收方法,其包含下列階段:將由影像感應器輸出之影像資料,按個別線路依序儲存之階段;及當該接收控制器在該一個以上線路緩衝部(LBs)中之其中一者記錄時,將在該一個以上線路緩衝部中之另一者的該儲存之影像資料,以等同於該一個以上之傳送管道各頻寬總和之全部頻寬速度讀取後,再依序記錄於包括若干個連接至一訊框儲存器的畫素緩衝部之階段。
- 一種影像資料高速傳送/接收方法,其包含下列階段:將由影像感應器輸出之影像資料,以對應於傳送管道寬頻之速度,透過一個以上之傳送管道依序傳送之階段,及將透過一個以上傳送管道接收之影像資料,以等同於一個以上傳送管道各寬頻總和之全部寬頻之速度,依序記錄於訊框儲存器之階段;其中在相同線路之影像資料係透過相同管道被傳送。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100094734A KR101230397B1 (ko) | 2010-09-29 | 2010-09-29 | 영상 데이터 고속 송/수신 방법 및 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201215141A TW201215141A (en) | 2012-04-01 |
TWI514888B true TWI514888B (zh) | 2015-12-21 |
Family
ID=45893651
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW100135116A TWI514888B (zh) | 2010-09-29 | 2011-09-28 | 高速傳送接收影像資料方法及裝置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9218050B2 (zh) |
EP (1) | EP2624202A4 (zh) |
KR (1) | KR101230397B1 (zh) |
CN (1) | CN103140873B (zh) |
TW (1) | TWI514888B (zh) |
WO (1) | WO2012044061A2 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105371760A (zh) * | 2015-10-26 | 2016-03-02 | 深圳市正控科技有限公司 | 一种应用于纠偏***的边缘检测器 |
CN110390627B (zh) * | 2019-07-10 | 2022-12-13 | 武汉视科光电技术有限责任公司 | 一种高帧频图像采集与发送***及方法 |
CN113079336A (zh) * | 2020-01-03 | 2021-07-06 | 深圳市春盛海科技有限公司 | 高速影像的录像方法及装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1014706A2 (en) * | 1998-12-22 | 2000-06-28 | Sony Corporation | Image pickup and signal transmission |
EP1223549A1 (en) * | 1999-10-04 | 2002-07-17 | Hamamatsu Photonics K.K. | Camera system for high-speed image processing |
TW201009746A (en) * | 2008-07-29 | 2010-03-01 | Ibm | Image capture and buffering in a virtual world |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5835498A (en) | 1995-10-05 | 1998-11-10 | Silicon Image, Inc. | System and method for sending multiple data signals over a serial link |
JP4146654B2 (ja) * | 2002-02-28 | 2008-09-10 | 株式会社リコー | 画像処理回路、複合画像処理回路、および、画像形成装置 |
KR100473719B1 (ko) * | 2002-08-09 | 2005-03-10 | (주)네오와인 | Asic을 이용한 영상신호 전송장치 |
JP4245139B2 (ja) * | 2003-03-31 | 2009-03-25 | 株式会社メガチップス | 画像処理装置 |
KR100520585B1 (ko) * | 2003-10-28 | 2005-10-10 | 주식회사 하이닉스반도체 | 불휘발성 강유전체 메모리 셀 및 이를 이용한 메모리 장치 |
US7724307B2 (en) * | 2004-07-28 | 2010-05-25 | Broadcom Corporation | Method and system for noise reduction in digital video |
JP4219887B2 (ja) * | 2004-12-28 | 2009-02-04 | 富士通マイクロエレクトロニクス株式会社 | 画像処理装置及び画像処理方法 |
JP2007135070A (ja) * | 2005-11-11 | 2007-05-31 | Yamaha Corp | コンテンツデータ配信システム |
JP4978011B2 (ja) * | 2006-01-23 | 2012-07-18 | ヤマハ株式会社 | コンテンツデータ配信システム |
JP4404074B2 (ja) | 2006-06-30 | 2010-01-27 | ソニー株式会社 | 固体撮像装置及びデータ伝送方法並びに撮像装置 |
KR100881371B1 (ko) * | 2007-05-04 | 2009-02-02 | 이동수 | 무선 다중접속에 의한 실시간 동영상 전송장치, 무선다중접속에 의한 실시간 동영상 수신장치, 무선 다중접속에의한 실시간 동영상 송수신장치 및 무선 다중접속에 의한실시간 동영상 송수신 방법 |
US8059962B2 (en) * | 2007-05-30 | 2011-11-15 | Futurewei Technologies, Inc. | Interleaving for 10G GPON |
US7884871B2 (en) | 2007-06-15 | 2011-02-08 | Aptina Imaging Corporation | Images with high speed digital frame transfer and frame processing |
JP4528843B2 (ja) * | 2008-03-28 | 2010-08-25 | シャープ株式会社 | ラインバッファ回路、画像処理装置、および画像形成装置 |
KR100959136B1 (ko) * | 2008-07-16 | 2010-05-25 | 한국전자통신연구원 | 직접 메모리 접근 제어기 및 직접 메모리 접근 채널의데이터 전송 방법 |
US9380260B2 (en) * | 2009-01-21 | 2016-06-28 | Texas Instruments Incorporated | Multichannel video port interface using no external memory |
TWI413943B (zh) * | 2009-02-11 | 2013-11-01 | Silicon Motion Inc | 影像處理系統及其影像處理方法 |
-
2010
- 2010-09-29 KR KR1020100094734A patent/KR101230397B1/ko active IP Right Grant
-
2011
- 2011-09-28 WO PCT/KR2011/007141 patent/WO2012044061A2/ko active Application Filing
- 2011-09-28 EP EP11829567.4A patent/EP2624202A4/en not_active Ceased
- 2011-09-28 CN CN201180047070.7A patent/CN103140873B/zh not_active Expired - Fee Related
- 2011-09-28 US US13/824,713 patent/US9218050B2/en not_active Expired - Fee Related
- 2011-09-28 TW TW100135116A patent/TWI514888B/zh not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1014706A2 (en) * | 1998-12-22 | 2000-06-28 | Sony Corporation | Image pickup and signal transmission |
EP1223549A1 (en) * | 1999-10-04 | 2002-07-17 | Hamamatsu Photonics K.K. | Camera system for high-speed image processing |
TW201009746A (en) * | 2008-07-29 | 2010-03-01 | Ibm | Image capture and buffering in a virtual world |
Also Published As
Publication number | Publication date |
---|---|
KR20120033131A (ko) | 2012-04-06 |
KR101230397B1 (ko) | 2013-02-07 |
WO2012044061A2 (ko) | 2012-04-05 |
CN103140873B (zh) | 2016-08-03 |
US9218050B2 (en) | 2015-12-22 |
CN103140873A (zh) | 2013-06-05 |
US20130176443A1 (en) | 2013-07-11 |
EP2624202A2 (en) | 2013-08-07 |
TW201215141A (en) | 2012-04-01 |
EP2624202A4 (en) | 2014-04-16 |
WO2012044061A3 (ko) | 2012-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101485194B (zh) | 固态摄像装置、数据传输方法以及摄像装置 | |
CN101909149B (zh) | 摄像装置 | |
WO1991009403A3 (en) | Dual port, dual speed image memory access arrangement | |
US8817139B2 (en) | Image pickup device and signal transmitting device | |
TWI514888B (zh) | 高速傳送接收影像資料方法及裝置 | |
US20140365705A1 (en) | Data processing device and data tranfer control device | |
KR20190070688A (ko) | 이미지 센싱 시스템 및 이의 동작 방법 | |
JP2004304387A (ja) | 画像処理装置 | |
US20120033103A1 (en) | Raw-Split Mode Image Capture | |
US7739428B2 (en) | Memory control apparatus and memory control method | |
FR2901618A1 (fr) | Controleur de dma, systeme sur puce comprenant un tel controleur de dma, procede d'echange de donnees par l'intermediaire d'un tel controleur de dma | |
CN108540689B (zh) | 图像信号处理器、应用处理器及移动装置 | |
US20130169758A1 (en) | Three-dimensional image generating device | |
JPWO2018134882A1 (ja) | メモリアクセス装置、画像処理装置、および撮像装置 | |
US8922676B2 (en) | Video frame buffer | |
KR101648518B1 (ko) | 단단히 커플링된 저전력 이미지 프로세싱을 위한 방법 및 장치 | |
US7787701B2 (en) | Image processing apparatus and apparatus connected to image processing apparatus | |
JP2017055217A (ja) | 画像処理装置と画像処理方法及び撮像装置 | |
CN107608654B (zh) | 多路异步信息的传输控制装置及方法 | |
KR101541123B1 (ko) | 이미지 시그널 프로세서의 이미지 데이터 출력 장치 | |
KR20120085695A (ko) | 영상 데이터 고속 송/수신 방법 및 장치 | |
JP2012209798A (ja) | 画像処理システム及び撮像装置 | |
EP0705030A2 (en) | An image system having a serial I/O link between image channels | |
JP3458203B2 (ja) | 画像処理装置 | |
WO2020008522A1 (ja) | バス調停装置、バス調停システム、および撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |