TWI510090B - 控制晶片 - Google Patents

控制晶片 Download PDF

Info

Publication number
TWI510090B
TWI510090B TW101144952A TW101144952A TWI510090B TW I510090 B TWI510090 B TW I510090B TW 101144952 A TW101144952 A TW 101144952A TW 101144952 A TW101144952 A TW 101144952A TW I510090 B TWI510090 B TW I510090B
Authority
TW
Taiwan
Prior art keywords
pin
adjustable
mode
high resolution
multimedia interface
Prior art date
Application number
TW101144952A
Other languages
English (en)
Other versions
TW201338529A (zh
Inventor
Ching Gu Pan
Huai Yuan Feng
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW201338529A publication Critical patent/TW201338529A/zh
Application granted granted Critical
Publication of TWI510090B publication Critical patent/TWI510090B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
    • G06F15/17337Direct connection machines, e.g. completely connected computers, point to point communication networks
    • G06F15/17343Direct connection machines, e.g. completely connected computers, point to point communication networks wherein the interconnection is dynamically configurable, e.g. having loosely coupled nearest neighbor architecture
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/21Pc I-O input output
    • G05B2219/21012Configurable I-O
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25123Change controller pin configuration

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Power Sources (AREA)

Description

控制晶片
本發明所揭露之實施例是有關於減少一晶片之接腳數,尤指一種使用一可調接腳來選擇性地當作一輸入接腳(例如,用以接收用來進行連接偵測之一電源供應訊號的接腳)或一輸出接腳(例如,用以輸出用來控制熱插拔偵測之一控制訊號的接腳)來與一有線連接介面進行通訊的控制晶片。
高解析多媒體介面(high-definition multimedia interface,HDMI)是用以傳送數位資料之一小型的音訊/視訊介面,例如,一高解析多媒體介面之來源裝置(例如,一機上盒(set-top box)、一光碟播放器、一視訊遊戲主機或一個人電腦)經由一高解析多媒體介面連接線(HDMI cable)而連接至一高解析多媒體之接收裝置(HDMI sink device)(例如,一視訊投影機、一電視機或一電腦顯示器)。一般來說,高解析多媒體介面之來源裝置與高解析多媒體介面之接收裝置中的每個裝置均設置至少一高解析多媒體介面連接器(HDMI connector,也就是說,至少一高解析多媒體介面埠,亦可稱為至少一有線連接介面)。第1圖為繪示出一傳統高解析多媒體介面連接器之一示範性的接腳配置的示意圖。位於高解析多媒體介面之來源裝置之一高解析多媒體介面傳送器的傳統控制晶片需要具有個別地耦接至高解析多媒體介面連接器中每一接腳之專用接腳(dedicated pin); 同樣地,位於高解析多媒體介面之接收裝置之一高解析多媒體介面接收器的傳統控制晶片需要具有個別地耦接至高解析多媒體介面連接器中每一接腳之專用接腳。第1圖為傳統高解析多媒體介面連接器之一示範性的接腳配置的示意圖。以第1圖中具有示範性接腳配置之一高解析多媒體介面連接器為例子,傳統控制晶片需要19根接腳來連接高解析多媒體介面連接器,接腳1-接腳19中的每一接腳具有特定的訊號配置,舉例來說,接腳1之專屬訊號配置為TMDS Data2+(其他接腳的訊號配置在此不再贅述)。因此,對於位於高解析多媒體介面之接收裝置中的傳統控制晶片來說,需要具有一專用輸入接腳來連接至高解析多媒體介面連接器之第18根接腳,以接收高解析多媒體介面之來源裝置所產生之一+5V電源訊號,以及需要具有一專用輸出接腳來連接至高解析多媒體介面連接器之第19根接腳,以輸出一控制訊號給高解析多媒體介面之來源裝置來控制熱插拔偵測(hot plug detection,HPD)。
對於配置有一個以上之高解析多媒體介面連接器之一高解析多媒體介面裝置來說,傳統控制晶片之接腳數目是很大的。假如傳統控制晶片也需要支援更多功能,則傳統控制晶片之接腳數目必須增加;否則,傳統控制晶片便會沒有足夠之輸入/輸出接腳來對應這些功能。結果,控制晶片之封裝大小與生產成本將會無可避免地增加。
因此,需要一種創新之控制晶片設計來減少用以連接一高解析多媒體介面連接器(亦可稱為,有線連接介面)之專用接腳的接腳數。
依據本發明之示範性實施例,本發明的目的是在於提出一種控制晶片的新設計,以解決該上述問題。
依據本發明之一第一觀點,其揭露了一種示範性的控制晶片。該示範性的控制晶片包含一可調接腳與一控制邏輯電路。該可調接腳是用以耦接一有線連接介面之一第一接腳與一第二接腳。該控制邏輯電路是用以控制該可調接腳於一第一操作模式與一第二操作模式之間切換。該可調接腳在操作於該第一操作模式時,作為用來接收一電源供應訊號之一輸入接腳,且該可調接腳在操作於該第二操作模式時,作為用來輸出一輸出訊號之一輸出接腳。
依據本發明之一第二觀點,其揭露了一種示範性的控制晶片。該示範性的控制晶片包含一可調接腳與一控制邏輯電路。該可調接腳是用以耦接一有線連接介面之一第一接腳與一第二接腳。該控制邏輯電路是用以控制該可調接腳於一第一操作模式與一第二操作模式之間切換。該可調接腳在操作於該第一操作模式時,作為用來接收一輸入訊號之一輸入接腳,且該可調接腳在操作於該第二操作模式時,作為用以輸出用來控制熱插拔偵測之一控制訊號之一輸出接腳。
依據本發明之一第三觀點,其揭露了一種示範性的控制晶片。該示範性的控制晶片包含一可調接腳與一控制邏輯電路。該可調接腳是用以耦接一高解析多媒體介面連接器之一第一接腳與一第二接腳。該控制邏輯電路是用以控制該可調接腳於一第一操作模式與一第二操作模式之間切換。該可調接腳在操作於該第一操作模式時,該可調接腳作為一輸入接腳,且該可調接腳在操作於該第二操作模 式時,該可調接腳作為一輸出接腳。
本發明之一優點在於提供一種控制晶片來減少控制晶片之接腳數。
在說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件。所屬領域中具有通常知識者應可理解,硬體製造商可能會用不同的名詞來稱呼同樣的元件。本說明書及後續的申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。在通篇說明書及後續的請求項當中所提及的「包含」係為一開放式的用語,故應解釋成「包含但不限定於」。另外,「耦接」一詞在此係包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置耦接於一第二裝置,則代表該第一裝置可直接電氣連接於該第二裝置,或透過其他裝置或連接手段間接地電氣連接至該第二裝置。
第2圖為繪示出依據本發明之一實施例之一多媒體系統(multimedia system)200的示意圖。多媒體系統200包含一高解析多媒體介面之接收裝置(HDMI sink device)202(例如,一視訊投影機、一電視機或一電腦顯示器)與一高解析多媒體介面之來源裝置(HDMI source device)204(例如,一機上盒、一光碟播放器、一視訊遊戲主機或一個人電腦)。高解析多媒體介面之來源裝置204具有一高解析多媒體介面連接器(例如,一高解析多媒體介面埠,亦可稱為,一有線連接介面)212,且高解析多媒體介面之接收裝置202具有一高解析 多媒體介面連接器(例如,一高解析多媒體介面埠)222。舉例來說,高解析多媒體介面連接器212、高解析多媒體介面連接器222中每個連接器都有第1圖所示之前述的接腳配置,故包含了19根接腳(例如附圖第2圖所示之接腳PIN_1-接腳PIN_19),因此,高解析多媒體介面之來源裝置204與高解析多媒體介面之接收裝置202之間的通訊是經由一高解析多媒體介面連接線(HDMI cable)201,其具有19條傳輸線連接於高解析多媒體介面連接器212與高解析多媒體介面連接器222之間。如第2圖所示,高解析多媒體介面之接收裝置202另包含一控制晶片224,其使用了本發明提出之接腳共用技術。在此示範性的實施例中,控制晶片224是高解析多媒體介面接收裝置(HDMI receiver)的一部分,且包含一控制邏輯電路226、複數個接腳228_1~228_17、一可調接腳(configurable pin)229與複數個接腳230_1~230_7。需要注意是,第2圖中之接腳數目只作為範例說明,而非用於對本發明設限。另外,視實際設計上的考量/需求,高解析多媒體介面之接收裝置202與高解析多媒體介面之來源裝置204中的每個裝置都被允許具有一個以上之高解析多媒體介面連接器。
接腳228_1~接腳228_17與可調接腳229是被控制邏輯電路226所支援之高解析多媒體介面功能所使用,進一步來說,接腳228_1~接腳228_17是用來個別地耦接高解析多媒體介面連接器222之接腳PIN_1~接腳PIN_17的專用接腳,因此,接腳228_1~接腳228_17與接腳PIN_1~接腳PIN_17之間有著一個一對一映射(one-to-one mapping)關係。可調接腳229是一個用以耦接高解析多媒體介面連接器222之多個接腳PIN_18~PIN_19的專用接腳,因此,可調接腳229 與接腳PIN_18~接腳PIN_19之間有著一個一對多映射(one-to-many mapping)關係。其中接腳PIN_18用來輸出高解析多媒體介面之來源裝置所產生之一+5V電源訊號,接腳PIN_19用來接收一控制訊號給高解析多媒體介面之來源裝置來控制熱插拔偵測(hot plug detection,HPD)。對於接腳230_1~接腳230_7來說,這些接腳可包含控制邏輯電路226支援之其它功能所使用之輸入/輸出接腳(input/output pin)。
控制邏輯電路226用以控制可調接腳229於一第一操作模式與一第二操作模式之間切換。根據本發明之一設計變化,當可調接腳229操作於第一操作模式時,可調接腳229作為一輸入接腳,以及當可調接腳229操作於第二操作模式時,可調接腳229作為一輸出接腳。舉例來說,當操作於該第一操作模式下,可調接腳229是作為一輸入接腳以用來接收一輸入訊號S_IN(例如,用以進行連接偵測(connection detection)之一電源供應訊號),而當操作於該第二操作模式下,可調接腳229則作為一輸出接腳以用來輸出一輸出訊號S_OUT(例如,用以控制熱插拔偵測之一控制訊號)。如第2圖所示,具有一等效阻值Req1之一等效被動元件(passive element)232耦接於接腳PIN_18與接腳PIN_19之間,以符合高解析多媒體介面規格的要求,例如,等效阻值Req1是1K歐姆。另外,為了確保控制邏輯電路226可依據輸入訊號S_IN之邏輯準位來正確地偵測一外部裝置(亦即高解析多媒體介面之來源裝置204)之連接,作為一下拉電阻(pull-down resistor)之一等效被動元件234可耦接於最後一接腳PIN_19與接地端GND之間。當一+5V電源訊號沒有出現於高解析多媒體介面連接器222之接腳 PIN_18上時,等效被動元件234可讓輸入訊號S_IN有一個趨近接地電壓(亦即0V)之一低邏輯準位。再者,如第2圖所示,可調接腳229是透過等效被動元件232間接地連接至接腳PIN_18,而非直接地連接至接腳PIN_18,較佳地,等效被動元件234有一等效阻值Req2,其遠大於等效阻值Req1(也就是說,Req2>>Req1),例如,等效被動元件234是一高阻抗下拉電阻。因此,當一+5V電源訊號由於一外部裝置(亦即高解析多媒體介面之來源裝置204)之連接而確實出現於高解析多媒體介面連接器之接腳PIN_18上時,等效被動元件234會讓輸入訊號S_IN有+5V左右之一高邏輯準位。然而,由於等效被動元件234並未規範於高解析多媒體介面規格之中,因此等效被動元件234係為一非必要的(optional)元件。所以,在高解析多媒體介面之接收裝置202之一設計變化中,等效被動元件234可在不違背本發明精神之下而被省略。關於控制可調接腳229在該第一操作模式與該第二操作模式之間進行切換之更進一步的細節將以下描述。
第3圖為繪示出第2圖所示之控制邏輯電路226所使用之一示範性的有限狀態機(finite state machine)300的示意圖。可調接腳229於該第一操作狀態與該第二操作狀態之間切換的操作可由韌體控制或硬體控制來實現。示範性的有限狀態機300包含三個狀態S1、S2與S3。一開始時,控制邏輯電路226進入狀態S1,因此控制邏輯電路226經由讓可調接腳229操作於該第一操作狀態來當作一輸入接腳,以執行連接偵測(亦即,電源供應訊號偵測)的作業。當高解析多媒體介面之來源裝置204還沒連接至高解析多媒體介面之接收裝置202時,高解析多媒體介面連接器222之接腳PIN_18不會接收供應自一外部裝 置(亦即高解析多媒體介面之來源裝置204)之一+5V電源訊號,且輸入訊號S_IN會因為耦接至接地端GND之等效被動元件234而會具有一低邏輯準位(例如0V)。
當高解析多媒體介面之來源裝置204經由高解析多媒體介面連接線201而被連接至高解析多媒體介面之接收裝置202時,高解析多媒體介面連接器222之接腳PIN_18被連接至高解析多媒體介面連接器212之接腳PIN_18,且接收供應自高解析多媒體介面之來源裝置204之一+5V電源訊號。應注意的是,等效被動元件232與等效被動元件234是作為一分壓電路(voltage divider),且等效阻值Req2遠大於等效阻值Req1,因此,輸入訊號S_IN將會是具有自該分壓電路所產生之一預定電壓(例如,若R eq 2>>R eq 1,則)的一電源供應訊號,也就是說,輸入訊號S_IN現在具有一高邏輯準位。當控制邏輯電路226偵測到輸入訊號S_IN之高邏輯準位時,控制邏輯電路226便決定高解析多媒體介面之來源裝置204被連接至高解析多媒體介面之接收裝置202。此外,由於高解析多媒體介面連接器222之接腳PIN_19經由等效被動元件232而耦接至高解析多媒體介面連接器222之接腳PIN_18,且經由高解析多媒體介面連接線201而連接至高解析多媒體介面連接器212之接腳PIN_19,一熱插拔偵測訊號(HPD signal)SHPD會由於該+5V電源訊號而從一低邏輯準位轉換成一高邏輯準位,且帶有一高邏輯準位之該熱插拔偵測訊號SHPD會被回授給高解析多媒體介面之來源裝置204,以將高解析多媒體介面之接收裝置202的連接通知高解析多媒體介面之來源裝置204。
當高解析多媒體介面之來源裝置204斷開與高解析多媒體介面之接收裝置202的連接時,該+5V之電源供應被中斷,因此讓輸入訊號S_IN從高邏輯準位轉換至低邏輯準位,因此,當控制邏輯電路226偵測到輸入訊號S_IN之低邏輯準位時,控制邏輯電路226便決定高解析多媒體介面之來源裝置204並未連接至高解析多媒體介面之接收裝置202。另外,由於該+5V電源訊號之供應被中斷,該熱插拔偵測訊號SHPD也相對應地從高邏輯準位轉換至低邏輯準位,如此一來,高解析多媒體介面之來源裝置204即可獲知高解析多媒體介面之接收裝置202的連接中斷。
如上所述,當控制邏輯電路226停留在狀態S1且高解析多媒體介面之來源裝置204被連接至高解析多媒體介面之接收裝置202時,該熱插拔偵測訊號SHPD由於該+5V電源訊號而可具有一高邏輯準位。然而,在某些情形下,高解析多媒體介面之接收裝置202亦可主動地(actively)將該熱插拔偵測訊號SHPD由高邏輯準位拉至低邏輯準位,因而迫使高解析多媒體介面之來源裝置204執行與高解析多媒體介面之接收裝置202之間的重新連接(re-connection)或新的交握程序(hand-shaking procedure)。在高解析多媒體介面之接收裝置202不需要於高解析多媒體介面之來源裝置204與高解析多媒體介面之接收裝置202之間保持連線時拉低該熱插拔偵測訊號SHPD的情形下,控制邏輯電路226持續停留於狀態S1。然而,在高解析多媒體介面之接收裝置202需要於高解析多媒體介面之來源裝置204與高解析多媒體介面之接收裝置202之間保持連線時拉低該熱插拔偵測訊號SHPD的另一情形下,控制邏輯電路226則會離開目前狀態S1而進入下一狀態 S2。
於進入狀態S2之後,控制邏輯電路226會運作來讓可調接腳229操作於該第二操作模式而作為一輸出接腳。接下來,控制邏輯電路226產生具有一預定電壓的輸出訊號S_OUT給高解析多媒體介面連接器222之接腳PIN_19,其中輸出訊號S_OUT具有之預定電壓不同於電源供應訊號具有之預定電壓(例如,輸出訊號S_OUT具有之預定電壓低於電源供應訊號具有之預定電壓),用來作為用以控制該熱插拔偵測之一控制訊號。在此情況下,輸出訊號S_OUT從一高邏輯準位轉換至一低邏輯準位來拉低高解析多媒體介面之來源裝置204所接收之該熱插拔偵測訊號SHPD
於產生輸出訊號S_OUT之後(亦即,熱插拔偵測訊號SHPD低邏輯準位產生之後),控制邏輯電路226離開目前狀態S2並進入下一狀態S3。依據高解析多媒體介面規格,為了讓高解析多媒體介面之來源裝置204執行與高解析多媒體介面之接收裝置202之間的重新連接或新的交握程序,從高邏輯準位轉換至低邏輯準位之該熱插拔偵測訊號SHPD應於一個不短於一門檻值(例如,100毫秒)之時段中被持續維持在低邏輯準位,因此,進入狀態S3後,控制邏輯電路226會運作來計時一預定時段,其中該預定時段(例如,500毫秒)不會短於該門檻值。在該預定時段的計時結束之前,控制邏輯電路226持續停留於狀態S3,以等待強制該熱插拔偵測訊號SHPD停留於低邏輯準位的時段結束。當該預定時段的計時結束(亦即,等待該熱插拔偵測訊號SHPD低邏輯準位計時結束)時,控制邏輯電路226會離開目前狀態S3並進入下一狀態S1(亦即一預設(default)狀態),且將可調接腳229從該第 二操作模式切換至該第一操作模式。簡單來說,直到該熱插拔偵測訊號SHPD維持低邏輯準位的持續時間已達到該預定時段時,控制邏輯電路226才會離開狀態S3。
在上面所述之示範性的實施例中,接腳共用技術被應用於高解析多媒體介面之接收裝置202中的控制晶片224,以控制可調接腳229來選擇性地作為對應至高解析多媒體介面連接器222之接腳PIN_18之一輸入接腳,或對應至高解析多媒體介面連接器222之接腳PIN_19之一輸出接腳。然而,這只是作為範例說明,而非對本發明設限,也就是說,使用本發明所提出之接腳共用技術之一控制晶片亦可被應用於不同於高解析多媒體介面之一有線通訊介面。另外,本發明所提出之控制晶片之一可調接腳可被耦接至該有線通訊介面之複數個接腳,其中這些接腳可包含用於接收一電源訊號之一第一接腳及/或用於輸出一熱插拔偵測訊號SHPD之一第二接腳。
請參照第4圖,其為繪示出採用本發明所提出之接腳共用技術之一控制晶片400之一第一種廣義的設計變化的示意圖。控制晶片400包含一控制邏輯電路402與一可調接腳404。可調接腳404被耦接至有線連接介面406的接腳P1與接腳P2。控制邏輯電路402是用以控制可調接腳404於一第一操作模式與一第二操作模式之間切換。當操作於該第一操作模式時,可調接腳404作為用以接收帶有一預定電壓之電源供應訊號S_IN1之一輸入接腳,在此實施例中,電源供應訊號S_IN1是來自於經由任何有線連接方式連接至有線連接介面406之一外部裝置408所產生的外部電源供應訊號SPOWER。當操作於該第二操作模式時,可調接腳404作為用以輸出一輸出訊號S_OUT1之一輸 出接腳,其中輸出訊號S_OUT1並不一定是上述之熱插拔偵測訊號SHPD。如第4圖所示,具有一等效阻值Req11之一等效被動元件432耦接於接腳P1與接腳P2之間,以符合有線連接介面規格的要求,例如,等效阻值Req11是1K歐姆。再者,可調接腳404是透過等效被動元件432間接地連接至接腳P1,而非直接地連接至接腳P1。此外,根據本發明之一設計變化,作為一下拉電阻之一等效被動元件可耦接於接腳P2與接地端GND之間(未繪示第4圖中,以求精簡)。
請參照第5圖,其為繪示出採用本發明所提出之接腳共用技術之一控制晶片500之一第二種廣義的設計變化的示意圖。控制晶片500包含一控制邏輯電路502與一可調接腳504。可調接腳504是耦接於有線連接介面506之接腳P1’與接腳P2’。控制邏輯電路502是用以控制可調接腳504於一第一操作模式與一第二操作模式之間切換。當操作於該第一操作模式時,可調接腳504作為用以接收輸入訊號S_IN2之一輸入接腳,其中輸入訊號S_IN2不一定是來自於外部裝置508所供應之上述的電源供應訊號(例如,+5V電源訊號)。當操作在該第二操作狀態時,可調接腳504作為一輸出接腳,用以輸出一輸出訊號S_OUT2給接腳P2’來控制熱插拔偵測,其中一熱插拔偵測訊號SHPD係得自於輸出訊號S_OUT2,並被傳送給經由任何有線連接方式連接至有線連接介面506之外部裝置508。如第5圖所示,具有一等效阻值Req12之一等效被動元件532耦接於接腳P1’與接腳P2’之間,以符合有線連接介面規格的要求,例如,等效阻值Req12是1K歐姆。再者,可調接腳504是透過等效被動元件532間接地連接至接腳P1’,而非直接地連接至接腳P1’。此外,根據本發明之一設計變化,作 為一下拉電阻之一等效被動元件可耦接於接腳P2’與接地端GND之間(未繪示第5圖中,以求精簡)。如第2圖、第4圖與第5圖所示,控制晶片之一可調接腳被耦接至一有線連接介面(例如,一高解析多媒體介面連接器)之複數個接腳。相較於傳統的控制晶片設計,本發明所提出之控制晶片設計具有較少的接腳數。在一控制晶片被耦接至一單一有線連接介面的情況中,可使用本發明所提出之接腳共用技術來省下該控制晶片之一根接腳。在該控制晶片被耦接至複數個有線連接介面的另一情況中,可使用本發明所提出之接腳共用技術來省下該控制晶片之更多根接腳。由於該控制晶片之接腳數減少,該控制晶片之封裝大小與生產成本也會減少。另外,如果該控制晶片是要設計來支援更多功能,則省下來的接腳便可配置給這些功能。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
200‧‧‧多媒體系統
201‧‧‧高解析多媒體介面連接線
202‧‧‧高解析多媒體介面之接收裝置
204‧‧‧高解析多媒體介面之來源裝置
212、222‧‧‧高解析多媒體介面連接器
224、400、500‧‧‧控制晶片
226、402、502‧‧‧控制邏輯電路
228_1~228_17、230_1~230_7、PIN_1-PIN_19、P1、P1’、P2、P2’‧‧‧接腳
229、404、504‧‧‧可調接腳
232、234、432、532‧‧‧等效被動元件
300‧‧‧有限狀態機
406、506‧‧‧有線連接介面
408、508‧‧‧外部裝置
第1圖為傳統高解析多媒體介面連接器之一示範性的接腳配置的示意圖。
第2圖為依據本發明之一示範性的實施例之一多媒體系統的示意圖。
第3圖為第2圖所示之控制邏輯電路所使用之一示範性的有限狀態機的示意圖。
第4圖為採用本發明所提出之接腳共用技術之一控制晶片之一第一種廣義的設計變化的示意圖。
第5圖為採用本發明所提出之接腳共用技術之一控制晶片之一第二種廣義的設計變化的示意圖。
200‧‧‧多媒體系統
201‧‧‧高解析多媒體介面連接線
202‧‧‧高解析多媒體介面之接收裝置
204‧‧‧高解析多媒體介面之來源裝置
212、222‧‧‧高解析多媒體介面連接器
224‧‧‧控制晶片
226‧‧‧控制邏輯電路
228_1-228_17、230_1-230_7、PIN_1-PIN_19‧‧‧接腳
229‧‧‧可調接腳
232、234‧‧‧等效被動元件

Claims (18)

  1. 一種控制晶片,包含:一可調接腳,用以耦接一有線連接介面之一外部電源接腳與一外部熱插拔偵測接腳;以及一控制邏輯電路,用以控制該可調接腳於一第一操作模式與一第二操作模式之間進行切換;其中當該可調接腳操作於該第一操作模式時,該可調接腳作為用以透過該外部電源接腳接收一電源供應訊號之一輸入接腳,以及當該可調接腳操作於該第二操作模式時,該可調接腳作為用以透過該外部熱插拔偵測接腳輸出一熱插拔偵測訊號之一輸出接腳;該外部電源接腳透過一第一等效被動元件耦接於該外部熱插拔偵測接腳,該外部熱插拔偵測接腳透過一第二等效被動元件耦接於地。
  2. 如申請專利範圍第1項所述之控制晶片,其中該控制邏輯電路檢查該電源供應訊號,來偵測是否有一外部裝置連接到該有線連接介面。
  3. 如申請專利範圍第1項所述之控制晶片,其中該電源供應訊號具有一第一預定電壓,並且該輸出訊號具有一第二預定電壓,以及該第二預定電壓不同於該第一預定電壓。
  4. 如申請專利範圍第3項所述之控制晶片,其中該第二預定電壓低於該第一預定電壓。
  5. 如申請專利範圍第1項所述之控制晶片,其中該控制邏輯電路一 開始時會讓該可調接腳操作於該第一操作模式而作為該輸入接腳。
  6. 如申請專利範圍第1項所述之控制晶片,其中該控制邏輯電路在讓該可調接腳操作於該第二操作模式而作為該輸出接腳之後,該控制邏輯電路計時一預定時段,以及當該預定時段之計時結束時,該控制邏輯電路會將該可調接腳由該第二操作模式切換至該第一操作模式。
  7. 如申請專利範圍第1項所述之控制晶片,其中該有線連接介面是一高解析多媒體介面連接器。
  8. 如申請專利範圍第7項所述之控制晶片,其中該控制晶片與該高解析多媒體介面連接器均設置於一高解析多媒體介面之接收裝置中。
  9. 一種控制晶片,包含:一可調接腳,用以耦接一有線連接介面之一外部電源接腳與一外部熱插拔偵測接腳;以及一控制邏輯電路,用以控制該可調接腳於一第一操作模式與一第二操作模式之間進行切換;其中當該可調接腳操作於該第一操作模式時,該可調接腳作為用以透過該外部電源接腳接收一輸入訊號之一輸入接腳,以及當該可調接腳操作於該第二操作模式時,該可調接腳作為用以透過該外部熱插拔偵測接腳輸出一控制訊號來控制熱插拔偵測之一輸出接腳;該外部電源接腳透過一第一等效被動元件耦接於該外部熱插拔偵測接腳,該外部熱插拔偵測接腳透過一第二等效被動元件 耦接於地。
  10. 如申請專利範圍第9項所述之控制晶片,其中該控制邏輯電路檢查該輸入訊號來偵測一外部裝置是否連接至該有線連接介面。
  11. 如申請專利範圍第9項所述之控制晶片,其中該控制邏輯電路一開始時會讓該可調接腳操作於該第一操作模式而作為該輸入接腳。
  12. 如申請專利範圍第9項所述之控制晶片,其中該控制邏輯電路在讓該可調接腳操作於該第二操作模式而作為該輸出接腳之後,該控制邏輯電路計時一預定時段,以及當該預定時段之計時結束時,該控制邏輯電路將該可調接腳由該第二操作模式切換至該第一操作模式。
  13. 如申請專利範圍第9項所述之控制晶片,其中該有線連接介面是一高解析多媒體介面連接器。
  14. 如申請專利範圍第13項所述之控制晶片,其中該控制晶片與該高解析多媒體介面連接器均設置於一高解析多媒體介面之接收裝置中。
  15. 一種控制晶片,包含:一可調接腳,用以耦接一高解析多媒體介面連接器之一外部電源接腳與一外部熱插拔偵測接腳;以及一控制邏輯電路,用以控制該可調接腳於一第一操作模式與一第二操作模式之間進行切換;其中當該可調接腳操作於該第一操作模式時,該可調接腳作為一輸入接腳,以及當該可調接腳操作於該第二操作模式時,該可調 接腳作為一輸出接腳;該輸入接腳是用以接收一電源供應訊號,而該電源供應訊號是來自於該外部電源接腳所接收之一+5V電源訊號;以及該輸出接腳是用以輸出一控制訊號給該外部熱插拔偵測接腳,以控制熱插拔偵測;該外部電源接腳透過一第一等效被動元件耦接於該外部熱插拔偵測接腳,該外部熱插拔偵測接腳透過一第二等效被動元件耦接於地。
  16. 如申請專利範圍第15項所述之控制晶片,其中該控制邏輯電路一開始時會讓該可調接腳操作於該第一操作模式而作為該輸入接腳。
  17. 如申請專利範圍第15項所述之控制晶片,其中該控制邏輯電路在讓該可調接腳操作於該第二操作模式而作為該輸出接腳之後,該控制邏輯電路計時一預定時段,且當該預定時段之計時結束,該控制邏輯電路將該可調接腳由該第二操作模式切換至該第一操作模式。
  18. 如申請專利範圍第15項所述之控制晶片,其中該控制晶片與該高解析多媒體介面連接器均設置於一高解析多媒體介面之接收裝置中。
TW101144952A 2012-03-05 2012-11-30 控制晶片 TWI510090B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/411,635 US8990445B2 (en) 2012-03-05 2012-03-05 Control chip for communicating with wired connection interface by using one configurable pin selectively serving as input pin or output pin

Publications (2)

Publication Number Publication Date
TW201338529A TW201338529A (zh) 2013-09-16
TWI510090B true TWI510090B (zh) 2015-11-21

Family

ID=49042493

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101144952A TWI510090B (zh) 2012-03-05 2012-11-30 控制晶片

Country Status (3)

Country Link
US (1) US8990445B2 (zh)
CN (1) CN103293969B (zh)
TW (1) TWI510090B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2902871A4 (en) * 2012-09-25 2016-06-22 Nec Display Solutions Ltd ELECTRONIC DEVICE, COMMUNICATION SYSTEM, AND HOT CONNECTION CONTROL METHOD
US20150067195A1 (en) * 2013-08-30 2015-03-05 Manish Sharma Hdmi source and sink device over single hdmi connector
KR102142273B1 (ko) * 2013-12-27 2020-08-07 엘지디스플레이 주식회사 디스플레이포트 및 디스플레이포트의 데이터 전송 방법
US10038936B2 (en) * 2015-11-18 2018-07-31 Caavo Inc Source device detection
CN105655838B (zh) * 2015-12-28 2018-12-14 联想(北京)有限公司 一种hdmi连接器的电源能量控制方法及***
CN105786747A (zh) * 2016-02-22 2016-07-20 北京和利时***工程有限公司 一种实现热插拔处理的方法和装置
TWI625618B (zh) * 2017-07-11 2018-06-01 新唐科技股份有限公司 可程式化接腳位準的控制電路
CN111542469B (zh) 2017-08-01 2021-12-14 康明斯有限公司 将多个高侧负载与公共回位引脚相连接的控制逻辑电路
CN115118905A (zh) * 2021-03-19 2022-09-27 深圳市鸿飞精密科技有限公司 电子装置及其信号处理方法
CN113704170B (zh) * 2021-07-30 2024-02-09 浪潮电子信息产业股份有限公司 一种芯片工作模式控制方法、***及介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0621695A2 (en) * 1993-04-19 1994-10-26 Motorola, Inc. Integrated circuit with an active-level configurable pin and method therefor
US6825689B1 (en) * 2000-10-26 2004-11-30 Cypress Semiconductor Corporation Configurable input/output interface for a microcontroller
US7817586B2 (en) * 2007-08-16 2010-10-19 Mediatek Inc. High-speed digital interface transceiver and method of supplying bi-directional communication process on high-speed digital interface device
US20110050734A1 (en) * 2009-09-03 2011-03-03 Ati Technologies, Ulc Method and Apparatus for Providing Reduced Power Usage of a Display Interface
US20110068736A1 (en) * 2009-09-11 2011-03-24 Nxp B.V. Power charging of mobile devices
TW201207411A (en) * 2010-06-30 2012-02-16 Silicon Image Inc Detection of cable connections for electronic devices

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2002359605A1 (en) * 2001-12-07 2003-06-23 Cadence Design Systems, Inc. Timing model extraction by timing graph reduction
US8402185B2 (en) * 2001-12-26 2013-03-19 Seiko Epson Corporation Display device adapter with digital media interface
JP2008219796A (ja) * 2007-03-07 2008-09-18 Funai Electric Co Ltd データ再生装置と送信器
CN201226445Y (zh) * 2008-02-05 2009-04-22 晨星半导体股份有限公司 高解析多媒体接口装置及其控制芯片
US7802044B2 (en) * 2008-12-24 2010-09-21 Mediatek Inc. Pin sharing device and method thereof for a universal asynchronous receiver/transmitter module and a universal serial bus module

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0621695A2 (en) * 1993-04-19 1994-10-26 Motorola, Inc. Integrated circuit with an active-level configurable pin and method therefor
US6825689B1 (en) * 2000-10-26 2004-11-30 Cypress Semiconductor Corporation Configurable input/output interface for a microcontroller
US7817586B2 (en) * 2007-08-16 2010-10-19 Mediatek Inc. High-speed digital interface transceiver and method of supplying bi-directional communication process on high-speed digital interface device
US20110050734A1 (en) * 2009-09-03 2011-03-03 Ati Technologies, Ulc Method and Apparatus for Providing Reduced Power Usage of a Display Interface
US20110068736A1 (en) * 2009-09-11 2011-03-24 Nxp B.V. Power charging of mobile devices
TW201207411A (en) * 2010-06-30 2012-02-16 Silicon Image Inc Detection of cable connections for electronic devices

Also Published As

Publication number Publication date
TW201338529A (zh) 2013-09-16
US20130229221A1 (en) 2013-09-05
CN103293969B (zh) 2016-01-06
CN103293969A (zh) 2013-09-11
US8990445B2 (en) 2015-03-24

Similar Documents

Publication Publication Date Title
TWI510090B (zh) 控制晶片
EP3657778B1 (en) Terminal device and control method therefor
US11232057B2 (en) Terminal device and control method thereof
US8151018B2 (en) Dual-mode data transfer of uncompressed multimedia contents or data communications
JP5636421B2 (ja) Hdmiシステムにおける拡張給電
US10152447B2 (en) Universal serial bus converter circuit and related method
EP2692118B1 (en) Method, apparatus and system for transitioning an audio/video device between a source and a sink mode
US9448606B2 (en) Adaptive power configuration for a MHL and HDMI combination multimedia device
US9414107B2 (en) Pluggable electronic device and method for determining output data of pluggable electronic device
WO2012097615A2 (zh) 将耳机接口复用为高清视音频接口的多用途连接器及手持电子设备
JP6661342B2 (ja) ポート接続回路、ポート接続制御方法、電子機器
CN201118817Y (zh) 热插拔接口电路及具有热插拔接口电路的电视机
US11375270B2 (en) Cable, method of controlling cable, connection device, electronic device, and method of controlling electronic device
TWI453726B (zh) 驅動電路級及其驅動方法
US11442523B2 (en) Cable and connection device
TWI536820B (zh) 訊號轉接電路、訊號接收電路、訊號轉接方法與訊號接收方法
TWI403089B (zh) 轉接器
US20210135708A1 (en) Cable, method for controlling cable, transmission device, method for controlling transmission device, reception device, and method for controlling reception device
US20100169517A1 (en) Multimedia Switch Circuit and Method
TWI493352B (zh) 採用閃電介面之連接系統、連接裝置及其連接方法
TWI714938B (zh) 控制方法及電子系統
US20240220435A1 (en) Power Consumption Control for Transmitters of Retimers in High Speed Data Communication
JP2012044311A (ja) 通信回路
TW202240418A (zh) 影像傳輸系統
CN104810005A (zh) 可插拔电子装置及决定可插拔电子装置所输出数据的方法