TWI429000B - 晶片線路扇出方法及薄膜晶片裝置 - Google Patents
晶片線路扇出方法及薄膜晶片裝置 Download PDFInfo
- Publication number
- TWI429000B TWI429000B TW99142803A TW99142803A TWI429000B TW I429000 B TWI429000 B TW I429000B TW 99142803 A TW99142803 A TW 99142803A TW 99142803 A TW99142803 A TW 99142803A TW I429000 B TWI429000 B TW I429000B
- Authority
- TW
- Taiwan
- Prior art keywords
- wafer
- bumps
- external
- bump
- lines
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Wire Bonding (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
本發明係指一種晶片線路扇出方法及相關之薄膜晶片裝置,尤指一種外部引線黏接點與聯外凸塊順序不同之晶片線路扇出方法及相關之薄膜晶片裝置。
隨著電路製造技術的演進,積體電路晶片已不限於安裝在傳統的印刷電路板(Printed Circuit Board,PCB)上,舉例來說,積體電路晶片亦可安裝於薄膜上。此種封裝技術稱為「薄膜晶片」(Chip on Film,COF)封裝技術。
請參考第1圖,第1圖為先前技術一薄膜晶片封裝之扇出(fan out)佈局之示意圖。在第1圖中,一晶片100上之聯外凸塊(bump)B1~BN透過一薄膜110上之線路L1~LN而連接至外部引線黏接點(Outer Lead Bond,OLB)O1~ON,外部引線黏接點O1~ON可連接至傳統的印刷電路板或液晶顯示(Liquid Crystal Display,LCD)面板等硬體裝置。由於線路L1~LN僅可扇出於單一層薄膜110上,聯外凸塊B1~BN之順序須與外部引線黏接點O1~ON一致,以利於線路佈局。在第1圖中,為了維持訊號傳輸的品質,線路之間距與一折角θ皆嚴格限制。也就是說,若線路之折角θ小於一門檻角度,則該線路不符合晶片應用商對硬體之要求,而無法將對應的聯外凸塊扇出至外部引線黏接點。因此,聯外凸塊B1~BN之位置必須妥善分配,儘可能將所有聯外凸塊B1~BN扇出至外部引線黏接點。除此之外,薄膜110的大小與晶片100於薄膜110之位置亦嚴格受限,因此,僅有一限定數量之內的聯外凸塊可扇出至外部引線黏接點。
為了增加可扇出之聯外凸塊數目,常見之解決方案係擴大晶片100的面積,如第2圖所示之晶片200。如此一來,聯外凸塊配置的空間與彈性增加,使得線路之折角θ得以增加,以符合硬體實現對折角θ之要求。除了增加晶片的面積外,傳統上亦另外透過調整聯外凸塊之位置及於晶片單邊上之聯外凸塊之數量,來克服折角θ對線路扇出之限制。舉例來說,線路折角θ太小的聯外凸塊可移至晶片的其他側。
然而,無論是增加晶片面積或調整晶片上之凸塊位置的方法皆涉及晶片內部積體電路之重新佈局,不利於縮小晶片及降低設計成本之趨勢。
因此,如何以更經濟的方法克服薄膜上線路之折角對晶片扇出形成之限制,已成為業界的努力目標之一。
因此,在此提供一種晶片線路扇出方法及相關之薄膜晶片裝置,其能大幅地增加晶片扇出之彈性及有效降低晶片扇出成本。
於一實施例中,係揭露一種晶片線路扇出方法,包含有:於一薄膜上安裝一晶片;於該薄膜上形成複數個外部引線黏接點,其中該複數個外部引線黏接點係根據一凸塊對應順序來排列;於該晶片上形成複數個聯外凸塊,其中該複數個聯外凸塊係根據一凸塊排列順序來排列;以及形成複數條聯外線路,以將該複數個外部引線黏接點依據該凸塊對應順序來連接至該複數個聯外凸塊。該凸塊對應順序係不同於該凸塊排列順序,且該複數條聯外線路不交錯。
於另一實施例中,係另揭露一種薄膜晶片裝置,包含有:一薄膜、一晶片以及複數條聯外線路。該薄膜包含有複數個外部引線黏接點,該複數個外部引線黏接點根據一凸塊對應順序來排列。該晶片則包含有複數個聯外凸塊,該複數個聯外凸塊根據一凸塊排列順序來排列。複數條聯外線路用來將複數個外部引線黏接點依據該凸塊對應順序來連接至該複數個聯外凸塊。該凸塊對應順序係不同於該凸塊排列順序,且該複數條聯外線路不交錯。
於再另一實施例中,係揭露一種晶片線路扇出方法,包含有:於一薄膜上安裝一晶片;於該薄膜上形成複數個外部引線黏接點;於該晶片上形成複數個聯外凸塊;以及形成複數條聯外線路,以將該複數個外部引線黏接點分別連接至該複數個聯外凸塊,其中該複數條聯外線路當中至少之一者係將該複數個聯外凸塊當中之至少一者連接至該複數個外部引線粘接點當中於空間上排列不相對應之至少一者。
於更另一實施例中,係揭露一種薄膜晶片裝置,包含有:一薄膜,包含有複數個外部引線黏接點;一晶片,包含有複數個聯外凸塊;以及複數條聯外線路,分別連接於該複數個外部引線黏接點與該複數個聯外凸塊之間,其中該複數個聯外凸塊當中之至少一者係被連接至該複數個外部引線粘接點當中於空間上排列不相對應之至少一者。
與習知技術中外部引線黏接點必須依照聯外凸塊的排列順序來連接至聯外凸塊不同,於下述實施例中,外部引線黏接點並不會依照聯外凸塊的排列順序來連接至聯外凸塊。換言之,外部引線黏接點與聯外凸塊於彼此於相連上之對應關係,並不等於彼此於空間上排列之對應關係。若明確地加以定義,外部引線黏接點依據一「凸塊對應順序」來排列,此凸塊對應順序代表外部引線黏接點與聯外凸塊於互相連接上之對應關係,而聯外凸塊依照一「聯外凸塊排列順序」來排列,則聯外凸塊對應順序不等於聯外凸塊排列順序。
相較於習知技術永遠依循著聯外凸塊對應順序必須等於聯外凸塊排列順序之限制而言,下述實施例並不固守上述限制,故克服了習知技術所遭遇之線路折角問題,並能大幅地增加晶片扇出之彈性,從而能在不增加晶片面積下有效降低晶片扇出成本。以下所列舉的數個實施例會作對細節作更多描述。
請參考第3圖,第3圖為依據一實施例之一薄膜晶片(Chip on Film,COF)裝置30之示意圖。薄膜晶片裝置30包含有一薄膜310、一晶片300及複數條聯外線路320。薄膜310包含有複數個外部引線黏接點(Outer Lead Bond,OLB)312,用來連接至外部硬體裝置,例如印刷電路板(Printed Circuit Board,PCB)、液晶顯示(Liquid Crystal Display,LCD)面板等。晶片300裝配於薄膜310之上,並且晶片300包含有複數個聯外凸塊(bump)302,其透過聯外線路320而對外連接至該些外部引線黏接點312。聯外線路320彼此間較佳地不相交錯。
於此實施例中,靠近晶片300下側之聯外凸塊Q1
~Qq
,並非連接至靠近連接到靠近晶片300下側之外部引線粘接點,反而是連接到靠近晶片300另一側(即上側)之外部引線粘接點Q1
’~Qq
’。若以較具體的順序來定義聯外凸塊302與外部引線黏接點312於空間上的相對關係,則聯外凸塊302係以凸塊排列順序…P1
~Pp →
R1
~Rr →
Q1
~Qq
…來排列,而外部引線黏接點312則以凸塊對應順序...P1
’~Pp
’→
Q1
’~Qq
’→
R1
’~Rr
’...來排列。此意謂著,外部引線黏接點312所連接之聯外凸塊之順序為…→
P1
~Pp →
Q1
~Qq →
R1
~Rr
。因此,凸塊排列順序…P1
~Pp →
R1
~Rr →
Q1
~Qq →
…與凸塊對應順序...→
P1
’~Pp
’→
Q1
’~Qq
’→
R1
’~Rr
’→
...並不相同。換言之,外部引線黏接點312並不會依照聯外凸塊302的排列順序…P1
~Pp →
R1
~Rr →
Q1
~Qq →
…來連接至聯外凸塊302。
如此一來,薄膜晶片裝置30不再限制外部引線黏接點312與聯外凸塊302之排列順序須一致,因此聯外凸塊302及聯外線路320佈局之自由度大幅增加,使得能在不更改晶片300面積或位置之情況下,就能滿足各聯外線路L1~LM之折角θ均大於一門檻角度之硬體規範。結果此實施例之佈局方式能夠輕易解決先前技術中薄膜110之線路扇出佈局受限於折角θ之問題。
如第3圖所示,為在聯外線路320不交錯之前提下達到不相同之凸塊排列順序與凸塊對應順序,聯外凸塊Q1
~Qq
所相關聯之聯外線路LQ1
~LQq
不像其他聯外線路直接向外延伸,反而是先延伸進入晶片內部才往外延伸。換言之,聯外凸塊Q1
~Qq
可具有額外的線段SLQ1
~SLQq
繞經晶片300之底部由聯外凸塊302所包圍之中心區域,並通過虛線所表示之虛擬聯外凸塊VQ1
~VQq
來朝向晶片300外部延伸。這些虛擬聯外凸塊VQ1
~VQq
並無任何輸入或輸出晶片內部訊號的功能,而僅作為方便固定線路之用。於其他實施例中,虛線表示之虛擬聯外凸塊亦可能不存在,而僅佔據晶片上的部分區域。在此情況下,聯外線路LQ1
~LQq
係直接連接聯外凸塊Q1
~Qq
至外部引線黏接點Q1
’~Qq
’。
簡言之,透過將聯外線路LQ1
~LQq
繞經晶片300之底部,凸塊排列順序與凸塊對應順序可不相同,且不影響晶片300之功能。值得注意的是,於第3圖中,係以聯外線路LQ1
~LQq
繞線經過晶片300之底部的中心區域來舉例說明,然於其他實施例中,聯外線路LQ1
~LQq
可以繞經晶片300之頂部、周圍或其他任何區域,只要能達到不相同的凸塊排列順序與凸塊對應順序即可。
第3圖之膜晶片裝置30僅說明最簡單之繞線佈局之一實施例。實際上,於其他實施例中,亦可應用至多組的聯外線路。如第4圖所示,其為另一實施例之薄膜晶片裝置之示意圖。在第4圖之薄膜晶片裝置40中,兩組聯外線路LQ1
~LQq
、LK1
~LKk
分別用來將晶片某一側(譬如下側)之聯外凸塊Q1
~Qq
、K1
~Kk
連接至接近另一側(譬如上側)之對應的外部引線黏接點Q1
’~Qq
’、K1
’~Kk
’。結果,若以較具體的順序來定義聯外凸塊402與外部引線黏接點412於空間上的相對關係,則外部引線黏接點412之排列順序...P1
’~Pp
’→
Q1’
~Qq
’→
K1
’~Kk
’→
R1
’~Rr
’→
...與聯外凸塊402之排列順序......P1
~Pp →
R1
~Rr →
K1
~Kk →
Q1
~Qq →
......不同。同樣地,兩組聯外線路LQ1
~LQq
、LK1
~LKk
可不直接往晶片400之外部延伸,反而是先往晶片400內部延伸,而分別具有額外的線段SLQ1
~SLQq
、SLK1
~SLKk
通過虛擬聯外凸塊VQ1
~VQq
、VK1
~VKk
來延伸到晶片400外部。
除了連接晶片兩相對邊上的聯外凸塊外,聯外線路亦可連接晶片某一邊上的聯外凸塊至一相臨邊上的聯外凸塊。如第5圖所示,其為更另一實施例之薄膜晶片裝置之示意圖。在第5圖之薄膜晶片裝置50中,兩不同長邊上的聯外凸塊K1
~Kk
、Q1
~Qq
透過聯外線路LK1
~LKk
、LQ1
~LQq
連接至短邊上的虛擬聯外凸塊VK1
~VKk
、VQ1
~VQq
,以使用更便捷的路徑連接至外部引線黏接點K1
’~Kk
’、Q1
’~Qq
’。結果,外部引線黏接點512之排列順序為…→
P1
’~Pp
’→
Q1’
~Qq
’→
K1
’~Kk
’→
R1
’~Rr
’→
...,聯外凸塊502之排列順序為…→
P1
~Pp →
R1
~Rr →
K1
~Kk →
Q1
~Qq →
...,兩者並不不同。同樣地,兩組聯外線路LQ1
~LQq
、LK1
~LKk
可不直接往晶片400之外部延伸,反而是先往晶片400內部延伸,而分別具有額外的線段SLQ1
~SLQq
、SLK1
~SLKk
通過虛擬聯外凸塊VQ1
~VQq
、VK1
~VKk
來延伸到晶片400外部。
此外,凸塊對應順序與凸塊排列順序不相對應之技術特徵亦可應用至同一邊的聯外凸塊。如第6圖所示,其為再另一實施例之薄膜晶片裝置之示意圖。在第6圖之薄膜晶片裝置60中,聯外凸塊K1
...Kr
與Q1
…Qq
並未依照與凸塊於空間上排列之對應關係來連接至分別較近的外部引線黏接點Q1
’~Qq
’與K1
’…Kk
’,反而是彼此對調,分別連接至較遠處的外部引線接點K1
’...Kr
’與Q1
’…Qq
’。若以較具體的順序來定義聯外凸塊402與外部引線黏接點412於空間上的相對關係,則凸塊對應順序為…→
P1
’~Pp
’→
K1
’~Kk
’→
Q1
’~Qq
’→
R1
’~Rr
’→
…,而凸塊排列順序為…→
P1
~Pp →
Q1
~Qq →
K1
~Kk →
R1
~Rr →
…,彼此並不相同。同樣地,聯外線路LK1
...LKr
不直接往外延伸,反而先延伸進入晶片內部,再通過同一側之虛擬凸塊區域VK1
...VKr
來往晶片外部延伸。
此外,第3圖至第6圖之各實施例之特徵亦可以任何搭配與組合之方式來實施。舉例而言,如第7圖所示之一薄膜晶片裝置70中,第3圖至第6圖所示之聯外線路扇出佈局方法被綜合、重複使用。於此實施例中,凸塊對應順序為:A1
’~Aa’→
B1
’~Bb
’→
C1
’~Cc
’→
D1
’~Dd
’→
E1
’~Ee
’→
F1
’~Ff
’→
G1
’~Gg
’→
H1
’~Hh
’→
I1
’~Ii
’→
J1
’~Jj
’→
K1
’~Kk
’→
L1
’~L1
’→
M1
’~Mm
’→
N1
’~Nn
’→
…,而凸塊排列順序則為:A1
~Aa →
C1
~Cc →
K1
~Kk →
J1
~Jj →
D1
~Dd →
G1
~Gg →
F1
~Ff →
E1
~Ee →
H1
~Hh →
I1
~Ii →
M1
~Mm →
N1
~Nn →
L1
~Ll →
B1
~Bb →
…,彼此並不相同,俾以在符合硬體限制的前提下,以最經濟、便捷的路徑完成線路扇出佈局。
須注意的是,在第3圖至第7圖中的所有的聯外線路,皆能滿足薄膜上之折角皆須大於門檻角度之要求,以符合薄膜線路的硬體限制。此外,聯外線路亦可繞經晶片的頂部、周圍等任何區域,而不限於晶片底部,只要能使凸塊排列順序與凸塊對應順序不同即可。此外,上述各實施例之扇出佈局皆可應用在晶片中的任意聯外凸塊,例如用於輸入電源的電源聯外凸塊、用於輸入訊號之輸入訊號聯外凸塊,或用於輸出訊號的輸出訊號聯外凸塊…等等,而不限定於特別功能的聯外凸塊。
第3圖至第7圖中之薄膜晶片裝置之線路佈局配置可歸納為一線路扇出流程80,如第8圖所示。線路扇出流程80包含有下列步驟:
步驟800:開始。
步驟802:於薄膜上裝配一晶片。
步驟804:於薄膜上形成多個外部引線黏接點,該多個外部引線連接點以一凸塊對應順序來排列。
步驟806:於晶片上形成多個聯外凸塊,該多個聯外凸塊以一凸塊排列順序來排列。
步驟808:在不交錯的前提下來形成複數條聯外線路,以根據凸塊對應順序所定義之對應關來將外部引線黏接點連接至聯外凸塊。
步驟810:結束。
類似地,凸塊對應順序係不同於凸塊排列順序。線路扇出流程80之其他細節可參考前述,故在此不贅述。
在先前技術中,由於要求聯外凸塊對應順序必須等於聯外凸塊排列順序,因此聯外線路之扇出佈局受限於晶片位置、晶片大小及薄膜大小。若聯外凸塊之數量眾多,線路折角θ易小於門檻角度,而無法滿足晶片應用商對薄膜線路之規範。即使透過增加晶片面積或調整聯外凸塊位置,使線路折角θ大於門檻角度,亦涉及晶片內部積體電路之重新佈局,不利於縮小晶片及降低設計成本之趨勢。相較之下,上述實施例改變外部引線黏接點與聯外凸塊之間排列順序之對應關係,以克服線路折角及其他硬體限制。透過將部份的聯外線路繞經晶片的底部或周圍,聯外線路擁有更大的佈局彈性,使得晶片線路之扇出可以最經濟、便捷之線路佈局的完成。
綜上所述,藉由改變外部引線黏接點與聯外凸塊之間之對應關係,可克服線路折角及其他硬體限制,進而以最經濟、便捷、彈性之線路佈局完成晶片線路之扇出。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
30、40、50、60、70...薄膜晶片裝置
80...線路扇出流程
100、200、300、400、500...晶片
110、310、410、510...薄膜
800、802、804、806、808、810...步驟
312、412、512、O1~ON、P1
’~Pp
,、Q1
’~Qq
’、R1
’~Rr
’、K1
’~Kk
’、A1
’~Aa
’、B1
’~Bb
’、C1
’~Cc
’、D1
’~Dd
’、E1
’~Ee
’、F1
’~Ff
’、G1
’~Gg
’、H1
’~Hh
’、I1
’~Ii
’、J1
’~Jj
’、L1
’~Ll
,、M1
’~Mm
’、N1
’~Nn
’‧‧‧外部引線黏接點
320、L1~LN、LQ1
~LQq
、LK1
~LKk
‧‧‧聯外線路
SLQ1
~SLQq
、SLK1
~SLKk
‧‧‧線段
θ‧‧‧折角
302、402、502、B1~BN、P1
~Pp
、Q1
~Qq
、R1
~Rr
、K1
~Kk
、A1
~Aa
、B1
~Bb
、C1
~Cc
、D1
~Dd
、E1
~Ee
、F1
~Ff
、G1
~Gg
、H1
~Hh
、I1
~Ii
、J1
~Jj
、L1
~Ll
、M1
~Mm
、N1
~Nn
‧‧‧聯外凸塊
VQ1
~VQq
、VK1
~VKk
、VB1
~VBb
、VF1
~VFf
、VG1
~VGg
、VJ1
~VJj
、VL1
~VLl
‧‧‧虛擬聯外凸塊
第1圖為先前技術一薄膜晶片封裝之扇出佈局之示意圖。
第2圖為先前技術另一薄膜晶片封裝之扇出佈局之示意圖。
第3圖至第7圖為不同實施例之薄膜晶片裝置之示意圖。
第8圖為一實施例之一線路扇出流程之示意圖。
30‧‧‧薄膜晶片裝置
300‧‧‧晶片
310‧‧‧薄膜
312、P1
’~Pp
’、Q1
’~Qq
’、R1
’~Rr’‧‧‧外部引線黏接點
320、LQ1
~LQq
‧‧‧聯外線路
θ‧‧‧折角
302、P1
~Pp
、Q1
~Qq
、R1
~Rr
‧‧‧聯外凸塊
VQ1
~VQq
‧‧‧虛擬聯外凸塊
SLQ1
~SLQq
‧‧‧線段
Claims (44)
- 一種晶片線路扇出(fan out)方法,包含有:於一薄膜上安裝一晶片;於該薄膜上形成複數個外部引線黏接點(Outer Lead Bond,OLB),其中該複數個外部引線黏接點係根據一凸塊對應順序來排列;於該晶片上形成複數個聯外凸塊(bump),其中該複數個聯外凸塊係根據一凸塊排列順序來排列;以及形成複數條聯外線路,以將該複數個外部引線黏接點依據該凸塊對應順序來連接至該複數個聯外凸塊,其中該凸塊對應順序係不同於該凸塊排列順序,且該複數條聯外線路不交錯。
- 如請求項1所述之晶片線路扇出方法,更包括於該晶片上形成一或多個虛擬聯外凸塊,以及形成該複數條聯外線路之步驟係包括形成該複數條線路當中之一或多者通過該一至多個虛擬聯外凸塊。
- 如請求項1所述之晶片線路扇出方法,其中該複數條聯外線路當中至少之一者係先往晶片內部之方向延伸再往晶片外部之方向延伸。
- 如請求項1所述之晶片線路扇出方法,其中該複數條聯外線路中 當中至少之一者係繞經該晶片之底部、頂部、與周圍當中至少之一者。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外線路當中每一者於該薄膜上之折角係皆大於一門檻角度。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊當中每一者係一電源聯外凸塊、一輸出訊號聯外凸塊與一輸入訊號聯外凸塊當中之一者。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊當中接近該晶片之第一側上之至少一者係連接至該複數個外部引線黏接點當中接近該晶片之第二側上之至少一者。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊當中接近該晶片之第一側上之至少一者係連接至該複數個外部引線黏接點當中接近該晶片之第一側上且於空間排列上不相對應之至少一者。
- 一種薄膜晶片(Chip on Film,COF)裝置,包含有:一薄膜,包含有複數個外部引線黏接點(Outer Lead Bond,OLB),該複數個外部引線黏接點根據一凸塊對應順序來排列; 一晶片,包含有複數個聯外凸塊(bump),該複數個聯外凸塊根據一凸塊排列順序來排列;以及複數條聯外線路,用來將複數個外部引線黏接點依據該凸塊對應順序來連接至該複數個聯外凸塊,其中該凸塊對應順序係不同於該凸塊排列順序,且該複數條聯外線路不交錯。
- 如請求項9所述之薄膜晶片裝置,其中該晶片更包括一或多個虛擬聯外凸塊,以及該複數條線路當中之一至多者係通過該一至多個虛擬聯外凸塊。
- 如請求項9所述之薄膜晶片裝置,其中該複數條聯外線路當中至少之一者係先往晶片內部之方向延伸再往晶片外部之方向延伸。
- 如請求項9所述之薄膜晶片裝置,其中該複數條聯外線路中當中至少之一者係繞經該晶片之底部、頂部與周圍當中之一者。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外線路當中之每一者於該薄膜上之折角皆大於一門檻角度。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊當中每一者係一電源聯外凸塊、一輸出訊號聯外凸塊與一輸入訊號 聯外凸塊當中之一者。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊當中接近該晶片之第一側上之至少一者係連接至該複數個外部引線黏接點當中接近該晶片之第二側上之至少一者。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊當中接近該晶片之第一側上之至少一者係連接至該複數個外部引線黏接點當中接近該晶片之第一側上且於空間排列上不相對應之至少一者。
- 一種晶片線路扇出(fan out)方法,包含有:於一薄膜上安裝一晶片;於該薄膜上形成複數個外部引線黏接點(Outer Lead Bond,OLB);於該晶片上形成複數個聯外凸塊(bump);以及形成複數條聯外線路,以將該複數個外部引線黏接點分別連接至該複數個聯外凸塊,其中該複數條聯外線路當中至少之一者係將該複數個聯外凸塊當中之至少一者連接至該複數個外部引線粘接點當中於空間上排列不相對應之至少一者。
- 一種薄膜晶片(Chip on Film,COF)裝置,包含有: 一薄膜,包含有複數個外部引線黏接點(Outer Lead Bond,OLB);一晶片,包含有複數個聯外凸塊(bump);以及複數條聯外線路,分別連接於該複數個外部引線黏接點與該複數個聯外凸塊之間,其中該複數個聯外凸塊當中之至少一者係被連接至該複數個外部引線粘接點當中於空間上排列不相對應之至少一者。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊包括第一組聯外凸塊與第二組聯外凸塊,該第一組聯外凸塊以第一方向排列於該晶片上,該第一組聯外凸塊以不同於該第一方向之一第二方向排列於該晶片上。
- 如請求項19所述之晶片線路扇出方法,其中該第一方向與該晶片之一長邊相平行,該第二方向與該晶片之一短邊相平行。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊包括複數個聯外凸塊以與該晶片之一短邊相平行之方向排列於該晶片上。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊係包括至少一個第一聯外凸塊,設置於靠近該晶片之一側,以及該複數條聯外線路包括至少一條聯外線路分別從該至少一個第一 聯外凸塊延伸至該晶片之內部、該晶片相對於該側之另一側,以及該晶片之外部。
- 如請求項22所述之晶片線路扇出方法,其中該至少一條聯外線路,在該晶片內部係不彎折。
- 如請求項22所述之晶片線路扇出方法,其中該複數個聯外凸塊更包括至少一個第二聯外凸塊,設置於靠近該晶片相對於該側之另一側。
- 如請求項1所述之晶片線路扇出方法,其中該複數條聯外線路於該晶片內部均不彎折。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊係包括至少一個第一聯外凸塊設置於靠近該晶片之一長邊,以及少一個第二聯外凸塊設置於靠近該晶片之一短邊。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊係包括一電源聯外凸塊、一輸出訊號聯外凸塊與一輸入訊號聯外凸塊當中之兩者以上。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊係包括至少一個第一聯外凸塊與至少一個第 二聯外凸塊設置於該至少第一聯外凸塊之一側,該至少一第一聯外凸塊與該至少一第二聯外凸塊以相同方向排列於該晶片之一邊,以及該複數條聯外線路包括至少該一條聯外線路用以連接該至少一個第二聯外凸塊,並分別從該至少一該第二聯外凸塊,在該晶片內部彎折,而延伸至該至少第一聯外凸塊之另一側、該晶片之該邊以及該晶片之外部。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊係包括至少一第一聯外凸塊與至少一第二聯外凸塊,分別設置於該晶片之相對兩邊。
- 如請求項29所述之晶片線路扇出方法,其中該複數個聯外凸塊更包括至少一第三聯外凸塊設置於該晶片之該相對兩邊中間之一邊。
- 如請求項1所述之晶片線路扇出方法,其中該複數個聯外凸塊係包括至少一第一聯外凸塊與至少一第二聯外凸塊,分別設置於該晶片之相鄰兩邊。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊包括第一組聯外凸塊與第二組聯外凸塊,該第一組聯外凸塊以第一方向排列於該晶片上,該第一組聯外凸塊以不同於該第一方向之一第 二方向排列於該晶片上。
- 如請求項32所述之薄膜晶片裝置,其中該第一方向與該晶片之一長邊相平行,該第二方向與該晶片之一短邊相平行。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊包括複數個聯外凸塊以與該晶片之一短邊相平行之方向排列於該晶片上。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊係包括至少一個第一聯外凸塊,設置於靠近該晶片之一側,以及該複數條聯外線路包括至少一條聯外線路分別從該至少一個第一聯外凸塊延伸至該晶片之內部、該晶片相對於該側之另一側,以及該晶片之外部。
- 如請求項35所述之薄膜晶片裝置,其中該至少一條聯外線路,在該晶片內部係不彎折。
- 如請求項35所述之薄膜晶片裝置,其中該複數個聯外凸塊更包括至少一個第二聯外凸塊,設置於靠近該晶片相對於該側之另一側。
- 如請求項9所述之薄膜晶片裝置,其中該複數條聯外線路於該晶 片內部均不彎折。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊係包括至少一個第一聯外凸塊設置於靠近該晶片之一長邊,以及少一個第二聯外凸塊設置於靠近該晶片之一短邊。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊係包括一電源聯外凸塊、一輸出訊號聯外凸塊與一輸入訊號聯外凸塊當中之兩者以上。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊係包括至少一個第一聯外凸塊與至少一個第二聯外凸塊設置於該至少第一聯外凸塊之一側,該至少一第一聯外凸塊與該至少一第二聯外凸塊以相同方向排列於該晶片之一邊,以及該複數條聯外線路包括至少該一條聯外線路用以連接該至少一個第二聯外凸塊,並分別從該至少一該第二聯外凸塊在該晶片內部彎折,而延伸至該至少第一聯外凸塊之另一側、該晶片之該邊以及該晶片之外部。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊係包括至少一第一聯外凸塊與至少一第二聯外凸塊,分別設置於該晶片之相對兩邊。
- 如請求項42所述之薄膜晶片裝置,其中該複數個聯外凸塊更包括至少一第三聯外凸塊設置於該晶片之該相對兩邊中間之一邊。
- 如請求項9所述之薄膜晶片裝置,其中該複數個聯外凸塊係包括至少一第一聯外凸塊與至少一第二聯外凸塊,分別設置於該晶片之相鄰兩邊。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/106,879 US20120007235A1 (en) | 2010-07-08 | 2011-05-13 | Chip Fanning Out Method and Chip-on-Film Device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US36267810P | 2010-07-08 | 2010-07-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201203406A TW201203406A (en) | 2012-01-16 |
TWI429000B true TWI429000B (zh) | 2014-03-01 |
Family
ID=45428169
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW99142803A TWI429000B (zh) | 2010-07-08 | 2010-12-08 | 晶片線路扇出方法及薄膜晶片裝置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN102315137B (zh) |
TW (1) | TWI429000B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11798876B2 (en) | 2021-09-07 | 2023-10-24 | Novatek Microelectronics Corp. | Chip on film package and display device including the same |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3269171B2 (ja) * | 1993-04-08 | 2002-03-25 | セイコーエプソン株式会社 | 半導体装置およびそれを有した時計 |
JP2001085460A (ja) * | 1999-09-10 | 2001-03-30 | Oki Electric Ind Co Ltd | 半導体装置の製造方法 |
US6433414B2 (en) * | 2000-01-26 | 2002-08-13 | Casio Computer Co., Ltd. | Method of manufacturing flexible wiring board |
KR100598032B1 (ko) * | 2003-12-03 | 2006-07-07 | 삼성전자주식회사 | 테이프 배선 기판, 그를 이용한 반도체 칩 패키지 및 그를이용한 디스플레이패널 어셈블리 |
KR100632807B1 (ko) * | 2004-11-26 | 2006-10-16 | 삼성전자주식회사 | 반도체 칩 및 그를 포함하는 탭 패키지 |
TWI366164B (en) * | 2006-10-30 | 2012-06-11 | Novatek Microelectronics Corp | Method of wiring layout of a driving chip of an lcd and related lcd |
-
2010
- 2010-12-08 TW TW99142803A patent/TWI429000B/zh not_active IP Right Cessation
- 2010-12-17 CN CN201010610383.6A patent/CN102315137B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN102315137A (zh) | 2012-01-11 |
TW201203406A (en) | 2012-01-16 |
CN102315137B (zh) | 2015-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10692807B2 (en) | Chip-on-film package structure and display device | |
TWI464731B (zh) | 顯示驅動架構及其訊號傳遞方法、顯示裝置及其製造方法 | |
US10903127B2 (en) | Film for a package substrate | |
US11133262B2 (en) | Semiconductor packages and display devices including the same | |
TWI567892B (zh) | 薄膜覆晶封裝結構及封裝模組 | |
US20120080789A1 (en) | SEMICONDUCTOR CHIP AND MOUNTING STRUCTURE OF THE SAME (as amended) | |
KR102341794B1 (ko) | 가요성 표시 장치 및 그 제조 방법 | |
WO2019210660A1 (zh) | 显示面板和显示装置 | |
WO2017161729A1 (zh) | 显示装置 | |
WO2022205551A1 (zh) | 覆晶薄膜组、显示面板及显示模组 | |
KR20240083862A (ko) | 반도체 패키지 | |
US11563036B2 (en) | Array substrate and fabrication method thereof, display panel and display module | |
TWI429000B (zh) | 晶片線路扇出方法及薄膜晶片裝置 | |
WO2023015626A1 (zh) | 曲面显示模组 | |
TWI726675B (zh) | 薄膜覆晶封裝結構 | |
WO2023216296A1 (zh) | 一种驱动电路及显示装置 | |
WO2007052761A1 (ja) | Icチップ実装パッケージ | |
TWI599996B (zh) | 顯示裝置 | |
TWI382508B (zh) | 積體電路的封裝基板 | |
TW202018890A (zh) | 單一輸入/輸出單元佈局的系統、方法及設備 | |
TWI725635B (zh) | 半導體封裝 | |
CN210837735U (zh) | 一种双基岛五芯片的引线框架 | |
TWI819896B (zh) | 顯示裝置 | |
TWI749501B (zh) | 顯示裝置 | |
US20120007235A1 (en) | Chip Fanning Out Method and Chip-on-Film Device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |