TWI413084B - 液晶顯示器供電電路 - Google Patents
液晶顯示器供電電路 Download PDFInfo
- Publication number
- TWI413084B TWI413084B TW98134703A TW98134703A TWI413084B TW I413084 B TWI413084 B TW I413084B TW 98134703 A TW98134703 A TW 98134703A TW 98134703 A TW98134703 A TW 98134703A TW I413084 B TWI413084 B TW I413084B
- Authority
- TW
- Taiwan
- Prior art keywords
- power supply
- coupled
- power
- liquid crystal
- crystal display
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本發明係揭露一種顯示器供電電路,尤指一種減少功率消耗的顯示器供電電路。
一般的液晶顯示器會以進入睡眠模式的方式來節省功率消耗,並以單一顯示器電源來供應液晶顯示器在正常運作模式下與睡眠模式下的所需電源。液晶顯示器需要被供應電源的元件主要包括有顯示面板、微處理器及運算積體電路;且該顯示器電源之電位約為5伏特,顯示面板需要之電源約為5伏特,微處理器需要之電源約為3.3伏特,且運算積體電路需要之電源約為1.8伏特。
請參閱圖1,其為一般液晶顯示器供電電路100的示意圖。如圖1所示,液晶顯示器供電電路100包含一液晶顯示器電源110、一第一電源供應單元150、一第二電源供應單元160、一第一濾波模組170、一第二濾波模組180及一二極體D120。液晶顯示器供電電路100主要係透過液晶顯示器電源110直接輸出之電源VO1(約為5伏特)來直接供應顯示面板120的所需電源,透過第一電源供應單元150所產生之電源VO2(約為3.3伏特)來提供微處理器130的所需電源,並透過第二電源供應單元160所產生之電源VO3(約為1.8伏特)來提供運算積體電路140的所需電源。當顯示器需要進入睡眠模式時,微處理器130會發出訊號通知顯示面板120及運算積體電路140關閉,並在維持最低限度可運作機能的情況下關閉其本身大部份的機能,以分別停止接收電源VO1、VO2、VO3;反之,當顯示器需要由睡眠狀態進入正常運作模式時,亦
由微處理器130發出訊號通知顯示面板120及運算積體電路140開起,以分別繼續接收電源VO1、VO2、VO3。然而在顯示器進入睡眠模式時,仍會有相當小的電流通過二極體D120,使得液晶顯示器電源110處於低效率工作狀態,並且仍然會產生無法被忽略的功率消耗。
本發明係揭露一種液晶顯示器供電電路。該液晶顯示器供電電路係包含一主機板開關電路、一液晶顯示器電源、一電源開關電路及一第一電源供應單元。該主機板開關電路之一輸入端係耦接於一主機板之一電源輸出端。該電源開關電路之一輸入端係耦接於該液晶顯示器電源。該第一電源供應單元係耦接於該主機板開關電路之一輸出端、該電源開關電路之一輸出端及一微處理器,用來將該主機板或該液晶顯示器電源之電源供應給該微處理器。
本發明之實施例所揭露之液晶顯示器供電電路係在顯示器之睡眠模式下隔絕液晶顯示器電源之供電,並改由需要隨時被供電的主機板來進行睡眠模式下的供電,使得液晶顯示器電源在顯示器之睡眠模式下原本會被消耗但不需要消耗的功率會被轉嫁至原本即需隨時被供電的主機板,而省下了液晶顯示器電源在睡眠模式下的不必要功率消耗。
為了解決上述先前技術中所述睡眠模式中仍會有無法忽略之功率消耗的問題,本發明之實施例係揭露一種用來減少功率消耗
的顯示器供電電路。所揭露之顯示器供電電路主要係在顯示器進入睡眠模式時,將液晶顯示器電源所輸出之電源完全截止,並另行以顯示器之主機板來供應顯示器在睡眠模式中的電源。如此一來,由於顯示器之主機板本身即隨時都會提供電源,因此可利用此特性將先前技術中液晶顯示器電源應消耗的功率轉嫁給原本就會被消耗掉的主機板輸出功率,因此阻止了液晶顯示器電源消耗多餘的功率。
請參閱圖2與圖3,其為本發明之一第一及第二實施例所揭露之一液晶顯示器供電電路200的示意圖,其中圖2係為該第一實施例所揭露液晶顯示器供電電路200的示意圖,而圖3係為該第二實施例所揭露液晶顯示器200的示意圖。
如圖2所示,在該第一實施例中,液晶顯示器供電電路200係包含一主機板開關電路230、一電源開關電路240及圖1所示之液晶顯示器電源110與第一電源供應單元150。第一電源供應單元150係用來透過主機板開關電路230或電源開關電路240將一主機板之電源或液晶顯示器電源110之電源供應給微處理器130。當顯示器進入正常運作模式時,液晶顯示器供電電路200係關閉主機板開關電路230並開啟電源開關電路240,使得主機板之電源無法透過主機板開關電路230供應給第一電源供應單元150,並使得液晶顯示器電源110之電源可透過電源開關電路240供應給微處理器130。同理,當顯示器進入睡眠模式時,液晶顯示器供電電路200係開啟主機板開關電路230並關閉電源開關電路240,使得主機板之電源可透過主機板開關電路230供應給第一電源供應單元150,並使得液晶顯示器電源110之電源無法透過電源開關電路240供應給第一電源供應單元150。
如圖3所示,在該第二實施例中,液晶顯示器供電電路200係耦接於一主機板210,並用來提供圖1所示之微處理器130、顯示面板120及運算積體電路140之三種不同電位的電源。如圖3所示,液晶顯示器供電電路200係包含主機板開關電路230、電源開關電路240及圖1所示之液晶顯示器電源110、第一電源供應單元150、第二電源供應單元160、第一濾波模組170與第二濾波模組180。
在顯示器之正常運作模式中,液晶顯示器供電電路200係由液晶顯示器電源110取得電源VO1,以供顯示面板120運作,並開啟電源開關電路240,使電源VO1可輸入於第一電源供應單元150;此時,位於第一電源供應單元150之輸入端的電源VOS係根據電源VO1所產生,且液晶顯示器供電電路200會關閉主機板開關電路230,以隔絕由主機板210產生之一主機板輸出電源VOM的供應。如此一來,第一電源供應單元150會將電源VOS轉換為電源VO2,提供給微處理器130運作,且第二電源供應單元160會根據電源VO2產生電源VO3,提供給運算積體電路140。
而在顯示器之睡眠模式中,微處理器130會產生控制訊號來關閉運算積體電路140及顯示面板120,使得此時顯示面板120不會消耗液晶顯示器電源110所供給之電源VO1。再者,液晶顯示器供電電路200會關閉電源開關電路240並開啟主機板開關電路230,使得此時第一電源供應單元150所接收之電源VOS係根據主機板210所提供之主機板輸出電源VOM而產生,而非根據液晶顯示器電源110所提供之電源VO1所產生。此時,液晶顯示器電源110處於完全不消耗電能的狀態,因為其消耗電能的路徑完全被封鎖而達成在睡眠模式下節省液晶顯示器電源110的目的。
請參閱圖4,其為本發明之一第三實施例所揭露圖2所示之液晶顯示器供電電路200的示意圖。圖4主要揭露了圖2所示之電源開關電路240與主機板開關電路230的實施方式。如圖4所示,主機板開關電路230係包含一第一二極體D103、一電阻R103、一齊納二極體(Zenar Diode)ZD102及一電容C100。第一二極體D103之一第一端係耦接於主機板210之一電源輸出端,以接收主機板輸出電源VOM。電阻R103之一第一端係耦接於第一二極體D103之一第二端,且電阻R103之一第二端係耦接於第一電源供應單元150之一電源輸入端。齊納二極體ZD102之一第一端係耦接於主機板210之該電源輸出端,且齊納二極體ZD102之一第二端係接地。第一電容C100係並聯於齊納二極體ZD102。電源開關電路240係包含一第二二極體D101及一第三二極體D102。第二二極體D101之一第一端係耦接於液晶顯示器電源110。第三二極體D102之一第一端係耦接於第二二極體D101之一第二端,且第三二極體D102之一第二端係耦接於第一電源供應單元150之該電源輸入端。齊納二極體ZD102及電容C100主要係用來濾除主機板210所產生之主機板輸出電源VOM中所帶之雜訊。
圖4所示之主機板開關電路230及電源開關電路240之運作方式係描述如下。
當顯示器處於正常運作模式時,第二及第三二極體D101及D102係因液晶顯示器電源110所提供之電源VO1而處於正偏壓並因而導通,使得電源開關電路240成開啟狀態;且此時因為顯示器處於正常運作模式,因此主機板210會產生出較大的電流,使得主機板輸出電源VOM經過第一二極體D103與電阻R103被傳輸時,在電阻R103上會產生大於一個二極體所產生之降壓;由
於二極體上的壓降係為一固定值,換言之,電源VO1僅會遭遇第二及第三二極體D101及D102所帶來之二個二極體的固定壓降,但電源VOS除了遭遇第一二極體D103所帶來之單一二極體的固定壓降以外,尚會遭遇到電阻R103上因主機板210之較大電流所產生大於單一二極體之固定壓降的一壓降,因此第一二極體D103此時係處於逆偏狀態,使得主機板210提供之主機板輸出電源VOM被隔絕於第一電源供應單元150之該電壓輸入端。總言之,此時第一電源供應單元150所接收之電源VOS僅由液晶顯示器電源110所提供之電源VO1所提供。
而當顯示器處於睡眠模式時,主機板210係產生較小之電流,因此電阻R103上所產生的壓降會小於單一二極體的固定壓降;換言之,此時主機板輸出電源VOM所遭遇之壓降僅包含第一二極體D103上的單一二極體的固定壓降及電阻R103上小於單一二極體固定壓降之一壓降。由於液晶顯示器電源110所提供之電源VO1所遭遇之壓降仍然為二個二極體D101、D102所帶來之固定壓降,因此此時第二與第三二極體D101及D102係處於逆偏狀態,且第一二極體D103係處於順偏狀態,使得電源開關電路240被關閉,而主機板開關電路230被開啟。如此一來,在顯示器之睡眠模式下,第一電源供應單元150所接收之電源VOS係根據主機板210所提供之主機板輸出電源VOM所產生。
請參閱圖5,其為本發明之一第四實施例所揭露圖2所示之液晶顯示器供電電路200的示意圖,且圖5主要係揭露在該第四實施例中電源開關電路240與主機板開關電路230的詳細實施方式。如圖5所示,主機板開關電路230係包含一N型金氧半電晶體Q1、一第一電阻R203及一第二電阻R151。電源開關電路240
係包含一二極體D201。N型金氧半電晶體Q1之一源極與一閘極係耦接於主機板210之該電源輸出端,以接收主機板輸出電源VOM。第一電阻R203之一第一端係耦接於N型金氧半電晶體Q1之一汲極,且第一電阻R203之一第二端係耦接於第一電源供應單元150之電壓輸入端。第二電阻R151之一第一端係耦接於N型金氧半電晶體Q1之一基極,且第二電阻R151之一第二端係接地。二極體D201之一第一端係耦接於液晶顯示器電源110,且二極體D201之一第二端係耦接於第一電源供應單元150之該電壓輸入端。第二電阻R151係用來調整N型金氧半電晶體Q1之偏壓電流。
圖5所示之電源開關電路240及主機板開關電路230之運作方式係說明如下。
當顯示器進入正常運作模式時,主機板210會產生較大的電流,因而使得主機板輸出電源VOM會在第一電阻R203上遭遇大於單一二極體固定壓降之一壓降(假設N型金氧半電晶體Q1上的壓降可忽略),而液晶顯示器電源110所提供之電源VO1係遭遇二極體D201上單一二極體的固定壓降,因此此時二極體D201係處於順偏,且N型金氧半電晶體Q1會被逆偏壓所關閉。此時,第一電源供應單元150所接收之電源VOS係根據液晶顯示器電源110所提供之電源VO1所產生,而非根據主機板210所提供之主機板輸出電源VOM所產生。
當顯示器進入睡眠模式時,主機板210會產生較小的電流,因而使得主機板輸出電源VOM會在第一電阻R203上遭遇小於單一二極體固定壓降之一壓降,且液晶顯示器電源110所提供之電源VO1仍然僅遭遇二極體D201上單一二極體的固定壓降,因此
此時二極體D201係處於逆偏,且N型金氧半電晶體Q1會被正偏壓所開啟。此時,第一電源供應單元150所接收之電源VOS係根據主機板210所提供之主機板輸出電源VOM所產生,而非根據液晶顯示器電源110所提供之電源VO1所產生。
本發明之實施例係另外揭露一種以主動切換顯示器之正常運作模式與睡眠模式之一控制訊號來切換液晶顯示器電源或主機板來供電的液晶顯示器供電電路,其中該液晶顯示器供電電路所包含之液晶顯示器電源亦需要以該控制訊號來操作,方能達成切換液晶顯示器電源或主機板來供電的機制。請參閱圖6及圖7,圖6與圖7為本發明之一第五實施例所揭露一液晶顯示器供電電路500的示意圖,且圖6主要係揭露在該第五實施例中一電源開關電路540與主機板開關電路530的詳細實施方式,且圖7主要係揭露在該第五實施例中一液晶顯示器電源410的實施方式。此外,圖6所示之液晶顯示器供電電路500與圖7所示之液晶顯示器電源410中皆需以一控制訊號ON/OFF來控制以觸發切換電源之機制;控制訊號ON/OFF在顯示器之正常運作模式時係為高電位,且控制訊號ON/OFF在顯示器之睡眠模式時係為低電位。
如圖6所示,在液晶顯示器供電電路500中係包含有第一、第二電源供應單元150、160及對應之第一、第二濾波模組170、180,並另包含主機板開關電路530、電源開關電路540及液晶顯示器電源410。主機板開關電路530係包含一第一npn型雙載子接面電晶體(Bipolar Junction Transistor,BJT)Q303、一第二npn型雙載子接面電晶體Q302、一第一二極體D302、一電容C313及一電阻R356,而電源開關電路240係包含一第二二極體D301。第一npn型雙載子接面電晶體Q303之集極係耦接於主機板210之該電
源輸出端,以接收主機板輸出電源VOM,且第一npn型雙載子接面電晶體Q303之基極係耦接於一控制訊號ON/OFF,以對應於控制訊號ON/OFF的不同(亦即顯示器睡眠模式與正常運作模式的不同)來變更其開啟狀態。第二npn型雙載子接面電晶體Q302之集極係耦接於第一npn型雙載子接面電晶體Q303之基極,且第二npn型雙載子接面電晶體Q302之射極係接地。第一二極體D302之一第一端係耦接於第一npn型雙載子接面電晶體Q303之射極,且第一二極體D302之一第二端係耦接於第一電源供應單元150之該電壓輸入端。電阻R356之一第一端係耦接於第一npn型雙載子接面電晶體Q303之集極,且電阻R356之一第二端係耦接於第一npn型雙載子接面電晶體Q303之基極。電容C313之一第一端係耦接於第一二極體D302之該第二端,且電容C313之一第二端係耦接於第二npn型雙載子電晶體Q302之射極。第二二極體D301之一第一端係耦接於液晶顯示器電源110以接收電源VO1,且第二二極體D301之一第二端係耦接於第一電源供應單元150。
如圖7所示,液晶顯示器電源410係包含一第一開關模組460、一第一電源轉換模組430、一第二開關模組480、一電源供應單元450及一第二電源轉換模組420。第一開關模組460之一輸入端係耦接於主機板210之電源輸出端,亦即圖6中所示之電源PC5V,以由主機板210接收電源PC5V。第一開關模組460係用來根據控制訊號ON/OFF決定是否根據電源PC5V來產生一電源VP1,亦即根據顯示器係處於睡眠模式或正常運作模式來決定是否產生電源VP1;換言之,第一開關模組460係為決定是否輸出電源VP1的開關。第一電源轉換模組430之一輸入端係耦接於第一開關模組460之一輸出端。當第一電源轉換模組430接收到一高
電位之電源VP1而使得第一電源轉換模組430之輸入端S1與一接地之輸入端S2之間產生一正電位差時,第一電源轉換模組430之一輸出端S3與一接地之輸入端S4之間會被導通。第二開關模組480之一輸入端係耦接於第一電源轉換模組430之輸出端S3,且第二開關模組480亦另外外接於一直流電源VDD。第二開關模組480係根據第一電源轉換模組430中之輸出端S3與S4之間是否導通,並根據直流電源VDD來產生一電源VP3,換言之,第二開關模組480係為決定是否輸出電源VP3的開關;在本發明之一實施例中,輸出端S3與S4之間可設置一電晶體,且該電晶體係根據輸入端S1、S2之間是否有電位差來控制是否導通,以產生輸出端S3、S4之間的導通電流。電源供應單元450之一開關控制端Power係耦接於第二開關模組480之一輸出端,當開關控制端Power所接收之電源VP3係處於高電位時,電源供應單元450係供應一電源VCCO;當開關控制端Power所接收之電源VP3係處於低電位時,電源供應單元450不供應電源VCCO。第二電源轉換模組420之一輸入端係耦接於電源供應單元450之一輸出端,且第二電源轉換模組420之一輸出端係耦接於圖6所示液晶顯示器電源410之該輸出端,且第二電源轉換模組420係將電源VCCO轉換為圖6所示之電源VCC5V,以將電源VCC5V輸出於液晶顯示器電源410之輸出端並供應給電源開關電路540。
第一開關模組460係包含一pnp型雙載子接面電晶體Q801及一電阻R847。pnp型雙載子接面電晶體Q801之一射極係耦接於主機板210之電源輸出端以接收電源PC5V,且pnp型雙載子接面電晶體Q801之一基極係耦接於控制訊號ON/OFF。電阻R847之一第一端係耦接於pnp型雙載子接面電晶體Q801之集極,且電
阻R847之一第二端係耦接於第一電源轉換模組430之輸入端S1。第二開關模組480係包含一npn型雙載子接面電晶體Q802及二電阻R804、R805。npn型雙載子接面電晶體Q802之一集極係耦接於直流電源VDD,且npn型雙載子接面電晶體Q802之一射極係耦接於電源供應單元450之開關控制端Power。電阻R804之一第一端係耦接於第一電源轉換模組430之輸出端S3,且電阻R804之一第二端係耦接於npn型雙載子接面電晶體Q802之一基極。電阻R805之一第一端係耦接於電阻R804之第二端,且電阻R805之一第二端係耦接於npn型雙載子接面電晶體Q802之集極。
圖6所示之電源開關電路540及主機板開關電路530之運作方式係與圖7所示之液晶顯示器電源410共同說明如下。當顯示器進入正常運作模式時,控制訊號ON/OFF係為一高電位訊號,使得第二npn型雙載子接面電晶體Q302被開啟,且第一npn型雙載子接面電晶體Q303會被第二npn型雙載子接面電晶體Q302之導通電流拉低其基極電位而關閉。如此一來,電源PC5V傳遞至第一電源供應單元150之輸入端的剩餘電位會較電源VCC5V傳遞至第一電源供應單元150之輸入端的剩餘電位來的低,而使得電源VOS相對於第一二極體D302產生了逆偏壓,使得主機板210提供之電源PC5V將會被隔絕於第一電源供應單元150,而由液晶顯示器電源410供應之電源VCC5V透過第二二極體D301來產生電源VOS並供應給第一電源供應單元150。在此同時,在液晶顯示器電源410中,由於控制訊號ON/OFF係為高電位,因此pnp型雙載子接面電晶體Q801會被關閉,並進而使得圖7所示之電源VP1無法被產生出來。由於第一電源轉換模組430沒有接收到電源VP1,因此第一電源轉換模組430之輸出端S3、S4之間不會導
通而產生電流;如此一來,npn雙載子接面電晶體Q802不會因為輸出端S3、S4之間的電流而拉低其基極的電位,使得npn雙載子接面電晶體Q802呈現導通狀態,並使得電源VP3處於高電位。電源供應單元450在收到處於高電位的電源VP3後,會據以供應電源VCCO給第二電源轉換模組420,而在最後產生電源VCC5V,並將電源VCC5V據以供應給圖6所示之電源開關電路540。
當顯示器進入睡眠模式時,控制訊號ON/OFF會處於一低電位,使得第二npn型雙載子接面電晶體Q302被關閉,且第一npn型雙載子接面電晶體Q303會因為基極電位未被拉低而開啟。如此一來,由於電源PC5V傳遞至第一電源供應單元150時的剩餘電位較電源VCC5V傳遞至第一電源供應單元150時的剩餘電位高,電源VOS會對第二二極體D301產生逆偏壓而將液晶顯示器電源410供應之電源VCC5V隔絕於第一電源供應單元150,並由主機板210提供之電源PC5V來產生電源VOS並供應給第一電源供應單元150。而在液晶顯示器電源410中,pnp型雙載子接面電晶體Q801會被位於其基極之低電位的控制訊號ON/OFF所開啟,因而使得第一開關模組460在第一電源轉換模組430之輸入端S1上產生了高電位之電源VP1。第一電源轉換模組430會根據高電位之電源VP1而使第一電源轉換模組430之輸出端S3、S4之間導通。在第二開關模組480中,npn型雙載子接面電晶體Q802之基極會因為輸出端S3、S4間的導通電流而被拉低電位,並進而使得npn型雙載子接面電晶體Q802被關閉,因此第二開關模組Q802所輸出之電源VP3此時係為低電位。電源供應單元450之開關控制端Power接收到低電位的電源VP3後,會停止供應電源VCCO,因
此第二電源轉換模組420亦無法據以產生電源VCC5V,使得圖6中液晶顯示器電源410亦無法提供電源VCC5V給電源開關電路540。
藉由圖6與圖7中以控制訊號ON/OFF主動根據顯示器之正常運作模式與睡眠模式下所使用之電源的方式,除了可以如之前各實施例般將需被隔絕之電源以逆偏壓的方式隔絕於供電路徑之外,尚可藉由直接關閉液晶顯示器電源410之供電來進一步確保液晶顯示器供電電路500在睡眠模式下的功率消耗。
本發明之實施例揭露之液晶顯示器供電電路係在顯示器之睡眠模式下隔絕液晶顯示器電源之供電,並改由需要隨時被供電的主機板來進行睡眠模式下的供電。如此一來,液晶顯示器電源在顯示器之睡眠模式下原本會被消耗但不需要消耗的功率會被轉嫁至原本即需隨時被供電的主機板,而省下了液晶顯示器電源在睡眠模式下的不必要功率消耗。
雖然本發明以前述之較佳實施例揭露如上,然其並非用以限定本發明,任何熟習相像技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之專利保護範圍須視本說明書所附之申請專利範圍所界定者為準。
100、200、500‧‧‧液晶顯示器供電電路
110、410‧‧‧液晶顯示器電源
120‧‧‧顯示面板
130‧‧‧微處理器
140‧‧‧運算積體電路
150、160、450‧‧‧電源供應單元
170、180‧‧‧濾波模組
210‧‧‧主機板
230、530‧‧‧主機板開關電路
240、540‧‧‧電源開關電路
420、430‧‧‧電源轉換模組
460、480‧‧‧開關模組
D101、D102、D103、D201、
D301、D302‧‧‧二極體
ZD102‧‧‧齊納二極體
C100、C313‧‧‧電容
Q1、Q302、Q303、Q801、Q802‧‧‧電晶體
R151、R203、R356、R847、R805、
R804‧‧‧電阻
圖1為一般液晶顯示器供電電路的示意圖。
圖2及圖3分別為本發明之第一及第二實施例所揭露之液晶顯示器供電電路的示意圖,其中液晶顯示器供電電路係耦接於主機板,並用來提供圖1所示之微處理器、顯示面板及運算積體電路之三種不同電位的電源。
圖4及圖5分別為本發明之第三及第四實施例所揭露圖2所示之液晶顯示器供電電路的示意圖。
圖6與圖7為本發明之第五實施例所揭露液晶顯示器供電電路的示意圖,其中圖6所示之液晶顯示器供電電路與圖7所示之液晶顯示器電源中皆需以一控制訊號來控制以觸發切換電源之機制。
200‧‧‧液晶顯示器供電電路
110‧‧‧液晶顯示器電源
120‧‧‧顯示面板
130‧‧‧微處理器
140‧‧‧運算積體電路
150、160‧‧‧電源供應單元
170、180‧‧‧濾波模組
210‧‧‧主機板
230‧‧‧主機板開關電路
240‧‧‧電源開關電路
Claims (18)
- 一種液晶顯示器供電電路,包含:一主機板開關電路,其一輸入端係耦接於一主機板之一電源輸出端;一液晶顯示器電源;一電源開關電路,其一輸入端係耦接於該液晶顯示器電源;及一第一電源供應單元,耦接於該主機板開關電路之一輸出端、該電源開關電路之一輸出端及一微處理器,用來將該主機板或該液晶顯示器電源之電源供應給該微處理器。
- 如申請專利範圍第1項所述之液晶顯示器供電電路,其中,當一顯示器進入一正常運作模式時,該主機板開關電路係關閉,且該電源開關電路係開啟,使得該液晶顯示器電源之該電源係通過該電源開關電路而被供應於該第一電源供應單元。
- 如申請專利範圍第1項所述之液晶顯示器供電電路,其中,當一顯示器進入一睡眠模式時,該主機板開關電路係開啟,且該電源開關電路係關閉,使得該主機板之一主機板輸出電源係通過該主機板開關電路而被供應於該第一電源供應單元。
- 如申請專利範圍第1項所述之液晶顯示器供電電路,其中,該主機板開關電路係包含:一第一二極體,其一第一端係耦接於該主機板之該電源輸出端;及 一電阻,其一第一端係耦接於該第一二極體之一第二端,且該電阻之一第二端係耦接於該第一電源供應單元。
- 如申請專利範圍第4項所述之液晶顯示器供電電路,其中,該主機板開關電路係更包含:一齊納二極體(Zenar Diode),其一第一端係耦接於該主機板之該電源輸出端,且該齊納二極體之一第二端係接地;及一第一電容,並聯於該齊納二極體。
- 如申請專利範圍第4項所述之液晶顯示器供電電路,其中,該電源開關電路係包含:一第二二極體,其一第一端係耦接於該液晶顯示器電源;及一第三二極體,其一第一端係耦接於該第二二極體之一第二端,且該第三二極體之一第二端係耦接於該第一電源供應單元。
- 如申請專利範圍第1項所述之液晶顯示器供電電路,其中,該主機板開關電路係包含:一N型金氧半電晶體,其一源極與一閘極係耦接於該主機板之該電源輸出端;及一第一電阻,其一第一端係耦接於該N型金氧半電晶體之一汲極,且該第一電阻之一第二端係耦接於該第一電源供應單元。
- 如申請專利範圍第7項所述之液晶顯示器供電電路,其中,該主機板開關電路更包含:一第二電阻,其一第一端係耦接於該N型金氧半電晶體之一基極,且該第二電阻之一第二端係接地。
- 如申請專利範圍第7項所述之液晶顯示器供電電路,其中, 該電源開關電路係包含:一第四二極體,其一第一端係耦接於該液晶顯示器電源,且該第四二極體之一第二端係耦接於該第一電源供應單元。
- 如申請專利範圍第1項所述之液晶顯示器供電電路,其中,該主機板開關電路係包含:一第一npn型雙載子接面電晶體,其集極係耦接於該主機板之該電源輸出端,且該第一npn型雙載子接面電晶體之基極係耦接於一控制訊號;一第二npn型雙載子接面電晶體,其集極係耦接於該第一npn型雙載子接面電晶體之基極,且該第二npn型雙載子接面電晶體之射極係接地;及一第五二極體,其一第一端係耦接於該第一npn型雙載子接面電晶體之射極,且該第五二極體之一第二端係耦接於該第一電源供應單元;其中當包含該顯示器供電電路之一顯示器係進入睡眠模式時,該控制訊號之電位係為一低電位。
- 如申請專利範圍第10項所述之液晶顯示器供電電路,其中,該主機板開關電路係更包含:一電阻,其一第一端係耦接於該第一npn型雙載子接面電晶體之該集極,且該電阻之一第二端係耦接於該第一npn型雙載子接面電晶體之該基極;一電容,其一第一端係耦接於該第五二極體之該第二端,且該電容之一第二端係耦接於該第二npn型雙載子電晶體之該射極。
- 如申請專利範圍第10項所述之液晶顯示器供電電路,其中, 該電源開關電路係包含:一第六二極體,其一第一端係耦接於該液晶顯示器電源,且該第六二極體之一第二端係耦接於該第一電源供應單元。
- 如申請專利範圍第10項所述之液晶顯示器供電電路,其中,該液晶顯示器電源係包含:一第一開關模組,其一輸入端係耦接於該主機板之該電源輸出端,該第一開關模組係用來根據該控制訊號決定是否根據該主機板所產生之一第一電源來產生一第二電源;一第一電源轉換模組,其一輸入端係耦接於該第一開關模組之一輸出端,該第一電源轉換模組係根據該第二電源是否處於一高電位來導通其一第一輸出端與一第二輸出端之間的電流;一第二開關模組,其一輸入端係耦接於該第一電源轉換模組之該第一輸出端,該第二開關模組係用來根據該第一電源轉換模組之該第一輸出端與該第二輸出端之間是否產生導通電流來產生一第三電源;一第二電源供應單元,其一開關控制端係耦接於該第二開關模組之一輸出端,該第二電源供應單元係根據該第三電源是否處於一高電位來產生一第四電源;及一第二電源轉換模組,其一輸入端係耦接於該第二電源供應單元之一輸出端,該第二電源轉換模組之一輸出端係耦接於該電源開關電路之該輸出端,且該第二電源轉換模組係將該第四電源轉換為一第五電源,並將該第五電源輸出於該電源開關電路之該輸出端。
- 如申請專利範圍第13項所述之液晶顯示器供電電路,其中,該第一開關模組係包含: 一pnp型雙載子接面電晶體,其一射極係耦接於該主機板之該電源輸出端,且該pnp型雙載子接面電晶體之一基極係耦接於該控制訊號;及一第一電阻,其一第一端係耦接於該pnp型雙載子接面電晶體之集極,且該第一電阻之一第二端係耦接於該第一電源轉換模組。
- 如申請專利範圍第13項所述之液晶顯示器供電電路,其中,該第二開關模組係包含:一第三npn型雙載子接面電晶體,其一集極係耦接於一直流電源,且該第三npn型雙載子接面電晶體之一射極係耦接於該第二電源供應單元之該開關控制端;一第二電阻,其一第一端係耦接於該第一電源轉換模組之該第一輸出端,且該第二電阻之一第二端係耦接於該第三npn型雙載子接面電晶體之一基極;及一第三電阻,其一第一端係耦接於該第二電阻之該第二端,且該第三電阻之一第二端係耦接於該第三npn型雙載子接面電晶體之該集極。
- 如申請專利範圍第1項所述之液晶顯示器供電電路,更包含:一第一濾波模組,用來濾除該電源供應單元所接收之一電源中所包含之雜訊。
- 如申請專利範圍第1項所述之液晶顯示器供電電路,其中一顯示面板係耦接於該液晶顯示器電源,該微處理器係耦接於該第一電源供應單元,以接收該第一電源供應單元提供之一第一輸出電源。
- 如申請專利範圍第17項所述之液晶顯示器供電電路,更包含: 一第二電源供應單元,用來將該第一輸出電源轉換為一第二輸出電源,以供應給該液晶顯示器之一運算積體電路;及一第二濾波模組,用來濾除該第二電源供應單元所處理之該第二輸出電源中的雜訊。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW98134703A TWI413084B (zh) | 2009-10-14 | 2009-10-14 | 液晶顯示器供電電路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW98134703A TWI413084B (zh) | 2009-10-14 | 2009-10-14 | 液晶顯示器供電電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201113858A TW201113858A (en) | 2011-04-16 |
TWI413084B true TWI413084B (zh) | 2013-10-21 |
Family
ID=44909827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW98134703A TWI413084B (zh) | 2009-10-14 | 2009-10-14 | 液晶顯示器供電電路 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI413084B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI675290B (zh) * | 2017-11-30 | 2019-10-21 | 緯創資通股份有限公司 | 電腦系統及其顯示介面電路與顯示介面方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI481156B (zh) * | 2013-05-27 | 2015-04-11 | Chicony Power Tech Co Ltd | 電源供應裝置 |
US9531285B2 (en) | 2013-08-06 | 2016-12-27 | Chicony Power Technology Co., Ltd. | PFC power system with power managed main and standby voltage outputs |
US9246396B2 (en) | 2013-08-06 | 2016-01-26 | Chicony Power Technology Co., Ltd. | Power supplying device with low standby power consumption |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5335313A (en) * | 1991-12-03 | 1994-08-02 | Douglas Terry L | Voice-actuated, speaker-dependent control system for hospital bed |
TWM247927U (en) * | 2003-12-26 | 2004-10-21 | Mitac Int Corp | Power supply device having controllable output power |
TWI225228B (en) * | 2002-09-30 | 2004-12-11 | Toshiba Corp | Display device and its driving method |
US20050272496A1 (en) * | 2004-06-03 | 2005-12-08 | Reinish Israel B | Automated game system for use on golf driving ranges and in other arena-based sports |
TWI249716B (en) * | 1999-06-30 | 2006-02-21 | Fujitsu Ltd | Driving circuit and power supply circuit of a plasma display panel, driving method of a plasma display apparatus, driving apparatus, and pulse voltage generating circuit |
TWM350916U (en) * | 2008-09-24 | 2009-02-11 | Linearity Electronics Co Ltd | Portable power supply with energy saving control device |
US20090119449A1 (en) * | 2007-11-01 | 2009-05-07 | Pubali Ray Chaudhari, Akila Baskaran, Kawaldeep Kaur Sodhi | Apparatus and method for use of redundant array of independent disks on a muticore central processing unit |
TWM363021U (en) * | 2009-03-13 | 2009-08-11 | Top Victory Invest Ltd | Power detector and power supply |
TWI313801B (zh) * | 2006-02-23 | 2009-08-21 | Mitac Int Corp |
-
2009
- 2009-10-14 TW TW98134703A patent/TWI413084B/zh not_active IP Right Cessation
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5335313A (en) * | 1991-12-03 | 1994-08-02 | Douglas Terry L | Voice-actuated, speaker-dependent control system for hospital bed |
TWI249716B (en) * | 1999-06-30 | 2006-02-21 | Fujitsu Ltd | Driving circuit and power supply circuit of a plasma display panel, driving method of a plasma display apparatus, driving apparatus, and pulse voltage generating circuit |
TWI225228B (en) * | 2002-09-30 | 2004-12-11 | Toshiba Corp | Display device and its driving method |
TWM247927U (en) * | 2003-12-26 | 2004-10-21 | Mitac Int Corp | Power supply device having controllable output power |
US20050272496A1 (en) * | 2004-06-03 | 2005-12-08 | Reinish Israel B | Automated game system for use on golf driving ranges and in other arena-based sports |
TWI313801B (zh) * | 2006-02-23 | 2009-08-21 | Mitac Int Corp | |
US20090119449A1 (en) * | 2007-11-01 | 2009-05-07 | Pubali Ray Chaudhari, Akila Baskaran, Kawaldeep Kaur Sodhi | Apparatus and method for use of redundant array of independent disks on a muticore central processing unit |
TWM350916U (en) * | 2008-09-24 | 2009-02-11 | Linearity Electronics Co Ltd | Portable power supply with energy saving control device |
TWM363021U (en) * | 2009-03-13 | 2009-08-11 | Top Victory Invest Ltd | Power detector and power supply |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI675290B (zh) * | 2017-11-30 | 2019-10-21 | 緯創資通股份有限公司 | 電腦系統及其顯示介面電路與顯示介面方法 |
Also Published As
Publication number | Publication date |
---|---|
TW201113858A (en) | 2011-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5301923B2 (ja) | 負荷駆動装置、照明装置、表示装置 | |
TWI413084B (zh) | 液晶顯示器供電電路 | |
JP4715976B1 (ja) | レベルシフト回路 | |
CN102034445B (zh) | 液晶显示器供电电路 | |
US7250694B2 (en) | Power-saving control module for an electrical appliance | |
TWI487234B (zh) | 電源管理裝置 | |
JP2014121084A (ja) | パワーオンリセット回路 | |
JP2004280704A (ja) | 電源装置の逆流防止回路 | |
JP2011041393A (ja) | 出力遮断回路および電子機器 | |
US9705323B2 (en) | Power supply system and power control circuit thereof | |
US7999804B2 (en) | Monitor | |
TW200828247A (en) | Power supply circuit | |
JP2005149092A (ja) | 車載電子装置の電源制御回路 | |
JP2016036088A (ja) | 送信駆動回路および半導体集積回路装置 | |
CN214591226U (zh) | 一种电机正反转驱动电路 | |
JP2004357445A (ja) | 車載電子装置の電源制御回路 | |
JP2017084461A (ja) | 点灯回路 | |
JP6447164B2 (ja) | パルス信号の伝達回路 | |
TWI271616B (en) | Computer status indicator light driving circuit | |
JP2004221985A (ja) | リレーラッチング回路 | |
JP2007235453A (ja) | 電子回路および増幅装置 | |
JPH11186889A (ja) | スイッチ回路及び放電灯点灯装置 | |
JP2007068244A (ja) | 電源供給用スイッチ装置とそれを用いた電子機器 | |
JP2009071947A (ja) | 電源切換回路 | |
JPH0710001B2 (ja) | 光源駆動回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |