TWI330257B - Integrated circuit and testing circuit therein - Google Patents

Integrated circuit and testing circuit therein Download PDF

Info

Publication number
TWI330257B
TWI330257B TW096120187A TW96120187A TWI330257B TW I330257 B TWI330257 B TW I330257B TW 096120187 A TW096120187 A TW 096120187A TW 96120187 A TW96120187 A TW 96120187A TW I330257 B TWI330257 B TW I330257B
Authority
TW
Taiwan
Prior art keywords
circuit
impedances
test
impedance
substrate
Prior art date
Application number
TW096120187A
Other languages
English (en)
Other versions
TW200848751A (en
Inventor
Jingsyun Wang
Original Assignee
Jingsyun Wang
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jingsyun Wang filed Critical Jingsyun Wang
Priority to TW096120187A priority Critical patent/TWI330257B/zh
Priority to US12/016,216 priority patent/US7750658B2/en
Publication of TW200848751A publication Critical patent/TW200848751A/zh
Application granted granted Critical
Publication of TWI330257B publication Critical patent/TWI330257B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2884Testing of integrated circuits [IC] using dedicated test connectors, test elements or test circuits on the IC under test
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/282Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
    • G01R31/2831Testing of materials or semi-finished products, e.g. semiconductor wafers or substrates

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

99年6月30日修正替換頁 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種偵測電路或電子元件是否具有缺 陷之裝置,且特別是有關於一種藉由電阻或阻抗特性來量 測缺陷位置的裝置》 【先前技術】 自從第一個積體電路的出現至今,積體電路已經歷近 四十年的發展,而單一晶片所能容納的元件數量,也呈現 ***性的成長。隨著半導體製程技術已進步到超大型積體 電路(ultra large scale integrati〇n; ULSI)、甚至是更先進的 製程,單一晶片上所容納的元件數已由以往的數千個元 件、提昇至數千萬個元件。因此,為了 _保晶片的運作特 性及可靠度,如何確實地對晶片進行檢查或品管工作將顯 得更加重要。 【發明内容】 因此本發明一方面就是在提供一種測試電路,用以測 試積體電路是否具有缺陷。 一種測試電路包含至少兩接觸端與複數個第一阻抗。 其中,兩接觸端係位於基材上,並分別連接基材上之原始 電路的兩端。第一阻抗則嵌入基材中,並分別與原始電‘ 之複數個元件並聯或串聯。 本發明另一方面是在提供一種積體電路,其具有測試 電路嵌於其t ’讓使用者可確實地對積體電路進行檢查或 99年6月30日修正替換頁 品管的工作。 一種積體電路包含基材、原始電路、至少兩接觸端及 複數個第一阻抗。其中,原始電路係位於基材上,且此原 始電路具有複數個受測段。兩接觸端分別連接原始電路的 兩端。第一阻抗則嵌入基材中,並分別與受測段串聯。 如此一來,當使用者欲測試積體電路是否具有缺陷 時,只要先將原始電路關閉,再測量兩接觸端間的阻抗即 〇 【實施方式】 參照第1圖與第2圖,其中第1圖係繪示本發明一實 施例之測試電路的配置示意圖,而第2圖係繪示第1圖之 原始電路與測試電路的等效電路圖。如圖所示,一種測試 電路包含至少兩接觸端110與複數個第一阻抗120。其中, 兩接觸端110係位於基材205上,並分別連接基材205上 之原始電路200的兩端。第一阻抗120則嵌入基材205中, 並分別與原始電路200之複數個元件並聯或串聯。 上述之基材205可為各種材料所製成的晶圓或晶粒, 例如:應變石夕(Strained Silicon)、應變絕緣層上覆石夕(Strained Silicon-on-Insulator)、石夕鍺(Silicon-Germanium)、應變石夕錯 (Strained Silicon-Germanium)、絕緣層上覆石夕鍺 (Silicon-Germanium on Insulator)、鍺(Germanium)、應變錯 (Strained Germanium)、絕緣層上覆鍺(Germanium on Insulator; GeOI)、應變絕緣層上覆鍺(Strained Germanium on Insulator)、應變半導體(Strained Semiconductor)、化合 99年6月30日修正替換頁 物半導體(Compound Semiconductor)與多層半導體 (Multi-Layers Semiconductor)所製成。而原始電路 200 則可 為基材205上之功能元件,例如.射頻積體電路(radi〇 frequency integrated circuit)。 更具體地說,此原始電路200可分為複數個受測段210 與複數個非受測段220。上述之受測段21 0可分別與第一阻 抗120串聯’而上述之非受測段22〇則可分別與第一阻抗 120並聯。 如此一來,當使用者欲測試積體電路是否具有缺陷 時’只要先將原始電路200關閉,再測量兩接觸端11〇間 的阻抗就可以得知原始電路200的受測段21〇是否具有缺 陷。更具體地說,若原始電路200之受測段210完全沒有 缺陷’則兩接觸端11 〇間的阻抗應大約等於該些第一阻抗 120的阻抗總和。然而,一旦原始電路2〇〇之受測段21〇 有了缺陷,則兩接觸端11〇間的阻抗將不等於該些第一阻 抗120的阻抗總和。 在第1圖中,第一阻抗120的具體實施方式可為電晶 體’且這些電晶體的閘極均可連接一測試端丨。如此一 來’ S使用者測§式積體電路是否具有缺陷時,可選擇於測 試端130上施加適當的電壓,以利用電晶體的歐姆區來實 施第一阻抗120。另一方面,當使用者實際使用積體電路 時,也可以利用測試端13〇來關閉電晶體,使得測試電路 不致影響原始電路200的功能。雖然第!圖之測試端13〇 係繪示為測試墊,但此並不限制本發明,習知此項技藝者 也可以直接以電路方法或是開關元件來起動電晶體之歐姆 99年6月30日修正替換頁 區〇 雖然第1圖之第一阻抗120係繪示為N型電晶體,但 此並不限制本發明,第一阻抗的具體實施方式亦可為P型 電晶體、互補式金氧半導體元件、接面場效電晶體、pNp 型電晶體或NPN型電晶體,習知此項技藝者當視當時需要 彈性實施本發明。 第一阻抗120的實施方式除了上述之主動元件外,習 知此項技藝者亦可選擇以被動元件來實施第一阻抗12〇。舉 例來說,實體電阻(例如:半導體材質之電阻)、電容與電感 均可用以實施第一阻抗12〇。 此外,在本發明一實施例甲,這些第一阻抗12〇將可 包含導體材質或半導體材質。舉例來說,習知此項技藝者 可直接利用導線本身的阻抗來達成第一阻抗12〇。 參照第3圖,其繪示依照本發明另一實施例之原始電 路與測試電路的等效電路圖。如圖所示,本實施例之測試 電路更可具有複數個第二阻抗140,而這些第二阻抗14〇 可分別與上述之第一阻抗12〇並聯。具體而言。使用者可 分別將第一阻抗120與第二阻抗14〇嵌入基材的不同層 中’以利測試基材的各層中是否具有缺陷。 參照第4圖,其繪示依照本發明再一實施例之測試電 路的分佈示意圖。如圖所示,上述之第一阻抗丨2〇可排列 呈矩陣狀地嵌入於基材205中。如此一來,隨著第一阻抗 120的排列越密集,原始電路上接受測試的元件比例也將越 高,而其測試結果也會越具有代表性。 以下將以第5圖說明如何以本發明上述實施例之測試 1330257 99年6月30日修正替換g 電路來檢測出積體電路的各種缺陷。當使用者使用上述實 施例之測試電路時,可先將積體電路上的原始電路關閉, 接著再對測試電路的兩接觸端提供一電位差,並量測量兩 接觸端間的電流,以繪示出電位差-電流曲線圖。在第5圖 中,曲線510係繪示當原始電路之受測段完全沒有缺陷時 的電位差-電流曲線,其中曲線5 1〇的斜率應大約等於第一 阻抗之阻抗總和的倒數。 若原始電路之受測段具有短路缺陷(sh〇n faU)或低阻 抗缺陷(lower resistance fail),則量測所得之電位差_電流曲 線應如曲線520所繪示,其中曲線52〇的斜率應大於第一 阻杬之阻抗總和的倒數。此外,藉由量測兩接觸端間的阻 抗亦可標定短路缺陷或低阻抗缺陷的位置。舉例來說,假 定每-第-阻抗的阻抗均為丨歐姆,且第—阻抗的總數為 100個,則兩接觸端間的阻抗理想應為100歐姆。然而,若 兩接觸端間的阻抗僅只有55歐姆,這代表著自接觸端數來 第55個第一阻抗處附近具有短路缺陷或低阻抗缺陷。 此外,曲線530係繪示當原始電路之受測段具有漏電 缺陷(leakage fail)時的電位差-電流曲線,曲線54〇係繪示 當原始電路之受測段具有高阻抗缺陷(higher resistanee fdl) 時的電位差-電流曲線,而曲線550係繪示當原始電路之受 測段具有開路缺陷(open fail)時的電位差_電流曲線。綜以上 所述’使用者只要繪示出兩接觸端間的電位差_電流曲線 圖,將可以判斷原始電路之受測段是否具有缺陷,並辨識 該缺陷屬於何種缺陷,甚至可以標定出缺陷的位置。此外, 本發明上述實施例之測試電路也可以搭配各種後端缺陷分 9 99年6月30日修正替換頁 析工具,來徹底分析缺陷的產生原因。 雖然本發明已以實施例揭露如上,然其並非用以限定 本發明,任何熟習此技藝者,在不脫離本發明之精神和範 圍内,當可作各種之更動與潤飾,因此本發明之保護範圍 當視後附之申請專利範圍所界定者為準。 【圖式簡單說明】 為讓本發明之上述和其他目的、特徵、優點與實施例 能更明顯易懂,所附圖式之詳細說明如下: 第1圖係繪示本發明一實施例之測試電路的配置示意 圖。 第2圖係繪示第1圖之原始電路與測試電路的等效電 路圖。 第3圖係繪示依照本發明另一實施例之原始電路與測 試電路的等效電路圖。 第4圖係繪示依照本發明再一實施例之測試電路的分 佈示意圖。 第5圖係繪示於使用本發明上述實施例之測試電路 時,兩接觸端間的電位差-電流曲線圖。 【主要元件符號說明】 u〇 :接觸端 120 :第一阻抗 130 ·測試端 140 :第二阻抗 20〇 :原始電路 205 :基材 1330257 99年6月30日修正替換頁 210 : 510 : 530 : 550 : 受測段 220 :非受測段 曲線 520 :曲線 曲線 540 :曲線 曲線

Claims (1)

1330257 99年6月30日修正替換頁 十、申請專利範圍: 1 · 一種測試電路,至少包含: 至少兩接觸端,位於一基材上,並分別連接該基材上 之一電路的兩端; 複數個第一阻抗,嵌入該基材中,並分別與該電路之 複數個元件並聯或串聯,其中該些第—阻抗係以電晶體來 實現;以及 ’貝K式端,連接該些電晶體之閘極,其中該測試端係 為一測試塾; 其中虽該電路關閉時,一電壓施加於該些接觸端之 間,且一電流產生於該些接觸端之間,而該電路中之缺陷 係藉由判斷該電壓相對該電流與該些第一阻抗之阻抗總和 的倒數間之關係所偵測而得。 2.如申請專利範圍第1項所述之測試電路,其中每一 該些第—阻抗均為P型電晶體、N型電晶體、互補式金氧 半導體元件、接面場效電晶體、pNp型電晶體或NpN型電 晶體。 3·如申請專利範圍第1項所述之測試電路,其中每一 該些第一阻抗均包含導體材質。 4 ’如申凊專利範圍第1項所述之測試電路,其中每一 12 99年6月30日修正替換頁 。亥第一阻抗均包含半導體材質 聯 •如申明專利|&圍帛!項所述之測試電路,更包含複 固第二阻抗,分別與該些第一阻抗並 6·~種積體電路,至少包含: —基材; 電路位於基材上,且該電路具有複數個受測段; 至少兩接觸端,分別連接該電路的兩端; #由複數個帛_几’嵌人該基材中’並分別與該些受測 聯其中該些第一阻抗係以電晶體來實現;以及 、彳仏連接4些電晶體之閘極,其中該測試端係 馮—測試墊; 其中當該電路關閉時’―電壓施加於該些接觸端之 佐益且f流產生於該些接觸端之間,而該電路中之缺陷 的該電壓相對該電流與該些第—阻抗之阻抗總和 的倒數間之關係所偵測而得。 路更專利圍帛6項所述之積體電路,其中該電 非受測段並聯。 而t第-阻抗更分別與該些 該二”請專利範圍“項所述之積體電路,其中每一 :道躺-均為p型電晶體、N型電晶籠、互補式金氧 -7L件、接面場效電晶體、PNP型電晶體或NPN型電 !3 丄)观57 99年6月30日修正替換頁 晶體。 9. 如申請專利範圍帛6項所述之積體電路,其中每一 該些第一阻抗均包含導體材質。 10. 如申請專利範圍第6項所述之積體電路,其中每 該些第—阻抗均包含半導體材質。 、u.如申請專利範圍第ό項所述之積體電路,更包含 複數個第-阻抗’分別與該些第-阻抗並聯。 12.如申請專利範圍第6項所述之積體電路,其中該 基材為晶圓或晶粒。 1330257 99年6月30曰修正替換頁 七、指定代表圖: (一) 、本案指定代表圖為:第(1 )圖 (二) 、本案代表圖之元件符號簡單說明: 110 :接觸端 130 :測試端 205 :基材 220 :非受測段 12 0 :第一阻抗 200 :原始電路 210 :受測段
八、本案若有化學式時,請揭示最能顯杀發明 特徵的化學式:
TW096120187A 2007-06-05 2007-06-05 Integrated circuit and testing circuit therein TWI330257B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW096120187A TWI330257B (en) 2007-06-05 2007-06-05 Integrated circuit and testing circuit therein
US12/016,216 US7750658B2 (en) 2007-06-05 2008-01-18 Integrated circuit and testing circuit therein for testing and failure analysis

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW096120187A TWI330257B (en) 2007-06-05 2007-06-05 Integrated circuit and testing circuit therein

Publications (2)

Publication Number Publication Date
TW200848751A TW200848751A (en) 2008-12-16
TWI330257B true TWI330257B (en) 2010-09-11

Family

ID=40095287

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096120187A TWI330257B (en) 2007-06-05 2007-06-05 Integrated circuit and testing circuit therein

Country Status (2)

Country Link
US (1) US7750658B2 (zh)
TW (1) TWI330257B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8970239B2 (en) * 2010-09-27 2015-03-03 International Business Machines Corporation Methods and systems for detecting ESD events in cabled devices
US8957694B2 (en) * 2012-05-22 2015-02-17 Broadcom Corporation Wafer level package resistance monitor scheme
KR102666476B1 (ko) * 2018-09-29 2024-05-17 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 어댑터 테스트 장치, 방법 및 컴퓨터 저장 매체

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL139838B (nl) * 1963-09-27 1973-09-17 Philips Nv Werkwijze voor het bereiden van elektrisch halfgeleidermateriaal en uit dit materiaal vervaardigde halfgeleider.
JPS6170475A (ja) * 1984-09-14 1986-04-11 Hitachi Ltd 集積回路用入出力共用回路
US4638246A (en) * 1984-09-21 1987-01-20 Gte Laboratories Incorporated Integrated circuit input-output diagnostic system
US4779041A (en) * 1987-05-20 1988-10-18 Hewlett-Packard Company Integrated circuit transfer test device system
US4894605A (en) * 1988-02-24 1990-01-16 Digital Equipment Corporation Method and on-chip apparatus for continuity testing

Also Published As

Publication number Publication date
US7750658B2 (en) 2010-07-06
US20080303542A1 (en) 2008-12-11
TW200848751A (en) 2008-12-16

Similar Documents

Publication Publication Date Title
US7105856B1 (en) Test key having a chain circuit and a kelvin structure
US8110416B2 (en) AC impedance spectroscopy testing of electrical parametric structures
JP5432700B2 (ja) 半導体デバイスの検査装置
US20100193887A1 (en) Stress-Distribution Detecting Semiconductor Package Group And Detection Method Of Stress Distribution In Semiconductor Package Using The Same
JP4387125B2 (ja) 検査方法及び検査装置
US9322870B2 (en) Wafer-level gate stress testing
JP5691092B2 (ja) 半導体装置の電気的特性検査装置の電極構造およびそれを備えた半導体装置の電気的特性検査装置
TWI330257B (en) Integrated circuit and testing circuit therein
US8610451B2 (en) Post silicide testing for replacement high-k metal gate technologies
US20140354325A1 (en) Semiconductor layout structure and testing method thereof
Vandamme Characterization of contact interface, film sheet resistance and 1/f noise with circular contacts
JP5529611B2 (ja) 半導体装置及び抵抗測定方法
US9704624B2 (en) Integrated circuit (IC) including semiconductor resistor and resistance compensation circuit and related methods
CN110335861B (zh) 一种半导体器件及其制作方法
CN103605064B (zh) 防止探针测试载物台漏电的方法
CN112151403A (zh) 基于无结型晶体管的表征方法
CN106960802B (zh) 一种半导体静态电流的测试器件及测试方法
US20130027066A1 (en) Transistor test structure
CN110364447B (zh) 半导体工艺的关键尺寸的监测结构及监测方法
US8519733B2 (en) Method of measuring characteristics of a semiconductor element and method of manufacturing a semiconductor device
JP6962205B2 (ja) 半導体装置の評価装置
TW200952107A (en) Testing unit and test system
EP2982981B1 (en) Semiconductor biosensor and control method thereof
JP3575073B2 (ja) 絶縁分離型半導体装置の検査方法および絶縁分離型半導体装置
US8723528B2 (en) Active 2-dimensional array structure for parallel testing

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees