TWI299163B - Dense array structure for non-volatile semiconductor memories - Google Patents

Dense array structure for non-volatile semiconductor memories Download PDF

Info

Publication number
TWI299163B
TWI299163B TW092114393A TW92114393A TWI299163B TW I299163 B TWI299163 B TW I299163B TW 092114393 A TW092114393 A TW 092114393A TW 92114393 A TW92114393 A TW 92114393A TW I299163 B TWI299163 B TW I299163B
Authority
TW
Taiwan
Prior art keywords
layer
word line
transistor
array
semiconductor memory
Prior art date
Application number
TW092114393A
Other languages
English (en)
Other versions
TW200401293A (en
Inventor
Jos Van Duuren Michiel
Theodorus Fransiscus Van Schaijk Robertus
Original Assignee
Nxp Bv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nxp Bv filed Critical Nxp Bv
Publication of TW200401293A publication Critical patent/TW200401293A/zh
Application granted granted Critical
Publication of TWI299163B publication Critical patent/TWI299163B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0416Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and no select transistor, e.g. UV EPROM

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Description

1299163 玖、發明說明: 【發明所屬之技術領域】 本發明係關於-種非揮發性半導體記憶體(例如, ;亟:憶體)及其運作方法。具體而言,本發明係關於:種; 二二牛之緊密陣列結構、包含該緊密陣列結構之非揮發 性λ 體及此類緊密陣列結構之製造方法。 非揮發性記憶體(NVM)運用在各種商業和運事電子裝置 和設備:例如’攜帶型電話、無線:電及數位相機:這些電 子裝置市場持續需要低電壓、低耗電量及縮小晶片尺寸的 裝置。 快閃圮憶體具有行列柵格,在每個交又點上的一 MOSFET都具有介於一控制閘‘(叫與—通道區域之間的 -(或複數個)浮動閘極(FG),該(等)浮動閘極與控制間極被 一薄介電層(當浮動閘極(FG)和控制閘極都是使用複晶 矽時,該薄介電層通常被稱為複晶矽間介電(int^ Mb dielectric ; IPD))隔開。隨著製造技術改進,浮動閉極尺寸 已縮小到次微涑尺度。這些裝置基本上屬於特殊類型的浮 動閘極電晶體,其中電子(或電洞)被注入一浮動閘極中,並 且隧穿通過一氧化物壁障。儲存在浮動閘極中的電荷會改 變裝置臨限電壓。在此方法中,會儲存資料。該控制閘極(cG) 控制該浮動閘極(FG)。快閃記憶胞能夠以區域方式擦除, 以取代一次一位元組之擦除方式。 【先前技術】 一種形成於一梦基板上之EEPROM單元和架構可從US-85554 1299163 4763299獲知。所發表的架椹卢 衣自。木構k供-種密度高於其他先前技 術架構細则。—組位元線平行對齊—垂直位元 線軸。該等_〇Μ的通道係沿著以相對於位元線轴士45。 之方向的通道軸對齊。該陣列的字線構成-Z字形圖案,該 等字線具有水平線段及沿著該等通料對齊的線段。 US-578則和仍_5982671係關於一種記憶胞睁列,立中 四個記憶胞共同持有_汸K P1 及極區或一源極區。該等記憶胞是 浮動閘極(FG)/控制閘搞rrr、祕% 闸栈(CG)堆登。—列控制閘極(CG)的控 制閘極被電氣互連’而該等互連構成字線。該等字線實際 上係以^字形圖案所形成。由於四個記憶胞共同持有單-汲
極區或單一源極區,所、;益+ A • 所以精由縮小接觸洞所佔用的面積就 可縮小障列的面積。 如上文所述之先前技術記憶胞架構的缺點4,使用z字形 圖案的字線,必然要導致大面積記憶胞。這是由於製程過 私中使用的項機制相同於疊層閘極單元中使用的平版印刷 製程,造成裝置··成像直線比成像z字形圖案更容易。另外, 在大面積陣❿’因為短路或開路的風險,使得Z字形圖案 會導致良率損I。最後,當複晶矽閘極彎曲而接近電晶體 邊緣時’ f晶體匹g&較不㊣想,纟其在介於主動通道區域 與閘極光罩之間錯位情況下。 【發明内容】 本1明的目的是提供一種面積密度高於先前技術記憶胞 面積密度的記憶胞及隨附的陣列架構,以及提供一種製程 該記憶胞的方法。 85554 1299163 前面的目的係葬士 #站i ㈢根據本發明的裝置及方法來達成。 本發明提供一種 ^ 仃列邏輯方式組織的半導體記憶體裝 置陣列。根據本發明 _ 么於一列上的半導體記憶體裝置係 藉由一第一字線夾彳壶士 ^接’以及位於一行上的半導體記憶體 裝置係藉由一第-仝始十土 、 一子、、泉來連接,藉此該第一字線與該第二 今線互相叉又。令;^_ 二、又的孩弟一字線與該第二字線係一絕緣 :、'占,由万、居等父叉的字線,使得記憶胞的面積密度可 冋万;先刖技術圮憶胞的面積密度。如果使用相同的設計規 則,則記憶胞尺寸會小於先前技術記憶胞尺寸。 可用虛k接地機制來連接該等半導體記憶體裝置,而允 許製造非常小的記憶胞。 β等半導體記憶體裝置可能是具有完全一樣或不同電晶 體長度的電晶體。 族陣列中的該等半導體記憶體裝置可能是:堆疊型浮動 閘桎屺隐心,其中電荷係儲存在一浮動閘極中;或可能是 電荷截獲裝置,其中電荷係儲存在—電荷截獲媒體或電荷 截獲層中。該寄電荷截獲裝置可能屬於一種儲存一位位元 的類型’或屬於一種儲存兩位位元的類型。 本發明返提供一種包含一如上文所述之半導體記憶體裝 置陣列的非揮發性記憶體。 另外,本發明提供一種在一具有一表面之半導體基板中 或之上製程一行列邏輯組織型半導體記憶體裝置陣列的方 法。該方法包括下列步驟··提供一第一字線及提供一第二 字線,該第一字線與該第二字線互相交又。提供該第一字 85554 1299163 線的步驟及提供該第二字線的步驟可能包含沈積一導電 層。 孩方法可進一步包括在該第一字線與該第二字線之間提 供絕緣之步騾。該步驟包括在遠離基板表面之方向提供一 絕緣物。這可包括提供一橫向絕緣物。 该方法可進一步包括製造半導體記憶體裝置之步驟。製 造半導體記憶體裝置之步驟包括提供具有完全一樣或不同 電晶體長度的電晶體。 製造半導體記憶體裝置之步驟可包括製造堆疊閘極型浮 動閘極電晶體之步驟。或者,可包括製造電荷截獲裝置之 步驟。 k參考附圖以舉例方式解說本發明原理的實施方式中, 將可更明白本發明的這些及其他特徵及優點。本份說明書 僅供貫例解說用途,而不是限制本發明的範疇。接下來引 用的參考數字表示附圖。 【實施方式】 本文中將就费定具體實施例及參考某些附圖來解說本發 明’但是本發明不限於本文中的說明,而是如申請專利範 圍之範疇。所描述的附圖僅是原理,而非限制。下文中將 引用處理常用的珍基板,但是本發明非限於此,而且本^ 明的範蜂内包括其他半導體系統,例如,以鍺錯、; 化鎵等等。熟悉此項技術者應明自,雖然引用秒處理中習 用的材料,但是可使用熟悉此項技術者所熟知的其二 體系統中的同等材料。 等 85554 1299163 在整份說明書中,使用「水平 「 ^ ^ _ 直」、對角線」來 h屋‘系統,並且僅基於便於解 不 < 用途。說明書中不 型」列與仃。再者’各種線路的特定名稱(例如,位元線或 :線)係預定當做泛稱名稱,用於促進解說及表示一特定功 月匕並且所特足選用的用語不預定以任何方式限制本發明。 尤月白戶斤使】的所有用詞僅用於促進更加瞭解所描述的 特定結構,並且決不是用來限制本發明。 是可)表示裝置的實際實體方向。另外,用詞「行」 和列」係用來說明已連結在一起之陣列元件集合。連結 可月匕疋々由卡兒(Cartes㈣行列陣列的形$,但是本發明不限 於此。熟知技藝人士應明白,行與列很容易互換,並且在 本說明書中預定可互換這些用詞。再者,也建構非笛卡兒 (麵心伽㈣阵列,並且均屬於本發明的範轉。據此,應 I之解釋㈣「行」和「列」。為了促進廣泛解釋,申請專 利範圍中W用邏輯組織型「列」及「行」。這意謂者,記憶 體疋件集合係以拓樸線***叉方式連結在一起,但是,實 際或拓樸配置未必如此。例如,列可能是圓形,而行可能 是圓半徑’並且在本發明中將圓或半徑描述為「邏輯組織 圖1顯π根據本發明第一項具體實施例之半導體記憶體裝 置陣列10的原理結構。該陣列1〇包含一基板,該基板具有 王動區域12,以及在該陣列1〇中以行列方式組織的電晶體 14、16。列方向電晶體14及行方向電晶體“都配置在該等 王動區域12中。「列方向電晶體」14表示從源極至汲極方向 係陣列之列方向的電晶體。「行方向電晶體」表示從源極至 85554 1299163 汲極方向係陣列之行方向的電晶體。在圖!所示之實例中, 孩等列方向電晶體14及行方向電晶體! 6都是(例如;堆疊, 型洋動閘極電晶體。每列之行方向電晶體16中部份(較佳方 式為,所有)電晶體16的閘極都是藉由一第一字線a連接, 以及每列之列方向電晶體14中部份(較佳方式為,所有)電晶 體丨4的閉極都是藉由一第二字線2〇連接。該第一字線μ及 該第二字線20在交叉點22上互相交又。該等交又點皆互相 獨立且互相絕緣。基於簡化用途,圖i中未騎出位於該等 字線18、20下方的浮動閘極。 圖2顯示該陣列10之一單位記憶胞24(包含、浮動閑極(FG)) 的原理圖。基於簡明清楚’圖2中未描緣出(對角線)位元線 23。圖3中概略描繪出圖2中虛線所標示的斷面圖。 AA’斷面圖呈現沿著—第—字線财兩個行方向電晶㈣ 的垂直斷面圖,每個行方向電晶體16都包括藉由一介電3〇 互相”、邑’予動閘極26及一控制閘極28,其中該介電% 通常被稱為閘極間介電或複晶珍間介電(ipD)。該浮動閘極 26及該㈣_28可能係以任何適當的材料所製成,像是 半導體材料或金屬,例々 J如’在閘極係以複晶矽所形成的情 況下’貝1可能使_當做材料,而該介電3〇可能是複晶石夕 間介電(IPD),例如,e 、 乳化物氮化物氧化物(0Xide-nitride-oxide ; ΟΝΟ)層。〜險〜产 1遂牙氧化物(ΤΟχ)32存在於該等行方向 電晶體16之該浮動間打 1極26與該主動通道區域12之間。在該 第一字線1 8之方向,合垃 ㈢猎由一絕緣域34(通常稱為場氧化物 (刚),使後續行方向電晶體16的通道12互相絕緣。可使 85554 -11- 1299163 用不同方式來實施該等場域,例如,矽之局部氧化(bed oxidation 〇f silic〇n ; L〇c〇s)或淺渠溝絕緣(sti)。一列上 4行方向電晶體16的控制閘極28係藉由該第一字線i8而互 相連接。在該第一字線丨8的上方,提供一罩層35,例如, 氧化物。在介於兩個行方向電晶體的垂直斷面圖,Ay斷面 圖還呈現出一交叉點22的垂直斷面圖,該交又點22係位於 該第一字線18與一第二字線20互相交叉處。由於位於該第 一孚線1 8上方的該罩層3 5,使得該第一字線1 8與一第二字 線2 0互相絕緣。 BB’斷面圖呈現一列方向電晶體14的垂直斷面圖及兩個觸 點36 °该列方向電晶體14包含一浮動閘極26、一控制閘極38 及一介於該浮動閘極26與該控制閘極38之間的閘極間介電 30。該浮動閘極26與該控制閘極38都可能係以複晶石夕所製 成’而所謂的閘極間介電30可能是(例如)〇N〇堆疊。一隧穿 氧化物32存在於該列方向電晶體14之該浮動閘極26與該主 動通道區域12之間。在該等觸點36之下,一源極區4〇和一 汲極區42都出現在該主動通道區域12中。 CC斷面圖呈現沿著一第二字線20之兩個列方向電晶體14 的垂直斷面圖。每個列方向電晶體都包含一浮動閘極26及 一控制閘極38,該浮動閘極26與該控制閘極38係藉由一閉 極間介電30互相絕緣。該浮動閘極26與該控制閘極3 8都可 能係以複晶石夕所製成,而該閘極間介電3 〇可能是(例如)〇nq 堆疊。一隧穿氧化物3 2存在於該等列方向電晶體1 4之該浮 動閘極26與該主動通道區域12之間。在該第二字線2〇之方 85554 -12- 1299163 向’會藉由一絕緣域34(例如,矽之局部氧化(LOCOS)或淺 渠溝絕緣(STI)),使後續列方向電晶體14的通道區域12互相 絕緣。一行上之列方向電晶體14的控制閘極38係藉由該第 二字線20而互相連接。在介於兩個列方向電晶體14的垂直 斷面圖’ CC’斷面圖還呈現出一交叉點22的垂直斷面圖,該 交叉點2 2係位於該第一字線1 §與一第二字線2 〇互相交叉 處。由於位於該第一字線18上方的該罩層35,並且由於絕 緣物44係位於該第二字線20之側邊,使得該第一字線18與 一第二字線20互相絕緣。 DD’斷面圖呈現一列方向電晶體16的垂直斷面圖及兩個觸 點36。該列方向電晶體16包含一浮動閘極26、一控制閘極28 及一介於該浮動閘極26與該控制閘極28之間的閘極間介電 30。該浮動閘極26與該控制閘極28都可能係以複晶矽所製 成’而該閘極間介電30可能是(例如)〇n〇堆疊。一隧穿氧化 物32存在於該行方向電晶體16之該浮動閘極%與該主動通 通區域12之間。在該等觸點36之下,一源極區4〇和一汲極 區42都出現在-該主動通道區域12中。一罩層35係位於該控 制閘極28上方,並且絕緣物44係位於該控制閘極28之側邊, 該絕緣物44係相對於基板表面豎立。 請注意,圖3所示的斷面圖僅僅是象徵圖,並且確切的斷 面圖取決於所運用的實際製程。 針對〇· 1 8 μηι(微米)CM0S嵌入式快閃記憶體製程,比較根 據本發明之記憶體陣列與具有z字形圖案字線之先前技術陣 列。先前技術裝置具有L12 μιη之觸點間間距(a==1122 ^^2/2 85554 -13- 1299163 bits -0.63μπι /bit)。根據本發明之·單位記憶胞的觸點間門 距為〇·88 μιη,使得記憶胞尺寸為〇·39 。前面的值取 決於所使用的設計規則。如果以虛擬接地機制製造正規^電 晶體型快閃記憶胞(使用相同的〇·18 μηι CM〇s製程),則可 獲得0.46 μχη2記憶胞尺寸。 接下來將參考圖4到圖11來按步騾說明根據本發明之陣列 1 〇製程的第一實例。圖中所示的斷面圖對應於位於圖$中虛 線所標示之位置的斷面圖。 圖4顯示製程開始的狀態。這是從一基板開始。在本發明 :項具體實施财,用語「基板」可包含任何可使料基 %材料,或可在上面形成裝置、電路或磊晶層的材料。在 其他替代具體實施例中,「基板」可包括—半導體材料,例 如,摻雜矽、坤化鍺(GaAs)、磷砷化鎵(GaAsP)、鍺(Ge)或 口夕鍺(SiGe)基板。除了 —半導體基板部份之外,「基板」還 、「 (U如)如Si〇2層或層之類的絕緣層。因此,用 ⑺基板」也包含破璃上之石夕,或藍寶石基板上之矽。因 匕,用赛「盆^^ 、 "土淑」係用來廣泛定義位於一層或相關部位下 方的層元件。五本 、 者’基板」可能是用於形成一層的任何其 土底例如,破璃或金屬層。主動區域12可能是基板中 的井。在下文φ 、 ,王要參考矽處理來說明,但是熟悉此項 技術者應明白,i ^ 疚據其他半導體材料系統來實施本發明, 並且熟悉此項姑化土 、 、 ^技咖者可選擇適用的材料,來當做下文所述 <介電材料和道兩 丁❿寸电材料之同等物。 在基板中,供制 氣(按習知方法)絕緣區3 4,例如熱生長 85554 1299163 LOCOS區域或STI區域’以便使後續記憶胞互相絕緣。介於 兩個SThtL0C0S絕緣區34之間,其餘的基板將構成一主動 區域12。 當所形成之STI區域的尺寸可以小於所形成之L〇c〇s區域 的尺寸時,較佳方式為STI區域係位於L〇c〇s區域上,這允 許縮小記憶胞尺寸,因而增加記憶胞密度。因此,在接下 來的說明中,只會進一步考慮STI區域,但是應明白,本發 月己括如下文所述之配合L〇c〇S區域的製程步驟。 在具有絕緣區34之基板上方,形成一隧穿介電層32(例 如,包含二氧化矽的氧化物層),例如,形成該隧穿介電層 32的方式為,在氧氣壓力環境中,以約6〇〇至ι〇〇〇γ之間的 溫度,熱生長約6至15 nm厚度的隧穿介電層,或藉由沈積 方式。假使生長該隧穿介電層32,則只能出現在半導體基 板材料上方,而不能出現在絕緣區3 4上方,如圖4所示。假 使沈積該隧穿介電層32(圖中未顯示),則可出現在半導體基 板材料和絕緣區3 4上方。 在該隧穿介1層32及該絕緣區34的上方,沈積一浮動閘 極(FG)複晶矽層26,這會將形成記憶體元件的浮動閘極(fg) 之後進行。較佳冗成方式為,藉由化學氣體沈積(cvd)程序 來沈積厚度約為50至300 nm的浮動閘極(FG)複晶矽層26。 於沈積期間,在原處達成浮動閘極(FG)複晶矽層26之摻雜, 例如,經由在氫化矽氣壓中添加坤化三氳或磷化氫,或經 由植入私序,例如,將坤或磷離子施加至本質上複晶珍層。 為了隔開在行列方向鄰近浮動閘極,在位於圖5所標示之 85554 -15- 1299163 位置46上的浮動閘極(FG)複晶矽層%中蝕刻多個區域(如果 ^處有隧穿介電層32,則會在該處停止,否則則會在絕緣 區34停止)。該等區域可能是方形,但也可能是其他形狀, 例噙八邊形,或通常是多邊形或圓形、卵形或橢圓形。 在該等相同位置上,還可去除該隧穿介電層32(若有的話), 去除方式為以相對於絕緣區34的方式選擇性蝕刻該隧穿介 電層32。圖6顯示在該蝕刻步驟及後續形成一閘極間或複晶 矽間(IPD)介電層3〇之後的斷面圖。該閘極間介電層包含 A迅材料(例如,氧化矽),並且可經由任何適用方法(例 如,LPCVD或PECVD程序)沈積至約10至3〇 nm之厚度。較 佳方式為,該閘極間介電層3〇也包括其他絕緣材料,例如, 氧化物氮化物氧化物(〇xide Nitride (^丨心;〇nq)堆疊,並 且可藉由習知技術來形成或生長。較佳方式為,一 〇N〇堆 @包含連續的二氧化矽層、氮化矽層和二氧化矽層。 在沈知忒閘極間介電層3 0之後,沈積及圖案化該等行方 向電晶體16的該等控制閘極28。這意謂著,在整個閘極間 介電層30上沈节一第一控制閘極(CG)複晶矽層。可完成沈 積的方式為,例如,藉由LPCVD程序來沈積厚度約為5〇至3〇() nm的第一控制閘極(CG)複晶矽層28。於沈積期間,在原處 達成該第一控制閘極(CG)複晶矽層28之摻雜,例如,經由 在氫化矽氣壓中添加適當的掺雜物雜質(例如,砷化三氫或 磷化氫),或經由植入程序,使用此一摻雜物(例如,將坤或 石粦離子)施加至一本質上複晶矽層。沈積之後,飯刻該第一 控制閘極(CG)複晶矽層28以構成該等第一字線丨8。較佳方 85554 •16- 1299163 式為,在圖案化該第一控制閘極(CG)複晶矽層28之前,先 在該第一控制閘極(CG)複晶矽層28上生長或沈積一絕緣罩 層35(例如,氧化物層)。之後,圖案化該絕緣罩層35及該第 一控制閘極(CG)複晶矽層28,以構成該等第一字線18。複 晶矽蝕刻應在該閘極間介電層30的上層處停止。用於形成 該等第一字線18的該控制閘極(CG)複晶矽層28係在一罩層 3 5處終止,其中該罩層3 5係當做介於遠離基板表面之方向 交又的控制閘極之間的絕緣物,並且在後續製程中也當做 一硬触刻光罩。在該等第一字線1 8覆蓋一浮動閘極26之處, 構成一行方向電晶體16的一控制閘極28。圖7概略描緣出該 等步驟之後該陣列1 〇之一單位記憶胞24的斷面圖。 介於兩個控制閘極群組之間的橫向絕緣物可能係從沿著 该等第一字線1 8的該等絕緣物44所形成,做法是對該等第 一竽線1 8執行熱側壁氧化。在圖8中顯示這個情況。因為一 閘極間介遠層30會保護浮動閘極(fg)26的側壁,所以該熱 氧化法不會影響浮動閘極(FG)26的側壁。 或者,製程筝级鏠舲μ μ 士士、a .上^ ......
側壁出現間隔(圖8中未顯示)。 也3沿著浮動閘極(FG)26的 這不會阻礙記憶胞運作,但 85554 1299163 是會因為位於浮動閘極(FG)側壁處之控制間極(c⑺盎浮動 閘極㈣)之間的電容♦禺合,而影響列電晶體與行電晶體的 耦合係數。在製程的這個階段,可沈積及圖案化一第二控 制閘極(CG)複晶矽層38。這意謂著,會在如R 二 曰杜如圖8所tf的整個 結構上沈積一第二控制閘極(CG)複晶矽層列。可完成沈積 $方式為,藉由LPCVD程序來沈積厚度約為5〇至4〇〇 ^^㈤的 第二控制閘極(CG)複晶矽層38。於沈積期間,在原處達成 該第二控制閘極(CG)複晶矽層38之搀雜,例如,經由在氫 化矽氣壓中添加適當的摻雜物雜質(例如,砷化三氫或磷化 氫)’或經由植入程序,使用此一摻雜物(例如,將坤或磷離 子)施加至一本質上複晶矽層或非晶形層。沈積之後,藉由 蝕刻來圖案化該第二控制閘極(CG)複晶矽層38以構成該等 第一丰線20。雖然並非嚴格需要,但是該第二控制閘極(CG) 被晶石夕層38可具有相同於該第一控制閘極(CG)複晶矽層28 的罩層48。複晶矽蝕刻該第一控制閘極複晶矽層38應 停止於該閘極間介電層30上、該等第一字線18的該罩層35 上及該控制閘1亟(CG)絕緣物44上。在該等第二字線20覆蓋 一浮動閘極26之處,構成一列方向電晶體14的一控制閘極 3 8。圖9顯示結果。 在剝除用於圖案化該第二控制閘極(CG)複晶矽層38及相 關罩層48的光阻之後,可使用位於該等字線1 8、20上的該 等罩層35、罩層48及沿著該等字線18旁邊的橫向絕緣物44 當做光罩,來蝕刻該閘極間介電層30及該浮動閘極(FG)複 晶矽層26。也可在此階段蝕刻該隧穿介電層32,或可在後 85554 -18- 1299163 鲕Ρέι奴進行。請注意’如果該第二字線2〇沒有適用的罩層 48,則不應在蝕刻該閘極間介電層3〇及該浮動閘極(FG)複 晶矽層26(及可能有的該隧穿介電層32)之前去除光罩。圖1〇 顯不浮動閘極(FG)/複晶矽間介電(IPD)蝕刻後的結果。請注 意’介於列方向電晶體與行方向電晶體間的耦合係數會不 同於沿著行方向電晶體16之控制閘極28處之絕緣物44,這 會改變浮動閘極(FG)26的尺寸。 取後’藉由熟悉此項技術者廣泛已知的方法來後端處理, 例如,沿著閘極堆疊14、16生長間隔,實現(1)高度掺雜的 汲極(highly doped drain ; HDD)及(2)矽化物控制閘極(CG), 形成自行對齊的源極/汲極植入40、42(藉此控制閘極(CG)/ 浮動閘極(FG)堆疊係當做光罩,以防止通道區域受到源極/ 汲極渣入影響),可能去除該隧穿介電層32(如果之前未完 成),以及形成觸點3 6。就矽化處理而言,應去除字線丨8、 20的罩層35、48。在介於字線18與20之間的交叉點22,將 不會使★亥弟一控制閘極(C G)層2 8 /18 (位於較下方的層)珍 化。圖11顯示為果。 如圖11所示,由於當形成浮動閘極(FG)26時,在|虫刻浮 動閘極(FG)層期間,沿著行方向電晶體16之控制閘極28/18 旁邊的絕緣物44構成一硬光罩,所以列方向電晶體14與行 方向電晶體16的長度不同。這可藉由在界定浮動閘極(fg)26 之前(即,介於參考圖9與圖1Q所說明之階段之間)去除絕緣 物44來防止長度不同的問題。這會導致如圖12所示的較佳 具體實施例。現在,列方向電晶體14及行方向電晶體16的 85554 -19- 1299163 長度相同。如果製成該等絕緣物44所使用的材料不同於該 閘極間介電層30和該罩層35之上層的材料(例如,在本實例 中為氮化物),則可使用無光軍蝕刻來去除絕緣物44,這可 降低本具體實施例之附加製程的複雜度。因為雇泛使用的 卿偏移間隔將防止橋接,所以在此階段去除間隔不會阻 礙製程後續的石夕化處理。 在圖13a中,顯示根據本發明之記憶體結構的同等電氣原 理圖。在不會變更裝置的電氣功能猜況下,圖中所綸製的 列方向字線18及行方向第二字線互相平行,而不^互相 垂直。因此’在圖l3a所示之原理陣列中電晶體的會際位置 不會對㈣其實體位置。圖13a顯示虛擬接地機制之記憶胞 的互連。在虚擬接地機制中,所有的記憶胞都是連接在兩 個鄰接位元線之間,而不是連接在一位元線(記憶胞的沒極) 與-共同接地線(源極)之間’例如,如同習知的「反或」(n〇r) 機制:藉由使用摻雜物擴散之位元線來取代具有觸點的金 屬位元、泉k g使用虛擬接地機制來製程非常小的記憶 胞0 一 例如’可精由通道敎雷+ …、予,王入法(Channel Hot Electron
Injection ; CHEI)來程式仆々 $己fe胞’或藉由Fowler- Ν — (™)穿随通道來擦除記憶胞。圖i扑中還標示出此 運作方式的適當電壓條件,如同讀取條件。 例如,可應用下列的條件(這些僅是實例,也可使用其他 組合): 藉由CHEI程式化: 85554 -20- 1299163
所選擇的字線:Vwl,write,其值係介於6 V與12 V之間 非選擇的字線:〇 V
位元線直到所選擇的位元線:〇 V 所選擇的位元線:Vbl,Write,其值係介於3 V與8 v之間 來自所選擇之位元線的位元線:介於3 V與8 V之間 (即,電壓相同於所選擇之位元線的電壓) 、 藉由FN擦除: 所有字線·· Vwi,erase,其值係介於-8 V與-20 V之間 所有位元線:〇 V 讀取:
所選擇的字線:Vwl,read,其值係介於〇·5 ¥與2 v之間 非選擇的字線:〇 V
位元線直到所選擇的位元線:〇 V 所選擇的位元線:Vbl,read,其值係介於0.25 V與3 v之 間 來自所選擇之位元線的位元線:介於0.25 V與3 V之間 (即,電壓^相同於所選擇之位元線的電壓) 如果要藉由CHEI來程式化—所選擇的記憶胞,則會將一約8 伏特電壓施加至該電晶冑記憶體元件的控制閘極。必須將 汲極偏壓約5伏特,而源極則維持在低電壓(例如,〇伏特)。 攻「些條件會在電晶骨豊記憶體元件的汲極端產生冑能量電子 (熱」電子)。這些熱電子被吸往浮動閘極方向,並且會促 使黾卵fa:屺憶體元件的臨限電壓增加。 為了擦除記憶胞,則會將一約]4伏特電壓施加至該電晶 85554 -21- 1299163 體記憶體元件的控制閘極。源極和汲極維持在低電壓(例 如,〇伏特)。藉由隧穿介電至基板界面的F〇wler-N〇rdheim 隧穿現象,從浮動閘極擷取電子。在擦除步驟之後,會降 低連曰曰體$己丨思體元件的臨限電壓。在所說明的方法中,會 一次擦除所有的記憶胞。若有需要,也可用逐一字線方式 來擦除記憶胞。在此情況下,則會將一約-14伏特電壓施加 至所選擇的字線,而其他字線維持在0伏特。 為了讀取記憶胞,會將一預先決定電壓施加至電晶體記 憶體元件的控制閘極,該預先決定電壓大於一已擦除之記 憶胞中電晶體記憶體元件的最高容許臨限電壓,並且小於 一已程式化之記憶胞中電晶體記憶體元件的最低容許臨限 電壓。這個電壓可選用約2伏特之電壓。記憶胞的源極則維 持在低電壓(例如,0伏特),同時將一少量電壓(約〇·5伏特) 施加至記憶胞的汲極。後者是允許確定記憶胞是否有傳導 電流的必要項。如果記憶胞導電,則該記憶胞已被擦除並 且未被私式化(因此’该a己憶胞處於第一邏輯狀態,例如, 壹”1”狀態)。反之,如果記憶胞不導電,則該記憶胞已被程 式化(因此,該記憶胞處於第二邏輯狀態,例如,零π〇,,狀•能)。 因此,可讀取每個記憶胞,以便判斷該記憶胞是否已被程 式化(因此,識別該記憶胞的邏輯狀態)。 根據本發明第二項具體實施例,會使用電荷截獲裝置咬 針札(pinning)裝置來取代浮動閘極裝置。在這類裝置中, 資訊係以電荷形式儲存在一電荷截獲層(例如,〇N〇堆疊) 中,而不是儲存在浮動閘極上。就使用〇N〇堆疊而士, 85554 -22- 1299163 堆璺中的氮化層係當做電荷截獲層。也可使用藉由氧化物 封裝的小型Si點(所謂的奈米晶體(細。巧㈣)),來取代爽 在非截獲絕緣物(例如,氧化物層)之間的氮化物層。 除了製程較簡單以外(無浮動閘極(FG)複晶矽,可使用絕 緣物44,而不會有產生行電晶體與列電晶體特性不同的缺 點、,無複晶矽間介電(IPD),較少拓樸),這項做法的其他優 點為,由於程式化期間可依據源極/汲極的極性,將電荷注 入源極或汲極,所以可在一記憶胞中儲存兩位位元。程式 化、擦除及讀取條件與浮動閘極(FG)裝置的程式化、擦除 及讀取條件相當,除了如果使用「一記憶胞中兩位位元」 作業,則必須強制(寫入)或感應(讀取)兩個方向的電流以 外。假使使用「一記憶胞中兩位位元」作業,則會將同等 記憶胞大小減半,即,就前面既定的〇18 μηι CM〇s製程之 貫例而言,可獲得約〇·2 pm的同等記憶胞大小。 圖14和圖1 5分別顯示單位記憶胞及圖14中虛線所標之部 份的斷面圖。基於簡明清楚,在圖14中,未描繪出(對角線) 位元線。 - AΑ’斷面圖呈現第一字線18的垂直斷面圖。藉由一具有電 荷截獲屬性之介電層或層堆疊32,將該第一字線1 8隔離於 基板。在字線1 8交叉於主動區域(藉由該電荷截獲介電層或 介電層堆疊32隔離)之位置上,構成控制閘極(CG)28。在一 某位置(交叉點22)上,一第二字線20交叉於該第一字線18。 藉由罩層35及側壁絕緣物44(熱氧化物或間隔)使該等字線互 相絕緣。 85554 •23- 1299163 BB’斷面圖呈現一列方向電荷截獲裝置5〇的垂直斷面圖及 兩個觸點36。該電荷截獲裝置5〇包含一具有電荷截獲屬性 足介電層或層堆疊32及一控制閘極38。提供觸點36。在該 等觸點36之下,一源極區4〇和一汲極區42都出現在該主動 通返區域12中。一罩層48出現在該控制閘極刊上方。 C C fe/f面圖主現第一字線2 0的垂直斷面圖。在字線2 〇交叉 於主動區域(藉由該電荷截獲介電層或介電層堆疊32隔離)之 位置上,構成控制閘極(CG)38。在交叉點22上,該第二字 線20重疊於該第一字線18。藉由位於該第一字線18上的罩 層3 5及/口著忒该第一字線丨8側邊的橫向絕緣物料,使該第 一字線1 8與該第二字線2〇互相絕緣。 DD’斷面圖呈現一行方向電荷截獲裝置52的垂直斷面圖及 兩個觸點36。該行方向電荷截獲裝置52包含一控制閘極28 及一介於孩控制閘極28與該主動通道區域12之間的介電層 或介電層組合32。提供觸點36。在該等觸點%之下,一源 極區40和一汲極區42都出現在該主動通道區域丨2中。一罩 層35係位於孩1空制閘極28上方,並且絕緣物44係位於該控 制閘極28之側邊,該絕緣物44係相對於基板表面豎立。 叫/主思’圖1 5所示的斷面圖僅僅是象徵圖,並且確切的 斷面圖取決於所運用的實際製程。 如圖16之原理圖所示,在CHEI程式化期間,在電荷截獲 層中的電荷注入位置取決於源極_汲極電流方向,促使能夠 在屺胞中儲存兩位位元(一位位元儲存在源極,一位位 疋儲存在沒極),因此使記憶體密度加倍。在讀取期間,當 85554 -24- 1299163 包印杈飽和時可區別這兩種情況··位於夾止區上 方的包荷不會影響源極_汲極電流,而位於反轉層上方的電 荷d i卩牛低源極-汲極電流,如圖〗6中較下方部份之概略圖 所不。wo 99/07000中發表對可儲存兩位位元之記憶胞的程 式化、讀取及擦除。 由於使用虛擬接地機制(意謂著沒有共用源極線)及使用雙 向(列万向及行方向)電晶體,該陣列1〇的密度可極大於傳統 1電晶體型NVM記憶胞的密度。 在附圖中,基於解說目的,已過度放大不同層的大小。 另外,未按比例繪製附圖,並且不同層的相對尺寸未必正 確。 應明白,圖i所示之陣列區域可視所想要的陣列面積而定 往所有方向無限延伸。 雖然本發明參考其較佳具體實施例進行說明,熟知技藝 人士應知道各種變更及修改的形式及細節,而不會脫離: 發明的精神與範轉。 【圖式簡單說朋】 圖1顯示根據本發明第一項具體實施例之記憶體陣列—部 份的俯視圖,圖中顯示主動區域、絕緣 Λ 在列万向與 行方向重疊的字線及對角線位元線。 一1 /、’、 π〜q <丨4早列中一單 憶胞的詳細放大圖,但是基於簡明清楚, Η 丁衣疮系會 元線,在本具體實施例中,記憶胞是堆疊 ν ^/J [ψ]碎亟 ί ip 電晶體元件。 — 85554 -25- 1299163 圖3顯示圖2所示之第一具體實施例之單位記憶胞的四張 斷面圖,這些是按照圖2中的ΑΑ·、BB,、CC,和DD,線條的斷 面圖。 圖4顯示一未完成單位記憶胞的四張斷面圖,這是在場氧 化物界定、生長一隧穿氧化物層及毯覆性浮動閘極(FG)複 晶矽層沈積之後記憶胞的斷面圖。 圖5顯示如圖2所示之單位記憶胞,並且描繪出用於在浮 動閘極(FG)複晶矽層中蝕刻方形的光罩。 圖6 #員示一未%成單位記憶胞的四張斷面圖,這是在使用 圖5所示之光罩在浮動閘極(FG)複晶矽層中蝕刻方形,以及 在留下的浮動閘極(FG)複晶矽層上形成一複晶矽間介電 (IPD)層之後記憶胞的斷面圖。 圖7頭示一未芫成單位記憶體單元的四張斷面圖,這是在 使用位於上方的罩層來沈積及圖案化一第一控制閘極複晶 矽層,以此方式形成第一字線之後的記憶體單元斷面圖。 圖8顯tf —未完成單位記憶體單元的四張斷面圖,這是在 沿著第一竽線旁邊形成絕緣間隔或層之後記憶體單元的斷 面圖。 圖9_ 7JT —未芫成單位記憶體單元的四張斷面圖,這是在 使用4毛上方的罩層來沈積及圖案化一第二控制閘極(CG) 1曰曰珍層’以此方式形成第二字線之後的記憶體單元斷面 圖,第一子線X又於第一字線且互相無電氣接觸。 Θ …示未元成單位記憶體單元的四張斷面圖,這是 已蝕刻稷晶矽間介電(IPD)層及浮動閘極(FG)複晶矽層之後 85554 -26- 1299163 記憶體單元的斷面圖。 圖11顯示第二具體實施例之單位記憶體單元的四張斷面 圖,這是在製成自行對齊之源極和汲極入及觸點之後記憶 體單元的斷面圖。圖11相同於圖3,除了罩層係位於第二控 制閘極(CG)複晶矽上方以外。 圖12顯π第m豊實施例纟單位記憶體單&白々四張斯面 圖’其中所有電晶體的電晶體長度皆相同。 圖13a顯示用以解說如圖}所示之記憶體陣列一部份之同 等電路圖的象徵式電路圖。圖13b顯示根據圖l3a之電路圖 之記憶體陣列的讀取、寫入和擦除條件。 立Γ二顯示圖1所示之第二項具體實施例之陣列中—單位記 k、,早的詳細放大圖,但是圖中未描緣出位元線,記憶 體單元是電荷截獲裝置。 〜 圖15顯示圖14所示之具體實施例之單位記憶體單元的四 的:每些是按照圖14中的AA,、BB'、CC,和DD,線條 置 氣、不寫入及讀取如 si id γ 在附圖Φ 4 同或類似的元件 0 、口中,相同的參考數字代表相 圖式代表符號說明】 10 陣列 主動區域 列方向電晶體 行方向電晶體 85554 -27- 1299163 18 第一字線 20 第二字線 22 交叉點 23 位元線 26 浮動閘極 28,3 8 控制閘極 30 介電 32 隧穿氧化物(TOx) 34 絕緣域 35,48罩層 36 觸點 40 源極區 42 〉及極區 44 絕緣物 46 蝕刻區域之位置 24 單位記憶胞 50 列方狗電荷截獲裝置 52 行方向電荷截獲裝置 -28- 85554

Claims (1)

  1. 63第92114393號專利申請變細^“^12❼3 拾、申請專利範圍:纖正“I * 種以行列邏輯方式組織的半導體f 稱軸麵繼 子線來連接’贼絲—行上的轉奴 二朝f方向上之第二字線來連接,該第-字 機每逆 2 $請=㈣項蝴’其中㈣該第_字線與 4弟一子線係一絕緣交叉點。 3. 口::纖圍第W之陣列,其中該等半導體記憶雜裝 置疋/、有完全一樣電晶體長度的電晶體。 4· ΐΓί"!利範圍第1項之陣列,其中該等半導體記憶體裝 置疋堆豐閘極型浮動閘極記憶體。 5.=申請專利範圍第丨項之陣列,其中該等半導體記憶體裝 置是電荷截獲裝置。 6·如申請專利範圍第5項之陣列,其中至少—半導體記憶體 裝置被調整以儲存兩位位元。 7· 一種包含—如巾請專利範圍第1項之半導體記憶體裝置陣 列的非揮發性記憶體。 8· —種在一具有一表面之半導體基板中或之上製程一行列邏 輯組織型半導體記憶體裝置陣列的方法,包括下列步驟: -提供一朝列方向上之第一字線及提供一朝行方向上之第 —線, -提供鄰接之金屬位元線,其係朝相對於該列方向及該行方 向之對角線方向延伸,以及 1299163 年 j-A二 替换買 -以一虛擬接地機制來連接該等半導體記憶體裝置。 9·如申料繼圍第8項之方法,進—步包括在該第_字 與該第二字線之間提供絕緣之步驟。 一 1〇·如申請專利範圍第9項之方法,其中提供絕緣之步驟包 括在遠離該基板表面之方向提供一絕緣物。 11·如申請專利範圍第9項之方法,其中提供絕緣之步驟包 括提供一橫向絕緣物。 12_如申請專利範圍第9項之方法,進一步包括製造半導體 憶體裝置之步驟。 σ 13_如申請專糧圍第12狀方法,其帽造轉體記憶體裝 置之步驟包括提供具有完全—樣電晶體長度的電晶體。 Μ·如申請補細第η項之方法,其帽造轉體記憶體裝 置之步驟包括製造堆疊閘極型浮動閘極電晶體之步驟。 I5·如申請專利範圍第12項之方法,其中製造半導體記憶體裝 置之步驟包括製造電荷截獲裝置之步驟。
TW092114393A 2002-05-31 2003-05-28 Dense array structure for non-volatile semiconductor memories TWI299163B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP02077155 2002-05-31

Publications (2)

Publication Number Publication Date
TW200401293A TW200401293A (en) 2004-01-16
TWI299163B true TWI299163B (en) 2008-07-21

Family

ID=29595028

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092114393A TWI299163B (en) 2002-05-31 2003-05-28 Dense array structure for non-volatile semiconductor memories

Country Status (8)

Country Link
US (1) US20060145192A1 (zh)
EP (1) EP1514308A1 (zh)
JP (1) JP2005528801A (zh)
KR (1) KR20040111716A (zh)
CN (1) CN100423271C (zh)
AU (1) AU2003230158A1 (zh)
TW (1) TWI299163B (zh)
WO (1) WO2003103051A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004026811A1 (de) * 2004-06-02 2005-08-11 Infineon Technologies Ag Halbleiterspeicher-Bauelement mit Charge-Trapping-Speicherzellen und Herstellungsverfahren
US8125018B2 (en) * 2005-01-12 2012-02-28 Spansion Llc Memory device having trapezoidal bitlines and method of fabricating same
KR100594326B1 (ko) * 2005-03-22 2006-06-30 삼성전자주식회사 2-비트 동작을 위한 비휘발성 메모리 소자 및 그 제조 방법
KR100650903B1 (ko) * 2005-09-21 2006-11-27 동부일렉트로닉스 주식회사 비휘발성 기억 장치 및 그 제조방법
TW200812074A (en) * 2006-07-04 2008-03-01 Nxp Bv Non-volatile memory and-array
US8018070B2 (en) * 2007-04-20 2011-09-13 Qimonda Ag Semiconductor device, method for manufacturing semiconductor devices and mask systems used in the manufacturing of semiconductor devices
US20090251972A1 (en) * 2008-04-03 2009-10-08 Yue-Song He Nonvolatile memory arrays with charge trapping dielectric and with non-dielectric nanodots
US8384147B2 (en) * 2011-04-29 2013-02-26 Silicon Storage Technology, Inc. High endurance non-volatile memory cell and array
KR101325188B1 (ko) 2012-04-09 2013-11-20 이화여자대학교 산학협력단 자기 저항 메모리
US9252150B1 (en) 2014-07-29 2016-02-02 Taiwan Semiconductor Manufacturing Co., Ltd. High endurance non-volatile memory cell
KR102432268B1 (ko) * 2015-04-14 2022-08-12 삼성전자주식회사 반도체 소자 및 그 제조 방법.
KR20220085622A (ko) 2020-12-15 2022-06-22 삼성전자주식회사 반도체 메모리 소자

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5770874A (en) * 1994-11-14 1998-06-23 Nippon Steel Corporation High density semiconductor memory device
US5877054A (en) * 1995-06-29 1999-03-02 Sharp Kabushiki Kaisha Method of making nonvolatile semiconductor memory
JPH0982921A (ja) * 1995-09-11 1997-03-28 Rohm Co Ltd 半導体記憶装置、その製造方法および半導体記憶装置の仮想グランドアレイ接続方法
US6348711B1 (en) * 1998-05-20 2002-02-19 Saifun Semiconductors Ltd. NROM cell with self-aligned programming and erasure areas
JP2000228509A (ja) * 1999-02-05 2000-08-15 Fujitsu Ltd 半導体装置

Also Published As

Publication number Publication date
AU2003230158A1 (en) 2003-12-19
CN1656614A (zh) 2005-08-17
TW200401293A (en) 2004-01-16
KR20040111716A (ko) 2004-12-31
EP1514308A1 (en) 2005-03-16
US20060145192A1 (en) 2006-07-06
WO2003103051A1 (en) 2003-12-11
CN100423271C (zh) 2008-10-01
JP2005528801A (ja) 2005-09-22

Similar Documents

Publication Publication Date Title
TW411626B (en) Low voltage EEPROM/NVRAM transistors and making method
US6723604B2 (en) Non-volatile memory cell array having discontinuous source and drain diffusions contacted by continuous bit line conductors and methods of forming
JP4262314B2 (ja) Nand型不揮発性メモリ素子、その製造方法及び駆動方法
US6953970B2 (en) Scalable self-aligned dual floating gate memory cell array and methods of forming the array
US7202125B2 (en) Low-voltage, multiple thin-gate oxide and low-resistance gate electrode
US5494838A (en) Process of making EEPROM memory device having a sidewall spacer floating gate electrode
US7615445B2 (en) Methods of reducing coupling between floating gates in nonvolatile memory
TW318961B (zh)
US7851292B2 (en) Methods of forming and programming floating-gate memory cells having carbon nanotubes
JPH0567791A (ja) 電気的に書込および消去可能な半導体記憶装置およびその製造方法
JP3838692B2 (ja) 不揮発性記憶装置の製造方法
TWI299163B (en) Dense array structure for non-volatile semiconductor memories
JP3362970B2 (ja) 不揮発性半導体記憶装置及びその製造方法
JP2658907B2 (ja) 不揮発性半導体記憶装置およびその製造方法
US20080074920A1 (en) Nonvolatile Memory with Reduced Coupling Between Floating Gates
JP2001284555A (ja) 不揮発性半導体記憶装置、その読み出し及び書き込み方法、その製造方法
JP2002141425A (ja) フラッシュ・メモリセル性能を改良するための側壁プロセス
JP4224148B2 (ja) 非揮発性半導体素子の製造方法
JPH1187539A (ja) 不揮発性半導体記憶装置およびその製造方法
KR100958627B1 (ko) 플래시 메모리 소자 및 그의 제조 방법
KR20060043534A (ko) 트렌치 내에 독립적인 제어 가능한 제어 게이트를 갖는 매립형 비트 라인 불휘발성 부동 게이트 메모리 셀, 및 그 어레이, 및 형성 방법
KR100540337B1 (ko) 반도체 소자의 게이트 형성 방법
JPH09162375A (ja) 不揮発性半導体記憶装置及びその製造方法
JPH06244431A (ja) 半導体記憶装置
JPH09321154A (ja) 半導体記憶装置及びその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees