TW594187B - Mechanism for preventing ESD damages and LCD panel applying the same - Google Patents

Mechanism for preventing ESD damages and LCD panel applying the same Download PDF

Info

Publication number
TW594187B
TW594187B TW092129109A TW92129109A TW594187B TW 594187 B TW594187 B TW 594187B TW 092129109 A TW092129109 A TW 092129109A TW 92129109 A TW92129109 A TW 92129109A TW 594187 B TW594187 B TW 594187B
Authority
TW
Taiwan
Prior art keywords
electrostatic discharge
discharge protection
protection devices
pads
fan
Prior art date
Application number
TW092129109A
Other languages
English (en)
Inventor
Han-Chung Lai
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW092129109A priority Critical patent/TW594187B/zh
Priority to US10/783,059 priority patent/US7280327B2/en
Application granted granted Critical
Publication of TW594187B publication Critical patent/TW594187B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0255Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Liquid Crystal (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

【發明所屬之技術領域】 本發明係有關於—链k 種應用於電子事置之接带電放電保護,特別是有關於 衣置之靜電放電保護機制。 先前技術
n'4 1;|C] J 以 下簡稱ΖΓ、ίτΤ 面板(llquid crystal display panei; >λ 列]x、、、面板),主要包括有一顯示陣列(或稱畫素陣 電jrray),配合上用以驅動上述顯示陣列之積體 弟1圖顯示LCD面板之信號線架構圖。如第工圖所示, 、〃 CDe面板上,具有複數連結區1 0,每一個連結區1 〇具有 =數焊墊Pi〜pn依序設置,用以構裝驅動該顯示陣列之積體 二,,以及,複數扇出線(fan一out line)F1〜Fn,由每一上 ^ ^塾(P1 Pn )延伸而出。透過上述扇出線Fl〜Fn,上述積體 電路彳于以k供驅動信號,例如掃描信號或資料信號,至顯 不陣列1 2 ;亦或從外部接收信號給積體電路。 由於薄膜電晶體(thin film transistor ;TFT)LCD 面 板之製造過程會經過許多機台與人員操作,當機台或人員 對面板有嚴重靜電放電,會造成信號線斷路(open)或短路 C short ),使得良率降低或是造成内部元件之損壞,使得 L C D面板出現亮線或暗線之缺陷產生。因此在l C D面板上必 須設計靜電放電保護電路,以避免靜電放電(electro -static discharge ;ESD)破壞 LCD 面板。
0632-A50001TWf(Nl) ; AU0307019 ' AU0307028 ; Chen.ptd 第5頁 ^^187 五、發明說明(2) 再請參照第1圖,目命T rn I田Μ 對應於上述複數扇出魂r業界針對“1"之防護,多係 (Esi〜ESn)。通常备扪(1 Fn)而增設複數靜電保護裝置 實質上相等;二I = 電二護裝置(EVESM^ 電路所扇出之4缓:,面板遭侧事件時,單-積體 r . , D 彳虎線中,配置於該連結區1 0最外一條位嘹 、、、(亦PP1和ρη)的靜電保護裝置ES和Fs r _ Μ ° 最外側)呈古曰i扣 衣置1和ESn (對應於積體電路 此-徑,因此最以分散靜電電荷,如 末將使靜電放電之防護效果大打折扣。 如 【發明内容】 有鏗於此,本發明之_日 機制,適用於雷;裝罢Γ m 為楗出一種靜電放電保護 路從1最外/丨戶山、歹•如LCD面板),係將個別積體電 置::^扇出之信號線所對應設置之靜電放電保護裝 "又叶成相對於其他具有較+夕JI日γ . Β , ^ 具有較長之等效通道寬度,俾二=目古於二他 電。 平便靜電電何能夠更有效地放 用於另一目的為提出—種靜電放電保護機制,適 H唆所t例如LCD面板),係將個別積體電路之扇出 J電路:外側者具有最小之阻抗(或是最長之等效通道寬 ^) ’而恩靠近積體電路中央者其阻抗也隨之遞增(或是其 ;效通這寬度隨之遞減)’俾使靜電電荷能夠更有效地放 本發明之再一目的為提出一種靜電放電保護機制,適
0632 A50001TWf(Nl) ; AU0307019 ' AU0307028 < Chen.ptd 第6頁 594187 五、發明說明(3) 用於電子裝置(例如LCD面板),係將同一積體電路所扇出 之h 5虎線所對應之任一靜電放電保護裝置,設計成與其他 靜電放電保護裝置具有不同之之阻抗(或是等效通道寬 度),俾使靜電電荷能夠更有效地放電。 本發明之再一目的為提出一種液晶顯示面板,應用上 述所提出之靜電放電保護機制,俾以確保LCD面板免於遭 到ESD破壞。 【實施方式】 為使本發明之上述目的、特徵和優點能更明顯易懂, 下文特舉較佳實施例,並配合所附圖式,作詳細說明如 I。下列之圖式中,肖先前圖式有相同、類似或對應者均 使用相同之符號或數字來表示。 ^極體電路最常被應用於電子裝置中,以作 電保護裝置。如第2圖顯干之靜雷放Φ 7 u 加一丄. 乐園纊不之靜電放電保護裝置ES】,係由6 =故’所構成,對應第1圖之扇出線h而配置。-般 而吕在悍塾Pi兩端均有設置.靜電放電保 僅顯示其中之一。 I展置,乐2圖 靜電放電裝置ES!中之二極體電路(j) n . 有MOS電晶體架構之元件來完成,例如使用6、、二:係使用具 連接之MOS電晶體。第3圖顯示第2圖所抵姊°閘極相 (VW的可能電路佈局圖(layout)。由、路 體VD3具有才目同之通道寬度CHi,二極 θ ° :極 同之通道寬度ch2。因此,靜電放電裂 ^ ^另/、有相 之等效阻抗,
0632-A5000nWf(Nl) : AU0307019 ^ AU0307028 ; Chen.ptd 第7頁 594187 五、發明說明(4) 即取決於二極體電路之通道寬度CHi和⑶?,亦即通道寬度 和⑶2所構成之等效通道寬度愈長,則靜電放電裝置 之等效阻抗愈低。 實施例一: 第4圖^1員_示本發明之靜電放電保護機制應用在一電子 裝置上之一貝施例;在此實施例中上述電子裝置係為L CD 面板。 第4圖所示之液晶顯示面板,包括:一顯示陣列丨2 ; 複數連結區1〇,每一連結區具有複數焊墊(Ρι〜Ρη)依序設 置,用以構裝驅動該顯示陣列之積體電路;複數扇出線 (Fi〜Fn),由上述焊墊(ρ〗〜pn)延伸而出;以及,複數靜電保 護裝置(ES^ESn),對應該等扇出線^〜匕)而設置;其中, 焊墊Ρ! *Pn係位於連結區丨〇之最側邊(或最外邊)。此外, 上述靜電放電保護裝置係由至少一具有M〇s電晶體架構之 元件所構成,例如由閘極與汲極連接之別^電晶體。 參照兩述關於等效阻抗與等效通道寬度之說明,本發 明之重點在於將上述靜電放電保護裝置ESi和£\之等效阻 抗設計成低於其他靜電放電保護裝置(ES2〜ESn_」之阻抗。 也就是說,將靜電放電保護裝置ES! *ESn之等效通道寬度!^ 設計成大於其他靜電放電保護裝置(ES^EU之等效通道 寬度L2 ’如弟4圖所示。 透過實施例一之設計,由於靜電放電保護裝置E $和 ESn之等效阻抗較低(亦即,等效通道寬度較長),在不易分
0632-A50001TWf(ND ; AU0307019 ' AU0307028 : Chen.ptd 第8頁 594187 五、發明說明(5) 電荷之最長扇出信號線 積,能夠更有效地透過私1 口 °)弋所出現之靜電荷累 散,避免LCD面板遭到二二電保護裝置ESi和ESn來分 板义判知電放電之破壞。 實施例二: 第5圖顯示本發明 步置上之$ — , 電放電保護機制應用在一電子 LCD面板。 在此貝施例中上述電子裝置係為 第5圖所示之液晶顯示面括.駐_絲⑴9 . 複數連結區10,每一連且古、括·一顯不陣列12, 置,有後數焊塾(IVPn)依序設 W F: 陣列之積體電路;複數扇出線 (F1〜Fn),由上述焊墊(p,〜P ) ΜI, 護裝置(ESl〜ES),對対出;以及’複數靜電保 t Λ 區10之最側邊(或最外邊)。此外’ 元^所;^電保瘦裝置係由至少—具有M〇s電晶體架構之 凡件所構成’例如由閘極與汲極連接之M0S電晶體。 :理’參照前述關於等效阻抗與等效通道寬度之說 :戶^施例之重點在於任—連結區10(對應一積體電路) 羽線Fl〜Fn所對應之靜電放電保護裝置ES广ES ,其等效 係由連結區10最外側之靜電玫電保護裝置和Pn)往 連、,=區10中央的靜電放電保護裝置(例如Pj,i<j<n)逐漸遞 增:也就是說,將靜電放電保護裝置ES1〜Esj之等效通道寬 度設計成依序遞減’而該等靜電玫電保護裝置Es、「ESn之 等效通道寬度則係依序遞增’如第5圖所示者。
0632-A50001TWf(Nl) ; AU0307019 ' AU0307028 : Chen.ptd $ 9頁 594187 五、發明說明(6) 透過貫施例二之設計,依據扇出信號線之寬度係由連 ^區1 0之外侧向中央遞減之特性,而設計使所對應配置之 靜電放電保護裝置等效阻抗係由連結區外側向中央遞增, 亦卩專效道丸度係由連結區外側向中央遞減,藉此能更 有效地透過淨電放電保護裝置來分散靜電電荷,避免LCD 面板遭到靜電放電之破壞。免 實施例三: —f發明之靜電放電保護機制應用在一電子裝置上之再 一實施例(未圖示),主要係將該等靜電放電保護裝置 (ESi〜ESn)中,任一靜電放電保護裝置E& (l ^ 复 阻抗設計成與侦慈φ 仅吃壯 ,、、^ ^ — 、/、他靜電放電保濩裝置之等效阻抗不同。1 中,母一上述靜電放電保護裝置均係由至呈 愛、 晶體架構之元件所椹& · s t π -有MOS電 置ESk其等效通道寬度設計成與其 要姜裝 效通道寬度不同。 哿窀放電保瞍裝置之等 本發明以若干較佳實施例揭露如 定本發明,任何熟習此項技藝者, 並非用以限 和範圍内,當可做些許的更動與潤 本發明之精神 範圍當視後附之申請專利範圍所界定者為^本發明之保護
0632-A50001TWf(Nl) : AU0307019 ' AU0307028 ; Chen.ptd
594187 圖式簡單說明 第1圖顯示LCD面板之信號線架構圖。 第2圖顯示之由二極電路所構成之靜電放電保護裝置 之一例子。 第3圖顯示第2圖所示二極體電路的可能電路佈局圖 (layout) ° 第4圖顯示本發明之靜電放電保護機制應用在一電子 裝置上之一實施例。 第5圖顯示本發明之靜電放電保護機制應用在一電子 裝置上之另一實施例。
【符號說明】 1 0〜連結區; 焊墊; F i - Fn〜扇出線; 1 2〜顯示陣列; ES^ES,〜靜電保護裝置; D广D6〜二極體; CHi-Cl〜通道寬度。
0632-A50001TWf(Nl) : AU0307019 ' AU0307028 ; Chen.ptd 第11頁

Claims (1)

  1. 594187 六、申請專利範圍 1. 一種靜電放電保護機制,適用於—電子 該 子裝置具有至少一連結區,具有複數焊墊(P1〜P j依史 置,用以構裝積體電路,該焊塾匕和匕係位於^結區之最 側邊,更由該等焊塾(Pl〜Pn)延伸而出有複數扇 (F^Fn);該靜電放電保護機制包括: 、 複數靜電放電保護裝置(EVESn),對應該等扇出線 (F^Fn)而設置; 其中,該靜電放電保護裝置ESi和%之等效阻抗低於 其他靜電放電保護裝置(ES2〜ES J。 2·如申請專利範圍第1項所述之靜電放電保護機制, 其中,該等靜電放電保護裝置係由至少一具有M〇s電晶體 架構之元件所構成,且靜電放電保護裝置和之$效 通道寬度大於其他靜電放電保護裝置(ΕΑ〜Es^}: 3. —種靜電放電保護機制,適用於一電n子裝置,該電 子衣置具有至少一連結區,具有複數焊塾(Pi〜P)依序設 置,用以構裝積體電路,該焊墊P1和匕係位於連結區之α最 側邊,更由該等烊墊(Pl〜Pn)延伸而出複數扇出線(); 該靜電放電保護機制包括: · η 複數靜電放電保護裝置(Esl~Esn),對應該等扇出線 (F^Fn)而設置; 其中,該等靜電放電保護裝置ESi〜Es」之等效阻抗係依 序遞增,該等靜電放電保護裝置ESHi~ESn之等效阻抗則依 序遞減,1 < j < η。 4·如申請專利範圍第3項所述之靜電放電保護機制,
    ^^4187 六、申請專利範圍 其中,該等 架構之元件 致通道寬度 之等效通道 5. —種 子裝置具有 置,用以構 側邊,更由 該靜電放電 複數靜 (F\〜Fn)而設 靜電放 所構成 係依序 寬度則 靜電放 至少一 裝積體 該等焊 保護機 電放電 置; 電保護裝置係由至少一具有M〇s電晶體 ,且該等靜,放電保護裝置E Si〜E Sj之等 遞減,該等靜電放電保護裝置〜Esn 依序遞增。 ;+1 n 電保護機制,適用於一電子裝置,該電 連結區’具有複數焊墊(Ρι ~pn)依序設 電路’該焊墊Pi和Pn係位於連結區之最 墊(Pi〜Pn)延伸而出複數扇出線(^〜); 制包括: 保護裝置(ES^ESn),對應該等扇出線 其^,該等靜電放電保護裝置(ESi〜e、)中,任一靜電 電保濩裝置ESk其等效阻抗與其他靜電放電保護裝置之 效阻抗不同,1 $ k $ n。 ’ 6.如2明專利範圍第5項所述之靜電放電保護機制, 中,該等靜電放電保護裝置係由至少一具有M〇s電晶體 :構之7L件所構成,且該靜電放電保護裝置其等效通道 X度與其他靜電放電保護裝置之等效通道寬度不同。 7 · 一種液晶顯示面板,包括: 一顯示陣列; 至少一連結區,具有複數焊墊(Pi 〜Pn)依序設置,用以 構裝驅動該顯示陣列之積體電路;其中,焊墊Ρι和匕係位 於連結區之最側邊; 複數扇出線(Fi〜Fn),由該等焊墊(Ρι〜匕)延伸而出;以
    594187 六、申請專利範圍 及 複數靜電保護裝置(E &〜E & ),對應該等扇出線(&〜ρ ) 而設置; η 其中,該靜電放電保護裝置ESi和]£\之等效阻抗低於 一他靜電放電保護裝置(Es2〜eU。 8 ·如申請專利範圍第7項所述之液晶顯示面板,其 中’該等靜電放電保護裝置係由至少一具有仰3電晶體架 才冓^兀件所構成,且靜電放電保護裝置ESi和ESn之等效通 迢見度大於其他靜電放電保護裝置(ES2〜Eu。 I如申請專利範圍第8項所述之液晶顯示面板,其中 二該等靜電放電保護裝置ES1〜Esj之等效通道寬度係依序遞 11該等靜電放電保護裝置以⑴〜Esn之等效通道寬度 序遞增,1< j<n。 1 〇 · —種液晶顯示面板,包括: 一顯示陣列; 至少一連結區,具有複數焊墊(Ρ^Ρη)依序設置,用以 構裝驅動該顯示陣列之積體電路;其中,焊墊ρ和? 於連結區之最側邊; ’、 複數扇出線(F「Fn),由該等焊墊(Ρι〜Ρη)延伸而出;以 及 複數靜電放電保護裝置(ESi〜叫),對應該等 (F^Fn)而設置; K 其中,該等靜電放電保護裝置(ESi〜ESn)中,任一 放電保護裝置ESk其等效阻抗與其他靜電放電保護裝置之等 594187 六、申請專利範圍 效阻抗不同,1 S k S η。 11 .如申請專利範圍第1 0項所述之液晶顯示面板,其 中,該等靜電放電保護裝置係由至少一具有MOS電晶體架 構之元件所構成,且該靜電放電保護裝置ESk之等效通道寬 度不同於其他靜電放電保護裝置。
    0632-A5〇miTWf(Nl) : AU0307019 ' AU0307028 ; Chen.ptd 第15頁
TW092129109A 2003-10-21 2003-10-21 Mechanism for preventing ESD damages and LCD panel applying the same TW594187B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW092129109A TW594187B (en) 2003-10-21 2003-10-21 Mechanism for preventing ESD damages and LCD panel applying the same
US10/783,059 US7280327B2 (en) 2003-10-21 2004-02-20 Mechanism for preventing ESD damage and LCD panel utilizing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW092129109A TW594187B (en) 2003-10-21 2003-10-21 Mechanism for preventing ESD damages and LCD panel applying the same

Publications (1)

Publication Number Publication Date
TW594187B true TW594187B (en) 2004-06-21

Family

ID=34076679

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092129109A TW594187B (en) 2003-10-21 2003-10-21 Mechanism for preventing ESD damages and LCD panel applying the same

Country Status (2)

Country Link
US (1) US7280327B2 (zh)
TW (1) TW594187B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8514200B2 (en) 2009-12-30 2013-08-20 Au Optronics Corp. Capacitive touch display panel and capacitive touch board
US8952921B2 (en) 2009-12-30 2015-02-10 Au Optronics Corp. Capacitive touch display panel and capacitive touch board
CN113675183A (zh) * 2020-05-15 2021-11-19 敦泰电子股份有限公司 显示驱动电路的***级静电放电保护电路与方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102219516B1 (ko) * 2014-04-10 2021-02-25 삼성디스플레이 주식회사 표시 기판

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US126430A (en) * 1872-05-07 Improvement in combined kneeling-stools and book-holders
US6118310A (en) * 1998-11-04 2000-09-12 Agilent Technologies Digitally controlled output driver and method for impedance matching
US6376904B1 (en) * 1999-12-23 2002-04-23 Rambus Inc. Redistributed bond pads in stacked integrated circuit die package
US6678133B2 (en) * 2001-03-09 2004-01-13 Micron Technology, Inc. Electrostatic discharge protection with input impedance
JP2003023101A (ja) * 2001-07-05 2003-01-24 Mitsubishi Electric Corp 半導体装置
JP2004071991A (ja) * 2002-08-08 2004-03-04 Fujitsu Ltd 半導体集積回路装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8514200B2 (en) 2009-12-30 2013-08-20 Au Optronics Corp. Capacitive touch display panel and capacitive touch board
US8952921B2 (en) 2009-12-30 2015-02-10 Au Optronics Corp. Capacitive touch display panel and capacitive touch board
CN113675183A (zh) * 2020-05-15 2021-11-19 敦泰电子股份有限公司 显示驱动电路的***级静电放电保护电路与方法
CN113675183B (zh) * 2020-05-15 2024-01-30 敦泰电子股份有限公司 显示驱动电路的***级静电放电保护电路与方法

Also Published As

Publication number Publication date
US20050083621A1 (en) 2005-04-21
US7280327B2 (en) 2007-10-09

Similar Documents

Publication Publication Date Title
US10651208B2 (en) Display device with different circuit groups
US11296125B2 (en) Array substrate and display panel
US9046950B1 (en) Touch display panel with electrostatic protection unit
CN206301112U (zh) 一种阵列基板及显示装置
CN101604103B (zh) 液晶显示器设备的阵列基板
CN104157233B (zh) 柔性显示面板
US10269788B2 (en) Array panel with ESD protection circuit
JP2003107528A (ja) 液晶表示素子の静電放電防止回路及びその防止方法
TWI358872B (en) Two-way electrostatic discharge protection circuit
TW200937069A (en) Active device array substrate and liquid crystal display panel
US10320186B2 (en) Display drive chip
KR101945651B1 (ko) 디스플레이 및 터치 제어 기능을 구비하는 패널
TW200830246A (en) LCD panel with anti-electrostatic measure
CN101790789A (zh) 使用微机电***开关的静电放电保护
CN109154729A (zh) 显示面板及其信号线的修复方法、显示装置
TW200842471A (en) Active device array substrate
CN100454554C (zh) 静电放电保护结构及包括其的薄膜晶体管基板
KR20190131586A (ko) 어레이 기판 및 그 제조 방법
CN108254982B (zh) 显示装置
TW594187B (en) Mechanism for preventing ESD damages and LCD panel applying the same
CN205621412U (zh) 显示装置
CN109979371A (zh) 一种显示面板及装置
KR20150011417A (ko) 정전기 방지 회로 및 이의 제조 방법
CN105448224B (zh) 显示面板及显示装置
CN106129046A (zh) 阵列基板、显示面板和显示装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees