TW569546B - Incremental-delta analogue-to-digital conversion - Google Patents

Incremental-delta analogue-to-digital conversion Download PDF

Info

Publication number
TW569546B
TW569546B TW091132153A TW91132153A TW569546B TW 569546 B TW569546 B TW 569546B TW 091132153 A TW091132153 A TW 091132153A TW 91132153 A TW91132153 A TW 91132153A TW 569546 B TW569546 B TW 569546B
Authority
TW
Taiwan
Prior art keywords
signal
quantizer
analog
value
digital
Prior art date
Application number
TW091132153A
Other languages
English (en)
Other versions
TW200406996A (en
Inventor
Omid Oliaei
Berengere Lemen
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Application granted granted Critical
Publication of TW569546B publication Critical patent/TW569546B/zh
Publication of TW200406996A publication Critical patent/TW200406996A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/02Delta modulation, i.e. one-bit differential modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Description

(1) 玫、發明說明 (發明說明應敘明:發明所屬之技術領域、先前, 發明說明 則技術、内容、實施方式及圖式簡單說明) 發明領域 本發明係關於_種用於類比衣 具體而言,係關於遞增增量麵二,位轉換的方法及裝置, 發明背景 至數位轉換。 用於測量應用的類比至數位 不同,在此應用中,轉換器要 ^器與電訊中用的調變器 而調變器根據類·比輸入信號的作每個轉換過程開始時重置, 已知許多不同類型的類比衣匕連續凋即,無需重置。 換器及Sigma-delta轉換器。阳、互轉換器,其中有delta轉 至數位轉換器已證明其可達 里應用的Sigma-delta類比 ,Mr - λα ^ 1 巧解析度的能力。但是,因 為Ν位70的解析度要求2ν個 呼脈週期,所以在一遞增 sigma-delta轉換器中的轉換時間很長。因而,遞增 轉換器只能用於速度很低的應用中。 在調變器領域,delta調變/般用於編碼幾個位元的語音 信號,delta調變器可包括一非均勻量化器。過去人們甚少 將delta轉換器用於測量應用中。 圖1顯示一基本的delta調變器,圖2顯示一基本的 sigma-delta調變器。儘管為了圖示,將基本電路元件的功能 分開顯示,也可看出,在實務中應用的某些元件,事實上 可共用於調變器的多個不同功能。 圖1所示的delta調變器接收一來源1的一可變(典型為交 (2) 569546 發明說明續頁 替的)輸入信·號X。輸入信號x應用於調變器中一減法器2, 調變器也接收-回饋信號F ’其振幅從每個時脈週期的輸入 信號X之取樣振幅中減去。減法器2的輸出信號應用於一量 化器3,其輸出信號⑽_二進制信號,表示減法器輸出: 號的正負號(正或負)。量化器輸出信號Q應用於一輸出電路 4,其包括 '一取樣為(十彳g φ i , 调中取—個),即一低通濾波器及向 下取樣器以產生一輸出作辨v b 出乜唬丫。1化器輸出信號(^也應用於 產生-信號的-數位至類比轉換器5,該信號的振幅代表見 化器輸出㈣Q.,並應料—積分器6,其對數位至類 換器的輸出信號在-有限時間週期内積分,以產生回奸 號卜因此’減法器的輸出信號相當於輸入信號讀積分二 6的回饋信號之間的差異。 ° 二所二的基本一ta調變器包括類似於圖 其由類似的參考符號表示。si—調變器 二:;:咸法:2,其接收來源1的-輸入信號X,也接收1 中減二減二:幅從每個時脈週期的輸入信號x之取樣振幅 器二=T信號應用於—積分器6,其對減法 量化器3的;:在:有限時間週期内積分,以產生應用於— ^ 唬。I化器3的輸出信號Q為一-it ^ 代表減法器鈐山^ π —進制“唬,其 應用於-輸出①:5’的正負號(正或負)。量化器輸出信號Q -低通據其、包括一取樣器(十個中取-個),即 輸出信號Q 下取樣為’以產生-輪出信號Υ。量化器 器5,其振:::回鎮信號F的—數位至類比轉換 代表量化器輸出信號Q。因此,減法器的輸出 569546 (3) 發明就明績頁 信號相當於輸入信號X與數位至類比轉換器5之回饋信號之 間的差異。 可以看出,delta調變器包括回饋路徑中的類比積分器6, 而在一 sigma-delta調變器中,類比積分器6在正向饋送路徑 中 〇 由R.Gregorian與J.G.Gord撰寫的論文,1983年12月 國電機電氣協會(IEEE)電晶體電路期刊(JSSC)卷sc_18、第6 期692至700頁,標題為「一種連續可變斜度的調變編碼系統」 (A Continuously Variable Slope M〇dulati〇n c〇dec System),其建 議用-非均勻量化器改善一 delta調變器的響應,其輸出信 號的振幅對用於其輸入的一較大信號有—較大值,對用於 其輸入的一較小信號有-較小值。以此…delta調變器 對於迅速變化的輸入信號’可響應一大步長⑽”㈣,但 對於一緩慢變化的輸人信號,對應極佳的解析度可響應- 較小的步長,從而減少了如I生 r起載失真及顆粒雜訊。 本發明係關於遞增增量類比至數位轉換。 一遞增增量轉換器的基本電路與 . T 所 tf 的一 delta 凋 =的基本電路不同,其中輸出電路包含—數位累加器(或 =遞減計數器),在轉換週期開始時,類比積分器6及數 位累加器都要重置。數位累 器3的數位差異信號自$置門;入:比積分器6分別將量化 重置開始積分。 將對應的類比信號自 發明概 本發明提供一種方法及一種 轉換為’藉由隨附申請專利 569546 發明餘明績頁 (4) 範圍中說明的遞增增量轉換,將一類比輸入信號(X)轉換至 一數位輸出信號(Y)。 圖式簡單說明 圖1為一 delta調變器的一示意圖, 圖2為一 sigma-deha調變器的一示意圖, 圖3為依據本發明一項具體實施例,一遞增增量類比至數 位轉換器的一示意圖, 圖4為圖3之轉換器中一量化器的一輸入及輸出信號圖, 圖5為圖3之轉換器的操作流程圖, 圖6為圖3之轉換器的一模擬操作的信號圖, 圖7顯示圖3之轉換器的轉換時間,其為輸入信號的函數, 圖8為依據本發明一項實際具體實施例,一遞增增量類比 至數位轉換器的一簡化電路圖, 圖9為圖8之轉換器的一項較佳具體實施例之一詳細電路 圖,以及 圖1 0為圖8之轉換器中一偏移補償電路的一簡化電路圖。 致具體實施例詳纟㈤說_^ 圖3顯示依據本發明—項具體實施例,用於測量應用的一 遞增增量轉換器。在圖3中,與圖丨及2中所示類似的元件係 由類似的參考符號表示。 圖3中所不的遞增增量轉換器包括-輸入信號X來源i,輸 入“虎在測f週期開始時取樣,目而假設其在測量週期内 底疋取樣的輪入信號X經由-減法器2應用,其然 要收Θ饋#唬F ’其振幅在隨後的每個時脈週期,從輸入 -10- (5) (5)569546 發明說明績頁 k "5虎X的振幅減去。、、或 π 口 減法裔2的輸出信號應用於一量化器7 量化益輸出作辨。_ Q忍用於一輸出電路8,其一累加器。 量化器輸出作轳n i 、 、 ^ σ〜Q應用於產生一信號的一數位至類比轉 換為5 ’、孩信號之振幅與量化器輸出信號卩的數值成比例關 係’並應用於 4主八 、貝刀詻6,其對數位至類比轉換器的輸出信 號積分,以產生回# 鑽k號F。重置裝置(以開關9及1 〇表示: 在測量週期開始時重f累Λ哭r芬拉 置累加卩。8及積分器6。因此,減法器 的輸出信號相合★人认 、 、, 两;輸入信號Χ的初始值與回饋信號F之間 的差異,回错传雜r & 、'〜F包括對應於積分器6積分之量化器輸出 信號的類比信號 >、击 ^现义連續值的積分。 依據本發明> u 口口 ”具體實施例,量化器7為一均句量化 為’其輸出作歌太 唬在四個不同數值士1、中取一值。如果輸 入信號Q大於一砖興& 、Ρ 1值Vt(小於_vt),則輸出信號為±L ;如果 幸别入#戒Q小於V f 4«、λ ^ ^ 、 t(大万;-Vt),則輸出信號為土gj數位到類 比轉換器5的輪+ * 、 V係與所 在四個對應值士Vq和±Vr中取值,此處〔及 = 大万、钆與vq。此類非均勻量化器的一個優勢是縮 短了轉換時間,桕 # 不知失測量精度,由於轉換更快地逼近 漸近值’因而需要 ±v更接^ .丨1·丨及丨Vr卜直至積分器ό的輸出比 土 V t更接近輪入位务 σ , x,然後繼續更慢地逼近漸近值,以小 入電二精度的結果。類比至數位轉換器的輸 列在±vr的範圍内。 圖4顯示量化器7 ^正紅主 基古紅主- 特欲,水千軸表示減法器2的信號Q, 垂直轴表示數位至類 浐出p 颁比轉換為5之輸出(其對應量化器7的 軍則出)的類比传骑枯 唬值。在測量週期開始時,信號卩的值等於 (6) 輻入仏唬X,且如果χ大於Vt, 位Z;粕☆姑k /、里化器的輸出取數值L,數 土㉙比轉換器5的輸出取電 期,Θ> 灰1罝Vr。在隨後的每個時脈週
,、月回饋仏號F降低減法器2輪出n6A 的彳t丨、U, i ^出卩的值,直至其小於Vt。χ 的值小於Vt時’則量化器7的 μ c λλ 4/. '取數值a_,而數位至類比 锝換斋5的輸出變為V 。 q 圖5顯示操作方法,以一重 Ά W r .. 〇J, ^敛1 1開始,其中積分器ό 及累加态8都重置為零,使回 样二 Λ 貝^唬F為零,在對輸入信號 X取樣則,減法器2的輸出 ^ ^4芩。在下一階段12,初始 化轉換态,由減法器2對輸入信
^ 览X取樣,使減法器輸出Q 等方;X ’將數位輪出γ巧罢4人 j出¥汉置於累加器8的最大範圍,此處顯 不的為一 9階段二進制計數器 一、 使Y寺於5 1 1,再設置索引值 E 1 ’表示減法器2之輪屮#妹n 钿出仏嬈Q的正負號(正或負)。初始化 步驟12可能需要幾個時脈 J 社井結束後進入回饋迴圈 階段。 然後在罘一回饋階段1 3 ,將減法器2的輸出信號Q設置 為其^先前的時脈週期中的值減去新回馈信號ρ,而一索引 值E2設置為輸出信號Q新的正負號。下面的階段就視條件 14而定,即減法器2之輸出信號Q的模數是否大於臨界值%。 如果疋在鳴焱1 5,數位至類比轉換器5的輸出Vr增加回饋 信號F,相當於一大步長與減法器2之輸出信號Q的正負號 相乘,及與積分器回饋之增益反相乘;數值t(在本例中=25) 增加數位輸出信號γ,相當於一大步長與減法器2的輸出信 號Q之正負號相乘;然後索引值Ε〗設置為索引值Ε2的值, 操作即返回回锖步驟〗3。 -12- 569546 ⑺ 發明說明績頁 如果條件1 4為否,則信號q的模數小於vt,那麼下一階段 就視條件1 6而定,即索引值E 1是否與E2不同,且E丨為正· 如果E1與E2相同,這說明類比至數位轉換器仍在轉換輸入 信號X,在此情形下,在階段17,分別由小步長調節回饋信 號F與輸出信號γ,即^與1(在本例中=21)分別與輸出信號卩 的正負唬相乘。當類比積分器6的輸出達到並超過輸入信號 X的初始振幅時,量化器7的輸出就改變正負號,而這也用 於定義轉換操作的結束。這是對條件16一肯定響應表現出 的結果,然後測量週期進人—最低有效位元(「咖」)階段 18。如果在條件16,儘管E2為負,但E1為正,這說明X為 正,則直接進入LSB階段18,但是如果儘fE2為正,但幻 為負,这說明X為負,則為保持在相同的LSB階段工8,先再 次通過階段1 8,以倒置信號Q的正負號。 。。在LSB階段18,藉由信號Q之正負號與、/2相乘,及積分 态回饋《增盈與Vq/2相乘而增加回饋信號的值,E 1設置為 E2,E2設置為信號代正負號,信號q設置為其在先前時脈 週期内的值減去回饋信號F的值。 提取最低有效位元(LSB)只是一額外的時脈週期。事實 亡’在轉換結束時,當步長變為Vq/2時,隨後的步驟就: 的:件:而定,即索引值E2是否為正:如果是,累加器8 、 曰力 如果否,就保持不變。於是轉換週期結束。 假設在轉換過程中,輸入電壓χ為常數。上面的說明表示 幸别出信號可寫為: yd[Nck]=N!.r+Ns.q · ⑴ -13- (8) 569546 發明說明續頁 (2) (3) 中,步長或時脈 yatN^J^NLg.Vr-fNs.g.Vq
Vr/Vq=r/q 量週期 此處Nek表示在目前的測 yd[Nck]表示Nek個步長後數位輸出户 R的總數,
Jk琥Y的值, 長數,Ns表示小步長數,而Nck = Ni + Ns則表 1示大步 總數。 v長或時脈的 顯然’最小步長表示ADC的解析产。 叮4丨及。所以,要猶 位元的解析度,就需要: 又件N-1 g.Vq=2.LSB = ^i 2":1 (4) 在本例中,參考電壓為帶隙參考電壓Vr叫·2v〇adc的目 標解析度在-輸入電壓2.4V範圍内為1〇位元,所以 謂=2.34375mV。冑壓最好由—電阻器電壓分配器產生。 類比積分器最好為-開關電容器積分器,纟增益由電容器 :匕設疋。編至數位轉換器中選擇的兩個第一參數為電 、刀器柘血艮。要採取預防措施,以確保當量化器輸入 超過臨界電壓、時,在下一個時脈週期,量化器輸入在 =\Vt又間的範圍内。否則,量化器輸入將在+Vt與_Vt附近 展盈。此條件要求·· 2*vt>g.Vr (5) 本例中使用了下列值,且發現其兼顧了準確性、轉換時 間及功率損耗幾個方面: g-1/16;Vq=Vr/l 6;Vt=Vr/24 ⑺ 坆些值係對應於9位元的一解析度。從半值步長Vq/2(其 /、用於轉換週期的最後時脈)可獲得AD C的最後一個位元。 -14- (9) 569546 I #明說明 ^參照圖6,用-模擬說明依據圖5之算法的圖3之電路 .w 】出“唬Y,使得全尺寸的Y等 」r :此模擬代表在測量週期結束時,操作^已失效。 ;:^週期零至Μ’輸入信號X為零,輸出信㈣正與自 在波動。在時脈週期2〇,輸入信號X增加至+0.2伏特: 在時:週期21,輸出信號Μ增加量相當於在時 二,積…給回馈信號F增加相同的量Vr,累加器8的輸出 的二加一相應的量。在時脈週期23,積分器6及累加器8 的二/二再次:增加相同的量、。在時脈週期24,減法器2 ,則Q變為小於臨界值Vt,輸出信號γ增加較小的量V。 輸出信號Υ及回饋信號F由一小步長'繼續增加,:: 週期28,當減法器2之信號Q的正負號從正變為負時,輸出 了下降Vq而非增加、。在此模擬中,輸出信號γ與回饋 隨後在對應於輸入信號X的值附近震盪,儘管在實攻 上’依據圖5中所示的運算法則,此測量週期 而結束。 P 1 δ夂i 9
準一函數 ,最大時 功率損耗 例中,每 損耗有效 閉類比區 —實際具 圖7中標出了對於一完整轉換,作為輸入信號位 的時脈週期數。可看出,所需的最小時脈Neklmin=2 脈NckLax=28,平均時脈Nek|ave=14.28。這表明電路 也取決於輸入信號位準。因此,在較佳具體實施 個轉換過程結束時,關閉電㉟,使平均電路功: 地降低一半。將數位區塊完全關閉,但不完全關 塊,以避免引起任何恢復問題。 圖8詳細顯示圖3所示基本類比至數位轉換器 -15- 569546 (ίο) 發明說明續頁 體實施例。在此具體實施例中,首先對輸入信號X取樣,隨 後用一開關電容器電路’在連續的時脈週期中從中減去回 饋信號F,開關電容器電路具有一共用的放大器,其執行取 樣、積分及減法操作。 將輸入信號X應用於一終端20,其經由一第一初始開關s i 連接至一取樣電容器Cs的左板,電容器(^的左板經由一第 一取樣開關s 2接地。取樣電容器c s的右板經由一第二初始 開關S 1接地’經由一第一取樣開關S 2連接至一放大器2 1的 負輸入’放大為·2 1的正輸入接地。藉由一回饋迴圈,將放 大器2 1的輸出信號Q經由一積分電容器Ci,應用於其負輸 入’積分電容器Ci與重置開關1〇並聯。數位至類比轉換哭$ 的輸出經由一第一積分相位開關0 1連接至一回饋電容器c f 的右板’電容cf的右板也經由一第二積分相位開關02接地。 電容器C f的左板經由另一個第一積分相位開關0丨接地,並 經由另一個第二積分相位開關02連接至放大器2丨的負端。 量化器7包括三個比較器22、23和24及一邏輯電路25。22 及23每個比較器的正輸入端及比較器24的負輸入端連接至 放大器21的輸出。比較器22的負輸入端接收一電壓%,比 較器2 3的負輸入^接地’而比較器2 4的正
在操作中,測量週期以重置階段"開始 而比較器24的正輸入端接收一臨 褕出連接至邏輯電 適當的正號或負號 也選擇數位至類比轉換器5的對應 其中第一初始 569546 (11) 發明說明續頁 化開關s 1與第二取樣開關S2開啟,同時關閉第二初始化開 關S 1及第一取樣開關S2,以將取樣電容器cs接地短路,此 時其與放大器2 1隔離。也將開關1 0關閉以使積分電容器c 短路。 在取樣相位12,在一或多個初始化時脈週期,關閉初始 化開關si,開啟取樣開關S2,以將電容器Cs的左板充電至 信號X的電壓,其右板接地。在隨後的一或多個時脈週期中, 開啟初始化開關S 1,關閉取樣開關S2,以將電容器Cs的左 板2地,並將電容器Cs的右板電壓施力口於放大器_負輸 2在此期間’電路作為具有統一增益的一開關電容放 大叩而“作,使積分電容器q充電至電壓χ。當完成取樣後, 開啟開關S1及S2,以將放大器與取樣電容器Cs隔離。量化 存相對臨界電壓正和^及相對接地,放大心之輸 ^ "^的值’其作4比較器22、23及24之輸出的-函數。 。<固時脈週期’將增量正或負Hi或i/2的值應用於 ^叩8 ’選擇數位至類比轉換器5輸出的對應值正或負\、 Vq或Vq/2,並用於回饋迴圈。 在回馈相位13?1Q,田、产 U 土 19,取初先關閉第一回饋開關01, 回饋兩六w ^ 出兩。奋詻C f充私至選定的數位至類比轉換器側的選定輪 0出2電壓,在下一個時脈週期,開啟開關01,關閉回饋開關 x、、、二由放大器2 1的負輸入,將回饋電容器Cf的電荷 移至電容器Ci。 得 叩的增ϋ由回饋與積分電容之比得出·· g = 。 發ί見,1」 於積分器洩漏低於〇 2個最低有效位元,且7 5分貝 -17- (12) 569546 發明龙明續頁 的增盈將祆至降主〇.〇4個最低有效位元,所以對於放大器 21的增益A ’ 60分貝的值足以保留誤差。因&,電路對放大 器21的增益A不敏感。 現在參照圖9,在適於在一積體電路中實施的較佳具體實 施例中,#》咸 >去器與積分器電路2和6及量化$電路7進行全
微分,以減少殘餘誤差。左圄Q _ . ^ A 在圖9中,類似的參考符號表示類 似的組件。 在微分減法器2,將應用於微分處理之上半心 號X與應用於微分處理之下半部分的一W : 邏輯25產生比較器22、23及24之輪出沾厂上 二 出的一信號符號 比較器22、23及24的輪出表示放大哭 -} 口口 2 1的幸則出信號〇 號。根據信號符號值,數位至類比轉 正負 大器21的正或負輸入。 、則出應用於放 為了補償放大器偏移電壓,將— 關S2與放大器21的輸人之間 #補償電路26插於開 單面形式的偏移補償電路,對熟乘—r裒大态21的一 適用於圖9中的一全微分處理。偏移::人士而言,顯然其
Cc,其插在開關S2與放大器2ί的負# &組件包括-電容器 於電容器Cc的左板與地之間,一開:入之間,一開關D連接 板與放大器21的負輸入之間,二D串聯於電容器Α的左
的左板與電容器Ce的左板之間開關D連接於電容器A 結束,每個轉換週期開始時,'作中,在重置階畏u 時脈相位〇 ’關閉開關D及開關1〇广偏移取-次樣。在 师電,同時補償電容器C。充電J啟開關°,積分電容 表放大器的輸入偏移$ -18 - (13) (13)569546 發明說明續頁 壓。在隨後的取樣相位及回饋相位’ f容器C。的左板為電 路的虛擬接地,使得電容器Ce上的電壓可校正偏移電壓。 再參照圖9,每個比較器22、23及24分別包括—前置放大 器22a、23a、24a,執行比較器的微分比較及偏移補償兩項 功能,及各自一個電容器C c m p,與每個前置放大器2 2 a、2 3 &、 24a的輸入串聯連接。比較器22的前置放大器的正輸入,經 其電客器ccmp及一開關01連接至放大器21的積分器正輸出, 並經-開關02連接至參考電壓L。前置放大器的負輸入, 經其電容器ccmp及一開關01連接至積分器放大器21的自輸 出’並經L2連接至—電壓。比較器…系以相反 的方式連H比較器23經其電容器%及一開H,使其正 和負輸人分別連接至積分器放大器21的正和負輸出,及經 由開關02連接至參考電壓Vref。每個前置放大器a。23&及 24a的輸出’經由各自的—開關01連接至其對應的輸入。在 操作中’纟時脈相位01 ’前置放大器配置為一電壓隨耦器 (voltage f0ll0wer),使與前置放大器輸入串聯***的電容器 Ccmp的右板,初始就充電至前置放大器輸入的偏移電壓,而 左板連接至積分器輸出。在時脈相位02,補償電容器 的左板充電至輸入電壓乂…或Vref_Vt。 啊 數。位至類比轉換器5包括一串單元電阻器。在串聯連接的 4個單兀電阻器27、2個單元電阻器28、12個單元電阻器μ、 3個單元屯阻器3〇及3個單元電阻器η上施加電壓V〆單一 單元书阻器32與串聯的單元電阻器27及28並聯,單—單元 包阻态33與串聯的單元電阻器3〇及31並聯。從電阻器η及 -19- 569546 v ; 發明說明績頁 Y的連接點,可獲得電壓Vrer Vt。從電阻器2 9及3 0的連接 點可獲侍電壓vq,從電阻器30及3 1的連接點可獲得電壓 Y、q/2。由於只有電壓Vq和Vq/2是從電阻器串導出的,而電 壓Vr直接從—參考電壓導出,所以單元電阻器_之值的誤 差/、此矽響積分器中所用的1*LSB及2*LSB的值。因而結果 對單元笔阻器誤差的敏感度不高。 圖中顯不的類比至數位轉換器,代表著在速度、準確性 及功率抽耗間的一個較佳的折衷辦法。此外,採用特別的 汉计技巧也可降低對類比電路的敏感度。對於低功率、中 速及中等解析度的應用,此處所提議的架構尤為有用,其 速度比一 Slgma_delta轉換器快。與一週期轉換器相比,圖示 中所不的轉換器只需要一個可操作的放大器而非兩個,及 :個車乂大的電容器而非七個,同時它用更多的比較器,通 ^ γ佔用相當小的電晶體面積,且時脈產生也大體簡化了。 圖式中轉換器的準確度也令人滿意。 符號說明 1 來源 X 輸入信號 2 減法器 3 量化器 4 輸出電路 5 數位至類比轉換器 6 積分器 7 非均勻量化器 -20- 569546 (15) 8 累 加 器 9 累 加 器 重 置 器 10 積 分 器 重 置 器 20 端 點 21 放 大 器 22 Vt 比 較 器 23 接 地 比 較 器 24 -V :較器 22a/23a/24a 前 置 放 大 器 25 邏 輯 電 路 26 偏 移 補 償 27-33 電 阻 器 F 回 饋 信 號 G 增 益 Q 量 化 器 輸 出 信 號 SI 初 始 開 關 S2 取 樣 開 關 X 類 比 輸 入 信 號 Y 數 位 輸 出 01 /02 開 關 Co 補 償 電 容 器 C cmp 各 的 補 償 電 容器 Cf 回 饋 電 容 器 Ci 積 分 電 容 器 發明說明續頁
-21 - 569546 (16)
Cs •取樣電容器 Vr 帶隙參考電壓 Vref 參考電壓 vt 臨界電壓 發明說明續頁 -22-

Claims (1)

  1. 569546 拾、申請專利範圍 ":種藉由遞增增量轉換將-類比輸入信號W轉換為一 位輸出信號⑺的轉換方法,其中在時脈間隔中,一量 化器⑺產生數位量化器信號,-數位至類比轉換器(5) 、硕比I化态“號,其為該數位量化器信號的一函 數類比差異信號(Q)經一回饋迴圈應用於該量化器 (7)其為咸輸入信號(X)與該類比量化器信號自一重置 仏號開始積分之間差異之一函數,且該數位輸出信號(Y) 係作為該數位·量化器信號自該重置信號開始總計之一函 數而產生, 其特徵為該量化器(7)為一非均勻量化器,其中如果該 類比差異信號(Q)小於一臨界值,則該數位量化器信 號具有一第一值;如果該類比差異信號的值(Q)大於該 臨界值(Vt),則有一第二值⑴,其係實質上大於該第一 值(fiL) ’孩臨界值(Vt)係實質上小於對應該第二值⑴之該 類比f化為信號的值(Vf),在兩個連續的時脈週期之間 的該類比差異信號(Q)之變化值,係實質上小於對應的類 比量化器信號(Vq、Vr)之值,使從該數位至類比轉換器(5) 至該量化器(7)之回饋迴圈的增益(幻係實質上小於一。 2. 如申請專利範圍第1項之方法,其中該臨界值大於一 值之一半,該值為該增益(幻與對應於該第二值(L)之該類 比量化器信號的值(Vr)之乘積。 3. 如申請專利範圍第1或2項之方法,其中繼續該轉換直至 569546 申請專利範圍.績頁 兩個連續時脈週期之間的該類比差異信號(Q)的變化改 變正負號。 4. 如申請專利範圍第3項之方法,其中在轉換結束時,該數 位輸出信號(Y)的最低有效數位作為該量化器數位信號 (SL、L)之殘餘值的一函數而修正。 5. —種用於將一類比輸入信號(X)轉換為一數位輸出信號 (Y)的遞增增量類比至數位轉換器,其包括定義時脈間隔 之時脈裝置,在該時脈間隔產生數位量化器信號之量化 器裝置(7),產生類比量化器信號(其為該數位量化器信 號之一函數)之數位至類比轉換器裝置(5),產生一重置 信號之重置裝置(9、10),類比差異信號(Q)經一回饋迴 圈應用於該量化器裝置(7)之回饋裝置(2、6),其為該輸 入信號(X)與該類比量化器信號自該重置信號開始積分 之差的一函數,及產生該數位輸出信號(Y)之輸出裝置 (8),該數位輸出信號(Y)為該數位量化器信號自該重置 信號開始合計的一函數, 其特徵為該量化器裝置包括非均勻量化器裝置(7),使 得如果該類比差異信號(Q)小於一臨界值(Vt),則該數位 量化器信號有一第一值(£_);如果該類比差異信號之值(Q) 大於該臨界值(Vt),則有一第二值(l),其係實質上大於 該第一值(£_),對與該第一及第二值(q、r)成比例之類比 信號(Vq、Vr)積分,並應用於該量化器裝置(7),從該數 位至類比轉換器(5)至該量化器(7)之該回饋迴圈的該增 益(£)係實質上小於一,使得在兩個連續時脈週 569546 申請專利範圍續頁 期之間的該類比差異信號(Q)的變化值,係實質上小於對 應的類比量化器信號(Vq、Vr)之值。 6. 如申請專利範圍第5項之遞增增量類比至數位轉換器,其 中該臨界值(Vt)大於一值之一半,該值為該增益(g_)與對 應於該第二值(L)之該類比量化器信號(Q)的值(Vr)之乘 積。 7. 如申請專利範圍第5或6項之遞增增量類比至數位轉換 器,其中繼續該轉換直至兩個連續時脈週期之間的該類 比差異信號(Q)的變化改變正負號。 8. 如申請專利範圍第7項之遞增增量類比至數位轉換器,其 中在該轉換結束時,該數位輸出信號(Q)的最低有效數位 係作為該量化器數位信號之殘餘值的一函數而經修正。 9. 如申請專利範圍第5或6項之遞增增量類比至數位轉換 器,其中該輸出裝置包括一數位累加器(8)。 10. 如申請專利範圍第5或6項之遞增增量類比至數位轉換 器,其中該回饋裝置(2、6)與該量化器裝置(7)包括開關 電容放大器(A、Cf、Ci; 2 2也、23§_、2 4生),其具有輸入 電壓偏移補償(26、Ce、Cemp)。 11. 如申請專利範圍第5或6項之遞增增量數位至類比轉換 器,其中該數位至類比轉換裝置(5)包括一電阻串(27至 3 3),其由對應於該第二值(l)之該類比信號(Vr)供電以定 義該臨界值(V t)及對應於該第一值(£L)之該類比信號 (Vq)。
TW091132153A 2001-10-31 2002-10-30 Incremental-delta analogue-to-digital conversion TW569546B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP01402821A EP1317068B1 (en) 2001-10-31 2001-10-31 Incremental-delta analogue to digital conversion

Publications (2)

Publication Number Publication Date
TW569546B true TW569546B (en) 2004-01-01
TW200406996A TW200406996A (en) 2004-05-01

Family

ID=8182949

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091132153A TW569546B (en) 2001-10-31 2002-10-30 Incremental-delta analogue-to-digital conversion

Country Status (9)

Country Link
US (1) US6999014B2 (zh)
EP (1) EP1317068B1 (zh)
JP (1) JP4139332B2 (zh)
KR (1) KR100928406B1 (zh)
CN (1) CN100431270C (zh)
AT (1) ATE304752T1 (zh)
DE (1) DE60113442T2 (zh)
TW (1) TW569546B (zh)
WO (1) WO2003039006A2 (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1615342B1 (en) * 2004-07-09 2007-10-31 STMicroelectronics S.r.l. Apparatus for converting an analog signal to a digital signal, relative method and voltage regulator control circuit comprising said apparatus
JP3971414B2 (ja) * 2004-07-16 2007-09-05 ローム株式会社 A/d変換装置、およびこれを用いた通信機器
WO2006044755A1 (en) * 2004-10-18 2006-04-27 Linear Technology Corp. Analog signal sampling system and method having reduced average differential input current
WO2006108452A1 (en) 2005-04-15 2006-10-19 Semtech Neuchâtel SA Electronic circuit for the analog-to-digital conversion of an analog input signal
DE102006004212B4 (de) * 2006-01-30 2009-09-24 Xignal Technologies Ag Delta-Sigma-Analog-Digital-Wandler und Verfahren zur Delta-Sigma-Analog-Digital-Wandlung mit Offsetkompensation
KR100789907B1 (ko) * 2006-05-29 2008-01-02 극동대학교 산학협력단 확장 카운팅 증분형 시그마 델타 아날로그-디지털 변환기
US7324037B1 (en) * 2006-07-14 2008-01-29 O2Micro International Ltd. Analog to digital converter with interference rejection capability
US7414557B2 (en) * 2006-12-15 2008-08-19 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for feedback signal generation in sigma-delta analog-to-digital converters
US7532137B2 (en) * 2007-05-29 2009-05-12 Infineon Technologies Ag Filter with capacitive forward coupling with a quantizer operating in scanning and conversion phases
US7623053B2 (en) 2007-09-26 2009-11-24 Medtronic, Inc. Implantable medical device with low power delta-sigma analog-to-digital converter
US7714757B2 (en) * 2007-09-26 2010-05-11 Medtronic, Inc. Chopper-stabilized analog-to-digital converter
US7479910B1 (en) * 2007-09-26 2009-01-20 Medtronic, Inc. Capacitive digital-to-analog converter reset in an implantable medical device analog-to-digital converter
US7876251B2 (en) * 2008-10-22 2011-01-25 Siemens Medical Solutions Usa, Inc. System for processing patient monitoring signals
US8810975B2 (en) * 2010-07-17 2014-08-19 Lsi Corporation Input capacitor protection circuit
DE102010040377B4 (de) 2010-09-08 2022-06-09 Robert Bosch Gmbh Lambda-Sonde mit Sigma-Delta-Analog/Digital-Umsetzer
EP2448123B1 (en) * 2010-10-29 2013-06-19 ST-Ericsson SA Analog to digital conversion
GB201102562D0 (en) * 2011-02-14 2011-03-30 Nordic Semiconductor Asa Analogue-to-digital converter
US8891713B2 (en) 2011-04-06 2014-11-18 Siemens Medical Solutions Usa, Inc. System for adaptive sampled medical signal interpolative reconstruction for use in patient monitoring
IN2015DN03872A (zh) * 2012-10-25 2015-10-02 Trigence Semiconductor Inc
GB2553474B (en) * 2013-06-26 2018-05-02 Cirrus Logic Int Semiconductor Ltd Analog-to-digital converter
JP6436022B2 (ja) 2015-09-03 2018-12-12 株式会社デンソー A/d変換器
JP6753330B2 (ja) * 2017-02-15 2020-09-09 株式会社デンソー Δς変調器、δσa/d変換器およびインクリメンタルδσa/d変換器
CN109039303B (zh) * 2017-06-12 2021-12-24 科大国盾量子技术股份有限公司 一种生成脉冲电压信号的方法、装置及***
JP7073727B2 (ja) 2018-01-11 2022-05-24 株式会社デンソー A/d変換器
DE102018129062B3 (de) 2018-11-19 2020-04-23 Infineon Technologies Ag Filterverfahren und filter
JP7176369B2 (ja) 2018-11-20 2022-11-22 株式会社デンソー A/d変換器

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US550544A (en) * 1895-11-26 Filter
US5144308A (en) * 1991-05-21 1992-09-01 At&T Bell Laboratories Idle channel tone and periodic noise suppression for sigma-delta modulators using high-level dither
US5550544C1 (en) * 1994-02-23 2002-02-12 Matsushita Electric Ind Co Ltd Signal converter noise shaper ad converter and da converter
WO2000008765A2 (en) * 1998-08-06 2000-02-17 Steensgaard Madsen Jesper Delta-sigma a/d converter
US6184812B1 (en) * 1998-12-14 2001-02-06 Qualcomm Incorporated Method and apparatus for eliminating clock jitter in continuous-time Delta-Sigma analog-to-digital converters
WO2000044098A1 (en) * 1999-01-19 2000-07-27 Steensgaard Madsen Jesper Residue-compensating a / d converter
US6734818B2 (en) * 2000-02-22 2004-05-11 The Regents Of The University Of California Digital cancellation of D/A converter noise in pipelined A/D converters
US6525682B2 (en) * 2001-05-03 2003-02-25 Hrl Laboratories, Llc Photonic parallel analog-to-digital converter

Also Published As

Publication number Publication date
ATE304752T1 (de) 2005-09-15
EP1317068B1 (en) 2005-09-14
WO2003039006A2 (en) 2003-05-08
EP1317068A1 (en) 2003-06-04
KR20050039722A (ko) 2005-04-29
JP2005507599A (ja) 2005-03-17
KR100928406B1 (ko) 2009-11-26
DE60113442D1 (de) 2005-10-20
CN1593010A (zh) 2005-03-09
CN100431270C (zh) 2008-11-05
DE60113442T2 (de) 2006-01-26
US6999014B2 (en) 2006-02-14
WO2003039006A3 (en) 2003-12-24
TW200406996A (en) 2004-05-01
US20040263370A1 (en) 2004-12-30
JP4139332B2 (ja) 2008-08-27

Similar Documents

Publication Publication Date Title
TW569546B (en) Incremental-delta analogue-to-digital conversion
CN105759077B (zh) 一种新型高精度mems加速度计
CN102983865A (zh) A/d转换器
CN111211783A (zh) 双反馈回路噪声整形过采样逐次逼近模数转换器及方法
CN111953348B (zh) 积分器和模数转换器
US6359576B1 (en) Apparatus and methods for performing RMS-to-DC conversion with bipolar input signal range
US20200328757A1 (en) Delta sigma modulator for and method of generating a digital output voltage
CN100362744C (zh) Sigma-delta A/D转换器
US20160149585A1 (en) Delta sigma modulator
CN109462402A (zh) 混合型流水线adc结构
KR101276439B1 (ko) 샘플링 정확도를 증가시키기 위한 아날로그 리셋 회로를 적용시킨 시그마-델타 아날로그-디지털 컨버터
JP2021521666A (ja) 電流積分器における増幅器の負荷電流キャンセル方法、及び、増幅器の負荷電流がキャンセルされた電流積分器
Amayreh et al. A 1.85 fA/√ Hz fully integrated read-out interface for sub-pA current sensing applications
CN109828159B (zh) 测量电容大小的电路
CN114285414A (zh) 缩放式增量型模数转换方法及转换器
KR101959560B1 (ko) 아날로그 디지털 변환기
Chi et al. A 1.8 V 1.1 MS/s 96.1 dB-SFDR successive approximation register analog-to-digital converter with calibration
Tan et al. The design of ΔΣ-ADC in MEMS gyro interface ASIC
Zamani et al. A 5th-order ΣΔ modulator with combination of op-Amp and CBSC circuit for ADSL applications
Rogi et al. A novel architecture for a Capacitive-to-Digital Converter using time-encoding and noise shaping
Lu et al. SC amplifier and SC integrator with enhanced immunity to capacitor mismatch
Pesenti et al. Reducing the Number of Comparators in Multibt $\Delta\Sigma $ Modulators
Li et al. A second-order passive noise-shaping SAR ADC using the LMS-based mismatch calibration
TW201238259A (en) Multiplying digital-to-analog converter for use in a pipelined analog-to-digital converter
US10305507B1 (en) First-order sigma-delta analog-to-digital converter

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees