TW202329080A - 顯示裝置、驅動電路及電源管理電路 - Google Patents

顯示裝置、驅動電路及電源管理電路 Download PDF

Info

Publication number
TW202329080A
TW202329080A TW111145282A TW111145282A TW202329080A TW 202329080 A TW202329080 A TW 202329080A TW 111145282 A TW111145282 A TW 111145282A TW 111145282 A TW111145282 A TW 111145282A TW 202329080 A TW202329080 A TW 202329080A
Authority
TW
Taiwan
Prior art keywords
voltage
node
gate
circuit
transistor
Prior art date
Application number
TW111145282A
Other languages
English (en)
Other versions
TWI845036B (zh
Inventor
洪茂慶
鄭義澤
李炫雨
梁東奎
朴信均
李昇遠
Original Assignee
南韓商樂金顯示科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商樂金顯示科技股份有限公司 filed Critical 南韓商樂金顯示科技股份有限公司
Publication of TW202329080A publication Critical patent/TW202329080A/zh
Application granted granted Critical
Publication of TWI845036B publication Critical patent/TWI845036B/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of El Displays (AREA)

Abstract

一種顯示裝置可以包含具有多個子像素的顯示面板;用於透過多條閘極線路向顯示面板提供多個掃描訊號並輸出回饋電壓的閘極驅動電路;用於透過多條資料線路向顯示面板提供多個資料電壓的資料驅動電路;用於向閘極驅動電路和資料驅動電路提供多個驅動電壓以及基於從閘極驅動電路傳來的回饋電壓,向閘極驅動電路提供補償高電位閘極電壓的電源管理電路。顯示裝置更可以包含用於控制閘極驅動電路、資料驅動電路和電源管理電路的時序控制器。

Description

顯示裝置、驅動電路及電源管理電路
本發明係關於一種顯示裝置和驅動電路。
基於數位資料顯示影像的代表性顯示裝置包括使用液晶的液晶顯示(LCD)裝置和使用有機發光二極體的有機發光顯示裝置。
在這些顯示裝置中,有機發光顯示裝置採用發光二極體,因此反應速度快,並且具有對比度、發光效率、亮度和視角等各種優點。在這個情況下,發光二極體可以用無機材料或有機材料來實作。
有機發光二極體顯示裝置包括排列在顯示面板上的子像素中的發光二極體,並透過控制流向發光二極體的電流使發光二極體發光,從而在顯示影像時控制每個子像素顯示的亮度。
在這樣的顯示裝置中,顯示面板可以具有多個子像素,每個子像素包括發光元件和用於驅動發光元件的子像素電路。舉例來說,子像素電路包括用於控制流過發光元件的驅動電流的驅動電晶體,以及用於根據掃描訊號控制驅動電晶體的閘極-源極電壓的至少一個掃描電晶體。子像素電路的掃描電晶體可以被設置在顯示面板基板上的閘極驅動電路輸出的掃描訊號控制。
由於顯示裝置包括顯示影像的顯示區域和不顯示影像的區域的非顯示區域,隨著非顯示區域的尺寸減小,顯示設備的邊框或邊界的大小可能會減小,而顯示區域的大小可能會增加。
因此,各種用於減小設置在非顯示區域中的閘極驅動電路尺寸的方法正在被研究。
然而,在簡化閘極驅動電路的過程中,閘極驅動電路出現誤差的可能性增加。此外,閘極驅動電路包括多個電晶體(舉例來說,每個電晶體具有各自不同的特徵值),並且閘極驅動積體電路GDIC的劣化和壽命可以由閘極驅動電路內最有可能劣化的電晶體判斷或限制。
因此,本揭露的發明人提供了一種能夠有效地偵測閘極驅動電路中的誤差並補償閘極驅動電路中隨時間發生的變化的顯示裝置和驅動電路。
本發明的實施例可以提供一種顯示裝置和驅動電路,其能夠透過偵測施加到閘極驅動電路的高電位閘極電壓的位準變化來偵測閘極驅動電路中的誤差。
本發明的實施例可以提供一種顯示裝置和驅動電路,其能夠透過資料驅動電路偵測高電位閘極電壓的位準變化來有效地偵測閘極驅動電路中的誤差。
本發明的實施例可以提供一種顯示裝置和驅動電路,其能夠透過偵測高電位閘極電壓的位準變化而同時控制反應於設置在閘極驅動電路的輸出端的回饋電晶體的電流的高電位閘極電壓的位準來有效地偵測閘極驅動電路中的誤差。
本發明的實施例可以提供一種顯示裝置和驅動電路,其能夠透過虛擬通道偵測高電位閘極電壓的位準變化來偵測閘極驅動電路中的誤差。
本發明的實施例可以提供一種顯示裝置,包括具有多個子像素的顯示面板、透過多條閘極線路向顯示面板提供多個掃描訊號的閘極驅動電路、透過多條資料線路向顯示面板提供多個資料電壓的資料驅動電路、向閘極驅動電路和資料驅動電路提供多個驅動電壓並基於從閘極驅動電路傳送的回饋電壓提供補償高電位閘極電壓到閘極驅動電路的電源管理電路以及控制閘極驅動電路、資料驅動電路和電源管理電路的時序控制器。
本發明的實施例可以提供一種閘極驅動電路,用於透過多條閘極線路向具有多個子像素的顯示面板提供多個掃描訊號,所述驅動電路包括多個閘極驅動積體電路,其中至少一個閘極驅動積體電路配置為包含回饋電路的回饋閘極驅動積體電路,並且用於接收由電源管理電路使用回饋電路產生的回饋電壓產生的補償高電位閘極電壓。
本發明的實施例提供了一種包括用於基於從閘極驅動電路傳送的回饋電壓向閘極驅動電路提供補償高電位閘極電壓的高電位閘極電壓補償電路的電源管理電路,所述電源管理電路向閘極驅動電路提供驅動電壓,所述閘極驅動電路透過多條閘極線路向顯示面板提供多個掃描訊號。
本發明的一實施例提供了一種透過多條資料線路向顯示面板提供多個資料電壓的資料驅動電路,包括透過感測線路感測電壓並將該電壓轉換為數位的類比數位轉換器、控制感測線路和提供感測參考電壓的節點之間的連接的感測特徵值開關,控制感測線路和施加由電源管理電路傳遞之補償高電位閘極電壓的節點之間連接的閘極感測開關以及控制感測線路和類比數位轉換器之間連接的取樣開關。
根據本發明的實施例可以提供一種能夠有效地偵測閘極驅動電路中的誤差的顯示裝置和驅動電路。
根據本發明的實施例,可以提供能夠透過偵測施加到閘極驅動電路的高電位閘極電壓的位準變化來偵測閘極驅動電路中的誤差的顯示裝置和驅動電路。
根據本發明的實施例,可以提供一種能夠透過資料驅動電路偵測高電位閘極電壓的位準變化來有效地偵測閘極驅動電路中的誤差的顯示裝置和驅動電路。
根據本發明的實施例,可以提供一種顯示裝置和驅動電路,其能夠透過偵測高電位閘極電壓的位準變化同時控制閘極驅動電路中反應於設置在閘極驅動電路輸出端的回饋電晶體的電流的高電位閘極電壓之位準,有效地偵測閘極驅動電路中的誤差。
根據本發明的實施例,可以提供一種顯示裝置和驅動電路,其能夠透過虛擬通道偵測高電位閘極電壓的位準變化來偵測閘極驅動電路中的誤差。
在下文中,將參考示例性附圖詳細描述本發明的一些實施例。在本發明的示例或實施例的以下描述中,將參考附圖,在附圖中,透過圖示的方式示出了可以實施的具體示例或實施例,並且其中相同的附圖標記和符號可以是用於表示相同或相似的組件,即使它們在不同的附圖中顯示。此外,在本發明的示例或實施例的以下描述中,當判斷描述可能使本發明的一些實施例中的主題不太清楚時,將省略對包含在本文中的已知的功能和組件的詳細描述。此處使用的諸如「包括」、「具有」、「包含」、「構成」、「組成」和「形成於」等術語通常旨在允許添加其他組件,除非這些術語與術語一起使用「只要。「如本文所用,單數形式旨在包括複數形式,除非上下文另有明確指示。
諸如「第一」、「第二」、「A」、「B」、「(A)」或「(B)」之類的術語可以在本文中用於描述本發明的元素。這些術語中的每一個均不用於定義要素、順序、依序或數量等,而僅用於將相應要素與其他要素區分開來。
當提到第一元素「連接或耦合到」、「接觸或重疊」等第二個元素時,應理解為,不僅第一元素可以「直接連接或耦合到」或「直接接觸或重疊」第二元件,但第三元件也可以「***」在第一和第二元件之間,或者第一和第二元件可以透過第四個元素「連接或耦合到」、「接觸或重疊」等彼此。這裡,第二元件可以包括在彼此「連接或耦合」、「接觸或重疊」等的兩個或更多個元件中的至少一個中。
當時間相關術語(例如「之後」、「接下來」、「下一個」、「之前」等)用於描述元素或配置的過程或操作,或操作中的流程或步驟時,加工、製造方法,這些術語可用於描述非連續或非照順序的過程或操作,除非與術語「直接」或「立即」一起使用。
此外,當提及任何尺寸、相對尺寸等時,應考慮元素或特徵的數值或相應資訊(例如水平、範圍等)包括公差或誤差範圍,即使沒有指定相關描述,也可能由各種因素(舉例來說,過程因素、內部或外部影響、噪音等)引起。此外,術語「可以」完全包含術語「可以」的所有含義。
在下文中,將參照附圖詳細描述本發明的各項實施例。
圖1為示例性地了說明根據本發明一實施例的顯示裝置的配置圖。
參考圖1,根據本發明實施例的顯示裝置100可以包括顯示面板110,其中連接多條閘極線路GL和資料線路DL,並且多個子像素SP以矩陣形式排列,驅動多條閘極線路GL的閘極驅動電路120、透過多條資料線路DL提供資料電壓的資料驅動電路130、控制閘極驅動電路120和資料驅動電路130的時序控制器140、以及電源管理電路(電源管理積體電路(IC))150。
顯示面板110基於透過多條閘極線路GL從閘極驅動電路120傳送的掃描訊號和透過多條資料線路DL從資料驅動電路130傳送的資料電壓來顯示影像。
在液晶顯示裝置的情況下,顯示面板110可以包括形成在兩個基板之間的液晶層並且可以以任何已知模式操作,例如扭曲向列(TN)模式、垂直排列液晶(VA)模式、橫向電場效應顯示(IPS)模式或邊緣電場切換(FFS)模式。在有機發光顯示裝置的情況下,顯示面板110可以使用上發光方案、下發光方案或雙發光方案來實作。
在顯示面板110中,可以將多個像素排列成矩陣形式,並且每個像素可以包括具有不同顏色的子像素SP,例如白色子像素、紅色子像素、綠色子像素和藍色子像素,並且每個子像素SP可以由多條資料線路DL和多條閘極線路GL定義。
一個子像素SP可以包括例如形成在一條資料線路DL和一條閘極線路GL之間的交點的薄膜電晶體(TFT)、發光元件例如被充予資料電壓的有機發光二極體,以及與發光元件電性連接以維持電壓的儲存電容。
舉例來說,當具有2,160X3,840解析度的顯示裝置100包括白色(W)、紅色(R)、綠色(G)和藍色(B)四個子像素SP時,可以使用3,840條資料線路DL與2160條閘極線路GL和4個子像素WRGB相連,因此可以提供3840×4=15360條資料線路DL。每個子像素SP設置在閘極線路GL和資料線路DL之間的交點處。
閘極驅動電路120可以由控制器140控制以將掃描訊號依序輸出到設置在顯示面板110中的多條閘極線路GL,從而控制多個子像素SP的驅動時序。
在具有2,160×3,840解析度的顯示裝置100中,從第一閘極線路到第2,160條閘極線路依序向2,160條閘極線路GL輸出掃描訊號可以稱為2,160相驅動。將掃描訊號依序輸出到四條閘極線路GL的每個單元,例如在將掃描訊號依序輸出到第一閘極線路到第四閘極線路之後,依序輸出掃描訊號到第五閘極線路到第八閘極線路,稱作四相驅動。換句話說,將掃描訊號依序輸出到每N條閘極線路GL可以稱為N相驅動。
閘極驅動電路120可以包括一個或多個閘極驅動積體電路(GDIC)。根據驅動方案,閘極驅動電路120可以僅設置於顯示面板110的一側或兩個相對側的每側上。閘極驅動電路120可以板內閘極(GIP)形式實作其嵌入顯示面板110的邊框區域。
資料驅動電路130從時序控制器140接收影像資料DATA,並將接收到的影像資料DATA轉換為類比資料電壓。然後,隨著根據透過閘極線路GL施加掃描訊號的時序將資料電壓輸出到每條資料線路DL,連接到資料線路DL的每個子像素SP顯示具有與透過對應資料電壓的亮度的發光訊號電壓。
同樣地,資料驅動電路130可以包括一個或多個源極驅動積體電路SDIC,並且源極驅動積體電路SDIC可以以捲帶式自動接合(TAB)類型或覆晶玻璃(COG)類型連接到顯示面板110的焊墊或可以直接設置在顯示面板110上。
在一些情況下,每個源極驅動積體電路SDIC可以整合並設置在顯示面板110上。此外,每個源極驅動積體電路SDIC可以實作為薄膜覆晶(COF)類型,並且在此情況下,每個源極驅動積體電路SDIC可以安裝在電路薄膜上,並且可以透過電路薄膜電性連接到顯示面板110的資料線路DL。
時序控制器140向閘極驅動電路120和資料驅動電路130提供各種控制訊號,並控制閘極驅動電路120和資料驅動電路130的操作。換句話說,時序控制器140可以控制閘極驅動電路120根據每幀中實作的時序輸出掃描訊號,另一方面,將從外部接收的影像資料DATA傳輸到資料驅動電路130。
在這個情況下,時序控制器140從外部主機系統200連同影像資料DATA接收若干時序訊號,包括例如垂直同步訊號Vsync、水平同步訊號Hsync、資料致能訊號DE和主時脈MCLK。
主機系統200可以是電視(TV)系統、機上盒、導航系統、個人電腦(PC)、家庭劇院系統、行動裝置和可穿戴裝置中的任何一種。
因此,時序控制器140可根據從主機系統200接收的各種時序訊號產生控制訊號,並將控制訊號傳送至閘極驅動電路120和資料驅動電路130。
舉例來說,時序控制器140輸出多個閘極控制訊號,包括例如起始閘極脈衝GSP、閘極時脈GCLK和閘極輸出致能訊號GOE,以控制閘極驅動電路120。閘極起始脈衝GSP控制構成閘極驅動電路120的一個或多個閘極驅動積體電路GDIC開始操作的時序。閘極時脈GCLK是共同輸入到一個或多個閘極驅動積體電路GDIC的時脈訊號,並且控制掃描訊號的移位時序。閘極輸出致能訊號GOE指定關於一個或多個閘極驅動積體電路GDIC的時序資訊。
時序控制器140輸出各種資料控制訊號,包括例如源極起始脈衝SSP、源極取樣時脈SCLK和源極輸出致能訊號SOE,以控制資料驅動電路130。源極起始脈衝SSP控制構成資料驅動電路130的一個或多個源極驅動積體電路SDIC的取樣時序。源極取樣時脈SCLK是控制源極驅動積體電路SDIC中資料取樣時序的時脈訊號。源極輸出致能訊號SOE控制資料驅動電路130的輸出時序。
顯示裝置100更可以包括電源管理電路150,其向例如顯示面板110、閘極驅動電路120和資料驅動電路130提供各種電壓或電流,或者控制提供的各種電壓或電流。
電源管理電路150調整從主機系統200提供的直流(DC)輸入電壓Vin,產生驅動顯示面板110、閘極驅動電路120和資料驅動電路130所需的電力。
子像素SP設置於閘極線路GL和資料線路DL之間的交點處,並且發光元件可以設置在每個子像素SP中。舉例來說,有機發光二極體顯示裝置可以包含在每個子像素SP中的諸如有機發光二極體的發光元件,並且可以根據資料電壓控制流向發光元件的電流來顯示影像。
顯示裝置100可以是各種類型的裝置中的一種,例如液晶顯示裝置、有機發光二極體顯示裝置或電漿顯示裝置。
圖2為根據本發明實施例說明顯示裝置的系統的一個範例。
參考圖2,在根據本發明一實施例的顯示裝置100中,包括在資料驅動電路130中的源極驅動積體電路SDIC以各種類型(例如TAB、COG、或COF)實作,並且閘極驅動電路120以各種類型(例如TAB、COG、COF或GIP)中的板內閘極(GIP)類型來實作。
當閘極驅動電路120以板內閘極型實作時,閘極驅動電路120中包括的多個閘極驅動積體電路GDIC可以直接設置在顯示面板110的邊框區域中。在這個情況下,閘極驅動積體電路GDIC可以透過設置在邊框區域中的閘極驅動相關訊號線路接收產生掃描訊號所需的各種訊號(例如時脈訊號、高電壓閘極訊號、低電壓閘極訊號等)。
同樣地,資料驅動電路130中包含的一個或多個源極驅動積體電路SDIC可以分別安裝在源極薄膜SF上,並且源極薄膜SF的一側可以與顯示面板110電性連接。源極驅動積體電路SDIC和顯示面板110電性連接的線路可以設置在源極薄膜SF上。
顯示裝置100可以包括用於在多個源極驅動積體電路SDIC和其他設備之間進行電路連接的至少一個源極印刷電路板SPCB,以及用於安裝控制部件和各種電子設備的控制印刷電路板CPCB。
安裝源極驅動積體電路SDIC的源極薄膜SF的另一側可以連接到至少一個源極印刷電路板SPCB。換句話說,源極薄膜SF安裝源極驅動積體電路SDIC的一側可以與顯示面板110電性連接,而其另一側可以與源極印刷電路板SPCB電性連接。
時序控制器140和電源管理電路(電源管理IC)150可以安裝在控制印刷電路板CPCB上。時序控制器140可控制資料驅動電路130及閘極驅動電路120的運作。電源管理電路150可提供驅動電壓或電流至顯示面板110、資料驅動電路130及閘極驅動電路120,並控制提供的電壓或電流。
至少一個源極印刷電路板SPCB和控制印刷電路板CPCB可以透過至少一個連接構件進行電路連接。所述連接構件可以包括例如軟性印刷電路(FPC)或軟性扁平電纜(FFC)。至少一個源極印刷電路板SPCB和控制印刷電路板CPCB可以整合到單個印刷電路板中。
顯示裝置100更可以包括電性連接到控制印刷電路板CPCB的機板170。在這個情況下,機板170也可以稱為電源板。用於管理顯示設備100整體電源的主電源管理電路(M-PMC)160可以設置在機板170上。主電源管理電路160可以與電源管理電路150互作。
在如此配置的顯示裝置100中,驅動電壓在機板170中產生並且被傳送到控制印刷電路板CPCB中的電源管理電路150。電源管理電路150透過軟性印刷電路(FPC)或軟性扁平電纜FFC將顯示驅動或感測特徵值所需的驅動電壓傳送到源極印刷電路板SPCB。傳送到源極印刷電路板SPCB的驅動電壓透過源極驅動積體電路SDIC被提供以發光或感測顯示面板110中的特定子像素SP。
在顯示裝置100中佈置在顯示面板110中的每個子像素SP可以包括發光元件和用於驅動有機發光二極體的電路元件,例如驅動電晶體。
構成每個子像素SP的電路元件的類型和數量可以根據要提供的功能和設計方案而變化。
圖3為根據本發明實施例說明顯示裝置中子像素的電路的一個範例。
參考圖3,在根據本發明一實施例的顯示裝置100中,子像素SP可以包括一個或多個電晶體和電容,並且可以具有佈置在其中的發光元件。
舉例來說,子像素SP可以包括驅動電晶體DRT、開關電晶體SWT、感測電晶體SENT、儲存電容Cst和發光二極體ED。
驅動電晶體DRT包括第一節點N1、第二節點N2和第三節點N3。驅動電晶體DRT的第一節點N1可以是當開關電晶體SWT導通時透過資料線路DL從資料驅動電路130施加資料電壓Vdata的閘極節點。
驅動電晶體DRT的第二節點N2可以與發光二極體ED的陽極電性連接並且可以是源極節點或汲極節點。
驅動電晶體DRT的第三節點N3可以與施加有子像素驅動電壓EVDD的驅動電壓線路DVL電性連接並且可以是汲極節點或源極節點。
在這個情況下,在顯示驅動期間,可以將顯示影像所需的子像素驅動電壓EVDD施加到驅動電壓線路DVL。舉例來說,顯示影像所需的子像素驅動電壓EVDD可以是27V。
開關電晶體SWT在驅動電晶體DRT的第一節點N1和資料線路DL之間電性連接,並且閘極線路GL連接到閘極節點。因此,開關電晶體SWT根據閘極線路GL提供的第一掃描訊號SCAN1操作。當導通時,開關電晶體SWT將資料線路DL提供的資料電壓Vdata傳送到驅動電晶體DRT的閘極節點,從而控制驅動電晶體DRT的操作。
感測電晶體SENT在驅動電晶體DRT的第二節點N2和參考電壓線路RVL之間電性連接,並且閘極線路GL連接到閘極節點。感測電晶體SENT根據閘極線路GL提供的第二掃描訊號SCAN2操作。當感測電晶體SENT導通時,參考電壓線路RVL提供的參考電壓Vref被傳送到驅動電晶體DRT的第二節點N2。
換句話說,隨著開關電晶體SWT和感測電晶體SENT被控制,驅動電晶體DRT的第一節點N1的電壓和第二節點N2的電壓被控制,提供用於驅動發光二極體ED的電流。
開關電晶體SWT和感測電晶體SENT的閘極節點可以共同連接到一條閘極線路GL,或者可以連接到不同的閘極線路GL。以開關電晶體SWT和感測電晶體SENT連接不同的閘極線路GL為例,其中開關電晶體SWT和感測電晶體SENT可以獨立地由第一掃描訊號SCAN1和第二掃描訊號SCAN2控制透過不同的閘極線路GL傳輸。
相反,如果開關電晶體SWT和感測電晶體SENT連接到一條閘極線路GL,則開關電晶體SWT和感測電晶體SENT可以同時由透過一條閘極線路​​GL傳送的第一掃描訊號SCAN1或第二掃描訊號SCAN2控制,並且可以增加子像素SP的孔徑比。
設置在子像素SP中的電晶體可以是n型電晶體或p型電晶體,並且在所示示例中,電晶體是n型電晶體。
儲存電容Cst在驅動電晶體DRT的第一節點N1和第二節點N2之間電性連接並且在一幀內保持資料電壓Vdata。
根據驅動電晶體DRT的類型,儲存電容Cst也可以在驅動電晶體DRT的第一節點N1和第三節點N3之間連接。發光二極體ED的陽極可以與驅動電晶體DRT的第二節點N2電性連接,並且基礎電壓EVSS可以施加到發光二極體ED的陰極。
基礎電壓EVSS可以是接地電壓或高於或低於接地電壓的電壓。基礎電壓EVSS可以根據驅動狀態而變化。舉例來說,可以將顯示驅動時的基礎電壓EVSS和感測驅動時的基礎電壓EVSS彼此設置為不同值。
開關電晶體SWT和感測電晶體SENT可以稱為透過掃描訊號SCAN1和SCAN2控制的掃描電晶體。
子像素SP的結構可以進一步包括一個或多個電晶體,或者在一些情況下,進一步包括一個或多個電容。
為了有效地感測驅動電晶體DRT的特徵值例如閾值電壓或遷移率,本發明的顯示裝置100可以使用一種方法來測量由充電到儲存電容Cst的電壓在驅動電晶體DRT的特徵值感測週期內流過的電流,所述方法稱為電流感測。
換句話說,可以透過在驅動電晶體DRT的特徵值感測期間內測量由充電到儲存電容Cst的電壓流過的電流來計算子像素SP中的驅動電晶體DRT的特徵值或特徵值的變化。
在這個情況下,參考電壓線路RVL不僅用於傳輸參考電壓Vref,而且還作為用於感測子像素中的驅動電晶體DRT的特徵值的感測線路。因此,參考電壓線路RVL也可以稱為感測線路或感測通道。
具體來說,驅動電晶體DRT的特徵值或特徵值的變化可以對應於驅動電晶體DRT的閘極節點電壓和源極節點電壓之間的差值。
對驅動電晶體DRT的特徵值的補償可以透過使用感測和補償驅動子像素SP內部的驅動電晶體DRT的特徵值的外部補償電路的外部補償或感測和補償驅動子像素SP內部的驅動電晶體DRT的特徵值的內部補償來執行,而不是使用額外的外部配置。
在這個情況下,外部補償可以在顯示設備100出廠之前執行,並且內部補償可以在顯示設備100出廠之後執行。然而,即使在顯示裝置100出廠後,也可以同時執行內部補償和外部補償。
圖4為根據本發明實施例說明顯示裝置中閘極驅動電路以板內閘極型實作的顯示面板的示例圖。
參考圖4,在根據本發明實施例的顯示裝置100中,2n條閘極線路GL(1)到GL(2n)(其中n為自然數)可以設置在顯示區域A/A中用以在顯示面板110中顯示影像。
在這個情況下,閘極驅動電路120可以包括對應於2n條閘極線路GL(1)到GL(2n)的2n個板內閘極電路GIPC,並且嵌入並設置在對應於顯示面板110的顯示區域A/A的外部(舉例來說,沿著邊緣)。
因此,2n個板內閘極電路GIPC可以將掃描訊號SCAN輸出到2n條閘極線路GL(1)到GL(2n)。
因此,當閘極驅動電路120以板內閘極型實作時,不需要形成具有閘極驅動功能的單獨積體電路並將其接合到顯示面板110。因此,可以減少積體電路的數量並且省略將積體電路連接到顯示面板110的過程。還可以減小用於接合顯示面板110中的積體電路的邊框區域的尺寸。
2n個板內閘極電路GIPC可以表示為GIPC(1)、GIPC(2)、GIPC(2n)等等,以便互相區分並識別2n條閘極線路GL(1)到GL(2n)之間的對應關係。
這裡示出了一個示例,其中2n個板內閘極電路GIPC(1)到GIPC(2n)被佈置在顯示區域A/A分開的兩側上。舉例來說,在2n個板內閘極電路GIPC(1)到GIPC(2n)中,奇數板內閘極電路GIPC(1)、GIPC(3)、GIPC(2n-1)可以驅動奇數閘極線路GL(1)、GL(3)、GL(2n-1)。在2n個板內閘極電路GIPC(1)到GIPC(2n)中,偶數板內閘極電路GIPC(2)、GIPC(4)、GIPC(2n)可以驅動偶數閘極線路GL(2)、GL(4)、GL(2n)。
或者,2n個板內閘極電路GIPC(1)到GIPC(2n)可以僅設置在顯示區域A/A的一側。
用於傳輸閘極時脈的多條時脈訊號線路CL可以設置在與顯示面板110的顯示區域A/A的外部相對應的非顯示區域中,所述閘極時脈係產生及輸出掃描訊號SCAN到閘極驅動電路120所需的訊號。
圖5為示意性地說明本發明實施例的顯示裝置中的板內閘極電路的結構的方塊圖。
參考圖5所示,在根據本發明實施例的顯示裝置100中,板內閘極電路GIPC可以包括移位暫存器122和緩衝電路124。
板內閘極電路GIPC根據起始閘極脈衝GSP開始工作,並根據閘極時脈GCLK輸出掃描訊號SCAN。從板內閘極電路GIPC輸出的掃描訊號SCAN依序移位並透過閘極線路GL依序提供。
緩衝電路124具有對閘極驅動狀態重要的兩個節點Q和QB並且可以包括上拉電晶體TU和下拉電晶體TD。上拉電晶體TU的閘極節點可以對應Q節點,下拉電晶體TD的閘極節點可以對應QB節點。
移位暫存器122也可稱為移位邏輯電路,可用於產生與閘極時脈GCLK同步的掃描訊號SCAN。
移位暫存器122可以控制連接到緩衝電路124的Q節點和QB節點使得緩衝電路124可以輸出掃描訊號SCAN,並且為此可以包括多個電晶體。
移位暫存器122開始產生掃描訊號SCAN,並且移位暫存器122的輸出根據閘極時脈GCLK依序導通。換句話說,可以透過使用閘極時脈GCLK控制移位暫存器122的輸出時間來傳送用於依序判斷閘極線路GL的導通/關斷的邏輯狀態。
根據移位暫存器122,緩衝電路124的Q節點和QB節點各自的電壓狀態可以不同。因此,緩衝電路124可以輸出用於導通對應的閘極線路GL的電壓(舉例來說,對應於高電壓位準電壓或低電壓位準電壓,並且可以是例如具有閘極高電壓位準電壓VGH的時脈訊號)到對應的閘極線路GL或輸出用於導通對應的閘極線路GL的電壓(舉例來說,對應於低電壓位準電壓或高電壓位準電壓並且可以是例如具有閘極低電壓位準電壓VGL的基礎電壓VSS)到相應的閘極線路GL。
同時,一個板內閘極電路GIPC除了移位暫存器122和緩衝電路124之外更可以包括電壓位準移位器。
在這個情況下,構成板內閘極電路GIPC的移位暫存器122和緩衝電路124可以以各種結構連接。
圖6為說明構成本發明實施例的閘極驅動電路中的多級電路的結構圖。
參考圖6,根據本發明另一實施例的閘極驅動電路120可包括第一至第k級電路ST(1)到ST(k)(其中k為大於零的正整數)、閘極驅動電壓線路131、時脈訊號線路132、線路感測準備訊號線路133和重置訊號線路134。
閘極驅動電路120更可以包括設置在第一級電路ST(1)之前的先前虛擬級電路DST1和設置在第k級電路ST(k)之後的後續虛擬級電路DST2。
閘極驅動電壓線路131將從電源管理電路150提供的高電位閘極電壓GVDD和低電位閘極電壓GVSS施加到第一至第k級電路ST(1)至ST(k)、先前虛擬級電路DST1和隨後的虛擬級電路DST2中的每一個。
閘極驅動電壓線路131可以包括提供具有不同電壓位準的多個高電位閘極電壓的多條高電位閘極電壓線路和提供具有不同電壓位準的多個低電位閘極電壓的多條低電位閘極電壓線路。
舉例來說,閘極驅動電壓線路131可以包括分別提供第一高電位閘極電壓GVDD1、第二高電位閘極電壓GVDD2和第三高電位閘極電壓GVDD3的三個高電位閘極電壓線路,及分別提供具有不同電壓位準的第一低電位閘極電壓GVSS1、第二低電位閘極電壓GVSS2和第三低電位閘極電壓GVSS3的三個低電位閘極電壓線路。然而,這僅僅是示例,包括在閘極驅動電壓線路131中的線路的數量可以根據實施例而變化。
時脈訊號線路132將從時序控制器140提供多個時脈訊號CLK,例如進位時脈訊號或掃描時脈訊號,給第一至第k級電路ST(1)到ST(k)、先前虛擬級電路DST1和後續虛擬級電路DST2的每一者。
線路感測準備訊號線路133將從時序控制器140提供的線路感測準備訊號LSP施加到第一至第k級電路ST(1)至ST(k)。選擇性地,線路感測準備訊號線路133可以額外連接到先前的虛擬級電路DST1。
重置訊號線路134將從時序控制器140提供的重置訊號RESET傳輸到第一至第k級電路ST(1)至ST(k)、先前虛擬級電路DST1和隨後的虛擬級電路DST2中的每一個電路。
面板開啟訊號線路135將從時序控制器140提供的面板開啟訊號POS傳輸到第一至第k級電路ST(1)至ST(k)、先前的虛擬級電路DST1和隨後的虛擬級電路DST2中的每一個電路。
除了所示的線路131、132、133和134之外,用於提供其他訊號的線路可以額外地連接第一至第k級電路ST(1)至ST(k)、先前的虛擬級電路DST1和隨後的虛擬級電路DST2。舉例來說,用於將起始閘極脈衝GSP施加到先前虛擬級電路DST1的線路可以額外地連接到先前虛擬級電路DST1。
反應於從時序控制器140提供的起始閘極脈衝GSP的輸入,先前虛擬級電路DST1輸出先前的進位訊號C。
可以將先前的進位訊號C施加到第一至第k級電路ST(1)到ST(k)中的任何一個。
後續虛擬級電路DST2輸出後續的進位訊號C。後續的進位訊號C可以被施加到第一至第k級電路ST(1)至ST(k)中的任何一個。
第一至第k級電路ST(1)至ST(k)可以以步進(stepwise)或級聯方式彼此連接。
第一至第k級電路ST(1)至ST(k)各輸出j個(其中j為大於零的正整數)掃描訊號SCAN和一個進位訊號C。換句話說,任何級電路輸出第一個到第j個掃描訊號和一個進位訊號C。
舉例來說,每一個級電路輸出四個掃描訊號SCAN和一個進位訊號C。舉例來說,第一級電路ST(1)輸出第一掃描訊號SCAN(1)、第二掃描訊號SCAN(2)、第三掃描訊號SCAN(3)、第四掃描訊號SCAN(4)和第一進位訊號C(1),第二級電路ST(2)輸出第五掃描訊號SCAN(5)、第六掃描訊號SCAN(6)、第七掃描訊號SCAN(7)、第八掃描訊號SCAN(8)和第二進位訊號C(2),因此在本實施例中,j為4。
從第一至第k級電路ST(1)至ST(k)輸出的掃描訊號的數量與設置在顯示面板10上的閘極線路15的數量n相符合。如上所述,每個級電路輸出j個掃描訊號。因此,方程式 成立。
舉例來說,當j=4時,級電路的數量k是閘極線路GL的數量n的1/4。然而,每一級電路輸出的掃描訊號的數量不限於此。換句話說,在本發明的實施例中,每一級電路可以輸出一個、兩個或三個掃描訊號,或者可以輸出五個或更多的掃描訊號。級電路的數量可以根據每個級電路輸出的掃描訊號的數量而變化。
從第一至第k級電路ST(1)至ST(k)輸出的掃描訊號SCAN可以是用於感測驅動電晶體DRT的閾值電壓的掃描訊號,並且可以是用於顯示影像的閘極訊號。從第一至第k級電路ST(1)到ST(k)輸出的進位訊號C可以分別施加到不同的級電路。將從先前的級電路施加到任何級電路的進位訊號稱為先前的進位訊號,將從後級電路提供的進位訊號稱為後續的進位訊號。
圖7為說明根據本發明一實施例的構成顯示驅動電路中的閘極驅動電路的閘極驅動積體電路的示意圖。
參考圖7,根據本發明實施例的閘極驅動積體電路GDIC可以包括M節點、Q節點和QB節點,並且可以包括線路選擇單元502、Q節點控制單元504、Q節點穩定單元506、反相器單元508、QB節點穩定單元510、進位訊號輸出單元512和掃描訊號輸出單元514。
線路選擇單元502反應於線路感測準備訊號LSP的輸入,基於前一級的進位訊號C(k-2)對M節點充電。反應於重置訊號RESET的輸入,線路選擇單元502基於M節點的充電電壓將Q節點充電至第一高電位閘極電壓GVDD1的電壓位準。線路選擇單元502反應於面板開啟訊號POS的輸入,將Q節點放電或重置為第三低電位閘極電壓GVSS3的電壓位準。
線路選擇單元502包括第一至第七電晶體T11至T17和預充電電容CA。
第一電晶體T11和第二電晶體T12在傳送第一高電位閘極電壓GVDD1的第一高電位閘極電壓線路和M節點之間連接。第一電晶體T11和第二電晶體T12彼此串聯連接。
第一電晶體T11反應於線路感測準備訊號LSP的輸入,將先前的進位訊號C(k-2)輸出到第一連接節點NC1。
第二電晶體T12反應於線路感測準備訊號LSP的輸入將第一連接節點NC1電性連接到M節點。舉例來說,當高電壓的線路感測準備訊號LSP輸入到第一電晶體T11和第二電晶體T12時,第一電晶體T11和第二電晶體T12同時導通,使得M節點被充電到第一高電位閘極電壓GVDD1的電壓位準。
第三電晶體T13在M節點的電壓位準為高電壓位準時導通,將第一高電位閘極電壓GVDD1施加到第一連接節點NC1。當向第一連接節點NC1提供第一高電位閘極電壓GVDD1時,第一電晶體T11的閘極電壓與第一連接節點NC1之間的電壓差增大。
因此,當低電壓位準線路感測準備訊號LSP被輸入到第一電晶體T11的閘極節點以使第一電晶體T11關斷時,第一電晶體T11可以由於第一電晶體T11的閘極電壓和第一連接節點NC1之間的電壓差值而保持在完全關斷狀態。因此,可以防止第一電晶體T11的電流洩漏和M節點的電壓下降,使得M節點的電壓可以保持穩定。
預充電電容CA在傳輸第一高電位閘極電壓GVDD1的第一高電位閘極電壓線路和M節點之間連接,所述預充電電容CA儲存第一高電位閘極電壓GVDD1和M節點中充電的電壓之間的差值。
如果第一電晶體T11、第二電晶體T12和第三電晶體T13導通,則預充電電容CA儲存先前的進位訊號C(k-2)的高電壓。如果第一電晶體T11、第二電晶體T12和第三電晶體T13關斷,則預充電電容CA在預定時間內保持M節點的電壓作為儲存電壓。
第四電晶體T14和第五電晶體T15在傳送第一高電位閘極電壓GVDD1的第一高電位閘極電壓線路和Q節點之間連接。第四電晶體T14和第五電晶體T15互相串聯連接。
第四電晶體T14和第五電晶體T15反應於M節點電壓和重置訊號RESET的輸入,用第一高電位閘極電壓GVDD1對Q節點充電。
第四電晶體T14在M節點的電壓為高電壓位準時導通,以將第一高電位閘極電壓GVDD1傳送到第四電晶體T14和第五電晶體T15的共同節點。
第五電晶體T15被高電壓位準重置訊號RESET導通,以將共同節點的電壓施加到Q節點。因此,如果第四電晶體T14和第五電晶體T15同時導通,則Q節點被第一高電位閘極電壓GVDD1充電。
第十六電晶體T16和第十七電晶體T17在Q節點和傳送第三低電位閘極電壓GVSS3的第三低電位閘極電壓線路之間連接。第六電晶體T16和第七電晶體T17互相串聯連接。
反應於面板開啟訊號POS的輸入,第六電晶體T16和第七電晶體T17將Q節點放電至第三低電位閘極電壓GVSS3。將Q節點放電至第三低電位閘極電壓GVSS3可以表示為重置Q節點。
第七電晶體T17被高電壓位準面板開啟訊號POS的輸入導通,以將第三低電位閘極電壓GVSS3施加到QH節點。
第六電晶體T16被高電壓位準面板開啟訊號POS的輸入導通以電性連接Q節點和QH節點。因此,如果第六電晶體T16和第七電晶體T17同時導通,則Q節點被放電或重置為第三低電位閘極電壓GVSS3。
Q節點控制單元504反應於先前的進位訊號C(k-2)的輸入將Q節點充電至第一高電位閘極電壓GVDD1的電壓位準並且反應於後續的進位訊號C(k+2)的輸入將Q節點放電至第三低電位閘極電壓GVSS3。
Q節點控制單元504包括第一至第八電晶體T21至T28。
第一電晶體T21和第二電晶體T22在傳送第一高電位閘極電壓GVDD1的第一高電位閘極電壓線路和Q節點之間連接。第一電晶體T21和第二電晶體T22彼此串聯連接。
反應於先前的進位訊號C(k-2)的輸入,第一電晶體T21和第二電晶體T22將Q節點充電至第一高電位閘極電壓GVDD1位準。
第一電晶體T211被先前的進位訊號C(k-2)的輸入導通,以將第一高電位閘極電壓GVDD1施加到第二連接節點NC2。
第二電晶體T2被先前的進位訊號C(k-2)的輸入導通,以電性連接第二連接節點NC2和Q節點。因此,如果第一電晶體T21和第二電晶體T22同時被導通,則第一高電位閘極電壓GVDD1被施加到Q節點。
第五電晶體T25和第六電晶體T26連接到傳輸第三高電位閘極電壓GVDD3的第三高電位閘極電壓線路。第五電晶體T25和第六電晶體T26反應於第三高電位閘極電壓GVDD3將第三高電位閘極電壓GVDD3施加到第二連接節點NC2。
第五電晶體T25和第六電晶體T26在第三高電位閘極電壓GVDD3的作用下同時導通,以始終將第三高電位閘極電壓GVDD3施加到第二連接節點NC2,從而增大了第一電晶體T21和第二連接節點NC2之間閘極電壓的電壓差。因此,當低電壓位準先前的進位訊號C(k-2)輸入到第一電晶體T21的閘極節點使得第一電晶體T21關斷時,第一電晶體T21由於第一電晶體T21和第二連接節點NC2之間的閘極電壓差可以保持在完全關斷狀態。
因此,可以防止第一電晶體T21的電流洩漏和由此產生的Q節點的電壓下降,從而使得Q節點的電壓可以保持穩定。
舉例來說,當第一電晶體T21的閾值電壓為負值(-)時,由於施加到汲極電極的第三高電位閘極電壓GVDD3,第一電晶體T21的閘極-源極電壓Vgs保持為負值(-)。
因此,當低電壓位準先前的進位訊號C(k-2)輸入到第一電晶體T21的閘極節點使得第一電晶體T21關斷時,第一電晶體T21保持完全關斷狀態,防止電流洩漏。
第三高電位閘極電壓GVDD3被設置為低於第一高電位閘極電壓GVDD1的電壓位準。
第三電晶體T23和第四電晶體T24在Q節點和傳輸第三低電位閘極電壓GVSS3的第三低電位閘極電壓線路之間連接。第三電晶體T23和第四電晶體T24互相串聯連接。
第三電晶體T23和第四電晶體T24反應後續的進位訊號C(k+2)的輸入,將Q節點和QH節點放電至第三低電位閘極電壓GVSS3位準。
第四電晶體T24根據後續的進位訊號C(k+2)的輸入而導通,以將QH節點放電至第三低電位閘極電壓GVSS3位準。第三電晶體T23根據後續的進位訊號C(k+2)的輸入而導通,以電性連接Q節點和QH節點。因此,如果第三電晶體T23和第四電晶體T24同時導通,則Q節點和QH節點各自被放電或重置為第三低電位閘極電壓GVSS3的位準。
第七電晶體T27和第八電晶體T28在傳輸第一高電位閘極電壓GVDD1的第一高電位閘極電壓線路和Q節點之間連接,以及傳輸第一高電位閘極電壓GVDD1的第一高電位閘極電壓線路和QH節點之間連接。第七電晶體T27和第八電晶體T28互相串聯連接。
第七電晶體T27和第八電晶體T28反應於Q節點的電壓將第一高電位閘極電壓GVDD1施加到QH節點。第七電晶體T27在Q節點電壓為高電壓位準時導通以將第一高電位閘極電壓GVDD1施加到第七電晶體T27和第八電晶體T28的共同節點。
第八電晶體T28在Q節點的電壓為高電壓位準時導通以電性連接共同節點和QH節點。因此,當Q節點的電壓處於高電壓位準時,第七電晶體T27和第八電晶體T28同時導通,以將第一高電位閘極電壓GVDD1施加到QH節點。
如果第一高電位閘極電壓GVDD1被施加到QH節點,則第三電晶體T23的閘極節點和QH節點之間的電壓差增加。因此,當低電壓位準後續的進位訊號C(k+2)輸入到第三電晶體T23的閘極節點以使第三電晶體T23關斷時,第三電晶體T23由於第三電晶體T23的閘極電壓和QH節點之間的電壓差可以保持在完全關斷狀態。因此,可以防止第三電晶體T23的電流洩漏和由此產生的Q節點的電壓下降,使得Q節點的電壓可以保持穩定。
Q節點穩定單元506反應於QB節點的電壓將Q節點和QH節點放電至第三低電位閘極電壓GVSS3的電壓位準。Q節點穩定單元506可以包括第一電晶體T31和第二電晶體T32。第一電晶體T31和第二電晶體T32在Q節點和傳輸第三低電位閘極電壓GVSS3的第三低電位閘極電壓線路之間連接。第一電晶體T31和第二電晶體T32彼此串聯連接。
第一電晶體T31和第二電晶體T32反應於QB節點的電壓將Q節點和QH節點放電到第三低電位閘極電壓GVSS3的電壓位準。當QB節點的電壓為高電壓位準時,第二電晶體T32導通,以將第三低電位閘極電壓GVSS3施加到第一電晶體T31和第二電晶體T32的共同節點。
第一電晶體T31在QB節點的電壓為高電壓位準時導通,以電性連接Q節點和QH節點。因此,如果第一電晶體T31和第二電晶體T32反應於QB節點的電壓而同時導通,則Q節點和QH節點各自被放電或重置為第三低電位閘極電壓GVSS3的電壓位準。
反相器單元508根據Q節點的電壓位準改變QB節點的電壓位準。反相器單元508包括第一至第五電晶體T41至T45。
第二電晶體T42和第三電晶體T43在傳送第二高電位閘極電壓GVDD2的第二高電位閘極電壓線路和第三連接節點NC3之間連接。第二電晶體T42和第三電晶體T43彼此串聯連接。
第二電晶體T42和第三電晶體T43反應於第二高電位閘極電壓GVDD2將第二高電位閘極電壓GVDD2施加到第三連接節點NC3。第二電晶體T42被第二高電位閘極電壓GVDD2導通,以將第二高電位閘極電壓GVDD2施加到第二電晶體T42和第三電晶體T43的共同節點。
第三電晶體T43被第二高電位閘極電壓GVDD2導通,以將第二電晶體T42和第三電晶體T43的共同節點與第三連接節點NC3電性連接。因此,如果第二電晶體T42和第三電晶體T43被第二高電位閘極電壓GVDD2同時導通,則第三連接節點NC3被充電到第二高電位閘極電壓GVDD2的電壓位準。
第四電晶體T44在第三連接節點NC3和傳送第二低電位閘極電壓GVSS2的第二低電位閘極電壓線路之間連接。
第四電晶體T44反應於Q節點的電壓將第二低電位閘極電壓GVSS2施加到第三連接節點NC3。當Q節點的電壓處於高電壓位準時,第四電晶體T44導通以將第三連接節點NC3放電或重置為第二低電位閘極電壓GVSS2。
第一電晶體T41在傳送第二高電位閘極電壓GVDD2的第二高電位閘極電壓線路和QB節點之間連接。
第一電晶體T41反應於第三連接節點NC3的電壓將第二高電位閘極電壓GVDD2施加到QB節點。當第三連接節點NC3的電壓處於高電壓位準時,第一電晶體T41導通以將QB節點充電至第二高電位閘極電壓GVDD2的電壓位準。
第五電晶體T45在QB節點和傳送第三低電位閘極電壓GVSS3的第三低電位閘極電壓線路之間連接。
第五電晶體T45反應於Q節點的電壓將第三低電位閘極電壓GVSS3施加到QB節點。第五電晶體T45在Q節點的電壓處於高電壓位準時導通,以將QB節點放電或重置為第三低電位閘極電壓GVSS3電壓位準。
QB節點穩定單元510反應於後續的進位訊號C(k-2)的輸入、重置訊號RESET的輸入以及M節點的充電電壓將QB節點放電至第三低電位閘極電壓GVSS3。QB節點穩定單元510可以包括第一至第三電晶體T51至T53。
第一電晶體T51在QB節點和傳送第三低電位閘極電壓GVSS3的第二低電位閘極電壓線路之間連接。
第一電晶體T51反應於後續的進位訊號C(k-2)的輸入將第三低電位閘極電壓GVSS3施加到QB節點。
第二電晶體T52和第三電晶體T53在QB節點和傳送第三低電位閘極電壓GVSS3的第三低電位閘極電壓線路之間連接。第二電晶體T52和第三電晶體T53彼此串聯連接。
第二電晶體T52和第三電晶體T53反應於重置訊號RESET的輸入和M節點的充電電壓,將QB節點放電至第三低電位閘極電壓GVSS3電壓位準。
第三電晶體T53在M節點的電壓為高電壓位準時導通以將第三低電位閘極電壓GVSS3施加到第二電晶體T52和第三電晶體T53的共同節點。
第二電晶體T52透過重置訊號RESET的輸入而導通,以將第二電晶體T52和第三電晶體T53的共同節點與QB節點電性連接。因此,如果在M節點的電壓處於高電壓位準時輸入重置訊號RESET,則第二電晶體T52和第三電晶體T53同時導通以將QB節點放電或重置為第三低電位閘極電壓GVSS2位準。
進位訊號輸出單元512基於進位時脈訊號CRCLK(k)的電壓位準或根據Q節點或是QB節點的電壓位準的第三低電位閘極電壓GVSS3的電壓位準輸出進位訊號C(k)。
進位訊號輸出單元512包括第一電晶體T61、第二電晶體T62和升壓電容CC。
第一電晶體T61在傳送進位時脈訊號CRCLK(k)的時脈訊號線路和第一輸出節點NO1之間連接。升壓電容CC在第一電晶體T61的閘極節點和源極節點之間連接。
第一電晶體T61反應於Q節點的電壓基於進位時脈訊號CRCLK(k)透過第一輸出節點NO1輸出高電壓位準進位訊號C(k)。當Q節點的電壓處於高電壓位準時,第一電晶體T61導通以將高電壓位準的進位時脈訊號CRCLK(k)施加到第一輸出節點NO1。因此,高電壓位準進位訊號C(k)被輸出。
當輸出進位訊號C(k)時,升壓電容CC與高電壓位準進位時脈訊號CRCLK(k)同步地將Q節點的電壓提升到比第一高電位閘極電壓GVDD1更高的升壓電壓位準。如果Q節點的電壓被提升,高電壓位準進位時脈訊號CRCLK(k)可以作為進位訊號C(k)快速且不失真地輸出。
第二電晶體T62在第一輸出節點NO1和傳送第三低電位閘極電壓GVSS3的第三低電位閘極電壓線路之間連接。
第二電晶體T62反應於QB節點的電壓基於第三低電位閘極電壓GVSS3透過第一輸出節點NO1輸出低電壓位準進位訊號C(k)。當QB節點的電壓處於高電壓位準時,第二電晶體T62導通,以將第三低電位閘極電壓GVSS3施加到第一輸出節點NO1。因此,低電壓位準進位訊號C(k)被輸出。
掃描訊號輸出單元514基於第一低電位閘極電壓GVSS1電壓位準或根據Q節點的電壓位準或QB節點的電壓位準的多個掃描時脈訊號SCCLK(i)、SCCLK(i+1)、SCCLK(i+2)和SCCLK(i+3)的電壓位準輸出多個掃描訊號SCAN(i)、SCAN(i+1)、SCAN(i+2)和SCAN(i+3)(其中i是大於零的正整數)。
掃描訊號輸出單元514包括第一至第八電晶體T71至T78以及升壓電容CS1、CS2、CS3和CS4。
第一電晶體T71、第三電晶體T73、第五電晶體T75和第七電晶體T77在傳輸掃描時脈訊號SCCLK(i)、SCCLK(i+1)、SCCLK(i+2)、SCCLK(i+3)的時脈訊號線路和第二至第五輸出節點NO2至NO5之間連接。
升壓電容CS1、CS2、CS3和CS4在第一電晶體T71、第三電晶體T73、第五電晶體T75和第七電晶體T77的閘極節點和源極節點之間連接。
第一電晶體T71、第三電晶體T73、第五電晶體T75和第七電晶體T77反應於Q節點的電壓根據掃描時脈訊號SCCLK(i)、SCCLK(i+1)、SCCLK(i+2)和SCCLK(i+3)透過第二輸出節點NO2、第三輸出節點NO3、第四輸出節點NO4和第五輸出節點NO5分別輸出高電壓位準掃描訊號SCAN(i)、SCAN(i+1)、SCAN(i+2)和SCAN(i+3)。
第一電晶體T71、第三電晶體T73、第五電晶體T75和第七電晶體T77在Q節點電壓為高電壓位準時導通,分別施加高電壓位準掃描時脈訊號SCCLK(i)、SCCLK(i+1)、SCCLK(i+2)和SCCLK(i+3)到第二輸出節點NO2、第三輸出節點NO3、第四輸出節點NO4和第五輸出節點NO5。因此,分別輸出高電壓位準掃描訊號SCAN(i)、SCAN(i+1)、SCAN(i+2)、SCAN(i+3)。
第一電晶體T71、第三電晶體T73、第五電晶體T75和第七電晶體T77各自對應於上拉電晶體。
當掃描訊號SCAN(i)、SCAN(i+1)、SCAN(i+2)、SCAN(i+3)輸出時,升壓電容CS1、CS2、CS3、CS4與掃描時脈訊號SCCLK(i)、SCCLK(i+1)、SCCLK(i+2)和SCCLK同步將Q節點提升或升高到比第一高電位閘極電壓GVDD1電壓位準更高的升壓電壓位準。如果Q節點電壓提升,則高電壓位準掃描時脈訊號SCCLK(i)、SCCLK(i+1)、SCCLK(i+2)和SCCLK(i+3)可以作為掃描訊號SCAN(i)、SCAN(i+1)、SCAN(i+2)和SCAN(i+3)被快速且無失真地輸出。
第二電晶體T72、第四電晶體T74、第六電晶體T76和第八電晶體T78反應於QB節點的電壓基於第一低電位閘極電壓GVSS1透過第二輸出節點NO2、第三輸出節點NO3、第四輸出節點NO4和第五輸出節點NO5分別輸出低電壓位準掃描訊號SCAN(i)、SCAN(i+1)、SCAN(i+2)和SCAN(i+3)。
第二電晶體T72、第四電晶體T74、第六電晶體T76和第八電晶體T78在QB節點的電壓為高電壓位準時導通,分別向第二輸出節點NO2、第三輸出節點NO3、第四輸出節點NO4和第五輸出節點NO5施加第一低電位閘極電壓GVSS1。因此,輸出低電壓位準掃描訊號SCAN(i)、SCAN(i+1)、SCAN(i+2)和SCAN(i+3)。
第二電晶體T72、第四電晶體T74、第六電晶體T76和第八電晶體T78各自對應於下拉電晶體。
這裡描述的是一個示例,其中設置為不同電壓位準的三個高電位閘極電壓GVDD1、GVDD2和GVDD3以及設置為不同電壓位準的三個低電位閘極電壓GVSS1、GVSS2和GVSS3被施加到各級電路。舉例來說,第一高電位閘極電壓GVDD1、第二高電位閘極電壓GVDD2和第三高電位閘極電壓GVDD3可以分別設置為20V、16V和14V,並且第一低電位閘極電壓電壓GVSS1、第二低電位閘極電壓GVSS2和第三低電位閘極電壓GVSS3可以分別設置為-6V、-10V和-12V。這些值僅是示例,並且高電位閘極電壓和低電位閘極電壓的電壓位準可以根據實施例設置為不同值。
由於閘極驅動積體電路GDIC包括多個電晶體(舉例來說,每個電晶體可能具有它們自己的略微不同的特徵值),閘極驅動積體電路GDIC的劣化和壽命可以由其中劣化最嚴重的電晶體來判斷。
通常,在閘極驅動積體電路GDIC中,Q節點的穩定至關重要,因此可以說施加到構成Q節點穩定單元506的電晶體T31和T32的壓力比較大。
因此,為了延長閘極驅動積體電路GDIC的壽命,優選用於根據顯示裝置100的驅動時間感測和補償構成Q節點穩定單元506的電晶體T31和T32的劣化的結構。
圖8為說明根據本發明一實施例的顯示裝置中的閘極驅動電路的劣化補償結構的一個範例。
參考圖8,在根據本發明一實施例的顯示裝置100中,回饋電路516可以包括在構成閘極驅動電路120的多個閘極驅動積體電路GDIC中的至少一個或多個閘極驅動積體電路GDIC中。
因此,設置有回饋電路516的閘極驅動積體電路可以表示為回饋閘極驅動積體電路GDIC(FB),而沒有設置回饋電路516的閘極驅動積體電路可以表示為典型的閘極驅動積體電路。
回饋電路516可以包括閘極節點連接到QB節點的至少一個或多個回饋電晶體FT1、FT2和FT3。這裡示出了回饋電路516包括三個回饋電晶體FT1、FT2和FT3並且連接到進位訊號輸出單元512的後端(省略掃描訊號輸出單元514)的示例。
回饋電晶體FT1、FT2和FT3的閘極節點連接到回饋閘極驅動積體電路GDIC(FB)的QB節點,並且回饋電晶體FT1、FT2和FT3的汲極節點連接到第一低電位閘極電壓GVSS1。回饋電晶體FT1、FT2和FT3的源極節點共同連接並連接到回饋線路。
因此,高電位​​閘極電壓補償電路152透過配置在回饋閘極驅動積體電路GDIC(FB)中的回饋電路516接收回饋電壓GVDD_FB,並產生補償高電位閘極電壓PGVDD以施加到多個閘極驅動積體電路GDIC。補償高電位閘極電壓PGVDD可以施加到具有回饋電路516的回饋閘極驅動積體電路GDIC(FB)和不具有回饋電路516的閘極驅動積體電路GDIC。
回饋電壓GVDD_FB可以是回饋電晶體FT1、FT2和FT3的源極節點電壓。
在這個情況下,提供由高電位閘極電壓補償電路152產生的補償高電位閘極電壓PGVDD作為第二高電位閘極電壓GVDD2是有效的,所述補償高電位閘極電壓PGVDD與構成反相器單元508的電晶體T41、T42、T43和T44的驅動電壓相對應,以降低構成Q節點穩定單元506的電晶體T31和T32的閘極-源極電壓,進一步減小電晶體T31和T32上的壓力。
高電位閘極電壓補償電路152可設置於電源管理電路150中。
高電位閘極電壓補償電路152可以包括放大器AMP、參考電阻Rref、至少一個設置電阻R1和R2以及回饋電阻Rfb,放大器AMP具有接收回饋電壓GVDD_FB的非反相輸入端(+),參考電阻Rref連接到放大器AMP的反相輸入端(-)以傳輸參考電壓Vref,至少一個設置電阻R1和R2連接到放大器AMP的非反相輸入端(+)以傳輸至少一個設置電壓V1和V2,回饋電阻Rfb在放大器AMP的反相輸入端(−)和輸出端之間連接。
因此,高電位​​閘極電壓補償電路152可以與從回饋閘極驅動積體電路GDIC(FB)的回饋電路516傳送的回饋電壓GVDD_FB互作,控制施加到多個閘極驅動積體電路GDIC的補償高電位閘極電壓PGVDD的電壓位準。
在這個情況下,參考電阻Rref、設置電阻R1和R2以及回饋電阻Rfb的值可以考慮到根據施加到非反相輸入端(+)的回饋電壓GVDD_FB控制的補償高電位閘極電壓PGVDD的電壓位準。
圖9和圖10為概念性地示出根據本發明的實施例的透過補償施加到閘極驅動電路的高電位閘極電壓的方法來減少閘極驅動電路劣化的效果的示例圖。
參考圖9,隨著根據本發明一實施例的顯示裝置100的驅動時間增加,構成閘極驅動電路120的Q節點穩定單元506的電晶體T31和T32的閾值電壓Vth增加。
在這個情況下,對應於高電位閘極電壓GVDD2和閾值電壓Vth之間電壓的差值變得更大並且在構成Q節點穩定單元506的電晶體T31和T32中作為壓力。
如果施加到閘極驅動電路120的高電位閘極電壓GVDD2的電壓位準保持一定值,則由於在顯示裝置100的起始驅動週期的高電位閘極電壓GVDD2和閾值電壓Vth之間的大的差異,施加到構成Q節點穩定單元506的電晶體T31和T32的壓力增加(STRESS1)。
透過施加補償高電位閘極電壓GVDD2,可以減輕構成Q節點穩定單元506的電晶體T31和T32的壓力(STRESS2),所述補償高電位閘極電壓GVDD2反應透過配置在閘極驅動電路120中的回饋電路516提供的回饋電壓GVDD_FB,並且補償高電位閘極電壓GVDD2低於施加到閘極驅動電路120的高電位閘極電壓GVDD2。
因此,可以降低構成Q節點穩定單元506的電晶體T31和T32的劣化率並且增加閘極驅動電路120的壽命。
圖10是實驗性地示出透過提供比施加到閘極驅動電路120的高電位閘極電壓GVDD2低電壓位準的補償高電位閘極電壓PGVDD延長閘極驅動電路120的壽命的結果的曲線圖,其中施加到閘極驅動電路120的高電位閘極電壓GVDD2反應了透過配置在閘極驅動電路120中的回饋電路516提供的回饋電壓GVDD_FB。
儘管高電位閘極電壓補償電路152可以產生補償高電位閘極電壓PGVDD以線性地對應於透過配置在閘極驅動電路120中的回饋電路516提供的回饋電壓GVDD_FB,也可以使用定標器(scaler)步進地改變補償高電位閘極電壓PGVDD的電壓位準。
圖11為示出了根據本發明一實施例的在顯示裝置中設置包括回饋電路的閘極驅動積體電路的示例圖。
參考圖11,在根據本發明一實施例的顯示裝置100中,具有回饋電路516嵌入其中的回饋閘極驅動積體電路GDIC(FB)可以設置在顯示面板110的部分區域中。
舉例來說,回饋閘極驅動積體電路GDIC(FB)可以設置於顯示面板110的上方/下方/左方/右方的角落以補償顯示面板110的劣化分佈。
在這個情況下,可以根據顯示面板110的位置透過接收來自設置在顯示面板110的上方/下方/左方/右方的角落的回饋閘極驅動積體電路GDIC(FB)的回饋電壓GVDD_FB來判斷閘極驅動積體電路GDIC的劣化狀態。
因此,可以根據顯示面板110內的各個位置偵測閘極驅動積體電路GDIC的劣化狀態,並根據顯示面板110中的相應位置產生反應劣化狀態的補償高電位閘極電壓PGVDD。
本發明的顯示裝置100還可以利用補償高電位閘極電壓PGVDD來識別嵌入回饋閘極驅動積體電路GDIC(FB)中的回饋電路516是否有有缺陷。
圖12為表示本發明實施例的顯示裝置的閘極驅動積體電路中嵌入的回饋電路的缺陷狀態的一個示例圖。
參考圖12,在根據本發明一實施例的顯示裝置100中,內建於回饋閘極驅動積體電路GDIC(FB)中的回饋電路516會導致連接線路中的各種缺陷。
舉例來說,構成回饋電路516的回饋電晶體FT1、FT2、FT3中的最後的級的第三回饋電晶體FT3的閘極節點和源極節點短路的情況(情況1)、第三回饋電晶體FT3的閘極節點和汲極節點短路的情況(情況2),第三回饋電晶體FT3的汲極節點和源極節點短路的情況(情況3),或者回饋線路發生開路的情況(情況4)。
當第三回饋電晶體FT3的閘極節點和源極節點短路時(情況1),第三回饋電晶體FT3關斷。在這個情況下,回饋電壓GVDD_FB出現誤差,補償高電位閘極電壓PGVDD不能正常產生,導致顯示面板110的水平線路缺陷中出現缺陷。
當第三回饋電晶體FT3的閘極節點和汲極節點短路時(情況2),第三回饋電晶體FT3也關斷。因此,回饋電壓GVDD_FB出現誤差,補償高電位閘極電壓PGVDD不能正常產生,導致顯示面板110的水平線路缺陷中出現缺陷。
當第三回饋電晶體FT3的汲極節點和源極節點短路時(情況3),第三回饋電晶體FT3保持導通狀態。因此,正常產生回饋電壓GVDD_FB,但是由於回饋電路516引起的劣化迅速發生,加速了回饋閘極驅動積體電路GDIC(FB)中的缺陷。在這個情況下,閘極驅動電路120中的此類誤差會導致顯示面板110中的缺陷。
當從第三回饋電晶體FT3的源極節點延伸的回饋線路開路時(情況4),第三回饋電晶體FT3保持關斷狀態。因此,回饋電壓GVDD_FB不會被傳送到高電位閘極電壓補償電路152,使得補償高電位閘極電壓PGVDD保持相同的電壓位準(舉例來說,無法正確執行補償)。因此,降低由高電位閘極電壓GVDD引起的閘極驅動電路120的劣化可能是不可能達成的。
因此,偵測嵌入回饋閘極驅動積體電路GDIC(FB)中的回饋電路516中的誤差是可期望的,並且當誤差發生時,透過顯示或反應該誤差來控制補償高電位閘極電壓PGVDD。
用於感測構成子像素SP的驅動電晶體DRT的特徵值的電路可以用於偵測嵌入在回饋閘極驅動積體電路GDIC(FB)中的回饋電路516中的誤差。舉例來說,用於感測構成子像素SP的驅動電晶體DRT的特徵值的電路可以重新用於執行偵測回饋電路516中的誤差的附加功能。
圖13為示出根據本發明一實施例的在顯示裝置中感測驅動電晶體的特徵值的電路結構的示例圖。
參考圖13,根據本發明一實施例的顯示裝置100可以包括用於補償驅動電晶體DRT的特徵值偏差的元件。
舉例來說,在顯示裝置100的感測週期中,驅動電晶體DRT的特徵值或特徵值的變化可以被提供為驅動電晶體DRT的第二節點N2的電壓(舉例來說,資料電壓Vdata-閾值電壓-Vth)。
當感測電晶體SENT處於導通狀態時,驅動電晶體DRT的第二節點N2的電壓可以對應於參考電壓線路RVL的電壓。參考電壓線路RVL上的線路電容Cline可以被驅動電晶體DRT的第二節點N2的電壓充電。參考電壓線路RVL由於充電到線路電容Cline的感測電壓Vsen可以具有與驅動電晶體DRT的第二節點N2的電壓相對應的電壓。
顯示裝置100可以包括類比數位轉換器ADC和開關電路SAM與SPRE,所述類比數位轉換器ADC感測與驅動電晶體DRT的第二節點N2的電壓對應的參考電壓線路RVL的電壓並將該電壓轉換為數位資料,及透過開關電路SAM與SPRE感測驅動電晶體DRT的特徵值。
用於控制感測驅動的開關電路SAM和SPRE可以包括用於控制每條參考電壓線路RVL與被施加參考電壓的感測節點Npres之間的連接的感測特徵值開關SPRE和用於控制每個參考電壓線路RVL和類比數位轉換器ADC之間的連接的取樣開關SAM。
感測特徵值開關SPRE是用於控制感測驅動操作的開關,並且由感測特徵值開關SPRE施加到參考電壓線路RVL的參考電壓變為感測參考電壓VpreS。
用於感測驅動電晶體DRT的特徵值的開關電路可以包括用於控制顯示驅動操作的顯示驅動開關RPRE。顯示驅動開關RPRE可以控制每條參考電壓線路RVL與被施加參考電壓的顯示驅動參考電壓節點Nprer之間的連接。
顯示驅動開關RPRE是用於顯示驅動操作的開關,由顯示驅動開關RPRE施加到參考電壓線路RVL的參考電壓對應於顯示驅動參考電壓VpreR。
在這個情況下,感測特徵值開關SPRE和顯示驅動開關RPRE可以分開設置,也可以整合為單獨一個。感測參考電壓VpreS和顯示驅動參考電壓VpreR可以具有相同的電壓值或不同的電壓值。
顯示裝置100的時序控制器140可以包括記憶體MEM以及補償電路COMP,所述記憶體MEM用於儲存從類比數位轉換器ADC傳送的透過或預先儲存參考值,所述補償電路COMP比較儲存在記憶體MEM中的參考值和接收透過並補償特徵值的偏差。在這個情況下,補償電路COMP計算的補償值可以儲存在記憶體MEM中。
因此,時序控制器140可以透過使用由補償電路COMP計算的補償值來補償要提供到資料驅動電路130的數位影像資料DATA,並且可以將補償後的數位影像資料DATA_comp輸出到資料驅動電路130。
因此,資料驅動電路130可以透過數位至類比轉換器DAC將補償後的數位影像資料DATA_comp轉換為類比訊號類型的資料電壓Vdata,並透過輸出緩衝器BUF將轉換後的資料電壓Vdata輸出到資料線路DL。因此,可以補償對應子像素SP中的驅動電晶體DRT的特徵值的偏差(舉例來說,閾值電壓的偏差或遷移率的偏差)。
資料驅動電路130可以包括資料電壓輸出電路136,資料電壓輸出電路136包括鎖存電路、數位至類比轉換器DAC和輸出緩衝器BUF,並且在某些情況下,資料驅動電路130更可以包括類比數位轉換器ADC和各種開關SAM、SPRE和RPRE。或者,類比數位轉換器ADC和各種開關SAM、SPRE和RPRE可以設置於資料驅動電路130的外部。
補償電路COMP可以存在於時序控制器140的內部或外部。記憶體MEM可以設置於時序控制器140的外部,或者可以以寄存器的形式實現在時序控制器140的內部。
本發明的顯示裝置100可以使用感測驅動電晶體DRT的特徵值的電路來偵測嵌入在回饋閘極驅動積體電路GDIC(FB)中的回饋電路516中的誤差。
圖14為表示在本發明實施例的顯示裝置的回饋閘極驅動積體電路中嵌入的回饋電路中偵測誤差的結構的示例圖。
參考圖14,在根據本發明一實施例的顯示裝置100中,資料驅動電路130可以包括資料電壓輸出電路136,資料電壓輸出電路136包括鎖存電路、數位至類比轉換器DAC和輸出緩衝器BUF,並且在一些情況下,資料驅動電路130更可以包括類比數位轉換器ADC和各種開關SAM、SPRE、RPRE和SGVDD。類比數位轉換器ADC和各種開關SAM、SPRE、RPRE和SGVDD可以設置於資料驅動電路130之外。
用於控制感測驅動的開關電路SAM、SPRE和SGVDD可以包括感測特徵值開關SPRE,所述感測特徵值開關SPRE用於連接對應於用於偵測驅動電晶體DRT的特徵值的感測線路的參考電壓線路RVL和向其提供感測參考電壓VpreS的感測參考電壓節點Npres之間的連接、用於控制從高電位閘極電壓補償電路152提供的補償高電位閘極電壓PGVDD的傳輸路徑的閘極感測開關SGVDD,以及用於用於控制類比數位轉換器ADC之間的連接的感測開關SAM。
感測特徵值開關SPRE是用於控制驅動電晶體DRT的感測特徵值的開關,並且由感測特徵值開關SPRE施加到參考電壓線路RVL的參考電壓變為感測參考電壓VpreS。
閘極感測開關SGVDD是用於控制補償高電位閘極電壓PGVDD的感測的開關,所述補償高電位閘極電壓PGVDD傳輸自高電位閘極電壓補償電路152,並且補償高電位閘極電壓PGVDD透過閘極感測開關SGVDD的操作被施加到參考電壓線路RVL。
如果取樣開關SAM在閘極感測開關SGVDD導通的同時導通,則時序控制器140可以偵測施加到參考電壓線路RVL的補償高電位閘極電壓PGVDD。這樣的話,感測電路可以在感測驅動電晶體DRT的特徵值和感測補償高電位閘極電壓PGVDD之間切換。
用於感測驅動電晶體DRT的特徵值的開關電路可以包括用於控制顯示驅動操作的顯示驅動開關RPRE。顯示驅動開關RPRE可以控制每條參考電壓線路RVL與被提供參考電壓的顯示驅動參考電壓節點Nprer之間的連接。
顯示驅動開關RPRE是用於顯示驅動操作的開關,由顯示驅動開關RPRE施加到參考電壓線路RVL的參考電壓對應於顯示驅動參考電壓VpreR。
時序控制器140可以根據補償高電位閘極電壓PGVDD的電壓位準或電壓位準的變化來判斷回饋閘極驅動積體電路GDIC(FB)是否具有誤差,並且在判斷誤差發生時回饋閘極驅動積體電路GDIC(FB)輸出閘極誤差訊號GBD或控制高電位閘極電壓補償電路152改變補償高電位閘極電壓PGVDD的電壓位準。
因此,本發明的顯示裝置100可以透過接合在資料驅動電路130的參考電壓線路RVL上的閘極感測開關SGVDD偵測補償高電位閘極電壓PGVDD的電壓位準變化,從而有效地判斷閘極驅動電路120的誤差,同時控制補償高電位閘極電壓PGVDD的電壓位準,所述補償高電位閘極電壓PGVDD反應設置在回饋閘極驅動積體電路GDIC(FB)的輸出端的回饋電路516的回饋電壓GVDD_FB。
此外,在本發明的顯示裝置100中,電源管理電路150可根據時序選擇性地提供補償高電位閘極電壓PGVDD及顯示驅動參考電壓VpreR。
圖15為示出根據本發明一實施例的顯示裝置中用於選擇性地提供補償高電位閘極電壓和顯示驅動參考電壓的電源管理電路的示例圖。
參考圖15,在根據本發明一實施例的顯示裝置100中,電源管理電路150可以包括放大器Amp以及開關SPRER與SGVDD,用於根據時序選擇性地提供補償高電位閘極電壓PGVDD和顯示驅動參考電壓VpreR。
在這個情況下,由於顯示驅動參考電壓VpreR可以不同於由高電位閘極電壓補償電路152產生的補償高電位閘極電壓PGVDD,因此可以包括一個定標器154來調整補償高電位閘極電壓PGVDD到與顯示驅動參考電壓VpreR相似的電壓位準。
顯示感測開關SPRER是用於控制將顯示驅動參考電壓VpreR施加到放大器Amp的時間的開關,而閘極感測開關SGVDD是用於控制提供補償高電位閘極電壓PGVDD的時間的開關。所述補償高電位閘極電壓PGVDD傳送自的高電位閘極電壓補償電路152到放大器Amp。
因此,透過顯示感測開關SPRER和閘極感測開關SGVDD的操作,可以透過放大器Amp將顯示驅動參考電壓VpreR或補償高電位閘極電壓PGVDD施加到參考電壓線路RVL。這樣,子像素的感測電路可以在感測驅動電晶體DRT的特徵值和感測補償高電位閘極電壓PGVDD之間切換。
放大器Amp的開/關操作可以由放大器控制訊號OPC來控制。
如此一來,當電源管理電路150根據時序選擇性地提供補償高電位閘極電壓PGVDD和顯示驅動參考電壓VpreR時,可能不需要設置閘極感測開關SGVDD來控制資料驅動電路130中的補償高電位閘極電壓PGVDD。
為了最小化類比數位轉換器ADC的偏差,本發明的顯示裝置100可以透過虛擬通道感測補償高電位閘極電壓PGVDD和特徵值,從而降低類比數位轉換器ADC的偏移雜訊。
圖16,包括部分(a)和(b),為示出了在根據本發明一實施例的顯示裝置中佈置感測通道和虛擬通道的結構的示例圖。
參考圖16,根據本發明一實施例的顯示裝置100可以在閘極感測開關SGVDD和虛擬感測開關SRTA的控制下透過虛擬通道CHd1至CHdn提供補償高電位閘極電壓PGVDD或虛擬參考電壓VRTA。
施加補償高電位閘極電壓PGVDD或虛擬參考電壓VRTA的一個或多個虛擬通道CHd1至CHdn可以設置在與構成顯示面板110的子像素連接的感測通道CH1至CHn之間(圖16的(a)),或者可以在感測通道CH1至CHn的左側或右側成一排設置(圖16的(b))。
感測通道CH1至CHn分別透過取樣開關SAM1至SAMn連接到與子像素對應的感測線路,以能夠偵測補償高電位閘極電壓PGVDD或子像素SP的反應特徵值(閾值電壓或遷移率)。
因此,虛擬通道CHd1至CHdn可以透過虛擬開關SAMd1至SAMdn接收虛擬參考電壓VRTA或補償高電位閘極電壓PGVDD,以補償類比數位轉換器ADC的增益或偏移。
下面簡要描述前述實施例。
本發明的顯示裝置100可以包括具有多個子像素SP的顯示面板110、透過多條閘極線路GL向顯示面板110提供多個掃描訊號SCAN的閘極驅動電路120、透過多條資料線路DL向顯示面板110提供多個資料電壓Vdata的資料驅動電路130、向閘極驅動電路120和資料驅動電路130提供多個驅動電壓以及基於從閘極驅動電路120傳送的回饋電壓GVDD_FB向閘極驅動電路120提供補償高電位閘極電壓PGVDD的電源管理電路150,以及用於控制閘極驅動電路120、資料驅動電路130和電源管理電路150的時序控制器140。
閘極驅動電路120可以包括多個閘極驅動積體電路GDIC。多個閘極驅動積體電路GDIC中的至少一個可以配置為包括回饋電路516的回饋閘極驅動積體電路GDIC(FB)。
回饋閘極驅動積體電路GDIC(FB)可以設置在顯示面板110的一個或多個角落。
閘極驅動積體電路GDIC可以包括:線路選擇單元502,反應於線路感測準備訊號LSP的輸入,基於先前的進位訊號C(k-2)對M節點充電;Q節點控制單元504反應於先前的進位訊號C(k-2)將Q節點充電至第一高電位閘極電壓GVDD1的電壓位準並且反應於後續的進位訊號C(k+2)的輸入將Q節點放電至第三低電位閘極電壓GVSS3的電壓位準;Q節點穩定單元506反應於QB節點的電壓將Q節點和QH節點放電到第三低電位閘極電壓GVSS3的電壓位準;反相器單元508,用於根據Q節點的電壓位準改變QB節點的電壓位準;QB節點穩定單元510,用於反應後續的進位訊號C(k+2)、重置訊號RESET,以及M節點的充電電壓將QB節點放電至第三低電位閘極電壓的電壓位準GVSS3;進位訊號輸出單元512,基於進位時脈訊號CRCLK(k)的電壓位準或第三低電壓位閘極電壓GVSS3的電壓位準根據Q節點的電壓位準或QB節點的電壓位準輸出進位訊號C(k),以及掃描訊號輸出單元514,用於根據Q節點或QB節點的電壓位準基於多個掃描時脈訊號SCCLK(i)、SCCLK(i+1)、SCCLK(i+2)和SCCLK(i+3)的電壓位準或第一低電位閘極電壓GVSS1的電壓位準輸出多個掃描訊號SCAN。
補償高電位閘極電壓PGVDD可以對應於驅動反相器單元508的第二高電位閘極電壓GVDD2。
回饋電路516可以包括至少一個回饋電晶體FT1、FT2和FT3,所述回饋電晶體FT1、FT2和FT3具有連接到QB節點的閘極節點、連接到第一低電位閘極電壓GVSS1的汲極節點以及連接到傳輸回饋電壓GVDD_FB的回饋線路的源極節點。
電源管理電路150可以包括高電位閘極電壓補償電路152,用於透過回饋電路516傳送的回饋電壓GVDD_FB將補償高電位閘極電壓PGVDD施加到多個閘極驅動積體電路GDIC。
高電位閘極電壓補償電路152可以包括放大器AMP,所述放大器AMP具有施加回饋電壓GVDD_FB的非反相輸入端子(+),參考電阻Rref連接到放大器的反相輸入端子(-)以傳輸參考電壓,至少一個設置電阻R1和R2連接到放大器AMP的非反相輸入端(+)以傳輸至少一個設置電壓,以及回饋電阻Rfb在反相輸入端(-)與放大器AMP的輸出端之間連接。
高電位閘極電壓補償電路152更可以包括改變補償高電位閘極電壓PGVDD的電壓位準的定標器。
資料驅動電路130可以包括:類比數位轉換器ADC,透過感測線路感測電壓並將電壓轉換為數位資料;感測特徵值開關SPRE,控制感測線路和施加參考電壓VpreS的節點之間的連接;閘極感測開關SGVDD,控制感測線路和施加補償高電位閘極電壓PGVDD的節點之間的連接以及取樣開關SAM,控制感測線路和類比數位轉換器ADC之間的連接。
感測線路可以連接到施加虛擬參考電壓VRTA的虛擬通道CHd。感測特徵值開關SPRE可以控制虛擬通道CHd和施加虛擬參考電壓VRTA的節點之間的連接。閘極感測開關SGVDD可以控制虛擬通道CHd和施加補償高電位閘極電壓PGVDD的節點之間的連接。
根據本發明一實施例的閘極驅動電路120透過多條閘極線路GL向具有多個子像素SP的顯示面板110提供多個掃描訊號SCAN,閘極驅動電路120可以包括多個閘極驅動積體電路GDIC。多個閘極驅動積體電路GDIC中的至少一個可以做為包括回饋電路516的回饋閘極驅動積體電路GDIC(FB)並且用於接收由電源管理電路150使用由回饋電路516產生的回饋電壓GVDD_FB產生的補償高電位閘極電壓PGVDD。
根據本發明的實施例的電源管理電路150向透過多條閘極線路GL向顯示面板110提供多個掃描訊號SCAN的閘極驅動電路120提供驅動電壓,電源管理電路150可以包括高電位閘極電壓補償電路152用於基於從閘極驅動電路120傳送的回饋電壓GVDD_FB向閘極驅動電路120提供補償高電位閘極電壓PGVDD。
根據本發明一實施例的資料驅動電路130透過多條資料線路DL向顯示面板110提供多個資料電壓Vdata,資料驅動電路130可以包括感測感測線路的電壓並且將電壓轉換成數位資料的類比數位轉換器ADC、控制感測線路和被提供感測參考電壓的節點之間的連接的感測特徵值開關SPRE,控制感測線路和施加了偵測參考電壓的節點之間的連接的閘極感測開關SGVDD。提供從電源管理電路150傳輸的補償高電位閘極電壓PGVDD,以及控制感測線路和類比數位轉換器ADC之間的連接的取樣開關SAM。
已經呈現以上描述以使本領域具有通常知識者能夠製造和使用本發明的技術思想,並且已經在特定應用及其要求的上下文中提供。對所描述的實施例的各種修改、添加和替換對於本領域具有通常知識者來說將是顯而易見的,並且本文定義的一般原理可以應用於其他實施例和應用而不背離本發明的精神和範圍。以上描述和附圖僅出於說明性目的提供了本發明的技術思想的示例。即,所公開的實施例旨在說明本發明的技術思想的範圍。因此,本發明的範圍不限於所示的實施例,而是應符合與專利範圍一致的最寬範圍。本發明的保護範圍應以所附專利範圍為準,凡屬於其等同範圍內的技術思想均應理解為包含在本發明的範圍內。
100:顯示裝置 110:顯示面板 120:控制閘極驅動電路 122:移位暫存器 124:緩衝電路 130:資料驅動電路 131:閘極驅動電壓線路 132:時脈訊號線路 133:線路感測準備訊號線路 134:重置訊號線路 135:面板開啟訊號線路 136:資料電壓輸出電路 140:時序控制器 150:電源管理電路 152:高電位閘極電壓補償電路 154:定標器 160:主電源管理電路 170:機板 200:主機系統 502:線路選擇單元 504:Q節點控制單元 506:Q節點穩定單元 508:反相器單元 510:QB節點穩定單元 512:進位訊號輸出單元 514:掃描訊號輸出單元 516:回饋電路 A/A:顯示區域 ADC:類比數位轉換器 AMP:放大器 BUF:緩衝器 C,C(1),…,C(k):進位訊號 CA:預充電電容 CC:升壓電容 CH1,CH2,…,CHn:感測通道 CHd1,CHdn:虛擬通道 CL:時脈訊號線路 Cline:線路電容 CLK:時脈訊號 COMP:補償電路 CPCB:控制印刷電路板 CRCLK:進位時脈訊號 Cst:儲存電容 DAC:數位至類比轉換器 DATA:影像資料 DATA_comp:數位影像資料 DE:資料致能訊號 DL:資料線路 DRT:驅動電晶體 DST1,DST2:虛擬級電路 DVL:驅動電壓線路 ED:發光二極體 EVDD:子像素驅動電壓 EVSS:基礎電壓 FFC:軟性扁平電纜 FT1,FT2,FT3:回饋電晶體 GBD:陽極誤差訊號 GCLK:閘極時脈 GDIC:閘極驅動積體電路 GDIC(FB):回饋閘極驅動積體電路 GIPC(1),GIPC(2),…,GIPC(2n):板內閘極電路 GL,GL(1),…,GL(2n):閘極線路 GOE:閘極輸出致能訊號 GSP:閘極起始脈衝 GVDD:高電位閘極電壓 GVDD_FB:回饋電壓 GVSS:低電位閘極電壓 Hsync:水平同步訊號 LSP:線路感測準備訊號 MEM:記憶體 MCLK:主時脈 N1,N2,N3:節點 NO1,NO2,…,NO5:輸出節點 Nprer:顯示驅動參考電壓節點 Npres:感測節點 OPC:放大器控制訊號 PGVDD:補償高電位閘極電壓 POS:面板開啟訊號 M,Q,QB,QH:節點 NC1,NC2,NC3:連接節點 R1,R2:設置電組 RESET:重置訊號 Rfb:回饋電阻 RPRE:顯示驅動開關 Rref:參考電阻 RVL:參考電壓線路 SAM:開關電路 SAM1,SAMd1,…,SAMdn:虛擬開關 SCAN,SCAN1,SCAN2…:掃描時脈訊號 SCAN(1),SCAN(2),…,SCAN(n):掃描訊號 SCLK:源極取樣時脈 SENT:感測電晶體 SDIC:源極驅動積體電路 SF:源極薄膜 SGVDD:閘極感測開關 SOE:源極輸出致能訊號 SP:子像素 SPCB:源極印刷電路板 SPRE:開關電路 SPRER:顯示感測開關 SRTA:虛擬感測開關 SSP:源極起始脈衝 ST(1),ST(2),…,ST(k):級電路 STRESS1,STRESS2:壓力 SWT:開關電晶體 T11,T12,…,T78:電晶體 TD:下拉電晶體 TU:上拉電晶體 V1,V2:設置電壓 Vdata:資料電壓 VGL:閘極低電壓位準電壓 Vgs:閘極-源極電壓 Vin:直流輸入電壓 VpreR:顯示驅動參考電壓 VpreS:感測參考電壓 Vref:參考電壓 VRTA:虛擬參考電壓 VSS:基礎電壓 Vsync:垂直同步訊號 Vth:閾值電壓
本發明的上述和其他目的、特徵和優點將可以從以下結合附圖的詳細描述中更清楚地理解,其中: 圖1為示意性地了繪示根據本發明各種實施例的顯示裝置的配置圖; 圖2為根據本發明實施例繪示顯示裝置的系統的一個範例; 圖3為根據本發明實施例繪示構成顯示裝置中子像素的電路的一個範例; 圖4為根據本發明實施例繪示顯示裝置中閘極驅動電路以板內閘極型實現的顯示面板的示例圖; 圖5為示意性地繪示根據本發明實施例的顯示裝置中的板內閘極電路的配置的方塊圖; 圖6為繪示構成根據本發明實施例的閘極驅動電路中的多級電路的結構圖; 圖7為繪示根據本發明一實施例的構成顯示驅動電路中的閘極驅動電路的閘極驅動積體電路的示意圖; 圖8為繪示根據本發明一實施例的顯示裝置中的閘極驅動電路的劣化補償結構的一個範例; 圖9和圖10為概念性地示出根據本發明的實施例的透過補償施加到閘極驅動電路的高電位閘極電壓的方法來減少閘極驅動電路劣化的效果的示例圖; 圖11為示出了根據本發明一實施例的在顯示裝置中設置包括回饋電路的閘極驅動積體電路的示例圖; 圖12為表示本發明實施例的顯示裝置的閘極驅動積體電路中嵌入的回饋電路的缺陷狀態的示例圖; 圖13為示出根據本發明一實施例的在顯示裝置中感測驅動電晶體的特徵值的示例電路結構的視圖; 圖14為表示在本發明實施例的顯示裝置的回饋閘極驅動積體電路中嵌入的回饋電路中偵測誤差的配置的示例圖; 圖15為示出根據本發明一實施例的顯示裝置中用於選擇性地提供補償高電位閘極電壓和顯示驅動參考電壓的電源管理電路的示例圖;以及 圖16,包括部分(a)和(b),為示出了在根據本發明一實施例的顯示裝置中佈置感測通道和虛擬通道的結構的示例圖。
122:移位暫存器
152:高電位閘極電壓補償電路
516:回饋電路
AMP:放大器
CRCLK:進位時脈訊號
FT1,FT2,FT3:回饋電晶體
GDIC(FB):回饋閘極驅動積體電路
GVDD_FB:回饋電壓
GVSS1:低電位閘極電壓
PGVDD:補償高電位閘極電壓
Q,QB:節點
R1,R2:設置電阻
Rfb:回饋電阻
Rref:參考電阻
TD:下拉電晶體
TU:上拉電晶體
V1,V2:設置電壓
Vgs:閘極-源極電壓
Vref:參考電壓
VSS:基礎電壓

Claims (20)

  1. 一種顯示裝置,包含:一顯示面板,具有多個子像素;一閘極驅動電路,用於透過多條閘極線路向該顯示面板提供多個掃描訊號,並輸出一回饋電壓;一資料驅動電路,用於透過多條資料線路向該顯示面板提供多個資料電壓;一電源管理電路,用於:向該閘極驅動電路和該資料驅動電路提供多個驅動電壓,以及基於從該閘極驅動電路傳來的該回饋電壓,向該閘極驅動電路提供一補償高電位閘極電壓;以及一時序控制器,用於控制該閘極驅動電路、該資料驅動電路和該電源管理電路。
  2. 如請求項1所述的顯示裝置,其中該閘極驅動電路包括多個閘極驅動積體電路,以及其中該些閘極驅動積體電路中的至少一個配置為回饋閘極驅動積體電路,包括用於輸出該回饋電壓的一回饋電路。
  3. 如請求項2所述的顯示裝置,其中該回饋閘極驅動積體電路設置在該顯示面板的一角落。
  4. 如請求項2所述的顯示裝置,其中該些閘極驅動積體電路中的每一個包括:一線路選擇單元,用於基於一先前的進位訊號,對一M節點充電,以回應一線路感測準備訊號之一輸入;一Q節點控制單元,用於將一Q節點充電到第一高電位閘極電壓的一位準,以回應該先前的進位訊號,並且將該Q節點放電到第三低電位閘極的一位準,以回應一後續的進位訊號之一輸入;一Q節點穩定單元,用於將該Q節點和一QH節點放電到第三低電位閘極電壓的該位準,以回應一QB節點的一電壓;一反相器單元,用於根據該Q節點的一電壓位準改變該QB節點的一電壓位準;一QB節點穩定單元,用於訊號將該QB節點放電至第三低電位閘極電壓的該位準,以回應該後續的進位訊號、一重置訊號和該M節點的一充電電壓;一進位訊號輸出單元,用於根據該Q節點的該電壓位準或該QB節點的該電壓位準,基於一進位時脈訊號的一電壓位準或第三低電位閘極電壓的該位準輸出一當前進位訊號;以及一掃描訊號輸出單元,用於根據該Q節點的該電壓位準或該QB節點的該電壓位準,基於多個掃描時脈訊號的多個電壓位準或第一低電位閘極電壓之一位準,輸出多個掃描訊號。
  5. 如請求項4所述的顯示裝置,其中該補償高電位閘極電壓對應於驅動該反相器單元的一第二高電位閘極電壓。
  6. 如請求項4所述的顯示裝置,其中該回饋電路包括至少一回饋電晶體,該回饋電晶體具有連接到該QB節點的一閘極節點、連接到用於提供該第一低電位閘極電壓的節點的一汲極節點以及連接到用於傳輸該回饋電壓的一回饋線路的一源極節點。
  7. 如請求項2所述的顯示裝置,其中該電源管理電路包括一高電位閘極電壓補償電路,該高電位閘極電壓補償電路用於基於該回饋電路輸出的該回饋電壓,向該些閘極驅動積體電路提供該補償高電位閘極電壓。
  8. 如請求項7所述的顯示裝置,其中該高電位閘極電壓補償電路包括:一放大器,具有被施加該回饋電壓的一非反相輸入端;一參考電阻,連接到該放大器的一反相輸入端以傳輸一參考電壓;至少一設定電阻,連接至該放大器的該非反相輸入端,以傳輸至少一設定電壓;以及一回饋電阻,在該放大器該的反相輸入端和一輸出端之間連接。
  9. 如請求項7所述的顯示裝置,其中該高電位閘極電壓補償電路更包括用於改變該補償高電位閘極電壓之一位準的一定標器。
  10. 如請求項7所述的顯示裝置,其中該電源管理電路包含:一閘極感測開關,用於控制被施加該補償高電位閘極電壓的多個節點之間的一連接;一顯示感測開關,用於控制被施加一顯示驅動參考電壓的多個節點之間的一連接;以及一放大器,用於根據該閘極感測開關和該顯示感測開關的一控制向該資料驅動電路提供該補償高電位閘極電壓或該顯示驅動參考電壓。
  11. 如請求項2所述的顯示裝置,其中該資料驅動電路包括:一類比數位轉換器,用於感測一感測線路的一電壓並將該電壓轉換為數位資料;一感測特徵值開關,用於控制該感測線路與被施加一感測參考電壓的一節點之間的一連接;一閘極感測開關,用於控制該感測線路與被施加該補償高電位閘極電壓的一節點之間的一連接;以及一取樣開關,用於控制該感測線路和該類比數位轉換器之間的一連接。
  12. 如請求項11所述的顯示裝置,其中該感測線路連接到被施加一虛擬參考電壓的一虛擬通道,其中,該感測特徵值開關用於控制該虛擬通道和被施加該虛擬參考電壓的一節點之間的一連接,以及其中,該閘極感測開關用於控制該虛擬通道和被施加該補償高電位閘極電壓的該節點之間的一連接。
  13. 如請求項1所述的顯示裝置,其中該時序控制器用於基於該補償高電位閘極電壓判斷該閘極驅動電路中的一誤差,並輸出一閘極誤差訊號或控制一高電位閘極電壓。
  14. 一種閘極驅動電路,用於透過多條閘極線路向具有多個子像素的一顯示面板提供多個掃描訊號,該閘極驅動電路包括:多個閘極驅動積體電路,其中該些閘極驅動積體電路中的至少一個配置為包括一回饋電路的一回饋閘極驅動積體電路,並且用於接收由一電源管理電路基於該回饋電路產生的一回饋電壓所產生的一補償高電位閘極電壓。
  15. 如請求項14所述的閘極驅動電路,其中該些閘極驅動積體電路中的每一個包括:一線路選擇單元,用於基於一先前的進位訊號,線路對一M節點充電,以回應一線路感測準備訊號之一輸入;一Q節點控制單元用於將一Q節點充電到第一高電位閘極電壓之一位準,以回應先前的進位訊號並且將該Q節點放電到第三低電位閘極電壓之一位準,以回應一後續的進位訊號之一輸入;一Q節點穩定單元,用於將該Q節點和一QH節點放電到第三低電位閘極電壓之該位準,以回應一QB節點的一電壓;一反相器單元,用於根據該Q節點的一電壓位準改變該QB節點的一電壓位準;一QB節點穩定單元,用於重置訊號將該QB節點放電至第三低電位閘極電壓之該位準,以回應該後續的進位訊號、一重置訊號和該M節點的一充電電壓;一進位訊號輸出單元,用於根據該Q節點的該電壓位準或該QB節點的該電壓位準,基於一進位時脈訊號的一電壓位準或該第三低電位閘極電壓的位準輸出一當前進位訊號;以及一掃描訊號輸出單元,用於根據該Q節點的該電壓位準或該QB節點的該電壓位準,基於多個掃描時脈訊號的電壓位準或第一低電位閘極電壓的一位準,輸出多個掃描訊號。
  16. 如請求項15所述的閘極驅動電路,其中該補償高電位閘極電壓對應於驅動該Q節點穩定單元的一第二高電位閘極電壓。
  17. 如請求項15所述的閘極驅動電路,其中該回饋電路包括至少一個回饋電晶體,該回饋電晶體具有連接到該QB節點的一閘極節點、連接到用於提供該第一低電位閘極電壓的一節點的一汲極節點以及連接到用於傳輸該回饋電壓的一回饋線路的一源極節點。
  18. 一種電源管理電路,用於向一閘極驅動電路提供一驅動電壓,以透過多條閘極線路向一顯示面板提供多個掃描訊號,該電源管理電路包含:一高電位閘極電壓補償電路,用於:接收來自該閘極驅動電路的一回饋電壓,以及基於該閘極驅動電路傳遞的該回饋電壓,向該閘極驅動電路提供一補償高電位閘極電壓。
  19. 如請求項18所述的電源管理電路,其中該高電位閘極電壓補償電路包括:一放大器,具有被施加該回饋電壓的一非反相輸入端;一參考電阻,連接到該放大器的一反相輸入端以傳輸一參考電壓;至少一設定電阻,連接至該放大器的該非反相輸入端,以傳輸至少一設定電壓;以及一回饋電阻,在該放大器的該反相輸入端和一輸出端之間連接。
  20. 一種資料驅動電路,用於透過多條資料線路向一顯示面板提供多個資料電壓,該資料驅動電路包含:一類比數位轉換器,用於感測連接到一子像素的一感測線路的電壓並將該電壓轉換為一數位資料;一感測特徵值開關,用於控制該感測線路與被施加一感測參考電壓的一節點之間的一連接;一閘極感測開關,用於控制該感測線路以及被施加從一電源管理電路傳送的一補償高電位閘極電壓的一節點之間的一連接;以及一取樣開關,用於控制該感測線路和該類比數位轉換器之間的一連接。
TW111145282A 2021-12-22 2022-11-25 顯示裝置、驅動電路及電源管理電路 TWI845036B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210185146A KR20230095552A (ko) 2021-12-22 2021-12-22 디스플레이 장치 및 구동 회로
KR10-2021-0185146 2021-12-22

Publications (2)

Publication Number Publication Date
TW202329080A true TW202329080A (zh) 2023-07-16
TWI845036B TWI845036B (zh) 2024-06-11

Family

ID=

Also Published As

Publication number Publication date
US20230197011A1 (en) 2023-06-22
KR20230095552A (ko) 2023-06-29
EP4202906A1 (en) 2023-06-28
JP2023093319A (ja) 2023-07-04
US11996052B2 (en) 2024-05-28
CN116343671A (zh) 2023-06-27

Similar Documents

Publication Publication Date Title
US9454935B2 (en) Organic light emitting diode display device
US9390680B2 (en) Liquid crystal display device
KR101473843B1 (ko) 액정표시장치
US11626072B2 (en) Display device and driving method thereof
US11195473B2 (en) Display device using inverted signal and driving method thereof
EP4202906A1 (en) Display device and driving circuit
WO2019053769A1 (ja) 表示装置およびその駆動方法
US11270652B2 (en) Display device, data driving circuit, and data driving method having offset data voltage
US11749205B2 (en) Gate driving circuit having a dummy pull-down transistor to sense current and driving method thereof
KR102371146B1 (ko) 유기발광표시장치 및 유기발광표시패널
KR102222275B1 (ko) 픽셀 전압 편차 보상 회로와 이를 이용한 표시장치
US11580911B2 (en) Display device having a gate driver compensation circuit, and driving method thereof
JP2023070157A (ja) ゲート駆動回路及び表示装置
TWI845036B (zh) 顯示裝置、驅動電路及電源管理電路
KR102481897B1 (ko) 표시장치 및 그 구동방법
US20240177679A1 (en) Display device and display driving method
KR102689613B1 (ko) 표시장치와 그 불량 감지 방법
US11315485B2 (en) Shift register circuit and light emitting display device including the shift register circuit
US20230215351A1 (en) Power supply, light emitting display device and driving method thereof
US20240221653A1 (en) Power supply and display device including the same
KR20190012448A (ko) 시프트레지스터 및 이를 포함하는 표시장치
KR20240078787A (ko) 디스플레이 장치 및 구동 회로
KR20240079626A (ko) 디스플레이 장치 및 디스플레이 패널
KR20240078790A (ko) 디스플레이 장치 및 디스플레이 패널
KR20240087226A (ko) 디스플레이 장치 및 게이트 구동 회로