TW202205583A - 半導體結構及其製造方法 - Google Patents

半導體結構及其製造方法 Download PDF

Info

Publication number
TW202205583A
TW202205583A TW110125943A TW110125943A TW202205583A TW 202205583 A TW202205583 A TW 202205583A TW 110125943 A TW110125943 A TW 110125943A TW 110125943 A TW110125943 A TW 110125943A TW 202205583 A TW202205583 A TW 202205583A
Authority
TW
Taiwan
Prior art keywords
metallization structure
dielectric layer
semiconductor wafer
semiconductor
etch stop
Prior art date
Application number
TW110125943A
Other languages
English (en)
Other versions
TWI802932B (zh
Inventor
康庭慈
丘世仰
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Publication of TW202205583A publication Critical patent/TW202205583A/zh
Application granted granted Critical
Publication of TWI802932B publication Critical patent/TWI802932B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80053Bonding environment
    • H01L2224/80095Temperature settings
    • H01L2224/80096Transient conditions
    • H01L2224/80097Heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8034Bonding interfaces of the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8034Bonding interfaces of the bonding area
    • H01L2224/80345Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8036Bonding interfaces of the semiconductor or solid state body
    • H01L2224/80379Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80905Combinations of bonding methods provided for in at least two different groups from H01L2224/808 - H01L2224/80904
    • H01L2224/80906Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80909Post-treatment of the bonding area
    • H01L2224/80948Thermal treatments, e.g. annealing, controlled cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06593Mounting aids permanently on device; arrangements for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Thin Film Transistor (AREA)

Abstract

一種半導體結構的製造方法,包括以下步驟:提供第一半導體晶圓,其中第一半導體晶圓包括第一介電層及嵌入第一介電層內的至少一第一頂部金屬化結構,且第一介電層的頂面比第一頂部金屬化結構高出第一距離;提供第二半導體晶圓,其中第二半導體晶圓包括第二介電層及嵌入第二介電層內的至少一第二頂部金屬化結構,且第二頂部金屬化結構的頂面比第二介電層的頂面高出第二距離;以及混合接合第一半導體晶圓及第二半導體晶圓。

Description

半導體結構及其製造方法
本揭露係有關於一種半導體結構及一種半導體結構的製造方法。
半導體裝置用於各種電子應用,例如個人電腦、手機、數位相機和其他電子設備。通常透過在半導體基板上依序沉積絕緣或介電層、導電層和半導體材料層,並使用微影製程對各種材料層進行圖案化,以於其上方形成電路部件和元件來製造半導體裝置。半導體產業透過不斷減小最小特徵尺寸以不斷提高各種電子元件(例如電晶體、二極體、電阻器、電容器等)的積體密度,其允許於給定區域中集成更多部件。這些更小的電子部件亦需要更小的封裝,其比過去的封裝佔用更少的面積。
三維積體電路 (3DIC) 是半導體封裝的最新發展,其中多個半導體晶粒彼此堆疊,例如層疊封裝 (package-on-package,POP)和系統級封裝 (system-in-package,SIP)封裝技術。一些 3DIC 是透過在半導體晶圓級上在晶粒上放置晶粒來製備的。3DIC 提供了更高的積體密度和其他優勢,例如更快的速度和更高的帶寬,這是因為堆疊晶粒之間的互連長度減少。然而與 3DIC 相關的挑戰仍然很多。
本揭露總體上涉及一種半導體結構及半導體結構的製造方法。
根據本揭露的一實施例,製造半導體結構的方法包括以下步驟:提供第一半導體晶圓,其中第一半導體晶圓包括第一介電層及嵌入第一介電層內的至少一第一頂部金屬化結構,且第一介電層的頂面比第一頂部金屬化結構高出第一距離;提供第二半導體晶圓,其中第二半導體晶圓包括第二介電層及嵌入第二介電層內的至少一第二頂部金屬化結構,且第二頂部金屬化結構的頂面比第二介電層的頂面高出第二距離;以及混合接合第一半導體晶圓及第二半導體晶圓。
在本揭露的一些實施例中,第二距離小於第一距離。
在本揭露的一些實施例中,第一距離與第二距離之間的差值至少部分地取決於第一頂部金屬化結構及第二頂部金屬化結構的傳導熱膨脹係數。
在本揭露的一些實施例中,製造半導體結構的方法還包括:將第一半導體晶圓垂直放置在第二半導體晶圓上,使得第一介電層在與第二介電層接觸的同時,在第一頂部金屬化結構及第二頂部金屬化結構之間留有間隙。
在本揭露的一些實施例中,第一距離減去第二距離等於間隙的垂直長度。
在本揭露的一些實施例中,混合接合第一半導體晶圓及第二半導體晶圓包括:執行退火製程,使得第一頂部金屬化結構及第二頂部金屬化結構經歷熱膨脹以填充間隙。
在本揭露的一些實施例中,提供第一半導體晶圓包括:在第一半導體晶圓內形成蝕刻停止層;以及在蝕刻停止層上垂直形成第一介電層及第一頂部金屬化結構。
在本揭露的一些實施例中,提供第一半導體晶圓包括:形成垂直貫穿第一介電層的至少一凹槽,使得蝕刻停止層的一部分露出;以及以第一頂部金屬化結構填充凹槽。
在本揭露的一些實施例中,提供第一半導體晶圓包括:使第一頂部金屬化結構凹陷至低於第一介電層的頂面。
在本揭露的一些實施例中,提供第一半導體晶圓包括:形成垂直貫穿蝕刻停止層的至少一導電插塞。
在本揭露的一些實施例中,提供第二半導體晶圓包括:在第二介電層上垂直形成蝕刻停止層,其中蝕刻停止層的厚度大致上等於第二距離。
在本揭露的一些實施例中,提供第二半導體晶圓包括:形成至少一凹槽垂直貫穿蝕刻停止層及第二介電層;以及以第二頂部金屬化結構填充凹槽,使得第二頂部金屬化結構的頂面與蝕刻停止層的頂面大致上共平面。
在本揭露的一些實施例中,提供第二半導體晶圓包括:去除蝕刻停止層,使得第二頂部金屬化結構的側壁的一部分露出。
根據本揭露的一實施例,一種半導體結構,包括下介電層、至少一下金屬化結構、上介電層及至少一上金屬化結構。下金屬化結構嵌入下介電層內。上介電層與下介電層形成介電對介電接合。上金屬化結構嵌入上介電層內,並與下金屬化結構形成金屬對金屬接合,且介電對介電接合及金屬對金屬接合位於不同水平面。
根據本揭露的一實施例,金屬對金屬接合被上介電層橫向包圍。
根據本揭露的一實施例,下金屬化結構及上金屬化結構包括相同材料。
根據本揭露的一實施例,半導體結構還包括蝕刻停止層,於上介電層及上金屬化結構上方橫向延伸。
根據本揭露的一實施例,半導體結構還包括至少一導電插塞,垂直貫穿蝕刻停止層並與上金屬化結構接觸。
根據本揭露的一實施例,半導體結構,還包括至少一頂部金屬化結構,並且該導電插塞垂直設置在該頂部金屬化結構與該上金屬化結構之間。
根據本揭露的一實施例,半導體結構,還包括至少一底部金屬化結構及垂直設置在該下金屬化結構與該底部金屬化結構之間的至少一導電插塞。
根據本揭露的前述實施例可知,由於第一頂部金屬化結構的頂面比第一介電層的頂面低了第一距離,並且第二頂部金屬化結構的頂面比第二介電層的頂面高出第二距離,因此為第一頂部金屬化結構及第二頂部金屬化結構保留了在混合接合製程中經歷熱膨脹的間隙。如此一來,第一頂部金屬化結構與第二頂部金屬化結構之間的接合可準確且緊密,並且在兩者之間不會產生任何空隙,從而可很好地實現第一半導體晶圓與第二半導體晶圓之間的高接合強度。此外,透過此製程製造而得的半導體結構可包括第一介電層與第二介電層之間的第一界面以及第一頂部金屬化結構與第二頂部金屬化結構之間的第二界面,其中第一界面及第二頂部金屬化結構係垂直地位於不同水平面。
現將詳細參考本揭露的當前實施例,其示例在圖式中示出。在可能的情況下,圖式及描述中使用相同的圖式標號來指代相同或相似的部件。
另外,關於本文中所使用的「約」、「大約」、「大致上」或「實質上」一般是指數值的誤差或範圍於百分之二十以內,較佳是於百分之十以內,更佳是於百分之五以內。文中若無明確說明,所提及的數值皆視為近似值,亦即具有如「約」、「大約」、「大致上」或「實質上」所表示的誤差或範圍。
在本揭露中,提供一種半導體結構及其製造方法。第1圖為根據本揭露的一些實施例的半導體結構300的剖面示意圖。半導體結構300包括第一半導體晶圓100及垂直設置在第一半導體晶圓100上的第二半導體晶圓200。半導體結構300透過混合接合製程製造。為簡單明瞭起見,本文將優先討論半導體結構300的製造方法。
第2圖為根據本揭露的一些實施例的如第1圖所示的半導體結構300的製造方法的流程圖。半導體結構300的製造方法包括以下步驟。在步驟S10中,提供第一半導體晶圓,其中第一半導體晶圓包括第一介電層及嵌入第一介電層內的至少一第一頂部金屬化結構,且第一介電層的頂面比第一頂部金屬化結構高出第一距離。在步驟S20中,提供第二半導體晶圓,其中第二半導體晶圓包括第二介電層及嵌入第二介電層內的至少一第二頂部金屬化結構,且第二頂部金屬化結構的頂面比第二介電層的頂面高出第二距離。在步驟S30中,混合接合第一半導體晶圓及第二半導體晶圓。於下文的描述中,將結合第3圖至第13圖進一步討論上述步驟,第3圖至第13圖為根據本揭露的一些實施例的如第1圖所示的半導體結構300的製造方法在各階段的剖面示意圖。
參考第3圖,第一基板110設置有嵌入其中的至少一第一底部金屬化結構120。接著,在第一基板110上垂直形成第一絕緣層130並覆蓋第一底部金屬化結構120。在一些實施例中,第一絕緣層130可包括諸如氧化物的介電材料。接著,在第一絕緣層130上垂直形成第一蝕刻停止層140。在一些實施例中,第一蝕刻停止層140可包括介電材料,例如SiCN、SiN、Si3 N4 、其他合適的介電材料或其組合。之後,形成貫穿第一蝕刻停止層140及第一絕緣層130的至少一第一導電插塞150,使得第一導電插塞150與第一底部金屬化結構120接觸。在一些實施例中,第一導電插塞150與第一底部金屬化結構120接觸。在一些實施例中,透過在貫穿第一蝕刻停止層140及第一絕緣層130的通孔內以及於第一蝕刻停止層140上沉積導電材料,隨後進行化學機械拋光(chemical mechanical polishing,CMP)製程以去除通孔外的導電材料的一部分,來形成第一導電插塞150。如此一來,第一導電插塞150的頂面151可與第一蝕刻停止層140的頂面141大致上共平面。
參考第4圖,接著,在第一蝕刻停止層140上垂直形成第一介電層160。在一些實施例中,第一介電層160可包括諸如氧化物的介電材料。隨後,形成貫穿第一介電層160的至少一凹槽R,以透過凹槽R暴露出第一導電插塞150及第一蝕刻停止層140的一部分。在一些實施例中,凹槽R可透過蝕刻製程形成。第一蝕刻停止層140可防止凹槽R被過度蝕刻至第一導電插塞150中,從而可實現後續步驟中形成在凹槽R內的第一頂部金屬化結構的對準。在一些實施例中,第一導電插塞150的數量為多個,並且形成凹槽R以暴露出超過一個第一導電插塞150。在此情況下,第一導電插塞150的橫向寬度W被設計成是相同的,以使蝕刻製程得到更好的控制,以進一步實現後續步驟中形成在凹槽R內的第一頂部金屬化結構的對準。
參考第5圖,在凹槽R內填充至少一第一頂部金屬化結構170,使得第一頂部金屬化結構170垂直形成在第一蝕刻停止層140上。在一些實施例中,透過在凹槽R內及第一介電層160上沉積導電材料,然後進行CMP製程以去除凹槽R外的導電材料的一部分,來形成第一頂部金屬化結構170。如此一來,第一頂部金屬化結構170的頂面171可與第一介電層160的頂面161大致上共平面,並且第一頂部金屬化結構170可透過第一導電插塞150連接到第一底部金屬化結構120。在一些實施例中,第一底部金屬化結構120、第一導電插塞150和第一頂部金屬化結構170可包括相同材料。在替代的實施例中,第一底部金屬化結構120、第一導電插塞150和第一頂部金屬化結構170中的任意兩者可包括相同材料。在其他實施例中,第一底部金屬化結構120、第一導電插塞150和第一頂部金屬化結構170可包括不同材料。
參考第6圖,接著,透過使用例如選擇性蝕刻製程去除第一頂部金屬化結構170的頂部,該製程以比蝕刻第一介電層160的介電材料更快的蝕刻速率蝕刻頂部金屬化結構170的金屬材料,使得第一介電層160的頂面161高於第一頂部金屬化結構170的頂面171。在一些實施例中,第一介電層160的頂面161比第一頂面金屬化結構170的頂面171高出第一距離D1。第一距離D1被設計為為後續步驟中執行的混合接合製程保留間隙(稍後將在以下描述中討論)。在一些實施例中,透過以時間控制的選擇性蝕刻製程去除第一頂部金屬化結構170的頂部,使得第一介電層160的頂面161與第一頂部金屬化結構170的頂面171之間的高度差可被精確地控制為大致上等於第一距離D1。在去除第一頂部金屬化結構170的頂部之後,便完成如上所述在步驟S10中提供第一半導體晶圓100。
參考第7圖,第二基板210設置有嵌入其中的至少一第二底部金屬化結構220。接著,在第二基板210上垂直形成第二絕緣層230並覆蓋第二底部金屬化結構220。在一些實施例中,第二絕緣層230可包括諸如氧化物的介電材料。之後,形成貫穿第二絕緣層230的至少一第二導電插塞250,使得第二導電插塞250與第二底部金屬化結構220接觸。在一些實施例中,透過在貫穿第二絕緣層230的通孔內以及於第二絕緣層230上沉積導電材料,隨後進行CMP製程以去除通孔外的導電材料的一部分,來形成第二導電插塞250。如此一來,第二導電插塞250的頂面251可與第二絕緣層230的頂面231大致上共平面。接著,垂直形成第二介電層260在第二絕緣層230上並覆蓋第二導電插塞250。在一些實施例中,第二介電層260可包括諸如氧化物的介電材料。在一些實施例中,第二絕緣層230及第二介電層260可包括相同材料。在替代實施例中,第二絕緣層230及第二介電層260可包括不同材料。
參考第8圖,然後在第二介電層260上垂直形成第二蝕刻停止層240。在一些實施例中,第二蝕刻停止層240可包括介電材料,例如SiCN、SiN、Si3 N4 、其他合適的介電材料或其組合。在一些實施例中,第二蝕刻停止層240的厚度T1大致上等於第二距離D2,其中第二距離D2小於第一距離D1。更具體而言,第二距離D2由第一距離D1預先決定,使第二距離D2小於第一距離D1。稍後將在以下描述中進一步討論這種設計的優點。
請參考第9圖,隨後形成貫穿第二蝕刻停止層240及第二介電層260的至少一凹槽R,以透過凹槽R暴露出第二導電插塞250與第二絕緣層230的一部分。在一些實施例中,凹槽R可透過蝕刻製程形成。在一些實施例中,第二導電插塞250的數量為多個,並且形成凹槽R以暴露出超過一個第二導電插塞250。在此情況下,第二導電插塞250的橫向寬度W被設計成是相同的,以使蝕刻製程得到更好的控制,可進一步實現後續步驟中形成在凹槽R內的第二頂部金屬化結構的對準。
參考第10圖,在凹槽R內填充至少一第二頂部金屬化結構270,使得第二頂部金屬化結構270垂直形成在第二絕緣層230上。在一些實施例中,透過在凹槽R內及第二蝕刻停止層240上沉積導電材料,然後進行CMP製程以去除凹槽R外的導電材料的一部分,來形成第二頂部金屬化結構270。如此一來,第二頂部金屬化結構270的頂面271可與第二蝕刻停止層240的頂面241大致上共平面,並且第二頂部金屬化結構270可透過第二導電插塞250連接到第二底部金屬化結構220。在一些實施例中,第二底部金屬化結構220、第二導電插塞250及第二頂部金屬化結構270可包括相同材料。在替代的實施例中,第二底部金屬化結構220、第二導電插塞250及第二頂部金屬化結構270中的任意兩者可包括相同材料。在其他實施例中,第二底部金屬化結構220、第二導電插塞250及第二頂部金屬化結構270可包括不同材料。
參考第11圖,接著,透過使用例如選擇性蝕刻製程去除第二蝕刻停止層240,該製程以比蝕刻金屬化結構270的金屬更快的蝕刻速率蝕刻蝕刻停止層240的介電材料,使得第二頂部金屬化結構270的側壁的頂部露出。由於第二蝕刻停止層240的厚度T1(見第8圖)大致上等於第二距離D2,所以暴露的第二頂部金屬化結構270的頂部的厚度T2也大致上等於第二距離D2。換言之,第二頂部金屬化結構270的頂面271比第二介電層260的頂面261高出第二距離D2。由於第二頂部金屬化結構270的頂面271與第二介電層260的頂面261之間的高度差由第二蝕刻停止層240的厚度T1(見第8圖)預先決定,因此透過簡單地去除第二蝕刻停止層240,即可精確地形成與第二距離D2大致上相同的高度差,而不需要進行時間控制的蝕刻製程,其較為複雜,並且可能導致高度差的不準確。在去除蝕刻停止層240之後,如上所述在步驟S20中提供第二半導體晶圓200。
參考第12圖,接著,將第一半導體晶圓100垂直放置在第二半導體晶圓200上,使得第二半導體晶圓200的第二介電層260與第一半導體晶圓100的第一介電層160垂直對準,並且第二半導體晶圓200的第二頂部金屬化結構270與第一半導體晶圓100的第一頂部金屬化結構170垂直對準,以用於隨後的混合接合製程。換言之,第一半導體晶圓100相對於第二半導體晶圓200顛倒放置。如此一來,第二介電層260與第一介電層160接觸,並且由於第一頂部金屬化結構170的頂面171比第一介電層160的頂面161低了第一距離D1,第二頂部金屬化結構270的頂面271比第二介電層260的頂面261高出第二距離D2,且第二距離D2預先決定為小於第一距離D1,因此形成第一頂部金屬化結構170與第二頂部金屬化結構270之間的間隙G,留予第一頂部金屬化結構170與第二頂部金屬化結構270在隨後混合接合製程期間經歷熱膨脹。
在一些實施例中,第一距離Dl進一步取決於第一頂部金屬化結構170及第二頂部金屬化結構270的傳導熱膨脹係數。更具體地,第一距離Dl及第二距離D2之間的關係可表示為:D1=D2+ΔX,其中ΔX為預期的金屬熱膨脹尺寸,其取決於第一頂部金屬化結構170及第二頂部金屬化結構270的傳導熱膨脹係數。在此情況下,間隙 G的垂直長度L 大致上等於預期的金屬熱膨脹尺寸 ΔX。在一些實施例中,預期的金屬熱膨脹尺寸ΔX進一步取決於第一頂部金屬化結構170及第二頂部金屬化結構270的金屬材料。因此,根據使用於第一頂部金屬化結構170及第二頂部金屬化結構270的金屬材料,決定預期的金屬熱膨脹尺寸ΔX,可更好地實現第一半導體晶圓100及第二半導體晶圓200之間的混合接合。
請參考第13圖,在上述步驟S30中,接著進行混合接合製程,使第一半導體晶圓100與第二半導體晶圓200接合。更具體地,進行退火製程,使第一頂部金屬化結構170與第二頂部金屬化結構270經歷熱膨脹,以最終填充間隙G。如此一來,第一頂部金屬化結構170與第二頂部金屬化結構270之間的接合可準確且緊密,並且在兩者之間不會產生任何空隙,因此可更好地達到第一半導體晶圓100及第二半導體晶圓200之間的高接合強度。
在第13圖所示的步驟S30之後,便可形成本揭露的半導體結構300。半導體結構300包括第一半導體晶圓100和垂直設置在第一半導體晶圓100上的第二半導體晶圓200。第一半導體晶圓100包括第一介電層160及嵌入第一介電層160內的第一頂部金屬化結構170。第二半導體晶圓200包括第二介電層260及嵌入第二介電層260內的第二頂部金屬化結構270。第一介電層160接合到第二介電層260,並且第一頂部金屬化結構170接合至第二頂部金屬化結構270。在一些實施例中,第一頂部金屬化結構170及第二頂部金屬化結構270可包括相同的導電材料。在替代實施例中,第一頂部金屬化結構170及第二頂部金屬化結構270可包括不同的導電材料。
在一些實施例中,介電對介電接合 10 (例如由混合接合製程形成)位於第一介電層(上介電層) 160 及第二介電層(下介電層) 260 之間,而金屬對金屬接合 20(例如由混合接合製程形成)位於第一頂部金屬化結構 170 及第二頂部金屬化結構 270 之間。在一些實施例中,介電對介電接合10導致可觀察到的介電對介電界面和/或介電材料的混合區域(例如取決於混合接合的退火的溫度和/或持續時間),而金屬對金屬接合20導致可觀察到的金屬對金屬界面和/或金屬材料的混合區域(例如取決於混合接合的退火的溫度和/或持續時間)。
在一些實施例中,介電對介電接合10和金屬對金屬接合20係垂直地位於不同水平面。舉例來說,介電對介電接合10可位於第一半導體晶圓100與第二半導體晶圓200之間,而金屬對金屬接合20可被第一半導體晶圓100的第一介電層160橫向包圍。此外,介電對介電接合10和金屬對金屬接合20之間的距離D可大致上等於如前所述的第一距離D1。
在一些實施例中,半導體結構300的第一半導體晶圓100還包括第一基板110及嵌入第一基板110內的第一底部金屬化結構(頂部金屬化結構)120,並且半導體結構300的第二半導體晶圓200還包括第二基板210及嵌入第二基板210內的第二底部金屬化結構(底部金屬化結構)220。在一些實施例中,半導體結構300的第一半導體晶圓100還包括垂直設置在第一頂部金屬化結構(上金屬化結構)170與第一底部金屬化結構120之間的第一導電插塞150,並且半導體結構300的第二半導體晶圓200還包括垂直設置在第二頂部金屬化結構(下金屬化結構)270與第二底部金屬化結構220之間的第二導電插塞250。第一導電插塞150與第一頂部金屬化結構170和第一底部金屬化結構120接觸,以在它們之間建立電連接,並且第二導電插塞250與第二頂部金屬化結構270和第二底部金屬化結構220接觸,以在它們之間進行電連接。如此一來,透過第一頂部金屬化結構170與第二頂部金屬化結構270之間的接合,可進一步實現第一半導體晶圓100與第二半導體晶圓200之間的電連接。
在一些實施例中,由於在半導體結構300的製造過程中,第一蝕刻停止層140被保留在第一半導體晶圓100中,所以半導體結構300的第一半導體晶圓100可包括在第一介電層(上介電層)160及第一頂部金屬化結構170上方橫向延伸的第一蝕刻停止層140。在一些實施例中,第一導電插塞150可貫穿第一蝕刻停止層140,以在第一頂部金屬化結構170與第一底部金屬化結構120之間形成電連接。
根據本揭露的前述實施例可知,由於第一頂部金屬化結構的頂面比第一介電層的頂面低了第一距離,並且第二頂部金屬化結構的頂面比第二介電層的頂面高出第二距離,因此為第一頂部金屬化結構及第二頂部金屬化結構保留了在混合接合製程中經歷熱膨脹的間隙。如此一來,第一頂部金屬化結構與第二頂部金屬化結構之間的接合可準確且緊密,並且在兩者之間不會產生任何空隙,從而可很好地實現第一半導體晶圓與第二半導體晶圓之間的高接合強度。此外,透過此製程製造而得的半導體結構可包括第一介電層與第二介電層之間的第一界面以及第一頂部金屬化結構與第二頂部金屬化結構之間的第二界面,其中第一界面及第二頂部金屬化結構係垂直地位於不同水平面。
儘管本揭露的某些實施例已相當詳細地描述本揭露,但其他實施例也是可能的。因此,所附請求項的精神和範圍不應限於本文所包含的實施例的描述。
對本領域技術人員而言顯而易見的是,在不脫離本揭露的範圍或精神的情況下,可對本揭露的結構進行各種修改及變化。鑑於前述,本揭露涵蓋落入所附申請專利範圍內之本揭露的修改及變化。
10:介電對介電接合 20:金屬對金屬接合 100:第一半導體晶圓 110:第一基板 120:第一底部金屬化結構 130:第一絕緣層 140:第一蝕刻停止層 141:頂面 150:第一導電插塞 151:頂面 160:第一介電層 161:頂面 170:第一頂部金屬化結構 171:頂面 200:第二半導體晶圓 210:第二基板 220:第二底部金屬化結構 230:第二絕緣層 231:頂面 240:第二蝕刻停止層 241:頂面 250:第二導電插塞 251:頂面 260:第二介電層 261:頂面 270:第二頂部金屬化結構 271:頂面 300:半導體結構 D:距離 D1:第一距離 D2:第二距離 G:間隙 L:垂直長度 R:凹槽 S10、S20、S30:步驟 T1、T2:厚度 W:橫向寬度 ΔX:預期的金屬熱膨脹尺寸
透過閱讀以下對於實施例的詳細敘述,並參考以下附圖,可更全面地理解本揭露: 第1圖為根據本揭露的一些實施例的半導體結構的剖面示意圖。 第2圖為根據本揭露的一些實施例的如第1圖所示的半導體結構的製造方法的流程圖。 第3圖至第13圖為根據本揭露的一些實施例的如第1圖所示的半導體結構的製造方法在各階段的剖面示意圖。
100:第一半導體晶圓
200:第二半導體晶圓
300:半導體結構

Claims (20)

  1. 一種半導體結構的製造方法,包括: 提供一第一半導體晶圓,其中該第一半導體晶圓包括一第一介電層及嵌入該第一介電層內的至少一第一頂部金屬化結構,且該第一介電層的一頂面比該第一頂部金屬化結構高出一第一距離; 提供一第二半導體晶圓,其中該第二半導體晶圓包括一第二介電層及嵌入該第二介電層內的至少一第二頂部金屬化結構,且該第二頂部金屬化結構的一頂面比該第二介電層的一頂面高出一第二距離;以及 混合接合該第一半導體晶圓及該第二半導體晶圓。
  2. 如請求項1所述的半導體結構的製造方法,其中該第二距離小於該第一距離。
  3. 如請求項1所述的半導體結構的製造方法,其中該第一距離與該第二距離之間的一差值至少部分地取決於該第一頂部金屬化結構及該第二頂部金屬化結構的傳導熱膨脹係數。
  4. 如請求項1所述的半導體結構的製造方法,還包括: 將該第一半導體晶圓垂直放置在該第二半導體晶圓上,使得該第一介電層在與該第二介電層接觸的同時,在該第一頂部金屬化結構及該第二頂部金屬化結構之間留有一間隙。
  5. 如請求項4所述的半導體結構的製造方法,其中該第一距離減去該第二距離等於該間隙的一垂直長度。
  6. 如請求項4所述的半導體結構的製造方法,其中混合接合該第一半導體晶圓及該第二半導體晶圓包括: 執行一退火製程,使得該第一頂部金屬化結構及該第二頂部金屬化結構經歷熱膨脹以填充該間隙。
  7. 如請求項1所述的半導體結構的製造方法,其中提供該第一半導體晶圓包括: 在該第一半導體晶圓內形成一蝕刻停止層;以及 在該蝕刻停止層上垂直形成該第一介電層及該第一頂部金屬化結構。
  8. 如請求項7所述的半導體結構的製造方法,其中提供該第一半導體晶圓包括: 形成垂直貫穿該第一介電層的至少一凹槽,使得該蝕刻停止層的一部分露出;以及 以該第一頂部金屬化結構填充該凹槽。
  9. 如請求項8所述的半導體結構的製造方法,其中提供該第一半導體晶圓包括: 使該第一頂部金屬化結構凹陷至低於該第一介電層的該頂面。
  10. 如請求項7所述的半導體結構的製造方法,其中提供該第一半導體晶圓包括: 形成垂直貫穿該蝕刻停止層的至少一導電插塞。
  11. 如請求項1所述的半導體結構的製造方法,其中提供該第二半導體晶圓包括: 在該第二介電層上垂直形成一蝕刻停止層,其中該蝕刻停止層的一厚度大致上等於該第二距離。
  12. 如請求項11所述的半導體結構的製造方法,其中提供該第二半導體晶圓包括: 形成至少一凹槽垂直貫穿該蝕刻停止層及該第二介電層;以及 以該第二頂部金屬化結構填充該凹槽,使得該第二頂部金屬化結構的該頂面與該蝕刻停止層的一頂面大致上共平面。
  13. 如請求項12所述的半導體結構的製造方法,其中提供該第二半導體晶圓包括: 去除該蝕刻停止層,使得該第二頂部金屬化結構的一側壁的一部分露出。
  14. 一種半導體結構,包括: 一下介電層; 至少一下金屬化結構,嵌入該下介電層內; 一上介電層,與該下介電層形成一介電對介電接合;以及 至少一上金屬化結構,嵌入該上介電層內,並與該下金屬化結構形成一金屬對金屬接合,且該介電對介電接合及該金屬對金屬接合位於不同水平面。
  15. 如請求項11所述的半導體結構,其中該金屬對金屬接合被該上介電層橫向包圍。
  16. 如請求項11所述的半導體結構,其中該下金屬化結構及該上金屬化結構包括一相同材料。
  17. 根據請求項11所述的半導體結構,還包括一蝕刻停止層,於該上介電層及該上金屬化結構上方橫向延伸。
  18. 根據請求項11所述的半導體結構,還包括至少一導電插塞,垂直貫穿該蝕刻停止層並與該上金屬化結構接觸。
  19. 如請求項18所述的半導體結構,還包括至少一頂部金屬化結構,並且該導電插塞垂直設置在該頂部金屬化結構與該上金屬化結構之間。
  20. 如請求項14所述的半導體結構,還包括至少一底部金屬化結構及垂直設置在該下金屬化結構與該底部金屬化結構之間的至少一導電插塞。
TW110125943A 2020-07-16 2021-07-14 半導體結構及其製造方法 TWI802932B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/930,328 2020-07-16
US16/930,328 US11456353B2 (en) 2020-07-16 2020-07-16 Semiconductor structure and manufacturing method thereof

Publications (2)

Publication Number Publication Date
TW202205583A true TW202205583A (zh) 2022-02-01
TWI802932B TWI802932B (zh) 2023-05-21

Family

ID=79292829

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110125943A TWI802932B (zh) 2020-07-16 2021-07-14 半導體結構及其製造方法

Country Status (3)

Country Link
US (2) US11456353B2 (zh)
CN (1) CN113948450A (zh)
TW (1) TWI802932B (zh)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8697493B2 (en) * 2011-07-18 2014-04-15 Soitec Bonding surfaces for direct bonding of semiconductor structures
US20140175655A1 (en) * 2012-12-22 2014-06-26 Industrial Technology Research Institute Chip bonding structure and manufacturing method thereof
US9087821B2 (en) 2013-07-16 2015-07-21 Taiwan Semiconductor Manufacturing Co., Ltd. Hybrid bonding with through substrate via (TSV)
US10840227B2 (en) * 2017-11-02 2020-11-17 Taiwan Semiconductor Manufacturing Company, Ltd. Under-bump-metallization structure and redistribution layer design for integrated fan-out package with integrated passive device
US10784219B2 (en) * 2017-11-30 2020-09-22 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of manufacturing
KR102593085B1 (ko) * 2018-11-21 2023-10-24 삼성전자주식회사 반도체 장치, 반도체 패키지 및 이의 제조 방법
KR102307844B1 (ko) * 2018-12-14 2021-10-06 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 임베디드 전압 조정기 구조물 및 그 형성 방법
KR102626314B1 (ko) * 2019-01-28 2024-01-17 삼성전자주식회사 접합 패드를 갖는 반도체 소자
US11011486B1 (en) * 2019-11-05 2021-05-18 United Microelectronics Corp. Bonded semiconductor structure and method for forming the same

Also Published As

Publication number Publication date
CN113948450A (zh) 2022-01-18
US11967612B2 (en) 2024-04-23
US20220102490A1 (en) 2022-03-31
US20220020847A1 (en) 2022-01-20
US11456353B2 (en) 2022-09-27
TWI802932B (zh) 2023-05-21

Similar Documents

Publication Publication Date Title
US8309402B2 (en) Method of fabricating oxide material layer with openings attached to device layers
KR100826979B1 (ko) 스택 패키지 및 그 제조방법
US9443790B2 (en) Semiconductor device
US9214374B2 (en) Semiconductor devices including stress relief structures
TWI500137B (zh) 封裝半導體裝置及半導體封裝體的製造方法
US8263492B2 (en) Through substrate vias
US20220013502A1 (en) Semiconductor packages
KR102165267B1 (ko) Tsv 구조를 포함하는 집적회로 소자 및 그 제조 방법
CN111564368A (zh) 一种半导体器件及其制造方法
US20130140688A1 (en) Through Silicon Via and Method of Manufacturing the Same
US20120032339A1 (en) Integrated circuit structure with through via for heat evacuating
US8822336B2 (en) Through-silicon via forming method
TWI788725B (zh) 具有屏蔽結構的半導體元件
US9899314B2 (en) Semiconductor substrate and fabrication method thereof
TWI802932B (zh) 半導體結構及其製造方法
TWI772335B (zh) 半導體裝置及其製造方法
US12014953B2 (en) Semiconductor device mitigating parasitic capacitance and method of fabricating the same
US20220319958A1 (en) Semiconductor structure, manufacturing method of semiconductor structure and stacked structure
US20240234497A1 (en) Method of manufacturing semiconductor structure
TWI749945B (zh) 具有混合接合界面的半導體元件與其製備方法以及半導體元件組裝結構的製備方法
TWI559414B (zh) 基底穿孔製程
US20240038686A1 (en) Semiconductor packages and methods of manufacturing thereof
CN107644836A (zh) 用于三维存储器的晶圆三维集成引线工艺及其结构
TWI739413B (zh) 半導體裝置及其製造方法
US20230253322A1 (en) Nano-tsv landing over buried power rail