TW201832197A - 顯示系統及電子裝置 - Google Patents

顯示系統及電子裝置 Download PDF

Info

Publication number
TW201832197A
TW201832197A TW107100810A TW107100810A TW201832197A TW 201832197 A TW201832197 A TW 201832197A TW 107100810 A TW107100810 A TW 107100810A TW 107100810 A TW107100810 A TW 107100810A TW 201832197 A TW201832197 A TW 201832197A
Authority
TW
Taiwan
Prior art keywords
layer
transistor
region
signal
display
Prior art date
Application number
TW107100810A
Other languages
English (en)
Other versions
TWI748035B (zh
Inventor
黒川義元
Original Assignee
日商半導體能源硏究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商半導體能源硏究所股份有限公司 filed Critical 日商半導體能源硏究所股份有限公司
Publication of TW201832197A publication Critical patent/TW201832197A/zh
Application granted granted Critical
Publication of TWI748035B publication Critical patent/TWI748035B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/04Architecture, e.g. interconnection topology
    • G06N3/045Combinations of networks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
    • G06N3/063Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/08Learning methods
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biomedical Technology (AREA)
  • Biophysics (AREA)
  • General Engineering & Computer Science (AREA)
  • Data Mining & Analysis (AREA)
  • Evolutionary Computation (AREA)
  • General Health & Medical Sciences (AREA)
  • Molecular Biology (AREA)
  • Computing Systems (AREA)
  • Computational Linguistics (AREA)
  • Artificial Intelligence (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Neurology (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

提供一種新穎的半導體裝置或顯示系統。顯示系統包括能夠利用人工智慧校正影像信號的校正電路。明確而言,藉由人工神經網路的學習構成能夠以使影像的不連貫性得到緩和的方式對影像信號進行校正的校正電路。然後,利用該學習後的人工神經網路進行推論(認知)來對影像信號進行校正,由此補償影像的不連貫性。由此,可以實現接縫不明顯的影像的顯示,從而可以提高高解析度影像的品質。

Description

顯示系統及電子裝置
本發明的一個實施方式係關於一種半導體裝置、顯示系統及電子裝置。
注意,本發明的一個實施方式不侷限於上述技術領域。作為本說明書等所公開的本發明的一個實施方式的技術領域的例子,可以舉出半導體裝置、顯示裝置、發光裝置、蓄電裝置、記憶體裝置、顯示系統、電子裝置、照明設備、輸入裝置、輸入輸出裝置、其驅動方法或者其製造方法。
注意,在本說明書等中,半導體裝置是指能夠藉由利用半導體特性而工作的所有裝置。電晶體、半導體電路、運算裝置及記憶體裝置等都是半導體裝置的一個實施方式。另外,顯示裝置、攝像裝置、電光裝置、發電裝置(包括薄膜太陽能電池、有機薄膜太陽能電池等)以及電子裝置有時包括半導體裝置。
隨著電視機(TV)的大螢幕化,對顯示高清晰度影像的需求越來越大,超高清電視廣播得到推進。2016年開始進行8K數位電視廣播的試播,並預定開始進行正式廣播。為此,開發出對應8K廣播的各種電子裝置(例如,非專利文獻1)。
以液晶顯示裝置及發光顯示裝置為代表的平板顯示器廣泛地用於影像的顯示。作為構成這些顯示裝置的電晶體的半導體材料主 要使用矽等,然而,近年來已開發出將使用金屬氧化物的電晶體用於顯示裝置的像素的技術(例如,專利文獻1、2)。
[專利文獻]
〔專利文獻1]日本專利申請公開第2007-96055號公報
[專利文獻2]日本專利申請公開第2007-123861號公報
[非專利文獻]
[非專利文獻1]S. Kawashima, et al., “13.3-In.8K x 4K 664-ppi OLED Display Using CAAC-OS FETs”、SID 2014 DIGEST, pp. 627-630.
本發明的一個實施方式的目的之一是提供一種新穎的半導體裝置或顯示系統。本發明的一個實施方式的目的之一是提供一種能夠顯示高品質的影像的半導體裝置或顯示系統。本發明的一個實施方式的目的之一是提供一種能夠顯示高解析度的影像的半導體裝置或顯示系統。本發明的一個實施方式的目的之一是提供一種能夠高速工作的半導體裝置或顯示系統。本發明的一個實施方式的目的之一是提供一種功耗低的半導體裝置或顯示系統。
注意,本發明的一個實施方式並不需要實現所有上述目的,只要可以實現至少一個目的即可。另外,上述目的的記載不妨礙其他目的的存在。可以從說明書、申請專利範圍、圖式等的記載顯而易見地看出並衍生上述以外的目的。
根據本發明的一個實施方式的顯示系統包括信號生成部及顯示部,信號生成部具有生成影像信號的功能,顯示部具有根據影像信號顯示影像的功能。顯示部包括像素部、第一驅動電路及第二驅動 電路。顯示部或信號生成部包括校正電路。像素部包括第一區域及第二區域。第一區域藉由第一驅動電路被供應影像信號,第二區域藉由第二驅動電路被供應影像信號,校正電路具有神經網路,神經網路具有對影像信號進行校正以補償第一區域與第二區域的邊界的影像的不連貫性的功能。
另外,根據本發明的一個實施方式的顯示系統包括運算處理裝置,運算處理裝置具有進行神經網路學習的功能,藉由學習得到的權係數可以被供應至校正電路。
另外,在根據本發明的一個實施方式的顯示系統中,可以藉由如下方法進行學習:以影像信號與對應於顯示部所顯示的影像的信號間的差為一定值以下的方式更新權係數。
另外,在根據本發明的一個實施方式的顯示系統中,神經網路構成自編碼器(AutoEncoder),自編碼器包括解碼器和編碼器,編碼器設置於信號生成部,解碼器設置於顯示部。
另外,在根據本發明的一個實施方式的顯示系統中,像素部包括多個像素,像素包括通道形成區中含有氫化非晶矽的電晶體。
另外,在根據本發明的一個實施方式的顯示系統中,像素部包括多個像素,像素包括通道形成區中含有金屬氧化物的電晶體。
另外,根據本發明的一個實施方式的電子裝置是搭載有上述顯示系統的電子裝置。
根據本發明的一個實施方式可以提供一種新穎的半導體裝置或顯示系統。根據本發明的一個實施方式可以提供一種能夠顯示高 品質的影像的半導體裝置或顯示系統。根據本發明的一個實施方式可以提供一種能夠顯示高解析度的影像的半導體裝置或顯示系統。根據本發明的一個實施方式可以提供一種能夠高速工作的半導體裝置或顯示系統。根據本發明的一個實施方式可以提供一種功耗低的半導體裝置或顯示系統。
注意,這些效果的記載不妨礙其他效果的存在。此外,本發明的一個實施方式並不需要具有所有上述效果。此外,本發明的一個實施方式並不需要具有所有上述效果。可以從說明書、申請專利範圍、圖式等的記載顯而易見地看出並衍生上述以外的效果。
10‧‧‧顯示系統
20‧‧‧顯示部
21‧‧‧像素部
22‧‧‧驅動電路
23‧‧‧驅動電路
24‧‧‧時序控制器
30‧‧‧信號生成部
31‧‧‧前端部
32‧‧‧解碼器
33‧‧‧影像處理電路
34‧‧‧接收部
35‧‧‧介面
36‧‧‧控制電路
40‧‧‧校正電路
41‧‧‧編碼器
42‧‧‧解碼器
50‧‧‧運算處理裝置
51‧‧‧區域
52‧‧‧像素
53‧‧‧驅動電路
54‧‧‧驅動電路
130‧‧‧積和運算元件
131‧‧‧乘法元件
132‧‧‧CM
133‧‧‧加法元件
134‧‧‧啟動函數元件
135‧‧‧CM
140‧‧‧可程式開關
141‧‧‧運算層
142‧‧‧開關層
160‧‧‧開關
161‧‧‧CM
162‧‧‧開關
200‧‧‧暫存器
210‧‧‧掃描鏈暫存器部
211‧‧‧暫存器
212‧‧‧選擇器
213‧‧‧正反器電路
214‧‧‧保持電路
215‧‧‧記憶體電路
216‧‧‧記憶體電路
220‧‧‧暫存器部
221‧‧‧暫存器
222‧‧‧閂鎖電路
223‧‧‧MUX
300‧‧‧顯示裝置
301‧‧‧基板
310‧‧‧顯示部
311‧‧‧像素
321‧‧‧TAB帶
322‧‧‧積體電路
331‧‧‧印刷基板
332‧‧‧TAB帶
333‧‧‧積體電路
350‧‧‧顯示裝置
351‧‧‧顯示面板
352‧‧‧像素部
353‧‧‧驅動電路
354‧‧‧驅動電路
355‧‧‧像素
360‧‧‧FPC
370‧‧‧顯示區域
400‧‧‧顯示裝置
411‧‧‧基板
412‧‧‧基板
420‧‧‧液晶元件
421‧‧‧導電層
422‧‧‧液晶層
423‧‧‧導電層
424‧‧‧配向膜
426‧‧‧絕緣層
430‧‧‧電晶體
431‧‧‧導電層
432‧‧‧半導體層
433‧‧‧導電層
434‧‧‧絕緣層
435‧‧‧雜質半導體層
437‧‧‧半導體層
438‧‧‧連接部
439‧‧‧偏光板
441‧‧‧彩色層
442‧‧‧遮光層
460‧‧‧電容器
481‧‧‧絕緣層
482‧‧‧絕緣層
483‧‧‧絕緣層
484‧‧‧絕緣層
485‧‧‧絕緣層
486‧‧‧導電層
487‧‧‧導電層
488‧‧‧絕緣層
490‧‧‧背光單元
612‧‧‧移動機構
613‧‧‧移動機構
615‧‧‧載物台
616‧‧‧滾珠螺杆機構
620‧‧‧雷射振盪器
621‧‧‧光學系統單元
622‧‧‧鏡子
623‧‧‧微透鏡陣列
624‧‧‧遮罩
625‧‧‧雷射
626‧‧‧雷射
627‧‧‧雷射光束
630‧‧‧基板
640‧‧‧非晶矽層
641‧‧‧多晶矽層
801‧‧‧電晶體
811‧‧‧絕緣層
812‧‧‧絕緣層
813‧‧‧絕緣層
814‧‧‧絕緣層
815‧‧‧絕緣層
816‧‧‧絕緣層
817‧‧‧絕緣層
818‧‧‧絕緣層
819‧‧‧絕緣層
820‧‧‧絕緣層
821‧‧‧金屬氧化物膜
822‧‧‧金屬氧化物膜
823‧‧‧金屬氧化物膜
824‧‧‧金屬氧化物膜
830‧‧‧氧化物層
850‧‧‧導電層
851‧‧‧導電層
852‧‧‧導電層
853‧‧‧導電層
860‧‧‧半導體裝置
870‧‧‧單晶矽晶圓
871‧‧‧CMOS層
872‧‧‧電晶體層
873‧‧‧閘極電極
874‧‧‧電極
875‧‧‧電極
940‧‧‧顯示區域
7000‧‧‧顯示部
7100‧‧‧電視機
7101‧‧‧外殼
7103‧‧‧支架
7111‧‧‧遙控器
7200‧‧‧筆記型個人電腦
7211‧‧‧外殼
7212‧‧‧鍵盤
7213‧‧‧指向裝置
7214‧‧‧外部連接埠
7300‧‧‧數位看板
7301‧‧‧外殼
7303‧‧‧揚聲器
7311‧‧‧資訊終端設備
7400‧‧‧數位看板
7401‧‧‧柱子
7411‧‧‧資訊終端設備
在圖式中:圖1A和圖1B是示出顯示系統的結構實例的圖;圖2是示出顯示部的結構實例的圖;圖3是示出顯示部的工作例的圖;圖4是示出校正電路的結構實例的圖;圖5A至圖5C是示出神經網路的工作例的圖;圖6是示出神經網路的結構實例的圖;圖7是示出神經網路的結構實例的圖;圖8是示出神經網路的結構實例的圖;圖9是示出神經網路的結構實例的圖;圖10是示出積和運算元件的結構實例的圖;圖11A和圖11B是示出可程式開關的結構實例的圖;圖12是示出暫存器的結構實例的圖;圖13是示出暫存器的結構實例的圖;圖14是示出暫存器的結構實例的圖; 圖15是時序圖;圖16A和圖16B是示出像素的結構實例的圖;圖17是示出顯示系統的結構實例的圖;圖18是示出自編碼器的結構實例的圖;圖19是示出顯示部的結構實例的圖;圖20是示出顯示裝置的結構實例的圖;圖21是示出顯示裝置的結構實例的圖;圖22A和圖22B是示出顯示裝置的結構實例的圖;圖23是示出顯示裝置的結構實例的圖;圖24是示出顯示裝置的結構實例的圖;圖25是示出顯示裝置的結構實例的圖;圖26是示出顯示裝置的結構實例的圖;圖27A至圖27G是示出電晶體的結構實例的圖;圖28A至圖28E是示出電晶體的結構實例的圖;圖29A和圖29B是說明雷射照射方法及雷射晶化裝置的圖;圖30A和圖30B是說明雷射照射方法的圖;圖31A至圖31C是示出電晶體的結構實例的圖;圖32是示出能帶結構的圖;圖33是示出半導體裝置的結構實例的圖;圖34A至圖34D是示出電子裝置的結構實例的圖。
下面,參照圖式對本發明的實施方式進行詳細說明。注意,本發明不侷限於以下實施方式中的說明,而所屬技術領域的通常知識者可以很容易地理解一個事實就是其方式及詳細內容在不脫離本發明的精神及其範圍的情況下可以被變換為各種各樣的形式。因此,本發明不應該被解釋為僅限定在下面所示的實施方式所記載的內容中。
另外,本發明的一個實施方式在其範疇內包括半導體裝置、 記憶體裝置、顯示裝置、攝像裝置、RF(Radio Frequency:射頻)標籤等所有裝置。此外,顯示裝置在其範疇內包括液晶顯示裝置、其每個像素具備以有機發光元件為代表的發光元件的發光裝置、電子紙、DMD(Digital Micromirror Device:數位微鏡裝置)、PDP(Plasma Display Panel;電漿顯示面板)、FED(Field Emission Display;場致發射顯示器)等。
在本說明書等中,金屬氧化物(metal oxide)是指廣義上的金屬的氧化物。金屬氧化物被分類為氧化物絕緣體、氧化物導電體(包括透明氧化物導電體)和氧化物半導體(Oxide Semiconductor,也可以簡稱為OS)等。例如,在將金屬氧化物用於電晶體的通道區域的情況下,有時將該金屬氧化物稱為氧化物半導體。換言之,在金屬氧化物具有放大作用、整流作用和開關作用中的至少一個的情況下,可以將該金屬氧化物稱為金屬氧化物半導體(metal oxide semiconductor),或者可以將其縮稱為OS。下面,將在通道區域中包含金屬氧化物的電晶體也稱為OS電晶體。
此外,在本說明書等中,有時將包含氮的金屬氧化物也稱為金屬氧化物(metal oxide)。此外,也可以將包含氮的金屬氧化物稱為金屬氧氮化物(metal oxynitride)。將在後面說明金屬氧化物的詳細內容。
在本說明書等中,當明確地記載為“X與Y連接”時,表示在本說明書等中公開了如下情況:X與Y電連接的情況;X與Y在功能上連接的情況;以及X與Y直接連接的情況。因此,不侷限於圖式或文中所示的連接關係,例如其他的連接關係也包括在圖式或文中所記載的範圍內。在此,X和Y都是物件(例如,裝置、元件、電路、佈線、電極、端子、導電膜、層等)。
作為X與Y直接連接的情況的一個例子,可以舉出在X與Y之間沒有連接能夠電連接X與Y的元件(例如開關、電晶體、電容器、電感器、電阻器、二極體、顯示元件、發光元件和負載等),並且X與Y沒有藉由能夠電連接X與Y的元件(例如開關、電晶體、電容器、電感器、電阻器、二極體、顯示元件、發光元件和負載等)連接的情況。
作為X和Y電連接的情況的一個例子,可以在X和Y之間連接一個以上的能夠電連接X和Y的元件(例如開關、電晶體、電容器、電感器、電阻器、二極體、顯示元件、發光元件、負載等)。另外,開關具有控制開啟和關閉的功能。換言之,開關具有其成為開啟狀態或關閉狀態而控制是否使電流流過的功能。或者,開關具有選擇並切換電流路徑的功能。另外,X和Y電連接的情況包括X與Y直接連接的情況。
作為X和Y在功能上連接的情況的一個例子,可以在X和Y之間連接一個以上的能夠在功能上連接X和Y的電路(例如,邏輯電路(反相器、NAND電路、NOR電路等)、信號轉換電路(DA轉換電路、AD轉換電路、γ(伽瑪)校正電路等)、電位位準轉換電路(電源電路(升壓電路、降壓電路等)、改變信號的電位位準的位準轉換器電路等)、電壓源、電流源、切換電路、放大電路(能夠增大信號振幅或電流量等的電路、運算放大器、差動放大電路、源極隨耦電路、緩衝器電路等)、信號產生電路、記憶體電路、控制電路等)。注意,例如,即使在X與Y之間夾有其他電路,當從X輸出的信號傳送到Y時,就可以說X與Y在功能上是連接著的。另外,X與Y在功能上連接的情況包括X與Y直接連接的情況及X與Y電連接的情況。
此外,當明確地記載為“X與Y電連接”時,在本說明書等中公開了如下情況:X與Y電連接的情況(換言之,以中間夾有其他元件或其他電路的方式連接X與Y的情況);X與Y在功能上連接的情況 (換言之,以中間夾有其他電路的方式在功能上連接X與Y的情況);以及X與Y直接連接的情況(換言之,以中間不夾有其他元件或其他電路的方式連接X與Y的情況)。換言之,當明確記載為“電連接”時,在本說明書等中公開了與只明確記載為“連接”的情況相同的內容。
另外,在沒有特別的說明的情況下,在不同圖式中附有相同元件符號的組件表示相同的組件。
另外,即使示出在圖式上獨立的組件相互電連接,也有一個組件兼有多個組件的功能的情況。例如,在佈線的一部分用作電極時,一個導電膜兼有佈線和電極的兩個組件的功能。因此,本說明書中的“電連接”的範疇內還包括這種一個導電膜兼有多個組件的功能的情況。
實施方式1
在本實施方式中,說明本發明的一個實施方式的半導體裝置及顯示系統。
〈顯示系統的結構實例〉
圖1A示出顯示系統10的結構實例。顯示系統10具有根據從外部接收的資料生成用來顯示影像的信號並根據該影像信號顯示影像的功能。顯示系統10包括顯示部20及信號生成部30。
顯示部20及信號生成部30都可以由半導體裝置構成。因此,也可以將顯示部20及信號生成部30稱為半導體裝置。
顯示部20具有根據從信號生成部30輸入的影像信號顯示影像的功能。顯示部20包括像素部21、驅動電路22、驅動電路23、時序控制器24。
像素部21由多個像素構成並具有顯示影像的功能。像素都具有顯示元件並具有顯示指定的灰階的功能。根據從驅動電路22及驅動電路23輸出的信號控制像素的灰階,由此在像素部21顯示指定的影像。
驅動電路22具有將用於選擇像素的信號(以下也稱為選擇信號)供應給像素部21的功能。驅動電路23具有將用於使像素顯示指定的灰階的信號(以下也稱為影像信號)供應給像素部21的功能。藉由對被供應有選擇信號的像素供應影像信號,像素部21顯示指定的影像。驅動電路22也可以被稱為閘極側驅動電路、閘極驅動器。驅動電路23也可以被稱為源極側驅動電路、源極驅動器。
時序控制器24具有生成驅動電路22、驅動電路23等所使用的時序信號的功能。從驅動電路22輸出選擇信號的時序或從驅動電路23輸出影像信號的時序由時序控制器24生成的時序信號進行控制。另外,當驅動電路22或驅動電路23由多個驅動電路構成時,從該多個驅動電路輸出信號的時序根據時序控制器24生成的時序信號而同步。
信號生成部30具有根據從外部輸入的資料生成影像信號的功能。信號生成部30包括前端部31、解碼器32、影像處理電路33、接收部34、介面35、控制電路36、校正電路40。
前端部31具有接收從外部輸入的信號並進行信號處理的功能。前端部31被輸入廣播信號等的影像資料。前端部31可以具有對接收的信號進行解調及數位-類比變換等的功能。另外,前端部31可以具有進行錯誤糾正的功能。
解碼器32具有解密被編碼的信號的功能。當輸入到前端部31的信號被壓縮時,利用解碼器32對信號進行解壓縮。例如,解碼器 32可以具有進行熵解密、逆量子化、逆離散餘弦變換(IDCT)或逆離散正弦變換(IDST)等逆正交變換、圖框內預測、圖框間預測等的功能。
作為8K廣播的編碼標準採用H.265/MPEG-H High Efficiency Video Coding(以下也稱為HEVC)。當輸入至前端部31的信號依照HEVC被編碼時,利用解碼器32進行CABAC(Context Adaptive Binary Arithmetic Coding)解密。
影像處理電路33具有對從解碼器32輸入的信號進行影像處理的功能。明確而言,影像處理電路33可以具有進行伽瑪校正、調光、調色等的功能。藉由利用影像處理電路33進行的影像處理生成影像信號,並將該影像信號作為信號SD輸出至校正電路40。
接收部34具有接收從外部輸入的控制信號的功能。可以利用遙控器、可攜式資訊終端(智慧手機、平板終端等)、顯示部20中設置的操作按鈕等對接收部34輸入控制信號。
介面35具有對接收部34所接收的控制信號進行適當的信號處理並將處理後的信號輸出至控制電路36的功能。
控制電路36具有對信號生成部30中的各電路供給控制信號的功能。例如,控制電路36具有對影像處理電路33及校正電路40供給控制信號的功能。利用控制電路36的控制可以根據接收部34所接收的控制信號進行。
校正電路40具有校正從影像處理電路33輸入的影像信號的功能。明確而言,校正電路40具有當像素部21被分割為多個區域時對信號SD進行校正以補償被分割的區域間的邊界的影像的不連貫性的 功能。由校正電路40校正後的影像信號作為信號SD′輸出至驅動電路23。以下對像素部21的分割以及校正電路40所進行的接縫的補償進行詳細說明。
圖2示出像素部21被分割的顯示部20的結構實例。顯示部20包括具有多個像素52的像素部21、多個驅動電路53、多個驅動電路54。圖1A和圖1B中的驅動電路22由多個驅動電路53構成,圖1A和圖1B中的驅動電路23由多個驅動電路54構成。
像素52都包括顯示元件。作為設置在像素52中的顯示元件的例子,可以舉出液晶元件、發光元件等。作為液晶元件,可以採用透射型液晶元件、反射型液晶元件、半透射型液晶元件等。此外,作為顯示元件,也可以使用快門方式的MEMS(Micro Electro Mechanical System:微機電系統)元件、光干涉方式的MEMS元件、應用微囊方式、電泳方式、電潤濕方式、電子粉流體(日本的註冊商標)方式等的顯示元件等。另外,作為發光元件,例如可以舉出OLED(organic light-emitting diode:有機發光二極體)、LED(light-emitting diode;發光二極體)、QLED(Quantum-dot Light Emitting Diode:量子點發光二極體)、半導體雷射等自發光性發光元件。像素52的具體結構實例將在後面說明。
可以自由地設定像素52的個數。為了顯示高清晰度的影像,較佳為多配置像素。例如,當進行2K影像的顯示時,較佳為設置1920×1080個以上的像素。另外,當進行4K影像的顯示時,較佳為設置3840×2160個以上或4096×2160個以上的像素。另外,當進行8K影像的顯示時,較佳為設置7680×4320個以上的像素。另外,像素部21可以顯示比8K更高清晰度的影像。
像素52分別與佈線SL及佈線GL連接。另外,佈線GL分別 與驅動電路22連接,佈線SL分別與驅動電路23連接。佈線GL被供給選擇信號,佈線SL被供給影像信號。
驅動電路53具有向像素52供給選擇信號的功能。明確而言,驅動電路53具有向佈線GL提供選擇信號的功能,佈線GL具有向像素52傳送從驅動電路53輸出的選擇信號的功能。另外,可以將驅動電路53成為閘極側驅動電路、閘極驅動器。另外,也可以將佈線GL稱為選擇信號線、閘極線等。
驅動電路54具有向像素52提供影像信號的功能。明確而言,驅動電路54具有向佈線SL提供影像信號的功能,佈線SL具有向像素52傳送從驅動電路54輸出的影像信號的功能。另外,可以將驅動電路54稱為源極側驅動電路、源極驅動器。另外,也可以將佈線SL稱為影像信號線、源極線等。
在為了顯示上述2K、4K、8K等高解析度的影像而在像素部21設置多個像素52的情況下,佈線GL、佈線SL的長度增加,而使佈線GL、佈線SL的寄生電阻變大。另外,如圖2所示,佈線GL與佈線SL彼此交叉地設置。因此,隨著像素52的個數增加交叉部的個數也增加,佈線GL與佈線SL形成的寄生電容也變大。為此,在圖2中採用將像素部21分割為多個區域51並在各區域51中設置驅動電路53及驅動電路54的結構。
明確而言,在圖2中,像素部21被分割為四個區域51(51(1,1)至(2,2)),四個區域51分別包括m列n行(m、n為自然數)的像素52。另外,設置有四個驅動電路53(53(1,1)至(2,2))及四個驅動電路54(54(1,1)至(2,2))。
另外,在圖2中,將與驅動電路53(1,1)、(1,2)連接的 佈線GL記作佈線GL1,將與驅動電路53(2,1)、(2,2)連接的佈線GL記作佈線GL2。另外,將與驅動電路54(1,1)、(1,2)、(2,1)、(2,2)連接的佈線SL分別記作佈線SL11、佈線SL12、佈線SL21、佈線SL22。另外,將與第i列第j行(i為1以上且m以下的整數、j為1以上n且以下的整數)的像素52連接的佈線SL和佈線GL分別記作佈線SL[i]、佈線GL[j]。
區域51(1,1)至(2,2)分別藉由驅動電路54(1,1)至(2,2)被供給影像信號。為此,位於像素部21的上側的區域51(51(1,1)、(1,2))中的像素52可以藉由上側的驅動電路54(54(1,1)、(1,2))被供給影像信號,位於像素部21的下側的區域51(51(2,1)、(2,2))中的像素52可以藉由下側的驅動電路54(54(2,1)、(2,2))被供給影像信號。由此,可以縮短與一個驅動電路54連接的佈線SL,由此可以降低寄生電阻及寄生電容,從而可以高速地進行影像信號的供給。由此,可以準確地顯示高解析度的影像。
另外,圖2示出像素部21的上側的區域進一步被分割為兩個區域51(1,1)、(1,2)而像素部21的下側的區域進一步被分割為兩個區域51(2,1)、(2,2)的結構實例。此時,從驅動電路54(1,1)、(1,2)輸出影像信號的時序被同步,從驅動電路54(2,1)、(2,2)輸出影像信號的時序被同步。另外,向區域51(1,1)、(1,2)供應影像信號的驅動電路也可以由驅動電路54(1,1)、(1,2)一體化的電路構成。另外,向區域51(2,1)、(2,2)供給影像信號的驅動電路也可以由驅動電路54(2,1)、(2,2)一體化的電路構成。另外,驅動電路54(1,1)、(1,2)、(2,1)、(2,2)可以分別由多個驅動電路構成。
另外,在圖2中,一個佈線GL連接有兩個驅動電路53。明確而言,區域51(1,1)、(1,2)中的像素52藉由佈線GL與驅動電 路53(1,1)、(1,2)連接。另外,區域51(2,1)、(2,2)中的像素52藉由佈線GL與驅動電路53(2,1)、(2,2)連接。此時,從驅動電路53(1,1)、(1,2)輸出選擇信號的時序被同步,從驅動電路53(2,1)、(2,2)輸出選擇信號的時序被同步。由此,可以從佈線GL的兩端供給選擇信號,從而可以高速地供給選擇信號。另外,在不影響選擇信號的傳送的情況下,可以省略驅動電路53(1,1)、(1,2)中的一個及驅動電路53(2,1)、(2,2)中的一個。
另外,圖2示出像素部21被分割為四個區域51時的情況,但是分割數不侷限於此,可以自由設定。另外,圖2示出四個區域51中的像素52的列數及行數相同的例子,但是不侷限於此,像素52的列數及行數可以在各區域51中自由設定。
如上所述,當像素部21被分割為多個區域51時,較佳為確保區域51的接縫中的影像的連貫性。由於佈線SL的寄生電阻或寄生電容等的影響,尤其是接縫附近的像素52所顯示的灰階容易產生誤差。例如,如圖3所示,考慮佈線SL11[1]、SL21[1]被供給影像信號的情況。在此,佈線SL被附加與佈線GL的交叉部等形成的寄生電容PC、寄生電阻PR等。更明確而言,驅動電路54與像素52間的距離越長,佈線SL形成的影像信號的路徑越長,寄生電阻PR越大。另外,佈線GL與佈線SL的交叉部越多,寄生電容PC越大。由此,發生影像信號的延遲等而使供給至像素52的影像信號發生誤差。
影像信號的誤差在向離驅動電路54最遠的像素52(圖中的像素52E11、52E21)供給影像信號時最大。因此,與這些像素52鄰接區域(圖中的區域S)中尤其容易出現影像的不連貫。
為了確保影像的連貫性,可以對應設置於佈線SL的末端附近的像素52E11、52E21設定選擇信號的脈衝寬度。在該情況下,所有的 像素52的選擇期間變長而使選擇所有行所需的時間變長。為此,影像更新所需的時間變長導致工作速度下降。
在此,根據本發明的一個實施方式的顯示系統10包括能夠利用人工智慧(AI:Artificial Intelligence)校正影像信號的校正電路40。明確而言,藉由人工神經網路(ANN:Artificial Neural Network)的學習構成尤其能夠以使區域51的接縫中的影像的不連貫性得到緩和的方式對影像信號進行校正的校正電路40。然後,利用該學習後的人工神經網路進行推論(認知)來對影像信號進行校正,由此補償影像的不連貫性。由此,可以實現接縫不明顯的影像的顯示,從而可以提高高解析度影像的品質。
人工智慧是指模仿人的智慧的電腦。人工神經網路是以由神經元和突觸構成的神經網為模型的電路,人工神經網路是人工智慧的一種。本說明書等中的“神經網路”尤其是指人工神經網路。
圖1A所示的校正電路40包括神經網路NN。以下對使用神經網路的校正電路40進行詳細說明。
〈校正電路的結構實例〉
圖4示出校正電路40的結構實例。校正電路40包括神經網路NN具有對信號SD進行校正的功能。神經網路NN包括輸入層IL、輸出層OL、多個中間層HL。神經網路NN包括多個中間層HL而能夠進行深度學習。輸出層OL、輸入層IL、中間層HL分別具有多個神經元電路,設置於不同層的神經元電路藉由突觸電路彼此連接。
當將信號SD輸入到神經網路NN時,在各層中進行運算處理。各層的運算處理藉由前層所包括的神經元電路的輸出與權係數的積和運算執行。此外,層與層的結合既可以是所有神經元彼此結合的全結 合,也可以是一部分的神經元彼此結合的部分結合。神經網路NN的具體的結構實例將在後面進行說明。
圖5A至圖5C示出神經網路NN的學習及推論的具體例子。圖5A示出神經網路NN學習前的狀態。圖5B示出神經網路NN學習時的狀態。圖5C示出神經網路NN推論時的狀態。
首先,在圖5A中,從影像處理電路33輸出信號SD。信號SD是對應於影像A的影像信號。神經網路NN在學習前不進行信號SD的校正,信號SD藉由神經網路NN被輸出到驅動電路23。然後,信號SD被供給至像素部21,像素部21根據信號SD顯示影像。此時,將像素部21實際顯示的影像稱為影像B。
在此,在像素部21被分割為多個區域的情況下,如之前所述,接縫區域S(參照圖3)附近有可能出現影像的不連貫。圖5A示出影像B中能夠看出接縫時的狀態。此時,將對應於像素部21實際顯示的影像B的信號稱為信號DD。
作為信號DD,例如,可以藉由利用影像感測器等對像素部21顯示的影像進行攝像而取得。另外,當可以從由像素52得到的信號(例如,像素52所保持的電位、像素52中的電流等)判斷像素52的灰階時,可以藉由讀出該信號來取得信號DD。
當在影像B中觀察到接縫時,進行神經網路NN的學習。作為學習,將信號SD用作學習信號及監督信號來進行。明確而言,如圖5B所示,神經網路NN的輸入層IL被供給信號SD並以信號SD與信號DD的差為0的方式(也就是說,以像素部21實際顯示的影像B與想要顯示的影像(影像A)為相同的方式)神經網路NN的權係數被更新。權係數的更新可以使用誤差反向傳播方式等。
直到信號SD與信號DD的差變為一定值以下反復進行權係數的更新。信號SD與信號DD的差的算出可以在輸出層OL的內部或外部進行。另外,可以自由地設定差的允許範圍。當信號SD與信號DD的差變為一定值以下時,結束神經網路NN的學習。
神經網路NN的權係數的初始值可以由亂數決定。由於權係數的初始值有可能影響學習速度(例如,權係數的收斂速度、神經網路NN的預測精度等),所以當學習速度較慢時可以重新設定權係數的初始值。
接著,藉由進行了上述學習的神經網路NN的推論對信號SD進行校正。如圖5C所示,當輸入層IL被輸入信號SD時,神經網路NN利用藉由學習更新的權係數進行運算來對信號SD進行校正。然後,將運算結果作為信號SD′從輸出層OL輸出並藉由驅動電路23供給至像素部21。
在此,信號SD′是由以補償影像B的接縫的方式進行了學習的神經網路NN(圖5B)進行校正後的影像信號。因此,藉由將信號SD′供應給像素部21可以顯示觀察不出接縫的連續的影像B′。
另外,也可以逐行或以多個行的像素為單位進行信號SD的校正。在該情況下,在進行神經網路NN的推論時,逐行或以多個行的像素為單位改變權係數。由此,可以按距接縫的距離改變影像信號的校正內容。
另外,也可以僅對指定區域的像素的信號SD進行校正。例如,可以對供應給設置於區域51的邊界附近的多個行及/或多個列的像素的信號SD進行校正而不對其他的信號SD進行校正。此時,可以將學習時進行信號DD的取得的區域限定為區域51的邊界附近。
另外,當利用影像處理電路33進行校正處理(伽瑪校正、調光、調色等)時,作為神經網路NN學習時所使用的學習資料,可以使用進行該校正處理之前的信號也可以使用進行該校正處理後的信號。當使用進行該校正處理之前的信號時,神經網路NN的推論可以包括該校正處理的至少一部分。由此,可以省略影像處理電路33所進行的校正處理的至少一部分,從而可以簡化信號處理。
如上所述,藉由利用神經網路NN對影像信號進行校正可以實現觀察不到接縫的影像的顯示,由此可以提高高解析度影像的品質。
另外,上述神經網路NN的學習可以利用設置於信號生成部30的外部的運算處理裝置50等進行。作為運算處理裝置50,可以使用專用伺服器或雲等運算處理能力強的電腦。藉由對運算處理裝置50搭載支持神經網路NN的軟體,可以利用運算處理裝置50進行神經網路NN的學習。藉由將藉由學習獲得的權係數藉由接收部34供給至校正電路40,可以更新設置於校正電路40中的神經網路NN的權係數。如此,藉由在信號生成部30的外部進行神經網路NN的學習,可以簡化信號生成部30的結構。另外,可以利用後面將說明的暫存器進行對校正電路40的權係數的供給。
另外,權係數的更新也可以藉由使用者利用遙控器等對接收部34傳送控制信號來進行。由此,即便在產品出廠後使用者也可以容易地進行產品升級。
另外,可以僅允許具有特定權利的使用者所使用的顯示系統10進行權係數更新。由此,可以僅對特定使用者提供高品質的電視廣播等服務。
另外,雖然在圖1A中示出將校正電路40設置在信號生成部30中的結構,但是也可以如圖1B所示地將校正電路40設置在顯示部20中。此時,可以將信號生成部30用於其他的顯示部20,從而可以提高信號生成部30的通用性。
[分層神經網路]
作為設置於校正電路40中的神經網路NN,可以使用分層神經網路。以下對分層神經網路進行說明。
圖6示出分層神經網路的一個例子。第(k-1)層(k是2以上的整數)具有P個(P是1以上的整數)神經元、第k層具有Q個(Q是1以上的整數)神經元、第(k+1)層具有R個(R是1以上的整數)神經元。
第(k-1)層的第p神經元(p是1以上且P以下的整數)的輸出信號zp (k-1)與權係數wqp (k)的積輸入到第k層的第q神經元(q是1以上且Q以下的整數),第k層的第q神經元的輸出信號zq (k)與權係數wrq (k+1)的積輸入到第(k+1)層的第r神經元(r是1以上且R以下的整數),第(k+1)層的第r神經元的輸出信號為zr (k+1)
此時,輸入到第k層的第q神經元的信號的總和uq (k)以下式表示。
另外,來自第k層的第q神經元的輸出信號zq (k)以下式定義。
[公式2]
函數f(uq (k))是啟動函數,可以使用階梯函數、線性斜坡函數或sigmoid函數等。
既可以在所有神經元中使用相同的啟動函數,也可以在所有神經元中使用不同的啟動函數。此外,啟動函數也可以在各層中相同或不同。
這裡,考慮圖7所示的共由L層(這裡L是3以上的整數)構成的分層神經網路(亦即,這裡k是2以上且(L-1)以下的整數)。第一層是分層神經網路的輸入層,第L層是分層神經網路的輸出層,第二層至第(L-1)層是分層神經網路的隱藏層。
第一層(輸入層)具有P個神經元,第k層(隱藏層)具有Q[k]個(Q[k]是1以上的整數)神經元,第L層(輸出層)具有R個神經元。
第一層的第s[1]神經元(s[1]是1以上P以下的整數)的輸出信號為zs[1] (1),第k層的第s[k]神經元(s[k]是1以上且Q[k]以下的整數)的輸出信號為zs[k] (k),第L層的第s[L]神經元(s[L]是1以上且R以下的整數)的輸出信號為zs[L] (L)
第(k-1)層的第s[k-1]神經元(s[k-1]是1以上且Q[k-1]以下的整數)的輸出信號zs[k-1] (k-1)與權係數ws[k]s[k-1] (k)的積us[k] (k)輸入到第k層的第s[k]神經元,第(L-1)層的第s[L-1]神經元(s[L-1]是1以上且Q[L-1]以下的整數)的輸出信號zs[L-1] (L-1)與權係數ws[L]s[L-1] (L)的積us[L] (L)輸入到第L層的第s[L]神經元。
接著,對利用誤差反向傳播方式的學習方法進行說明。圖8是說明利用誤差反向傳播方式的學習方法的圖。誤差反向傳播方式是指以分層神經網路的輸出與監督信號的誤差變小的方式改變權係數的方式。
例如,假設對第一層的第s[1]神經元輸入輸入資料,從第L層的第s[L]神經元輸出輸出資料zs[L] (L)。在此,當以對於輸出資料zs[L] (L)的監督信號為ts[L] (L)時,誤差能量E可以以輸出資料zs[L] (L)及監督信號ts[L] (L)表示。
藉由將相對於誤差能量E的第k層的第s[k]神經元的權係數ws[k]s[k-1] (k)的更新量設定為E/ws[k]s[k-1] (k),可以更新權係數。在此,當第k層的第s[k]神經元的輸出值zs[k] (k)的誤差δs[k] (k)E/us[k] (k)定義時,δs[k] (k)E/ws[k]s[k-1] (k)分別可以以如下公式表示。
f’(us[k] (k))是啟動函數的導函數。啟動函數的導函數例如可以藉由將運算放大器的輸出端子與對應於所希望的導函數的運算電路連接來求出。
在此,當第(k+1)層為輸出層時,亦即,當第(k+1)層為第L層時,δs[L] (L)E/ws[L]s[L-1] (L)分別可以以如下公式表示。
藉由公式(D1)至公式(D6)可以求出所有神經元電路的誤差δs[k] (k)及δs[L] (L)。此外,權係數的更新量根據誤差δs[k] (k)、δs[L] (L)及所希望的參數等設定。
在校正電路40中,可以藉由利用上述誤差反向傳播方式以圖5B所示的信號SD與信號DD的誤差變小的方式更新權係數來進行神經網路NN的學習。
[結構可變的神經網路]
設置於校正電路40中的神經網路NN可以使用權係數及網路結構可變的神經網路。圖9示出該神經網路NN的結構實例。
圖9所示的神經網路NN具有由運算層141[1]至141[M]及開關層142[1]至142[M-1]構成的分層結構。M為2以上的整數。
運算層141[1]包括積和運算元件130[1]至130[S1],運算層 141[M]包括積和運算元件130[1]至130[SM]。開關層142[1]包括可程式開關140[1]至140[S2],開關層142[M-1]包括可程式開關140[1]至140[SM]。S1至SM分別為1以上的整數。開關層142具有控制不同的兩個運算層141的連接的功能。
可程式開關140具有控制第一運算層141中的多個積和運算元件130和第二運算層141中的積與運算元件130的連接的功能。例如,在圖9中,可程式開關140[S2]具有控制運算層141[1]中的積和運算元件130[1]至130[S1]與運算層141[2]中的積和運算元件130[S2]的連接的功能。
在本說明書中,有時也將積和運算元件130稱為神經元。
圖10是示出積和運算元件130的結構實例的方塊圖。積和運算元件130由分別與輸入信號IN[1]至IN[S]對應的乘法元件131[1]至131[S]、加法元件133、啟動函數元件134、CM(組態記憶體)132[1]至132[S]、CM135構成。S為1以上的整數。
乘法元件131具有將CM132中儲存的資料與輸入信號IN相乘的功能。CM132中儲存有權係數。
加法元件133具有將乘法元件131[1]至131[S]的輸出(相乘結果)都加在一起的功能。
啟動函數元件134按照由CM135中保存的資料定義的函數對加法元件133的輸出(積和運算結果)進行運算並輸出輸出信號OUT。作為該函數,可以採用sigmoid函數、tanh函數、softmax函數、ReLU函數、臨界值函數等。作為這些函數,可以利用表格方式或折線近似等進行安裝並將對應的資料作為組態資料儲存在CM135中。
CM132[1:S]與CM135較佳為分別具有各自的寫入電路。由此,可以獨立地進行CM132[1:S]的資料更新及CM135的資料更新。亦即,可以在不更新CM135的資料的情況下對CM132[1:S]的資料反復地進行更新。如此,在進行神經網路學習時,可以反復地只對權係數進行更新,由此可以進行高效地學習。
圖11A是示出可程式開關140的結構的電路圖。可程式開關140包括開關160。
可编程升关140具有將输出信号OUT[1]至OUT[S]作為输入信号IN[1]至IN[S]傳達的功能。例如,在图9中,可编程开关140[S2]具有控制运算层141[1]的输出信号OUT[1]至OUT[S1]与运算层141[2]中的积和运算元件130[S2]的输入信号IN[1:S2]的连接的功能。
另外,可程式開關140具有控制信號“0”與積和運算元件130的輸入信號IN[1]至IN[S]的連接的功能。
圖11B是示出開關160的結構實例的電路圖。開關160包括CM161和開關162。開關162具有控制OUT[i]與IN[i]的導通的功能。另外,開關162具有控制“0”與IN[i]的導通的功能。根據CM161中儲存的組態資料控制開關162的開啟/關閉。作為開關162可以使用電晶體。
另外,當積和運算元件130不將從上一運算層141輸出的OUT[i]用作輸入時,作為IN[i]對該積和運算元件130供給“0”。此時,停止對與IN[i]對應的乘法元件131[i]的電力供給(進行電源閘控),由此可以降低功耗。例如,在圖9中,當運算層141[2]中的積和運算元件130[S2]不將來自運算層141[1]的OUT[1]用作輸入時,作為IN[1]對積和運算元件130[S2]供給“0”,停止對乘法元件131[1]的電 力供給。
另外,當某一運算層141中的積和運算元件130的OUT[i]不被供給至其他的運算層141中的任一積和運算元件130時,停止對所有輸出OUT[i]的積和運算元件130的電力供給,由此可以降低功耗。例如,在圖9中,當運算層141[1]中的積和運算元件130[S1]與其他的運算層141中的任一積和運算元件130都不連接時,停止對所有積和運算元件130[S1]的電力供給。
在上述結構中,組態記憶體可以使用SRAM(Static Ramdom Access Memory)、MRAM(Magnetoresistive Random Access Memory)構成。另外,組態記憶體也可以由使用OS電晶體的記憶體(以下也稱為OS記憶體)構成。藉由將OS記憶體用於組態記憶體,可以大幅降低神經網路NN的功耗。
例如,藉由以OS記憶體構成圖10所示的CM132[1]至132[S]及CM135,作為神經網路NN可以以較少的元件數構成低功耗的網路。
例如,藉由以OS記憶體構成圖11B所示的CM161,作為神經網路NN可以以較少的元件數構成低功耗的網路。
另外,藉由作為乘法元件131及加法元件133使用類比電路,可以減少構成積和運算元件130的電晶體數。
再者,藉由作為積和運算元件130的入輸出信號使用類比信號,可以減少構成網路的佈線數。
圖9中的神經網路NN可以生成具有所希望的網路結構的可程式開關140的組態資料並按照該組態資料進行學習。當藉由學習對 權係數進行更新時,不更新可程式開關140的組態資料而僅反復地更新權係數的組態資料是有效的結構。因此,較佳為積和運算元件130中的CM132[1:S]與可程式開關140中的CM161藉由不同電路被寫入組態資料。
如上所述,可以藉由控制可程式開關140來控制神經網路的層數以及運算中使用的積和運算元件130的個數等。由此,可以實現能夠對應影像信號的內容改變網路的結構的神經網路NN。
〈改變權係數〉
如上所述,可以逐行或以多個行的像素為單位進行信號SD的校正。另外,可以指定區域的像素的信號SD進行校正。此時,需要在對佈線GL進行依次掃描的期間中更新神經網路NN的權係數。由此,可以高速地進行權係數的更新。
在此,為了高速地更新權係數,採用包括多個儲存有權係數組的掃描鏈暫存器部的暫存器的結構是有效的。此時,可以藉由切換對神經網路NN輸出權係數的掃描鏈暫存器部來迅速地切換權係數的輸出。以下對具有該結構的暫存器的結構實例進行說明。
[暫存器的結構實例]
圖12示出暫存器200的結構實例。暫存器200包括多個掃描鏈暫存器部210、暫存器部220。掃描鏈暫存器部210儲存有用於影像信號的校正的神經網路NN的權係數組。另外,暫存器可以設置於顯示部20或信號生成部30。
在此,雖然示出設置有兩個掃描鏈暫存器部210(210a、210b)的結構,但是掃描鏈暫存器部210的個數可以為3以上的任意數。掃描鏈暫存器部210a、210b可以分別儲存有用於生成指定的脈衝寬度的 選擇信號的參數組。
暫存器部220包括多個暫存器221。掃描鏈暫存器部210a包括多個暫存器211a、節點SCIN1、SCOT1。掃描鏈暫存器部210b包括多個暫存器211b、節點SCIN2、SCOT2。
暫存器211a、211b是即使電源被切斷資料也不會消失的非揮發性暫存器。為了使暫存器211a、211b具有非揮發性,暫存器211a、211b具有使用OS電晶體的保持電路。
金屬氧化物比矽等半導體的能隙大而可以降低少數載子密度。因此,當OS電晶體為關閉狀態時,OS電晶體的源極與汲極間的流過的電流(以下也稱為關態電流)極小。因此,與使用通道區域中包含矽的電晶體(以下也稱為Si電晶體)等的情況相比,藉由對暫存器211a、211b使用OS電晶體,可以長時間地保持資料。由此,即便是在停止對暫存器211a、211b供應電力的期間也可以保持資料。
同時,暫存器221還是揮發性暫存器。暫存器221的電路結構沒有特別的制約,只要是能夠存儲資料的電路即可,可以由閂鎖電路、正反器電路等構成。暫存器部220輸出權係數並供給至校正電路40。
當對暫存器200中儲存的資料進行更新時,首先,改變掃描鏈暫存器部210a、210b的資料。為了改變掃描鏈暫存器部210a的資料,邊切換掃描時脈信號SCK1邊由節點SCIN1輸入資料。從節點SCIN1輸入的資料按照掃描時脈信號SCK1對各暫存器211a的資料進行更新。最後一級的暫存器211a從節點SCOT1輸出資料。同樣地,為了改變掃描鏈暫存器部210b的資料,邊切換掃描時脈信號SCK2邊由節點SCIN2輸入資料。從節點SCIN2輸入的資料按照掃描時脈信號SCK2對各暫存 器211b的資料進行更新。最後一級的暫存器211b從節點SCOT2輸出資料。
當掃描鏈暫存器部210a、210b儲存有權係數時,例如,由進行了神經網路NN的學習的運算處理裝置(專用伺服器或雲等)等向節點SCIN1、SCIN2依次輸入權係數。
進行完掃描鏈暫存器部210a的各暫存器211a的資料的重寫之後,將各暫存器211a的資料一次性地載入至暫存器部220的各暫存器221中。另外,在進行完掃描鏈暫存器部210b的各暫存器211b的資料的重寫之後,將各暫存器211b的資料一次性地載入至暫存器部220的各暫存器221中。由此,校正電路40可以利用被一次性更新了的權係數進行影像信號的校正。由於權係數被同時更新,由此能夠使校正電路40穩定的工作。另外,由於具有掃描鏈暫存器部210a、210b和暫存器部220,即便校正電路40在工作中也可以對掃描鏈暫存器部210a、210b的資料進行更新。
另外,在不對暫存器200進行訪問的期間,可以暫時停止對暫存器200的電源供給(電源閘控)。在對暫存器200執行電源閘控時,在暫存器211a、211b中,在將資料儲存(保存)至保持電路之後再切斷電源。在再次開始供電後,將暫存器211a或暫存器211b的資料恢復(載入)至暫存器221中再次開始正常工作。當儲存於暫存器211a或暫存器211b中的資料及儲存於暫存器211中的資料不匹配時,較佳為在將暫存器221的資料儲存於暫存器211a或暫存器211b中之後,重新在暫存器211a、211b的保持電路中儲存資料。資料不匹配例如是指掃描鏈暫存器部210a、210b的資料被改寫的情況等。
參照圖13和圖14對暫存器200的電路結構實例進行說明。
暫存器部220包括N個(N為2以上的整數)暫存器221。暫存器部220被輸入信號LDA1、LDA2。信號LDA1、LDA2是用來控制資料的載入的信號。
掃描鏈暫存器部210a、210b分別具有N個暫存器211a、211b。掃描鏈暫存器部210a被輸入掃描時脈信號SCK1、信號SVA1、SVB1、LDB1。掃描鏈暫存器部210b被輸入掃描時脈信號SCK2、信號SVA2、SVB2、LDB2。信號LDB1、LDB2是用來控制資料的載入的信號,信號SVA1、SVA2、SVB1、SVB2是用來控制資料的保存的信號。
暫存器221包括閂鎖電路222、MUX(多工器)223。暫存器211a包括選擇器212a、正反器電路213a、保持電路214a、節點SDI1、SDO1。暫存器211b包括選擇器212b、正反器電路213b、保持電路214b、節點SDI2、SDO2。節點SDI1、SDI2是資料被輸入的節點,節點SDO1、SDO2是資料被輸出的節點。
暫存器221是揮發性暫存器。節點Q、R是閂鎖電路222的輸出節點,輸出邏輯相同的資料。節點Q與校正電路40連接,節點R與暫存器211a、211b連接。對閂鎖電路222沒有特別的制約,也可以設置正反器電路等其它的電路。
MUX223具有選擇向閂鎖電路222輸入的資料的功能。信號LDA1、LDA2是MUX223的控制信號。在圖13的例子中,當信號LDA1為高位準且LDA2為低位準時,根據節點SDO1的資料閂鎖電路222的資料被更新。當信號LDA1為低位準且LDA2為高位準時,根據節點SDO2的資料閂鎖電路222的資料被更新。
暫存器211a、211b是非揮發性暫存器。參照圖14對暫存器211a、211b的更具體的電路結構實例進行說明。
在暫存器211a中,由選擇器212a和正反器電路213a構成掃描正反器電路。當掃描鏈暫存器部210a作為移位暫存器工作時,暫存器211a從節點SDI1讀取資料並從節點SDO1輸出資料。節點SDO1的資料被輸入至下一級的暫存器211a的節點SDI1。
信號SVA1是選擇器212a的控制信號。當信號SVA1為高位準時,選擇器212a使正反器電路213a的輸入節點與暫存器221的節點R間變為導通,當信號SVA1為低位準時,選擇器212a使正反器電路213a的輸入節點與節點SDI1間變為導通。
正反器電路213a不侷限於圖14的電路結構而可以採用各種各樣的正反器電路。正反器電路213a的節點N1、NB1與保持電路214a連接。信號LDB1、SVB1是保持電路214a的控制信號。
保持電路214a是用來儲存正反器電路213a所保持的資料的電路,其包括兩個記憶體電路215a、216a。在此,記憶體電路215a、216a由三電晶體型的增益單元構成。記憶體電路215a包括電晶體M11至M13、電容器CS1及節點SN1,記憶體電路216a包括電晶體M14至M16、電容器CS2及節點SN2。節點SN1、SN2是記憶體電路215a、216a的保持節點。
記憶體電路215a具有對節點N1的資料進行備份並將備份的資料載入至節點NB1的功能,記憶體電路216a具有對節點NB1的資料進行備份並將備份的資料載入至節點N1的功能。根據信號SVB1,記憶體電路215a將節點N1的資料寫入節點SN1,記憶體電路216a將節點NB1的資料寫入節點SN2。根據信號LDB1,記憶體電路215a將節點SN1的資料寫入節點NB1,記憶體電路216a將節點SN2的資料寫入節點N1。
由於電晶體M11、M14為OS電晶體,保持電路214a即便在 電源被切斷的狀態下也可以長時間地保持資料。在暫存器211a中,電晶體M11、M14以外的電晶體可以由Si電晶體構成。
暫存器211b的電路結構與暫存器211a相同,關於暫存器211b的詳細說明援用暫存器211a的說明。
在暫存器211b中,由選擇器212b和正反器電路213b構成掃描正反器電路。選擇器212b根據信號SVA2選擇節點R或節點SDI2中的一方並使被選擇的節點與正反器電路213b的輸入節點間變成導通。
正反器電路213b的節點N2、NB2與保持電路214b連接。保持電路214b包括記憶體電路215b、216b。記憶體電路215b包括電晶體M21至M23、電容器CS3、節點SN3。記憶體電路216b包括電晶體M24至M26、電容器CS4、節點SN4。記憶體電路215b根據信號SVB2儲存正反器電路213b的資料並根據信號LDB2將保持的資料載入至正反器電路213b。
由於電晶體M21、M24為OS電晶體,所述保持電路214b即使在電源被切斷的狀態下也可以長時間地保持資料。電晶體M21、電晶體M24也可以是具有背閘極的電晶體。電晶體M11、M14也是同樣的。
在暫存器211b中,電晶體M21、M24以外的電晶體可以由Si電晶體構成。
圖14示出在保持電路214b中對正反器電路213b的前一級的反相器環路的互補資料進行備份的例子。保持電路214b也可以以能夠對正反器電路213b的下一級的反相器環路的互補資料進行備份的方式設置。暫存器211a也可以採用同樣的結構。藉由使保持電路214a、 214b具有上述結構,可以非同步地進行備份資料的載入,由此可以進行高速的資料載入。由此,可以縮短進行電源閘控時使暫存器200從電源關閉狀態恢復到正常工作狀態所需的時間。
[暫存器的工作例]
參照圖15對暫存器200的工作例進行說明。圖15是示出暫存器200的工作例的時序圖。PLDD是對暫存器200供給電位VDD的佈線。電位VDD是電源電位。另外,節點N1等的波形中,陰影部分表示邏輯為高位準或低位準的不確定的不定值的部分。
在期間T11,掃描鏈暫存器部210a、210b進行掃描工作,資料被分別寫入掃描鏈暫存器部210a、210b。在該期間,信號SVA1、SVA2為低位準,掃描時脈信號SCK1、SCK2為活動狀態。由此,藉由選擇器212a節點SDI1與正反器電路213a的輸入節點間變為導通,藉由選擇器212b節點SDI2與正反器電路213b的輸入節點間變為導通。
為了對掃描鏈暫存器部210a的第N級的暫存器211a寫入資料,與掃描時脈信號SCK1同步地節點SCIN1的資料被更新。在暫存器211a[1](1是1以上且N以下的整數)中,與掃描時脈信號SCK1的上升邊同步地節點SDO1[1]的資料被更新,與掃描時脈信號SCK1的下降邊同步地根據節點SDO1[1]的資料節點N1[1+1]的資料被更新。藉由反復地切換掃描時脈信號SCK1,節點SCIN1的資料被漂移至各級的暫存器211a中。可以從節點SCOT1依次取得儲存於各級的暫存器211a中的資料。
掃描鏈暫存器部210b的漂移工作與掃描鏈暫存器部210a同樣進行。與掃描時脈信號SCK2的上升邊同步地節點SDO2的資料被更新。
在期間T12,進行暫存器部220的資料的更新工作。當信號LDA1變為高位準時,藉由MUX223[1]節點SDO1[1]與閂鎖電路222[1]的輸入節點間被導通。閂鎖電路222[1]儲存暫存器211a[1]中保持的資料Dk。從節點Q[1]、A[1]輸出有資料D1。也就是說,藉由使信號LDA1變為高位準,掃描鏈暫存器部210a中保持的資料D1至DN被一次性地載入至暫存器部220。由此,可以一次性地改變校正電路40所使用的權係數等。
為了利用掃描鏈暫存器部210b中保持的資料對暫存器部220的資料進行更新,使信號LDA1維持低位準並使信號LDA2為高位準。
在期間T12,由於掃描時脈信號SCK1及信號SVA1變為低位準而使節點N1[1]與節點SCIN1間變為導通,由此節點N1[1]的電位隨節點SCIN1的電位變化。同樣地,當掃描時脈信號SCK2及信號SVA2變為低位準時,節點N1[2]的電位隨節點SCIN2的電位變化。
在期間T13,暫存器200進行正常工作。從節點Q[1]至Q[N]輸出期間T12中被寫入的資料D1至DN。在該期間,可以使掃描鏈暫存器部210a進行掃描工作來對掃描鏈暫存器部210a的資料進行改變。在掃描鏈暫存器部210a的資料被改變後,可以藉由將信號LDA1設定為高位準來對暫存器部220的資料進行改寫。掃描鏈暫存器部210b也是同樣的。
在期間T20進行暫存器200的電源閘控工作。電源閘控工作大致分為暫存器200的備份工作、電源關閉工作、暫存器200的恢復工作。
在期間T14進行暫存器200的備份工作。首先,將信號SVA1 設定為高位準,然後,藉由將掃描時脈信號SCK1設定為高位準,將暫存器部220所儲存的資料D1至DN寫入掃描鏈暫存器部210a的正反器電路213a。雖然在圖15的例子中為了使信號的控制簡單化而將掃描時脈信號SCK2與掃描時脈信號SCK1一起設定為高位準,但是也可以使掃描時脈信號SCK2保持低位準。
藉由使信號SVA1為高位準,選擇器212a使閂鎖電路222的節點A與正反器電路213a的輸入節點間變為導通。由於掃描時脈信號SCK1為低位準,所以正反器電路213a的節點N1被寫入節點A的資料。當掃描時脈信號SCK1變為高位準時,節點N1與節點A間變為非導通狀態且節點N1[1]與節點SCIN1間變為非導通狀態。
當暫存器部220所儲存的資料為從掃描鏈暫存器部210b載入的資料時,暫存器部220的資料被掃描鏈暫存器部210b備份。此時,將信號SVA2設定為高位準,然後將掃描時脈信號SCK2設定為高位準。
接著,進行掃描鏈暫存器部210a、210b的備份工作。在該期間,將信號SVB1、SVB2設定為高位準。當信號SVB1變為高位準時,正反器電路213a的節點N1、NB1的資料被寫入保持電路214a的節點SN1、SN2。當信號SVB2變為高位準時,正反器電路213b的節點N1、NB1的資料被寫入保持電路214b的節點SN3、SN4。
藉由將信號SVB1、SVB2設定為低位準,結束暫存器200的備份工作。
在期間T15進行電源關閉工作,停止對佈線PLDD供給電位VDD。佈線PLDD逐漸地進行放電。由於佈線PLDD的電位下降,閂鎖電路222、正反器電路213a、213b的資料消失,但是保持電路214a、214b的資料不消失。
在期間T16進行掃描鏈暫存器部210a、210b的恢復工作。首先,開始對佈線PLDD供給電位VDD。佈線PLDD的電位上升最後變為電位VDD。
接著,將信號LDB1、LDB2設定為高位準並輸入1時脈的掃描時脈信號SCK1、SCL2。當信號LDB1變為高位準時,保持電路214a將節點SN1、SN2的資料寫入正反器電路213a的節點N1、NB1。與掃描時脈信號SCK1的上升邊同步地節點N1的資料被輸入節點SDO1。當信號LDB2變為高位準時,保持電路214b將節點SN3、SN4的資料寫入正反器電路213b的節點N2、NB2。與掃描時脈信號SCK2的上升邊同步地節點N2的資料被輸入節點SDO2。
藉由將信號LDB1、LDB2設定為低位準,結束恢復工作。
在期間T17進行暫存器部220的恢復工作。為了使暫存器部220恢復到期間T13的狀態,將信號LDA1設定為高位準。期間T17的恢復工作與期間T13的暫存器部220的資料更新工作相同,都是將掃描鏈暫存器部210a中保持的資料D1至DN一次性地載入至暫存器部220。藉由將信號LDA1設定為低位準,結束恢復工作。
在期間T18中暫存器200進行正常工作,從節點Q[1]至Q[N]輸出在期間T17被寫入的資料D1至DN。
藉由上述工作可以一次性地改變校正電路40所使用的權係數並進行暫存器200的電源閘控。
〈像素的結構實例〉
接著,對圖2中像素52的具體的結構實例進行說明。
圖16A示出使用液晶元件的像素的結構實例。圖16A所示的像素52包括電晶體Tr11、電容器C11、液晶元件LC。在此,作為電晶體Tr11採用n通道型,電晶體的極性可以適當地改變。
電晶體Tr11的閘極與佈線GL連接,源極和汲極中的一方與液晶元件LC的一個電極及電容器C11的一個電極連接,源極和汲極中的另一方與佈線SL連接。液晶元件LC的另一個電極及電容器C11的另一個電極分別與被供應規定的電位的佈線連接。將與電晶體Tr11的源極和汲極中的另一方、液晶元件LC的一個電極及電容器C11的一個電極連接的節點記作節點N11。
在本說明書等中,電晶體的源極是指用作通道區域的半導體層的一部分的源極區域或者與該該半導體層連接的源極電極等。同樣地,電晶體的汲極是指為該半導體層的一部分的汲極區域或者與該半導體層連接的汲極電極等。另外,閘極是指閘極電極等。
另外,電晶體的源極和汲極的名稱根據電晶體的導電型及施加到各端子的電位的高低而相互調換。一般而言,在n通道型電晶體中,將被施加低電位的端子稱為源極,而將被施加高電位的端子稱為汲極。另外,在p通道型電晶體中,將被施加低電位的端子稱為汲極,而將被施加高電位的端子稱為源極。在本說明書中,儘管為方便起見在一些情況下假定源極和汲極是固定的來描述電晶體的連接關係,但是實際上,源極和汲極的名稱根據上述電位關係而相互調換。
液晶元件LC的另一個電極的電位既可以為多個像素52共用的電位(共用電位),又可以為與電容器C11的另一個電極相同的電位。此外,液晶元件LC的另一個電極的電位也可以按每個像素52不同。另外,電容器C11被用作用來保持節點N11的電位的儲存電容器。
電晶體Tr11具有控制向節點N11供應佈線SL的電位的功能。明確而言,藉由控制佈線GL的電位,使電晶體Tr11成為開啟狀態,佈線SL的電位(對應影像信號)被供應到節點N11,由此進行對像素52的寫入。然後,藉由控制佈線GL的電位,使電晶體Tr11成為關閉狀態,由此保持節點N11的電位。
液晶元件LC包括一對電極及包含被供應一對電極間的電壓的液晶材料的液晶層。包含在液晶元件LC中的液晶分子的配向根據被供應到一對電極間的電壓的值變化,因此液晶層的穿透率變化。由此,藉由控制從佈線SL供應到節點N11的電位,可以控制像素52的灰階。
另外,圖16B示出使用發光元件的像素52的結構實例。圖16B所示的像素52包括電晶體Tr12、Tr13、電容器C12、發光元件LE。在此,電晶體Tr12、Tr13採用n通道型,但是電晶體的極性可以適當地改變。
電晶體Tr12的閘極與佈線GL連接,源極和汲極中的一方與電晶體Tr13的閘極及電容器C12的一個電極連接,源極和汲極中的另一方與佈線SL連接。電晶體Tr13的源極和汲極中的一方與電容器C12的另一個電極及發光元件LE的一個電極連接,源極和汲極中的另一方與被供給電位Va的佈線連接。發光元件LE的另一個電極與被電位Vc的佈線連接。將與電晶體Tr12的源極和汲極的另一方、電晶體Tr13的閘極及電容器C12的一個電極連接的節點記作節點N12。另外,將與電晶體Tr13的源極和汲極中的另一方及電容器C12的另一個電極連接的節點記作節點N13。
在此,對電位Va為高電源電位而電位Vc為低電源電位時的情況進行說明。另外,電容器C11用作保持節點N12的電位的儲存電容器。
電晶體Tr12具有控制向節點N12供應佈線SL的電位的功能。明確而言,藉由控制佈線GL的電位,使電晶體Tr12成為開啟狀態,佈線SL的電位(對應影像信號)被供應到節點N12,由此進行對像素52的寫入。然後,藉由控制佈線GL的電位,使電晶體Tr12成為關閉狀態,由此保持節點N12的電位。
並且,根據節點N12、N13間的電壓控制流過電晶體Tr13的源極-汲極間的電流量,發光元件LE以對應於該電流量的亮度發光。由此,可以控制像素52的灰階。另外,較佳為使電晶體Tr13在飽和區域中工作。
藉由按每個佈線GL依次進行上述工作,可以顯示第一個圖框的影像。
當選擇佈線GL時,既可以使用逐行掃描方式,又可以使用隔行掃描方式。另外,當對佈線SL供應影像信號時,既可以使用向佈線SL依次供應影像信號的點順序驅動,又可以使用向所有佈線SL一齊供應影像信號的線順序驅動。此外,也可以按每多個佈線SL依次供應影像信號。
然後,在第二圖框期間藉由進行與第一圖框期間同樣的工作來進行影像顯示。由此,改寫像素部21所顯示的影像。
作為像素52中的電晶體所使用的半導體,可以使用矽、鍺等第十四族的元素、砷化鎵等化合物半導體、有機半導體、金屬氧化物等。另外,半導體可以為非單晶半導體(非晶半導體、微晶半導體、多晶半導體等)也可以為單晶半導體。
在此,像素52中的電晶體較佳為在通道形成區中含有非晶 半導體、尤其是氫化非晶矽(a-Si:H)。使用非晶半導體的電晶體更容易對應基板的大面積化,例如,當製造能夠對應2K、4K、8K廣播等的大螢幕顯示裝置時,可以簡化製程。另外,如上所述,根據本發明的一個實施方式的顯示部20藉由將像素部21分割成多個區域51可以進行高速的工作。因此,當作為設置於像素52中的電晶體採用相對來說難以提高場效移動率的非晶半導體時,顯示部20的結構尤其有效。
另外,像素52中的電晶體可以為通道形成區中含有金屬氧化物的電晶體,亦即,OS電晶體。由於OS電晶體的關態電流極小,當作為電晶體Tr11或電晶體Tr12使用OS電晶體時,可以在像素52中極長時間地保持影像信號。由此,在像素部21顯示的影像沒有變化的期間或變化為一定值以下的期間中,可以將影像信號的更新頻率設定得極低。作為影像信號的更新頻率,例如,可以設定為0.1秒間1回以下、1秒間1回以下或10秒間1回以下等。尤其是,當對應2K、4K、8K廣播等設置多個像素52時,藉由省略影像信號的更新可以有效地降低功耗。
如上所述,在本發明的一個實施方式中,可以對被分割為多個區域51的像素部21供應利用人工智慧進行了校正的影像信號。由此,可以補償區域51的邊界中的影像的不連貫性,由此可以提高高解析度的影像品質。
本實施方式可以與其他實施方式的記載適當地組合。
實施方式2
在本實施方式中,對在上述實施方式中說明的顯示系統的其他結構實例進行說明。明確而言,對校正電路40具有編碼器及解碼器的功能的結構進行說明。
圖17所示的顯示系統10與圖1A和圖1B所示的顯示系統的不同之處在於校正電路40被分割為編碼器41和解碼器42。編碼器41設置在信號生成部30中,解碼器42設置在顯示部20中。其他的部分可以援用圖1A和圖1B所示的顯示系統10的說明。
編碼器41具有抽出由影像處理電路33生成的影像信號的特徵及對影像信號進行壓縮的功能。解碼器42具有對由編碼器41進行壓縮的影像信號進行解壓縮的功能。也就是說,校正電路40不但具有上述實施方式中說明的影像信號校正功能,還具有進行影像信號的壓縮及解壓縮的功能。
在此,可以由編碼器41及解碼器42構成自編碼器。此時,編碼器41利用神經網路進行影像信號的特徵抽出並對影像信號進行壓縮。另外,解碼器42對利用神經網路壓縮了的影像信號進行解壓縮。
圖18示出自編碼器的結構實例。利用校正電路40中搭載的神經網路NN構成具有編碼器41及解碼器42的自編碼器AE。由影像處理電路33生成的信號SD經過自編碼器AE輸出到驅動電路23。此時,神經網路NN具有將信號SD校正為信號SD′的校正電路的功能以及作為自編碼器AE的功能。
編碼器41包括由輸入層IL和多個中間層HL構成的神經網路。編碼器41包括隨著分層遞進神經元的個數減少的神經網路。當編碼器41的輸出數比輸入層IL的神經元的個數少時,可以採用中間層HL的神經元個數比前一層的中間層HL的神經元個數多的結構。
解碼器42包括由輸出層OL和多個中間層HL構成的神經網路。解碼器42與編碼器41相反包括隨著分層遞進神經元的個數增加的神經網路。當解碼器42的輸入數比輸出層OL的神經元的個數少時, 可以採用中間層HL的神經元的個數比前一層的中間層HL的神經元的個數少的結構。
注意,對編碼器41及解碼器42中的中間層HL的個數沒有限制,可以根據需要設置。
編碼器41根據藉由學習決定的權係數抽出被輸入的影像信號的特徵。例如,編碼器41從對應三角形的影像的影像信號作為特徵點抽出三角形的三個頂點座標。也就是說,三角形的影像被轉換為三個座標資料由此減少資料量。
解碼器42根據藉由學習決定的權係數利用從編碼器41輸入的資料對影像信號進行解密。被解密的影像信號與輸入到編碼器41的影像信號具有相同的解析度。按照上一段說明的例子,解碼器42根據三個座標資料生成對應三角形的影像的影像信號。
編碼器41及解碼器42中的神經網路可以以如下方法進行學習:將學習資料輸入自編碼器AE,以自編碼器AE的輸出與學習資料相等的方式更新權係數。也就是說,該神經網路可以藉由無監督學習進行學習。作為學習資料,較佳為使用影像信號的一部分。另外,上述學習也可以利用誤差反向傳播方式等進行。
另外,編碼器41及解碼器42中的神經網路可以如實施方式1中所述利用處理能力強的電腦等進行學習。
通常显示部20與信号生成部30间多由FPC(Flexible Printed Circuits:軟性印刷電路板)等电线連接。例如,當顯示2K、4K、8K等具有高解析度的影像時從信號生成部30向顯示部20傳送大量的影像信號,由於FPC的佈線數有物理限制有時信號傳送需要時間。 另外,隨著顯示部20的大型化,連接顯示部20與信號生成部30的電線的物理距離變長,導致影像信號的傳送損失變大。
在此,藉由採用圖17所示的結構,影像信號在被壓縮的狀態下從信號生成部30傳送至顯示部20。因此,可以高速地傳送影像信號。另外,可以降低傳送影像信號所需的電力。
輸入到編碼器41的影像信號與解碼器42輸出的影像信號可以具有不同的解析度。例如,如兒童動畫片或新聞節目等即使畫質稍低觀眾也不會感到不滿的節目可以意圖性地降低影像信號的解析度。在該情況下,解碼器42輸出的影像資料的解析度低於輸入到編碼器41的影像資料的解析度。由此,可以降低顯示部20的功耗。
如上所述,藉由將校正電路40分割成編碼器41和解碼器42,除了可以進行影像信號的校正之外還可以進行影像信號的壓縮及解壓縮。
本實施方式可以與其他實施方式的記載適當地組合。
實施方式3
在本實施方式中,對上述實施方式說明的顯示部的其他結構實例進行說明。
圖19示出顯示部20的其他的結構實例。圖19所示的顯示部20與圖2所示的顯示部的不同之處在於佈線SL的個數為像素52的列數的整數倍(2m×L,L為2以上的整數)。這裡作為一個例子對佈線SL的個數為像素52的列數的2倍(L=2)時的結構進行說明。圖19中作為典型例子示出區域51(1,1)、(2,1),其他的區域51也可以 採用同樣的結構。
显示部20包括2m个布线SLa(SL11a[1]至[m]、SL21a[1]至[m])和2m个布线SLb(SL11b[1]至[m]、SL21b[1]至[m])。像素52與佈線SLa和佈線SLb中的一方連接。圖19示出屬於奇數行的像素52a與佈線SLa連接、屬於偶數行的像素52b與佈線SLb連接的結構實例。
像素52a與像素52b分別被供應來自不同佈線SL的影像信號。因此,可以同時對像素52a和像素52b供給選擇信號。例如,在圖19中,可以同時對佈線GL1[1]與佈線GL1[2]、佈線GL1[n-1]與佈線GL1[n]、佈線GL2[1]與佈線GL2[2]、佈線GL2[n-1]與佈線GL2[n]供給選擇信號。由此,可以縮短佈線GL的掃描期間,從而可以提高顯示部20的工作速度。
另外,可以共用被同時供應選擇信號的佈線GL。在圖19中,可以共用佈線GL1[1]與佈線GL1[2]、佈線GL1[n-1]與佈線GL1[n]、佈線GL2[1]與佈線GL2[2]、佈線GL2[n-1]與佈線GL2[n]。由此,可以減少佈線GL的個數,從而可以縮小顯示部20的面積。
這裡對佈線SL的個數為像素52的列數的2倍(L=2)時的情況進行說明,但是L的值也可以為3以上。此時,可以對L個佈線GL同時供應選擇信號。另外,還可以採用共用L個佈線GL的結構。
尤其是,當作為像素52中的電晶體所使用的半導體使用非晶半導體時,為了維持顯示部20的高速工作較佳為採用圖19所示的結構。
本實施方式可以與其他實施方式的記載適當地組合。
實施方式4
在本實施方式中,對能夠用於上述實施方式說明的顯示部的顯示裝置的結構實例進行說明。
〈結構實例1〉
圖20示出顯示裝置的結構實例。顯示裝置300包括設置於基板301上的顯示部310。顯示部310包括與佈線GL及佈線SL連接的多個像素311。另外,顯示部310對應於圖1A和圖1B中的像素部21。
另外,显示装置300設置有多个TAB(Tape Automated Bonding:捲带自动结合)带321。TAB帶321安裝有積體電路322,圖1A和圖1B中的驅動電路22形成在積體電路322中。積體電路322與多個佈線GL連接並具有對佈線GL供應選擇信號的功能。
另外,顯示裝置300設置有多個印刷基板331及多個TAB帶332。印刷基板331分別與多個TAB帶332連接並具有將從外部輸入的信號分配至TAB帶332的功能。另外,TAB帶332安裝有積體電路333,圖1A和圖1B中的驅動電路23形成在積體電路333中。積體電路333與多個佈線SL連接並具有對佈線SL供給選擇信號的功能。
當製造能夠對應2K、4K、8K廣播等的大螢幕的顯示面板時,較佳為圖20所示地設置多個印刷基板331。由此,可以容易地進行對顯示裝置300的影像資料的輸入。
集成电路322及集成电路333也可以利用COG(Chip On Glass:晶粒玻璃接合封装)方式、COF(Chip on Film:薄膜覆晶封装)方式等設置在衬底301上。
當作為像素311中的電晶體使用非晶半導體時,較佳為如圖 20所示地使用積體電路322及積體電路333分別形成驅動電路22、驅動電路23等。由此,可以提高工作速度。
另外,當作為像素311中的電晶體使用OS電晶體時,可以將構成驅動電路22等的OS電晶體同時形成在基板301上。OS電晶體具有高場效移動率,因此可以使用OS電晶體構成驅動電路22等。此時,可以省略積體電路322。
〈結構實例2〉
接著,對由多個顯示面板構成的顯示裝置進行說明。圖21示出多個顯示面板351以矩陣狀配置的顯示裝置350的結構實例。圖21示出設置6行×6列=36枚的顯示面板351的例子,也可以自由地設定顯示面板351的個數。顯示面板351可以分別獨立地控制。
顯示裝置350可以利用多個顯示面板351顯示一個影像。由此,可以擴大顯示裝置350的影像顯示區域。另外,由於顯示裝置350由多個顯示面板351構成,所以不需要使一個顯示面板351大型化。因此,無需使製造顯示面板的製造裝置大型化,由此可以節省空間。另外,由於可以使用中小型的顯示面板的製造裝置而無須為了顯示裝置的大型化另外準備製造裝置,所以可以降低製造成本。另外,可以抑制伴隨顯示面板的大型化的良率下降。
各顯示面板351包括像素部352、驅動電路353、驅動電路354。關於像素部352、驅動電路353、驅動電路354的結構及功能可以援用圖1A和圖1B中的像素部21、驅動電路22、驅動電路23的說明。另外,像素部352包括多個像素355。像素355的結構及功能可以援用圖2中的像素52的說明。另外,可以將驅動電路353及驅動電路354分別設置於顯示面板351的外部。
圖22A示出顯示裝置350的顯示面側的透視圖。圖22B示出顯示裝置350的顯示面側的相反一側的透視圖。圖22A和圖22B中作為典型例子示出彼此鄰接的四個顯示面板351a、351b、351c、351d。另外,圖22A和圖22B所示的顯示面板351分別與FPC連接。
顯示面板351可以具有撓性。藉由使用具有撓性的顯示面板351,可以如圖22A和圖22B所示地使與顯示面板351a連接的FPC360a的附近彎曲並在與FPC360a鄰接的顯示面板351b的顯示區域370b的下側設置顯示面板351a的一部分及FPC360a的一部分。由此,可以將FPC360a以與顯示面板351b的背面在物理上互補干涉的方式配置。
再者,藉由使各顯示面板351具有撓性,可以以顯示面板351b的顯示區域370b的頂面高度與顯示面板351a的顯示區域370a的頂面高度一致的方式平緩地使顯示面板351b彎曲。由此,可以使顯示面板351a與顯示面板351b重疊的區域附近之外的各顯示區域的高度一致。
在上述內容中,以顯示面板351a與顯示面板351b的關係為例進行了說明,其他的彼此鄰接的兩個顯示面板的關係也是一樣的。
為了減少彼此鄰接的兩個顯示面板351間的步階,較佳為顯示面板351的厚度較薄。例如,較佳為顯示面板351的厚度為1mm以下,更佳為300μm以下,進一步較佳為100μm以下。另外,較佳為顯示面板薄,由此可以實現整個顯示裝置薄型化或輕量化。
顯示裝置350可以在由多個顯示區域370構成的顯示區域940中顯示影像。
在此,顯示面板351分別從不同的驅動電路354被供給影像 信號。因此,在顯示面板351的接縫(不同的顯示面板351的像素355彼此鄰接的區域)中,由於顯示面板351間的特性偏差,影像信號中產生誤差而使影像不連貫。作為顯示面板351的特性偏差,例如,可以舉出像素355中的電晶體或容量的特性偏差、佈線被施加的寄生電阻或寄生電容的偏差、驅動電路354的驅動能力的偏差等。
在此,藉由使用與實施方式1同樣的神經網路對被供應至各顯示面板351的影像信號進行校正,可以緩和顯示面板351的接縫附近的影像的不連貫性。如此,根據本發明的一個實施方式的影像的校正對由多個顯示面板351構成的顯示裝置350也有效。
本實施方式可以與其他實施方式的記載適當地組合。
實施方式5
在本實施方式中,對能夠用於上述實施方式說明的顯示部的顯示裝置的更具體的結構實例進行了說明。這裡,尤其對作為顯示元件使用液晶元件的顯示裝置進行說明。
〈顯示裝置的結構實例1〉
圖23示出顯示裝置400的剖面結構的一個例子。在此,示出作為顯示元件採用透射式液晶元件420時的例子。在圖23中,基板412一側為顯示面側。
顯示裝置400具有在基板411與基板412間夾有液晶層422的結構。液晶元件420包括設置於基板411一側的導電層421、設置於基板412一側的導電層423以及被夾在上述導電層421與導電層423之間的液晶層422。另外,液晶層422與導電層421間設置有配向膜424a,液晶層422與導電層423之間設置有配向膜424b。
導電層421用作像素電極。導電層423用作共用電極等。導電層421和導電層423都具有使可見光透過的功能。因此,液晶元件420是透射型液晶元件。
基板412的基板411一側的面上設置有彩色層441及遮光層442。以覆蓋彩色層441及遮光層442的方式設置有絕緣層426。以覆蓋絕緣層426的方式設置有導電層423。另外,彩色層441設置在與導電層421重疊的區域中。遮光層442設置在與覆蓋電晶體430及連接部438重疊的區域。
在基板411的外側配置有偏光板439a,在基板412的外側配置有偏光板439b。再者,在偏光板439a的外側設置有背光單元490。圖23所示的顯示裝置400的基板412側是顯示面側。
在基板411上設置有半導體層、電晶體430及電容器460等。電晶體430被用作像素的選擇電晶體。電晶體430藉由連接部438與液晶元件420連接。
圖23所示的電晶體430為所謂底閘極型通道蝕刻結構的電晶體。電晶體430包括:被用作閘極電極的導電層431;被用作閘極絕緣層的絕緣層434;半導體層432;以及被用作源極電極及汲極電極的一對導電層433a及導電層433b。半導體層432中的與導電層431重疊的部分被用作通道形成區。半導體層432與導電層433a及導電層433b連接。
電容器460由導電層431a、絕緣層434、導電層433b構成。
覆蓋電晶體430等層疊有絕緣層482和絕緣層481。用作像素電極的導電層421設置在絕緣層481上。另外,在連接部438中, 導電層421與導電層433b藉由絕緣層481及絕緣層482中的開口電連接。絕緣層481較佳為用作平坦化層。絕緣層482較佳為具有抑制雜質等擴散到電晶體430等的作為保護膜的功能。例如,絕緣層482可以使用無機極絕緣材料,絕緣層481可以使用有機絕緣材料。
〈顯示裝置的結構實例2〉
在圖24中,示出將彩色層441設置在基板411一側的例子。由此,可以簡化基板412側的結構。
另外,當將彩色層441用作平坦化膜時,也可以採用不設置絕緣層481的結構。
〈顯示裝置的結構實例3〉
上面作為液晶元件示出一對電極配置在液晶層的上下的垂直電場方式液晶元件的例子,但是液晶元件的結構不侷限於此,可以使用各種方式的液晶元件。
图25示出採用具有FFS(Fringe Field Switching:邊緣場切換)模式的液晶元件的顯示裝置的剖面示意圖。
液晶元件420包括:被用作像素電極的導電層421;以及與導電層421隔著絕緣層483重疊的導電層423。導電層423具有狹縫狀或梳齒狀的頂面形狀。
另外,在上述結構中,在導電層421與導電層423重疊的部分形成有電容,可以將該電容用作電容器460。由此,可以減小像素的佔有面積,所以可以實現高解析度的顯示裝置。另外,可以提高開口率。
在圖25中採用被用作共用電極的導電層423位於用於像素電極的導電層421與液晶層422之間的結構,但是也可以如圖26所示地採用被用作像素電極的導電層421位於導電層423與液晶層422之間的結構。此時,導電層421具有狹縫狀或梳齒狀的頂面形狀。
在此,在製造顯示裝置時,製程中的光微影製程越少,亦即,光罩的遮罩個數越少,製造成本越低。
例如,具有圖23所示的結構的顯示裝置可以藉由如下五個光微影製程製造:在基板411側的製程中,導電層431等的形成製程、半導體層432的形成製程、導電層433a等的形成製程、成為連接部438的開口部的形成製程以及導電層421的形成製程。也就是說,可以利用5個光罩製造底板基板。在基板412(相對基板)一側,作為彩色層441及遮光層442的形成方法較佳為利用噴墨法或網版印刷法等,由此可以省略光罩。例如,當設置3色的彩色層441和遮光層442時,與利用光微影法形成的情況相比可以減少四個光罩。
〈電晶體的結構實例1〉
接著,對電晶體430的具體結構實例進行說明。以下說明的電晶體的半導體層432可以使用含有矽的半導體。作為含有矽的半導體,例如,可以使用氫化非晶矽、微晶矽或多晶矽等。尤其較佳為使用氫化非晶矽,由此可以在大型基板上以高良率形成。本實施方式的顯示裝置即使使用採用場效移動率相對較低的非晶矽的電晶體也可以實現良好的顯示。
圖27A所示的電晶體包括用作源極區域及汲極區域的一對雜質半導體層435。雜質半導體層435設置在半導體層432與導電層433a間以及半導體層432與導電層433b間。半導體層432以與雜質半導體層435接觸的方式設置,雜質半導體層435以與導電層433a或導電層 433b接觸的方式設置。
構成雜質半導體層435的雜質半導體膜使用對其添加賦予一種導電類型的雜質元素的半導體來形成。當電晶體為n型時,作為添加有賦予一種導電型的雜質元素的半導體,例如可以舉出添加有P或As的矽。或者,當電晶體為p型時,作為添加有賦予一種導電型的雜質元素,例如可以添加B,但是電晶體較佳為n型。雜質半導體層可使用非晶半導體或者如微晶半導體等的結晶半導體來形成。
圖27B所示的電晶體在半導體層432與雜質半導體層435間包括半導體層437。
半導體層437可以使用與半導體層432同樣的半導體膜形成。半導體層437可以用作進行雜質半導體層435的蝕刻時防止半導體層432被蝕刻而消失的蝕刻停止層。另外,雖然在圖27A中示出半導體層437被左右分離的例子,但是半導體層437的一部分也可以覆蓋半導體層432的通道形成區。
另外,可以使半導體層437的雜質濃度低於雜質半導體層435的濃度雜質。由此,可以將半導體層437用作LDD(Lightly Doped Drain:輕摻雜汲極)區域,由此可以抑制驅動電晶體時的熱載子劣化。
圖27C所示的電晶體在半導體層432的通道形成區上設置有絕緣層484。絕緣層484用作雜質半導體層435的蝕刻時的蝕刻停止層。
圖27D所示的電晶體包括半導體層432p替代半導體層432。半導體層432p含有具有高結晶性的半導體膜。例如,半導體層432p含有多晶半導體或單晶半導體。由此,可以實現具有高場效移動率的 電晶體。
圖27E所示的電晶體在半導體層432的通道形成區中包括半導體層432p。例如,圖27E所示的電晶體可以藉由對成為半導體層432的半導體膜照射雷射等來使該半導體膜局部晶化而形成。由此,可以實現具有高場效移動率的電晶體。
圖27F所示的電晶體在圖27B所示的電晶體的半導體層432的通道形成區中包括結晶性的半導體層432p。
圖27G所示的電晶體是圖27C所示的電晶體的半導體層432的通道形成區中包括結晶性的半導體層432p的電晶體。
〈電晶體的結構實例2〉
接著,對電晶體430的其他結構實例進行說明。藉由作為以下說明的電晶體的半導體層432使用金屬氧化物可以構成OS電晶體。當使用OS電晶體時,在影像不發生變化的期間或者變化為一定值以下的期間可以將影像信號的更新頻率設定為極低,由此可以降低功耗。
圖28A所示的電晶體在半導體層432的通道形成區上設置有絕緣層484。絕緣層484用作導電層433a及導電層433b的蝕刻時的蝕刻停止層。
圖28B所示的電晶體具有絕緣層484覆蓋半導體層432在絕緣層434上延伸的結構。此時,導電層433a及導電層433b藉由絕緣層484中的開口與半導體層432連接。
圖28C所示的電晶體包括絕緣層485、導電層486。絕緣層485以覆蓋半導體層432、導電層433a、導電層433b的方式設置。另 外,導電層486設置在絕緣層485上並具有與半導體層432重疊的區域。
導電層486位於夾著半導體層432與導電層431相對的位置。在導電層431為第一閘極電極時,導電層486可以被用作第二閘極電極。藉由對導電層431及導電層486供應相同的電位,可以提高電晶體的通態電流。另外,藉由對導電層431和導電層486中的一個供應用來控制臨界電壓的電位並且對另一個供應用來驅動的電位,可以控制電晶體的臨界電壓。
圖28D所示的電晶體為頂閘極結構的電晶體,用作閘極電極的導電層431比半導體層432設置在更上一側(從半導體層432看與基板411側相反一側)。另外,半導體層432上層疊形成有絕緣層434及導電層431。另外,絕緣層482以覆蓋半導體層432的頂面及側端部以及導電層431的方式設置。導電層433a及導電層433b設置在絕緣層482上。導電層433a及導電層433b藉由絕緣層482中的開口與半導體層432連接。
注意,雖然在此示出了絕緣層434不存在於不與導電層431重疊的部分中的例子,但是絕緣層434也可以覆蓋半導體層432的頂面及側端部。
圖28D所示的電晶體中,容易拉開導電層431與導電層433a或導電層433b之間的物理距離,由此可以減少這些導電層之間的寄生電容。
圖28E所示的電晶體與圖28D所示的電晶體的不同之處在於包括導電層487及絕緣層488。導電層487包括與半導體層432重疊的區域。另外,絕緣層488覆蓋導電層487。
導電層487用作第二閘極電極。由此,可以提高通態電流,並且可以控制臨界電壓。
〈組件〉
下面,說明上述各組件。
[基板]
顯示裝置所包括的基板可以使用具有平坦面的材料。作為提取來自顯示元件的光的基板,使用使該光透過的材料。例如,可以使用玻璃、石英、陶瓷、藍寶石或有機樹脂等的材料。
藉由使用厚度薄的基板,可以實現顯示面板的輕量化及薄型化。再者,藉由使用其厚度允許其具有撓性的基板,可以實現具有撓性的顯示面板。或者,可以將薄得足以具有撓性的玻璃等用於基板。或者,可以使用玻璃與樹脂材料由黏合層貼合在一起的複合材料。
[電晶體]
電晶體包括被用作閘極電極的導電層、半導體層、被用作源極電極的導電層、被用作汲極電極的導電層以及被用作閘極絕緣層的絕緣層。
注意,對本發明的一個實施方式的顯示裝置所包括的電晶體的結構沒有特別的限制。例如,可以採用平面型電晶體、交錯型電晶體或反交錯型電晶體。另外,還可以採用頂閘極型或底閘極型的電晶體結構。或者,也可以在通道的上下設置有閘極電極。
對用於電晶體的半導體材料的結晶性也沒有特別的限制,可以使用非晶半導體或具有結晶性的半導體(微晶半導體、多晶半導體、單晶半導體或其一部分具有結晶區域的半導體)。當使用具有結晶性的半導體時可以抑制電晶體的特性劣化,所以是較佳的。
例如,可以將矽用於形成有電晶體的通道的半導體。作為矽,尤其較佳為使用非晶矽。藉由使用非晶矽可以在大型基板上高良率地形成電晶體而具有高量產性。
另外,可以使用微晶矽、多晶矽、單晶矽等具有結晶性的矽。尤其是,多晶矽與單晶矽相比能夠在低溫下形成,並且其場效移動率比非晶矽高,所以多晶矽的可靠性高。
本實施方式所示的底閘極結構的電晶體由於能夠減少製程,所以是較佳的。另外,此時藉由使用非晶矽,可以在比多晶矽低的溫度下形成,並且作為半導體層下方的佈線或電極的材料及基板材料可以使用耐熱性低的材料,由此可以擴大材料的選擇範圍。例如,可以適當地使用極大面積的玻璃基板等。另一方面,頂閘極型電晶體容易自對準地形成雜質區域,從而可以減少特性的不均勻等,所以是較佳的。此時,有時尤其適合於多晶矽或單晶矽等。
另外,作為用於電晶體的半導體材料,例如可以將第14族元素(矽、鍺等)或金屬氧化物用於半導體層。典型的是,可以使用包含矽的半導體、包含砷化鎵的半導體或包含銦的金屬氧化物等。
尤其較佳為使用其能帶間隙比矽寬的金屬氧化物。藉由使用能帶間隙比矽寬且載子密度比矽小的半導體材料,可以降低電晶體的關態電流(off-state current),所以是較佳的。
另外,使用其能帶間隙比矽寬的金屬氧化物的電晶體由於其關態電流低,因此能夠長期間保持儲存於與電晶體串聯連接的電容器中的電荷。藉由將這種電晶體用於像素,能夠在保持顯示在各顯示區域上的影像的灰階的同時,停止驅動電路。其結果是,可以實現功耗極小的顯示裝置。
例如,半導體層較佳為包括至少包含銦、鋅及M(鋁、鈦、鎵、鍺、釔、鋯、鑭、鈰、錫、釹或鉿等金屬)的表示為In-M-Zn類氧化物的膜。另外,為了減少使用該半導體層的電晶體的電特性不均勻,除了上述元素以外,較佳為還包含穩定劑(stabilizer)。
作為穩定劑,可以舉出上述表示為M的金屬,例如有鎵、錫、鉿、鋁或鋯等。另外,作為其他穩定劑,可以舉出鑭系元素的鑭、鈰、鐠、釹、釤、銪、釓、鋱、鏑、鈥、鉺、銩、鐿、餾等。
作為構成半導體層的金屬氧化物,例如可以使用In-Ga-Zn類氧化物、In-Al-Zn類氧化物、In-Sn-Zn類氧化物、In-Hf-Zn類氧化物、In-La-Zn類氧化物、In-Ce-Zn類氧化物、In-Pr-Zn類氧化物、In-Nd-Zn類氧化物、In-Sm-Zn類氧化物、In-Eu-Zn類氧化物、In-Gd-Zn類氧化物、In-Tb-Zn類氧化物、In-Dy-Zn類氧化物、In-Ho-Zn類氧化物、In-Er-Zn類氧化物、In-Tm-Zn類氧化物、In-Yb-Zn類氧化物、In-Lu-Zn類氧化物、In-Sn-Ga-Zn類氧化物、In-Hf-Ga-Zn類氧化物、In-Al-Ga-Zn類氧化物、In-Sn-Al-Zn類氧化物、In-Sn-Hf-Zn類氧化物、In-Hf-Al-Zn類氧化物。
注意,在此,In-Ga-Zn類氧化物是指作為主要成分具有In、Ga和Zn的氧化物,對In、Ga、Zn的比例沒有限制。此外,也可以包含In、Ga、Zn以外的金屬元素。
另外,半導體層和導電層也可以具有上述氧化物中的相同的金屬元素。藉由使半導體層和導電層具有相同的金屬元素,可以降低製造成本。例如,藉由使用由相同的金屬組成的金屬氧化物靶材,可以降低製造成本。另外,也可以共同使用對半導體層和導電層進行加工時的蝕刻氣體或蝕刻劑。然而,即使半導體層和導電層具有相同的金屬元素,有時其組成也互不相同。例如,在電晶體及電容器的製程 中,有時膜中的金屬元素脫離而成為不同的金屬組成。
構成半導體層的金屬氧化物的能隙較佳為2eV以上,較佳為2.5eV以上,更佳為3eV以上。如此,藉由使用能隙寬的金屬氧化物,可以減少電晶體的關態電流。
當構成半導體層的金屬氧化物為In-M-Zn氧化物時,較佳為用來形成In-M-Zn氧化物膜的濺射靶材的金屬元素的原子數比滿足InM及ZnM。這種濺射靶材的金屬元素的原子數比較佳為In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=3:1:2、4:2:4.1等。注意,所形成的半導體層的原子數比分別包含上述濺射靶材中的金屬元素的原子數比的±40%的範圍內的誤差。
較佳為將載子密度低的金屬氧化物用於半導體層。例如,作為半導體層可以使用載子密度為1×1017/cm3以下,較佳為1×1015/cm3以下,更佳為1×1013/cm3以下,進一步較佳為1×1011/cm3以下,更進一步較佳為小於1×1010/cm3,1×10-9/cm3以上的金屬氧化物。因為這種半導體層的雜質濃度及缺陷能階密度低,所以具有穩定的特性。
注意,本發明不侷限於上述記載,可以根據所需的電晶體的半導體特性及電特性(場效移動率、臨界電壓等)來使用具有適當的組成的材料。另外,較佳為適當地設定半導體層的載子密度、雜質濃度、缺陷密度、金屬元素與氧的原子數比、原子間距離、密度等,以得到所需的電晶體的半導體特性。
另外,當構成半導體層的金屬氧化物包含第14族元素之一的矽或碳時,半導體層中的氧空位增加,有可能使該半導體層變為n型。因此,較佳為將半導體層中的矽或碳的濃度(藉由二次離子質譜分析法測得的濃度)設定為2×1018atoms/cm3以下,較佳為 2×1017atoms/cm3以下。
另外,有時當鹼金屬及鹼土金屬與金屬氧化物鍵合時生成載子,而使電晶體的關態電流增大。因此,較佳為將藉由二次離子質譜分析法測得的半導體層的鹼金屬或鹼土金屬的濃度設定為1×1018atoms/cm3以下,較佳為2×1016atoms/cm3以下。
另外,半導體層例如也可以具有非單晶結構。非單晶結構例如包括多晶結構、微晶結構或非晶結構。在非單晶結構中,非晶結構的缺陷態密度最高。
非晶結構的金屬氧化物例如具有無秩序的原子排列且不具有結晶成分。或者,非晶結構的氧化物膜例如是完全的非晶結構且不具有結晶部。
此外,半導體層也可以為具有非晶結構的區域、微晶結構的區域、多晶結構的區域和單晶結構的區域中的兩種以上的混合膜。混合膜有時例如具有包括上述區域中的兩種以上的區域的單層結構或疊層結構。
[導電層]
作為可用於電晶體的閘極、源極及汲極和構成顯示裝置的各種佈線及電極等導電層的材料,可以舉出鋁、鈦、鉻、鎳、銅、釔、鋯、鉬、銀、鉭或鎢等金屬或者以上述金屬為主要成分的合金等。另外,可以使用包含這些材料的單層或疊層。例如,可以舉出包含矽的鋁膜的單層結構、在鈦膜上層疊鋁膜的兩層結構、在鎢膜上層疊鋁膜的兩層結構、在銅-鎂-鋁合金膜上層疊銅膜的兩層結構、在鈦膜上層疊銅膜的兩層結構、在鎢膜上層疊銅膜的兩層結構、依次層疊鈦膜或氮化鈦膜、鋁膜或銅膜以及鈦膜或氮化鈦膜的三層結構、以及依次層疊鉬膜或氮 化鉬膜、鋁膜或銅膜以及鉬膜或氮化鉬膜的三層結構等。另外,可以使用氧化銦、氧化錫或氧化鋅等氧化物。另外,藉由使用包含錳的銅,可以提高蝕刻時的形狀的控制性,所以是較佳的。
另外,作為除了電晶體的閘極、源極以及汲極以外還可以用於構成顯示裝置的各種佈線及電極等的導電層的具有透光性的導電性材料,可以使用氧化銦、銦錫氧化物、銦鋅氧化物、氧化鋅、添加有鎵的氧化鋅等導電氧化物或石墨烯。或者,可以使用金、銀、鉑、鎂、鎳、鎢、鉻、鉬、鐵、鈷、銅、鈀或鈦等金屬材料、包含該金屬材料的合金材料。或者,還可以使用該金屬材料的氮化物(例如,氮化鈦)等。另外,當使用金屬材料、合金材料(或者它們的氮化物)時,將其形成得薄到具有透光性,即可。此外,可以將上述材料的疊層膜用作導電層。例如,藉由使用銀和鎂的合金與銦錫氧化物的疊層膜等,可以提高導電性,所以是較佳的。上述材料也可以用於構成顯示裝置的各種佈線及電極等的導電層、顯示元件所包括的導電層(被用作像素電極及共用電極的導電層)。
[絕緣層]
作為可用於各絕緣層的絕緣材料,例如可以使用丙烯酸樹脂或環氧樹脂等樹脂、矽酮等具有矽氧烷鍵的樹脂、無機絕緣材料如氧化矽、氧氮化矽、氮氧化矽、氮化矽或氧化鋁等。
作為透水性低的絕緣膜,可以舉出氮化矽膜、氮氧化矽膜等含有氮及矽的膜以及氮化鋁膜等含有氮及鋁的膜等。另外,也可以使用氧化矽膜、氧氮化矽膜以及氧化鋁膜等。
[液晶元件]
作為液晶元件,可以採用使用VA(Vertical Alignment:垂直配向)模式的元件。作為垂直配向模式,可以使用MVA(Multi-Domain Vertical Alignment:多象限垂直配向)模式、PVA(Patterned Vertical Alignment:垂直配向構型)模式、ASV(Advanced Super View:超視覺)模式等。
另外,作為液晶元件,可以採用使用各種模式的液晶元件。例如,除了VA模式以外,可以使用TN(Twisted Nematic:扭曲向列)模式、IPS(In-Plane-Switching:平面切換)模式、FFS(Fringe Field Switching:邊緣電場切換)模式、ASM(Axially Symmetric Aligned Micro-cell:軸對稱排列微單元)模式、OCB(Optically Compensated Birefringence:光學補償彎曲)模式、FLC(Ferroelectric Liquid Crystal:鐵電性液晶)模式、AFLC(AntiFerroelectric Liquid Crystal:反鐵電液晶)模式、ECB(Electrically Controlled Birefringence:電控雙折射)模式、賓主模式等的液晶元件。
另外,液晶元件是利用液晶的光學調變作用而控制光的透過或非透過的元件。液晶的光學調變作用由施加到液晶的電場(包括橫向電場、縱向電場或傾斜方向電場)控制。作為用於液晶元件的液晶可以使用熱致液晶、低分子液晶、高分子液晶、高分子分散型液晶(PDLC:Polymer Dispersed Liquid Crystal:聚合物分散液晶)、高分子網路型液晶(PNLC:Polymer Network Liquid Crystal)、鐵電液晶、反鐵電液晶等。這些液晶材料根據條件呈現出膽固醇相、層列相、立方相、手向列相、各向同性相等。
另外,作為液晶材料,可以使用正型液晶和負型液晶中的任一種,根據所適用的模式或設計可以採用適當的液晶材料。
另外,為了控制液晶的配向,可以設置配向膜。在採用橫向電場方式的情況下,也可以使用不使用配向膜的呈現藍相的液晶。藍相是液晶相的一種,是指當使膽固醇液晶的溫度上升時即將從膽固醇 相轉變到各向同性相之前出現的相。因為藍相只在窄的溫度範圍內出現,所以將其中混合了幾wt%以上的手性試劑的液晶組合物用於液晶層,以擴大溫度範圍。包含呈現藍相的液晶和手性試劑的液晶組成物的回應速度快,並且其具有光學各向同性。另外,包含呈現藍相的液晶和手性試劑的液晶組成物不需要配向處理,並且視角依賴性小。另外,由於不需要設置配向膜而不需要摩擦處理,因此可以防止由於摩擦處理而引起的靜電破壞,並可以降低製程中的液晶顯示裝置的不良及破損。
另外,作為液晶元件,可以採用透射式液晶元件、反射式液晶元件或半透射式液晶元件。
在本發明的一個實施方式中,尤其較佳為使用透射式液晶元件。
當採用透射式液晶元件或半透射式液晶元件時,以夾著一對基板的方式設置兩個偏光板。另外,在一個偏光板的外側設置背光源。背光源可以是直下型背光源,也可以是邊緣照明型背光源。當使用具備LED的直下型背光源時,容易進行區域調光(local dimming)處理,由此可以提高對比度,所以是較佳的。另外,當使用邊緣照明型背光源時,可以將包括背光源的模組形成得較薄,所以是較佳的。
當使邊緣照明型背光處於關閉狀態時,本發明的一個實施方式可以用於透明顯示器。
[彩色層]
作為能夠用於彩色層的材料,可以舉出金屬材料、樹脂材料、包含顏料或染料的樹脂材料等。
[遮光層]
作為能夠用於遮光層的材料,可以舉出碳黑、鈦黑、金屬、金屬氧化物或包含多個金屬氧化物的固溶體的複合氧化物等。遮光層也可以為包含樹脂材料的膜或包含金屬等無機材料的薄膜。另外,也可以對遮光層使用包含彩色層的材料的膜的疊層膜。例如,可以採用包含用於使某個顏色的光透過的彩色層的材料的膜與包含用於使其他顏色的光透過的彩色層的材料的膜的疊層結構。藉由使彩色層與遮光層的材料相同,除了可以使用相同的裝置以外,還可以簡化製程,因此是較佳的。
在本實施方式中,雖然作為顯示元件對使用液晶元件的顯示裝置進行了說明,但是作為顯示元件也可以使用發光元件。
本實施方式可以與其他實施方式的記載適當地組合。
實施方式6
在本實施方式中,對能夠用於電晶體的半導體層的多晶矽的晶化方法及雷射晶化裝置的一個例子進行說明。
為了形成結晶性良好的多晶矽層,較佳為在基板上設置非晶矽層並對該非晶矽層照射雷射來進行晶化。例如,作為雷射使用線狀光束,藉由邊以該線狀光束照射非晶矽層邊移動基板可以在基板上的所希望的區域中形成多晶矽層。
利用線狀光束的方法能夠提高處理量。但是,由於該方法使雷射相對於某區域相對地移動並對該區域進行多次照射,因雷射的輸出變動以及起因於該變動的光束輪廓的變化,容易產生結晶性的偏差。例如,將藉由該方法晶化的半導體層用於顯示裝置的像素中的電晶體 時,有時能夠觀察到由於結晶性的偏差引起的不規則的條紋圖案。
另外,線狀光束的長度理想的是為基板的一個邊的長度以上,但是線狀光束的長度受雷射振盪器的輸出以及光學系統的結構的限制。因此,在進行大型基板的處理時在基板面內來回地進行雷射照射比較實際。由此,產生被重複地進行了雷射照射的區域。由於該區域的結晶性與其他區域的結晶性容易發生不同,該區域有可能發生顯示不均。
為了防止發生上述問題,可以對形成在基板上的非晶矽層進行局部雷射照射而使其晶化。局部雷射照射容易形成結晶性的偏差少的多晶矽層。
圖29A是說明對形成在基板上的非晶矽層進行局部雷射照射的方法的圖。
從光學系統單元621射出的雷射626被鏡子622反射而入射至微透鏡陣列623。微透鏡陣列623將雷射626聚光成多個雷射光束627。
載物台615固定有形成有非晶矽層640的基板630。藉由對非晶矽層640照射多個雷射光束627可以同時形成多個多晶矽層641。
微透鏡陣列623中的各微透鏡較佳為對照顯示裝置的像素間距設置。另外,可以以像素間距的整數倍的間隔進行設置。無論是哪種情況,藉由反復進行雷射照射及載物台615的X方向或Y方向的移動,可以在對應於所有的像素的區域中形成多晶矽層。
例如,當微透鏡陣列623具有I行J列(I、J為自然數)的 像素間距的微透鏡時,可以在指定的開始位置照射雷射形成I行J列的多晶矽層641。然後,在行方向上移動J列的距離,再進行雷射照射再形成I行J列的多晶矽層641,由此可以形成I行2J列的多晶矽層641。藉由反復地進行該製程可以在所希望的區域中形成多個多晶矽層641。另外,當來回地進行雷射照射製程時,可以以如下方法反復地進行照射:在行方向上移動J列的距離進行雷射照射,然後在列方向上移動I行的距離進行雷射照射。
另外,只要適當地調整雷射的振盪頻率與載物台615的移動速度,也可以藉由邊使載物台615沿一個方向移動邊雷射照射的方法以像素間距形成多晶矽層。
作為雷射光束627的尺寸,例如,可以為包括一個電晶體的整個半導體層左右的面積。另外,可以為包括一個電晶體的整個通道區域左右的面積。另外,可以為包括一個電晶體的通道區域的一部分左右的面積。可以根據所需的電晶體的電特性選擇雷射光束627的尺寸。
當對一個像素中具有多個電晶體的顯示裝置進行照射時,雷射光束627可以具有包括一個像素內的各電晶體的所有半導體層左右的面積。另外,雷射光束627可以具有包括多個像素中的電晶體的所有半導體層左右的面積。
另外,也可以如圖30A所示地在鏡子622與微透鏡陣列623間設置遮罩624。遮罩624設置有對應於各微透鏡的多個開口部。該開口部的形狀影響雷射光束627的形狀。如圖30A所示,當遮罩624具有圓形的開口部時,可以得到圓形的雷射光束627。另外,當遮罩624具有長方型的開口部時,可以得到長方型的雷射光束627。例如,在僅使電晶體的通道區域晶化等時,較佳為使用遮罩624。遮罩624也可以 圖30B所示地設置在光學系統單元621與鏡子622間。
圖29B是對能夠用於上述說明的局部雷射照射製程的雷射晶化裝置的主要結構進行說明的透視圖。雷射晶化裝置包括作為X-Y載物台的組件的移動機構612、移動機構613及載物台615。另外,還包括用來形成雷射光束627的雷射振盪器620、光學系統單元621、鏡子622及微透鏡陣列623。
移動機構612及移動機構613能夠在水平方向上進行往返直線運動。作為對移動機構612及移動機構613提供動力的機構,例如,可以使用以電機驅動的滾珠螺杆機構616等。由於移動機構612及移動機構613的移動方向彼此垂直,所以可以使固定於移動機構613的載物台615在X方向及Y方向上自由地移動。
載物台615包括真空吸附機構等固定機構,可以固定基板630等。另外,載物台615根據需要可以包括加熱機構。另外,雖然沒有進行圖示,載物台615包括推杆(pusher pin)及垂直移動機構,在進行基板630等的搬出/搬入時,可以將基板630等上下移動。
雷射振盪器620輸出適合於處理的目的的波長及強度的光,較佳為使用脈衝雷射,也可以使用CW雷射。典型的是,使用能夠照射波長為351nm至353nm(XeF)或308nm(XeCl)等的紫外光的準分子雷射。或者,也可以使用固體雷射(YAG雷射、光纖雷射等)的二倍頻(515nm、532nm等)或三倍頻(343nm、355nm等)。另外,也可以設置多個雷射振盪器620。
光學系統單元621例如包括鏡子、光束擴展器、光束均質器等,光學系統單元621可以使從雷射振盪器620輸出的雷射625的能量的面內分佈均勻化並對其進行擴張。
鏡子622例如可以使用介電多層膜鏡子,以雷射的入射角大致為略45°的方式設置。微透鏡陣列623例如可以採用石英板的頂面或頂面及底面上設置有多個凸透鏡的形狀。
藉由使用上述雷射晶化裝置可以形成結晶性的偏差少的多晶矽層。
本實施方式可以與其他實施方式的記載適當地組合。
實施方式7
在本實施方式中,說明可以在上述實施方式中使用的OS電晶體的結構實例。
〈電晶體的結構實例〉
圖31A是示出電晶體的結構實例的俯視圖。圖31B是沿著圖31A的X1-X2線的剖面圖,圖31C是沿著Y1-Y2線的剖面圖。在此,有時將X1-X2線的方向稱為通道長度方向,將Y1-Y2線的方向稱為通道寬度方向。圖31B是示出電晶體的通道長度方向的剖面結構的圖,圖31C是示出電晶體的通道寬度方向的剖面結構的圖。為了明確地示出裝置結構,在圖31A中省略部分組件。
根據本發明的一個實施方式的半導體裝置包括絕緣層812至820、金屬氧化物膜821至824、導電層850至853。電晶體801形成在絕緣表面。圖31A至圖31C示出電晶體801形成在絕緣層811上的情況。電晶體801被絕緣層818及絕緣層819覆蓋。
構成電晶體801的絕緣層、金屬氧化物膜、導電層等可以為單層或多個膜的疊層。在製造這些層時,可以使用濺射法、分子束磊 晶(MBE:Molecular Beam Epitaxy)法、脈衝雷射燒蝕(PLA:Pulsed Laser Ablation)法、CVD法、原子層沉積法(ALD法)等各種成膜方法。CVD法包括電漿CVD法、熱CVD法、有機金屬CVD法等。
導電層850包括被用作電晶體801的閘極電極的區域。導電層851、導電層852包括被用作源極電極或汲極電極的區域。導電層853包括被用作背閘極電極的區域。絕緣層817包括被用作閘極電極(前閘極電極)一側的閘極絕緣層的區域,由絕緣層814至絕緣層816的疊層構成的絕緣層包括被用作背閘極電極一側的閘極絕緣層的區域。絕緣層818被用作層間絕緣層。絕緣層819被用作障壁層。
將金屬氧化物膜821至824總稱為氧化物層830。如圖31B和圖31C所示,氧化物層830包括依次層疊有金屬氧化物膜821、金屬氧化物膜822及金屬氧化物膜824的區域。此外,一對金屬氧化物膜823分別位於導電層851、導電層852上。在電晶體801處於開啟狀態時,氧化物層830的通道形成區主要形成在金屬氧化物膜822中。
金屬氧化物膜824覆蓋金屬氧化物膜821至823、導電層851、導電層852。絕緣層817位於金屬氧化物膜823與導電層850之間。導電層851、導電層852都包括隔著金屬氧化物膜823、金屬氧化物膜824、絕緣層817與導電層850重疊的區域。
導電層851及導電層852藉由利用用來形成金屬氧化物膜821及金屬氧化物膜822的硬遮罩而形成。由此,導電層851及導電層852不包括與金屬氧化物膜821及金屬氧化物膜822的側面接觸的區域。例如,可以藉由下述製程形成金屬氧化物膜821、822、導電層851、導電層852。首先,在層疊的2層的金屬氧化物膜上形成導電膜。將該導電膜加工(蝕刻)為所希望的形狀,由此形成遮罩。利用硬遮罩對2層的金屬氧化物膜的形狀進行加工,由此形成層疊的金屬氧化物膜821 及金屬氧化物膜822。接著,將硬遮罩形成為所希望的形狀,由此形成導電層851及導電層852。
作為用於絕緣層811至818的絕緣材料,有如下材料:氮化鋁、氧化鋁、氮氧化鋁、氧氮化鋁、氧化鎂、氮化矽、氧化矽、氮氧化矽、氧氮化矽、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化釹、氧化鉿、氧化鉭、矽酸鋁等。絕緣層811至818由包括上述絕緣材料的單層或疊層構成。構成絕緣層811至818的層可以含有多個絕緣材料。
在本說明書等中,氧氮化物是指氧含量大於氮含量的化合物,氮氧化物是指氮含量大於氧含量的化合物。
為了抑制氧化物層830中的氧缺陷增加,絕緣層816至絕緣層818較佳為包含氧的絕緣層。絕緣層816至絕緣層818較佳為使用藉由加熱可釋放氧的絕緣膜(以下也稱為“包含過量氧的絕緣膜”)形成。藉由從包含過量氧的絕緣膜向氧化物層830供應氧,可以填補氧化物層830中的氧缺陷。可以提高電晶體801的可靠性及電特性。
包含過量氧的絕緣膜為在利用熱脫附譜分析法(TDS:Thermal Desorption Spectroscopy)時膜表面溫度為100℃以上且700℃以下或100℃以上且500℃以下的範圍內的氧分子的釋放量為1.0×1018[分子/cm3]以上的膜。氧分子的釋放量較佳為3.0×1020分子/cm3以上。
包含過量氧的絕緣膜可以藉由進行對絕緣膜添加氧的處理來形成。作為氧的添加處理,可以使用氧氛圍下的加熱處理、電漿處理或使用離子植入法、離子摻雜法或電漿浸沒離子佈植技術的處理等。作為用來添加氧的氣體,可以使用16O218O2等氧氣體、一氧化二氮氣 體或臭氧氣體等。
為了防止氧化物層830中的氫濃度增加,較佳為降低絕緣層812至819中的氫濃度。尤其是,較佳為降低絕緣層813至818中的氫濃度。明確而言,其氫濃度為2×1020atoms/cm3以下,較佳為5×1019atoms/cm3以下,更佳為1×1019atoms/cm3以下,進一步較佳為5×1018atoms/cm3以下。
上述氫濃度是藉由二次離子質譜分析法(SIMS:Secondary Ion Mass Spectrometry)而測量的。
在電晶體801中,氧化物層830較佳為被對氧和氫具有阻擋性的絕緣層(以下也稱為障壁層)包圍。藉由採用該結構,可以抑制氧從氧化物層830釋放出並可以抑制氫侵入到氧化物層830,由此可以提高電晶體801的可靠性及電特性。
例如,絕緣層819被用作障壁層,絕緣層811、812、814中的至少一個被用作障壁層。障壁層可以使用氧化鋁、氧氮化鋁、氧化鎵、氧氮化鎵、氧化釔、氧氮化釔、氧化鉿、氧氮化鉿、氮化矽等的材料形成。
在此示出絕緣層811至818的結構實例。在該實例中,絕緣層811、812、815、819都被用作障壁層。絕緣層816至818是包含過量氧的氧化物層。絕緣層811是氮化矽層,絕緣層812是氧化鋁層,絕緣層813是氧氮化矽層。被用作背閘極電極一側的閘極絕緣層的絕緣層814至816是氧化矽、氧化鋁和氧化矽的疊層。被用作前閘極一側的閘極絕緣層的絕緣層817是氧氮化矽層。被用作層間絕緣層的絕緣層818是氧化矽層。絕緣層819是氧化鋁層。
作為用於導電層850至853的導電材料,有鉬、鈦、鉭、鎢、鋁、銅、鉻、釹、鈧等金屬或以上述金屬為成分的金屬氮化物(氮化鉭、氮化鈦、氮化鉬、氮化鎢)等。可以使用銦錫氧化物、包含氧化鎢的銦氧化物、包含氧化鎢的銦鋅氧化物、包含氧化鈦的銦氧化物、包含氧化鈦的銦錫氧化物、銦鋅氧化物、添加有氧化矽的銦錫氧化物等導電材料。
在此示出導電層850至853的結構實例。導電層850是氮化鉭或鎢的單層。或者,導電層850是氮化鉭、鉭及氮化鉭的疊層。導電層851是氮化鉭的單層或者氮化鉭和鎢的疊層。導電層852的結構與導電層851相同。導電層853是氮化鉭單層或氮化鉭與鎢的疊層。
為了降低電晶體801的關態電流,金屬氧化物膜822例如較佳為具有大能隙。金屬氧化物膜822的能隙為2.5eV以上且4.2eV以下,較佳為2.8eV以上且3.8eV以下,更佳為3eV以上且3.5eV以下。
氧化物層830較佳為具有結晶性。較佳的是,至少金屬氧化物膜822具有結晶性。藉由具有上述結構,可以實現可靠性及電特性優異的電晶體801。
可以用於金屬氧化物膜822的氧化物例如是In-Ga氧化物、In-Zn氧化物、In-M-Zn氧化物(M為Al、Ga、Y或Sn)。金屬氧化物膜822不侷限於包含銦的氧化物層。金屬氧化物膜822例如可以使用Zn-Sn氧化物、Ga-Sn氧化物、Zn-Mg氧化物等形成。金屬氧化物膜821、823、824也可以使用與金屬氧化物膜822同樣的氧化物形成。尤其是,金屬氧化物膜821、823、824分別可以使用Ga氧化物形成。
當在金屬氧化物膜822與金屬氧化物膜821之間的介面形成有介面能階時,由於通道形成區也形成在介面附近的區域中,因此電 晶體801的臨界電壓發生變動。因此,金屬氧化物膜821較佳為包含構成金屬氧化物膜822的金屬元素中的至少一個作為其組件。由此,在金屬氧化物膜822與金屬氧化物膜821之間的介面就不容易形成介面能階,而可以降低電晶體801的臨界電壓等電特性的偏差。
金屬氧化物膜824較佳為包含構成金屬氧化物膜822的金屬元素中的至少一個作為其組件。由此,在金屬氧化物膜822與金屬氧化物膜824之間的介面不容易發生介面散射,且不容易阻礙載子的遷移,因此可以提高電晶體801的場效移動率。
較佳的是,在金屬氧化物膜821至824中,金屬氧化物膜822具有最高的載子移動率。由此,可以在遠離絕緣層816、817的金屬氧化物膜822中形成通道。
例如,In-M-Zn氧化物等包含In的金屬氧化物可以藉由提高In的含量來提高載子移動率。在In-M-Zn氧化物中,主要是重金屬的s軌域推動載子傳導,藉由增加銦含量可增加s軌域的重疊,由此銦含量多的氧化物的移動率比銦含量少的氧化物高。因此,藉由將銦含量多的氧化物用於金屬氧化物膜,可以提高載子移動率。
因此,例如,使用In-Ga-Zn氧化物形成金屬氧化物膜822,並且使用Ga氧化物形成金屬氧化物膜821、823。例如,當使用In-M-Zn氧化物形成金屬氧化物膜821至823時,使金屬氧化物膜822的In含量高於金屬氧化物膜821、823的In含量。當利用濺射法形成In-M-Zn氧化物時,藉由改變靶材中的金屬元素的原子數比,可以改變In含量。
例如,用來形成金屬氧化物膜822的靶材的金屬元素的原子數比較佳為In:M:Zn=1:1:1、3:1:2或4:2:4.1。例如,用來形成金屬氧化物膜821、823的靶材的金屬元素的原子數比較佳為 In:M:Zn=1:3:2或1:3:4。使用In:M:Zn=4:2:4.1的靶材形成的In-M-Zn氧化物的原子數比大致為In:M:Zn=4:2:3。
為了對電晶體801賦予穩定的電特性,較佳為降低氧化物層830中的雜質濃度。在金屬氧化物中,氫、氮、碳、矽以及除了主要成分以外的金屬元素都是雜質。例如,氫和氮引起施體能階的形成,導致載子密度增高。此外,矽和碳引起金屬氧化物中的雜質能階的形成。該雜質能階成為陷阱,有時使電晶體的電特性劣化。
例如,氧化物層830具有矽濃度為2×1018atoms/cm3以下,較佳為2×1017atoms/cm3以下的區域。氧化物層830中的碳濃度也是同樣的。
氧化物層830具有鹼金屬濃度為1×1018atoms/cm3以下,較佳為2×1016atoms/cm3以下的區域。氧化物層830的鹼土金屬濃度也是同樣的。
氧化物層830具有氫濃度低於1×1020atoms/cm3,較佳為低於1×1019atoms/cm3,更佳為低於5×1018atoms/cm3,進一步較佳為低於1×1018atoms/cm3的區域。
上述氧化物層830中的雜質濃度是藉由SIMS而測量的。
在金屬氧化物膜822具有氧缺陷的情況下,有時因為氫進入該氧缺陷部而形成施體能階。其結果是,成為電晶體801的通態電流降低的要因。注意,氧缺陷部在氧進入時比氫進入時更加穩定。因此,藉由降低金屬氧化物膜822中的氧缺陷,有時能夠提高電晶體801的通態電流。由此,藉由減少金屬氧化物膜822中的氫來防止氫進入氧缺陷部的方法對通態電流特性是有效的。
包含在金屬氧化物中的氫與鍵合於金屬原子的氧起反應生成水,因此有時形成氧缺陷。當氫進入該氧缺陷時,有時產生作為載子的電子。另外,有時氫的一部分與鍵合於金屬原子的氧鍵合,而產生作為載子的電子。由於通道形成區設置在金屬氧化物膜822中,所以當金屬氧化物膜822包含氫時,電晶體801容易具有常開啟特性。由此,較佳為儘可能減少金屬氧化物膜822中的氫。
圖31A至圖31C示出氧化物層830為四層結構的例子,但是不侷限於此。例如,氧化物層830也可以為沒有金屬氧化物膜821或金屬氧化物膜823的三層結構。或者,可以在氧化物層830的任意的層之間、氧化物層830之上和氧化物層830之下中的任兩個以上的位置設置一層或多層與金屬氧化物膜821至824同樣的金屬氧化物膜。
參照圖32對金屬氧化物膜821、822、824的疊層效果進行說明。圖32是電晶體801的通道形成區的能帶結構的示意圖。
在圖32中,Ec816e、Ec821e、Ec822e、Ec824e、Ec817e分別表示絕緣層816、金屬氧化物膜821、金屬氧化物膜822、金屬氧化物膜824、絕緣層817的導帶底的能量。
這裡,真空能階與導帶底的能量之間的能量差(也稱為“電子親和力”)是真空能階與價帶頂之間的能量差(也稱為游離電位)減去能隙而得到的值。另外,能隙可以利用光譜橢圓偏光計(HORIBA JOBIN YVON公司製造的UT-300)來測量。此外,真空能階與價帶頂之間的能量差可以利用紫外線光電子能譜(UPS:Ultraviolet Photoelectron Spectroscopy)裝置(PHI公司製造的VersaProbe)來測量。
因為絕緣層816、817是絕緣體,所以Ec816e及Ec817e比 Ec821e、Ec822e及Ec824e更接近於真空能階(其電子親和力小)。
金屬氧化物膜822的電子親和力比金屬氧化物膜821、824大。例如,金屬氧化物膜822與金屬氧化物膜821的電子親和力之差以及金屬氧化物膜822與金屬氧化物膜824的電子親和力之差都為0.07eV以上且1.3eV以下。該電子親和力之差較佳為0.1eV以上且0.7eV以下,更佳為0.15eV以上且0.4eV以下。電子親和力是真空能階與導帶底之間的能量差。
當對電晶體801的閘極電極(導電層850)施加電壓時,通道主要形成在金屬氧化物膜821、金屬氧化物膜822和金屬氧化物膜824中的電子親和力較大的金屬氧化物膜822中。
銦鎵氧化物具有小電子親和力和高氧阻擋性。因此,金屬氧化物膜824較佳為包含銦鎵氧化物。鎵原子的比率[Ga/(In+Ga)]例如為70%以上,較佳為80%以上,更佳為90%以上。
有時在金屬氧化物膜821與金屬氧化物膜822之間存在金屬氧化物膜821和金屬氧化物膜822的混合區域。另外,有時在金屬氧化物膜824與金屬氧化物膜822之間存在金屬氧化物膜824和金屬氧化物膜822的混合區域。混合區域的介面態密度較低,因此層疊有金屬氧化物膜821、822、824的區域的能帶結構中,各介面附近的能量連續地變化(也稱為連續接合)。
在具有上述能帶結構的氧化物層830中,電子主要在金屬氧化物膜822中遷移。因此,即使在金屬氧化物膜821與絕緣層816之間的介面或者金屬氧化物膜824與絕緣層817之間的介面存在能階,這些介面能階也不容易阻礙氧化物層830中的電子遷移,因此可以增加電晶體801的通態電流。
此外,如圖32所示,雖然在金屬氧化物膜821與絕緣層816之間的介面附近以及金屬氧化物膜824與絕緣層817之間的介面附近有可能形成起因於雜質或缺陷的陷阱能階Et826e、Et827e,但是由於金屬氧化物膜821、824的存在,可以使金屬氧化物膜822遠離陷阱能階Et826e、Et827e。
在此,當Ec821e與Ec822e的能量差小時,有時金屬氧化物膜822的電子越過該能量差達到陷阱能階Et826e。在電子被陷阱能階Et826e俘獲時,在絕緣膜的介面產生固定負電荷,這導致電晶體的臨界電壓漂移到正方向。在Ec822e與Ec824e的能量差小時也是同樣的。
為了減小電晶體801的臨界電壓的變動而提高電晶體801的電特性,Ec821e與Ec822e的能量差以及Ec824e與Ec822e的能量差較佳為0.1eV以上,更佳為0.15eV以上。
注意,電晶體801也可以具有不包括背閘極電極的結構。
〈疊層結構的例子〉
接著,對由OS電晶體以及其他的電晶體的疊層構成的半導體裝置的結構進行說明。以下說明的結構可以用於圖12至圖14中的暫存器200等。例如,作為圖14中的電晶體M22、M25可以使用電晶體Tr100,圖14中的電晶體M21、M24可以使用電晶體Tr200。
圖33示出半導體裝置860的疊層結構的例子,其中層疊有為Si電晶體的電晶體Tr100與為OS電晶體的Tr200以及電容器C100。
半導體裝置860由CMOS層871、佈線層W1至W5、電晶體層872、佈線層W6、W7的疊層構成。
CMOS層871中設置有電晶體Tr100。電晶體Tr100的通道形成區設置在單晶矽晶圓870中。電晶體Tr100的閘極電極873藉由佈線層W1至W5與電容器C100的一個電極875連接。
電晶體層872中設置有電晶體Tr200。在圖33中,電晶體Tr200與電晶體801(圖31A至圖31C)具有同樣的結構。相當於電晶體Tr200的源極和汲極中的一方的電極874與電容器C100的一個電極875連接。圖33示出電晶體Tr200在佈線層W5中具有背閘極電極的情況。另外,佈線層W6中設置有電容器C100。
如上所述,藉由層疊OS電晶體與其他的元件,可以縮小電路的面積。
本實施方式可以與其他實施方式的記載適當地組合。
實施方式8
在本實施方式中,對可用於在上述實施方式中說明的OS電晶體的金屬氧化物進行說明。下面尤其對金屬氧化物與CAC(Cloud-Aligned Composite)-OS進行詳細說明。
CAC-OS或CAC-metal oxide在材料的一部分中具有導電性的功能,在材料的另一部分中具有絕緣性的功能,作為材料的整體具有半導體的功能。此外,在將CAC-OS或CAC-metal oxide用於電晶體的通道形成區的情況下,導電性的功能是使被用作載子的電子(或電洞)流過的功能,絕緣性的功能是不使被用作載子的電子流過的功能。藉由導電性的功能和絕緣性的功能的互補作用,可以使CAC-OS或CAC-metal oxide具有開關功能(控制開啟/關閉的功能)。藉由在CAC-OS或CAC-metal oxide中使各功能分離,可以最大限度地提高各 功能。
此外,CAC-OS或CAC-metal oxide包括導電性區域及絕緣性區域。導電性區域具有上述導電性的功能,絕緣性區域具有上述絕緣性的功能。此外,在材料中,導電性區域和絕緣性區域有時以奈米粒子級分離。另外,導電性區域和絕緣性區域有時在材料中不均勻地分佈。此外,有時觀察到其邊緣模糊而以雲狀連接的導電性區域。
此外,在CAC-OS或CAC-metal oxide中,導電性區域和絕緣性區域有時以0.5nm以上且10nm以下,較佳為0.5nm以上且3nm以下的尺寸分散在材料中。
此外,CAC-OS或CAC-metal oxide由具有不同能帶間隙的成分構成。例如,CAC-OS或CAC-metal oxide由具有起因於絕緣性區域的寬隙的成分及具有起因於導電性區域的窄隙的成分構成。在該結構中,當使載子流過時,載子主要在具有窄隙的成分中流過。此外,具有窄隙的成分藉由與具有寬隙的成分的互補作用,與具有窄隙的成分聯動而使載子流過具有寬隙的成分。因此,在將上述CAC-OS或CAC-metal oxide用於電晶體的通道形成區時,在電晶體的開啟狀態中可以得到高電流驅動力,亦即,大通態電流及高場效移動率。
就是說,也可以將CAC-OS或CAC-metal oxide稱為基質複合材料(matrix composite)或金屬基質複合材料(metal matrix composite)。
CAC-OS例如是指包含在氧化物半導體中的元素不均勻地分佈的構成,其中包含不均勻地分佈的元素的材料的尺寸為0.5nm以上且10nm以下,較佳為1nm以上且2nm以下或近似的尺寸。注意,在下面也將在金屬氧化物中一個或多個金屬元素不均勻地分佈且包含該金 屬元素的區域以0.5nm以上且10nm以下,較佳為1nm以上且2nm以下或近似的尺寸混合的狀態稱為馬賽克(mosaic)狀或補丁(patch)狀。
金屬氧化物較佳為至少包含銦。尤其較佳為包含銦及鋅。除此之外,也可以還包含鋁、鎵、釔、銅、釩、鈹、硼、矽、鈦、鐵、鎳、鍺、鋯、鉬、鑭、鈰、釹、鉿、鉭、鎢和鎂等中的一種或多種。
例如,In-Ga-Zn氧化物中的CAC-OS(在CAC-OS中,尤其可以將In-Ga-Zn氧化物稱為CAC-IGZO)是指材料分成銦氧化物(以下,稱為InOX1(X1為大於0的實數))或銦鋅氧化物(以下,稱為InX2ZnY2OZ2(X2、Y2及Z2為大於0的實數))以及鎵氧化物(以下,稱為GaOX3(X3為大於0的實數))或鎵鋅氧化物(以下,稱為GaX4ZnY4OZ4(X4、Y4及Z4為大於0的實數))等而成為馬賽克狀,且馬賽克狀的InOX1或InX2ZnY2OZ2均勻地分佈在膜中的構成(以下,也稱為雲狀)。
換言之,CAC-OS是具有以GaOX3為主要成分的區域和以InX2ZnY2OZ2或InOX1為主要成分的區域混在一起的構成的複合金屬氧化物。在本說明書中,例如,當第一區域的In與元素M的原子個數比大於第二區域的In與元素M的原子個數比時,第一區域的In濃度高於第二區域。
注意,IGZO是通稱,有時是指包含In、Ga、Zn及O的化合物。作為典型例子,可以舉出以InGaO3(ZnO)m1(m1為自然數)或In(1+x0)Ga(1-x0)O3(ZnO)m0(-1x01,m0為任意數)表示的結晶性化合物。
上述結晶性化合物具有單晶結構、多晶結構或CAAC(c-axis-aligned crystal:c軸配向結晶)結構。CAAC結構是多個IGZO的奈米晶具有c軸配向性且在a-b面上以不配向的方式連接的結 晶結構。
另一方面,CAC-OS與金屬氧化物的材料構成有關。CAC-OS是指在包含In、Ga、Zn及O的材料構成中部分地觀察到以Ga為主要成分的奈米粒子的區域和部分地觀察到以In為主要成分的奈米粒子的區域以馬賽克狀無規律地分散的構成。因此,在CAC-OS中,結晶結構是次要因素。
CAC-OS不包含組成不同的兩種以上的膜的疊層結構。例如,不包含由以In為主要成分的膜與以Ga為主要成分的膜的兩層構成的結構。
注意,有時觀察不到以GaOX3為主要成分的區域與以InX2ZnY2OZ2或InOX1為主要成分的區域之間的明確的邊界。
在CAC-OS中包含選自鋁、釔、銅、釩、鈹、硼、矽、鈦、鐵、鎳、鍺、鋯、鉬、鑭、鈰、釹、鉿、鉭、鎢和鎂等中的一種或多種以代替鎵的情況下,CAC-OS是指如下構成:一部分中觀察到以該金屬元素為主要成分的奈米粒子狀區域和一部分中觀察到以In為主要成分的奈米粒子狀區域分別以馬賽克狀無規律地分散。
CAC-OS例如可以藉由在對基板不進行意圖性的加熱的條件下利用濺射法來形成。在利用濺射法形成CAC-OS的情況下,作為沉積氣體,可以使用選自惰性氣體(典型的是氬)、氧氣體和氮氣體中的一種或多種。另外,成膜時的沉積氣體的總流量中的氧氣體的流量比越低越好,例如,將氧氣體的流量比設定為0%以上且低於30%,較佳為0%以上且10%以下。
CAC-OS具有如下特徵:藉由X射線繞射(XRD:X-ray diffraction)測定法之一的Out-of-plane法利用θ/2θ掃描進行測定時,觀察不到明確的峰值。也就是說,根據X射線繞射,可知在測定區域中沒有a-b面方向及c軸方向上的配向。
另外,在藉由照射束徑為1nm的電子束(也稱為奈米束)而取得的CAC-OS的電子繞射圖案中,觀察到環狀的亮度高的區域以及在該環狀區域內的多個亮點。由此,根據電子繞射圖案,可知CAC-OS的結晶結構是在平面方向及剖面方向上沒有配向的nc(nano-crystal)結構。
另外,例如在In-Ga-Zn氧化物的CAC-OS中,根據藉由能量色散型X射線分析法(EDX:Energy Dispersive X-ray spectroscopy)取得的EDX面分析影像,可確認到:具有以GaOX3為主要成分的區域及以InX2ZnY2OZ2或InOX1為主要成分的區域不均勻地分佈而混合的構成。
CAC-OS的結構與金屬元素均勻地分佈的IGZO化合物不同,具有與IGZO化合物不同的性質。換言之,CAC-OS具有以GaOX3等為主要成分的區域及以InX2ZnY2OZ2或InOX1為主要成分的區域互相分離且以各元素為主要成分的區域為馬賽克狀的構成。
在此,以InX2ZnY2OZ2或InOX1為主要成分的區域的導電性高於以GaOX3等為主要成分的區域。換言之,當載子流過以InX2ZnY2OZ2或InOX1為主要成分的區域時,呈現氧化物半導體的導電性。因此,當以InX2ZnY2OZ2或InOX1為主要成分的區域在氧化物半導體中以雲狀分佈時,可以實現高場效移動率(μ)。
另一方面,以GaOX3等為主要成分的區域的絕緣性高於以InX2ZnY2OZ2或InOX1為主要成分的區域。換言之,當以GaOX3等為主要成分的區域在氧化物半導體中分佈時,可以抑制洩漏電流而實現良好的 切換工作。
因此,當將CAC-OS用於半導體元件時,藉由起因於GaOX3等的絕緣性及起因於InX2ZnY2OZ2或InOX1的導電性的互補作用可以實現高通態電流(Ion)及高場效移動率(μ)。
另外,使用CAC-OS的半導體元件具有高可靠性。因此,CAC-OS適合於各種半導體裝置。
本實施方式可以與其他實施方式的內容適當地組合。
實施方式9
在本實施方式中,參照圖式對本發明的一個實施方式的電子裝置進行說明。
下面所示的電子裝置可以安裝上述實施方式中說明的顯示系統。由此,可以提供能夠顯示高品質的影像的電子裝置。
在本發明的一個實施方式的電子裝置的顯示部上例如可以顯示具有全高清、2K、4K、8K、16K或更高的解析度的影像。此外,顯示部的螢幕尺寸可以為對角線20英寸以上、30英寸以上、50英寸以上、60英寸以上或70英寸以上。
作為電子裝置,例如除了電視機、桌上型或膝上型個人電腦、用於電腦等的顯示器、數位看板(Digital Signage)、彈珠機等大型遊戲機等具有較大的螢幕的電子裝置以外,還可以舉出數位相機、數位攝影機、數位相框、行動電話機、可攜式遊戲機、可攜式資訊終端、音頻再生裝置等。
可以將本發明的一個實施方式的電子裝置沿著房屋或高樓的內壁或外壁、汽車的內部裝飾或外部裝飾的曲面組裝。
本發明的一個實施方式的電子裝置也可以包括天線。藉由由天線接收信號,可以在顯示部上顯示影像或資料等。另外,在電子裝置包括天線及二次電池時,可以用天線進行非接觸電力傳送。
本發明的一個實施方式的電子裝置也可以包括感測器(該感測器具有測定如下因素的功能:力、位移、位置、速度、加速度、角速度、轉速、距離、光、液、磁、溫度、化學物質、聲音、時間、硬度、電場、電流、電壓、電力、輻射線、流量、濕度、傾斜度、振動、氣味或紅外線)。
本發明的一個實施方式的電子裝置可以具有各種功能。例如,可以具有如下功能:將各種資訊(靜態影像、動態影像、文字影像等)顯示在顯示部上的功能;觸控面板的功能;顯示日曆、日期或時間等的功能;執行各種軟體(程式)的功能;進行無線通訊的功能;讀出儲存在存儲介質中的程式或資料的功能;等。
圖34A示出電視機的一個例子。在電視機7100中,外殼7101中組裝有顯示部7000。在此示出利用支架7103支撐外殼7101的結構。
可以對顯示部7000適用本發明的一個實施方式的顯示系統或半導體裝置。
可以藉由利用外殼7101所具備的操作開關或另外提供的遙控器7111進行圖34A所示的電視機7100的操作。另外,也可以在顯示部7000中具備觸控感測器,也可以藉由用指頭等觸摸顯示部7000進行電視機7100的操作。另外,也可以在遙控器7111中具備顯示從 該遙控器7111輸出的資料的顯示部。藉由利用遙控器7111所具備的操作鍵或觸控面板,可以進行頻道及音量的操作,並可以對顯示在顯示部7000上的影像進行操作。
另外,電視機7100具備接收機及數據機等。可以藉由利用接收機接收一般的電視廣播。再者,藉由數據機將電視機連接到有線或無線方式的通訊網路,從而進行單向(從發送者到接收者)或雙向(發送者和接收者之間或接收者之間等)的資訊通訊。
圖34B示出筆記型個人電腦7200。筆記型個人電腦7200包括外殼7211、鍵盤7212、指向裝置7213、外部連接埠7214等。在外殼7211中組裝有顯示部7000。
可以對顯示部7000適用本發明的一個實施方式的顯示系統或半導體裝置。
圖34C和圖34D示出數位看板的例子。
圖34C所示的數位看板7300包括外殼7301、顯示部7000及揚聲器7303等。此外,還可以包括LED燈、操作鍵(包括電源開關或操作開關)、連接端子、各種感測器、麥克風等。
圖34D示出設置於圓柱狀柱子7401上的數位看板7400。數位看板7400包括沿著柱子7401的曲面設置的顯示部7000。
在圖34C和圖34D中,可以對顯示部7000適用本發明的一個實施方式的顯示系統或半導體裝置。
顯示部7000越大,一次能夠提供的資訊量越多。顯示部7000 越大,越容易吸引人的注意,例如可以提高廣告宣傳效果。
藉由將觸控面板用於顯示部7000,不僅可以在顯示部7000上顯示靜態影像或動態影像,使用者還能夠直覺性地進行操作,所以是較佳的。另外,在用於提供路線資訊或交通資訊等資訊的用途時,可以藉由直覺性的操作提高易用性。
如圖34C和圖34D所示,數位看板7300或數位看板7400較佳為藉由無線通訊可以與使用者所攜帶的智慧手機等資訊終端設備7311或資訊終端設備7411聯動。例如,顯示在顯示部7000上的廣告資訊可以顯示在資訊終端設備7311或資訊終端設備7411的螢幕上。此外,藉由操作資訊終端設備7311或資訊終端設備7411,可以切換顯示部7000的顯示。
此外,可以在數位看板7300或數位看板7400上以資訊終端設備7311或資訊終端設備7411的螢幕為操作單元(控制器)執行遊戲。由此,不特定多個使用者可以同時參加遊戲,享受遊戲的樂趣。
本實施方式可以與其他實施方式的內容適當地組合。

Claims (8)

  1. 一種顯示系統,包括:生成影像信號的信號生成部;包括第一區域和第二區域的像素部,所述第一區域和所述第二區域各包括多個像素;分別對所述第一區域和所述第二區域供應所述影像信號的第一源極側驅動電路和第二源極側驅動電路;以及包括神經網路的校正電路,其中,所述神經網路對所述影像信號進行校正以補償所述第一區域與所述第二區域的邊界處顯示的影像的不連貫性。
  2. 一種顯示系統,包括:生成影像信號的信號生成部;包括第一區域和第二區域的像素部,所述第一區域和所述第二區域各包括多個像素;分別對所述第一區域和所述第二區域供應所述影像信號的第一源極側驅動電路和第二源極側驅動電路;以及包括神經網路的校正電路,其中,所述神經網路對所述第一區域與所述第二區域的邊界附近的所述像素用的所述影像信號進行校正。
  3. 根據申請專利範圍第1或2項之顯示系統,還包括運算處理裝置,該運算處理裝置進行神經網路學習並將藉由學習得到的權係數供應至所述校正電路。
  4. 根據申請專利範圍第3項之顯示系統,其中所述學習藉由以使所述影像信號與對應於所述像素部所顯示的影像的信號間的差為一定值以下的方式更新所述權係數來進行。
  5. 根據申請專利範圍第1或2項之顯示系統,其中所述神經網路包括自編碼器,並且所述自編碼器包括解碼器和編碼器。
  6. 根據申請專利範圍第1或2項之顯示系統,其中所述多個像素 分別包括通道形成區中包含非晶矽的電晶體。
  7. 根據申請專利範圍第1或2項之顯示系統,其中所述多個像素分別包括通道形成區中含有金屬氧化物的電晶體。
  8. 一種包括申請專利範圍第1或2項之顯示系統的電子裝置。
TW107100810A 2017-01-20 2018-01-09 顯示系統及電子裝置 TWI748035B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2017-008040 2017-01-20
JP2017008039 2017-01-20
JP2017-008039 2017-01-20
JP2017008040 2017-01-20

Publications (2)

Publication Number Publication Date
TW201832197A true TW201832197A (zh) 2018-09-01
TWI748035B TWI748035B (zh) 2021-12-01

Family

ID=62908932

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107100810A TWI748035B (zh) 2017-01-20 2018-01-09 顯示系統及電子裝置

Country Status (4)

Country Link
US (2) US10885877B2 (zh)
JP (3) JP2018120217A (zh)
TW (1) TWI748035B (zh)
WO (1) WO2018134701A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11856792B2 (en) 2018-10-19 2023-12-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10984757B2 (en) 2017-05-19 2021-04-20 Semiconductor Energy Laboratory Co., Ltd. Machine learning method, machine learning system, and display system
KR102469151B1 (ko) * 2017-06-26 2022-11-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 전자 기기
WO2019003026A1 (en) * 2017-06-27 2019-01-03 Semiconductor Energy Laboratory Co., Ltd. DISPLAY SYSTEM AND METHOD FOR PROCESSING DATA
US11502003B2 (en) 2017-08-24 2022-11-15 Semiconductor Energy Laboratory Co., Ltd. Image processing method
CN114497170A (zh) 2017-08-25 2022-05-13 株式会社半导体能源研究所 显示面板及显示装置
TWI767122B (zh) * 2018-05-25 2022-06-11 宏達國際電子股份有限公司 模型建構方法、系統及非揮發性電腦可讀取記錄媒體
JP7273054B2 (ja) 2018-10-18 2023-05-12 株式会社半導体エネルギー研究所 半導体装置
JP6900359B2 (ja) * 2018-12-28 2021-07-07 株式会社ドワンゴ 画像送受信システム、データ送受信システム、送受信方法、コンピュータ・プログラム、画像送信システム、画像受信装置、送信システム、受信装置
CN110322853B (zh) * 2019-06-19 2020-08-11 电子科技大学 一种基于神经网络的智能显示驱动***
CN111462026B (zh) * 2020-03-02 2023-04-07 清华大学 基于编码曝光的合成图像相位恢复方法及装置
CN115516496A (zh) * 2020-05-20 2022-12-23 华为技术有限公司 基于神经网络的区域背光调光方法及装置
CN113066060B (zh) * 2021-03-23 2023-12-19 湖南珞佳智能科技有限公司 一种空洞卷积神经网络的激光定向能量沉淀图像识别方法
CN112967267B (zh) * 2021-03-23 2024-01-23 湖南珞佳智能科技有限公司 一种全卷积神经网络的激光定向能量沉积溅射计数方法
KR20230036571A (ko) * 2021-09-06 2023-03-15 삼성디스플레이 주식회사 감마 보정 방법 및 이를 채용한 표시 장치

Family Cites Families (78)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03254223A (ja) * 1990-03-02 1991-11-13 Eastman Kodak Japan Kk アナログデータ伝送方式
JP3070643B2 (ja) * 1992-10-23 2000-07-31 株式会社デンソー ニューラルネット型追加学習装置
US5504504A (en) * 1994-07-13 1996-04-02 Texas Instruments Incorporated Method of reducing the visual impact of defects present in a spatial light modulator display
DE69835638T2 (de) * 1997-07-09 2006-12-28 Canon K.K. Farbbildverarbeitungsgerät und -verfahren
US6377306B1 (en) * 1998-09-23 2002-04-23 Honeywell International Inc. Method and apparatus for providing a seamless tiled display
JP2001054131A (ja) * 1999-05-31 2001-02-23 Olympus Optical Co Ltd カラー画像表示システム
US6244443B1 (en) * 1999-09-03 2001-06-12 B.A.G. Corporation Octagon shaped stackable flexible intermediate bulk container and method of manufacture
JP2001092431A (ja) * 1999-09-27 2001-04-06 Fujitsu General Ltd マルチディスプレイ装置の画面調整方法
DE10022009C2 (de) * 1999-11-26 2002-12-05 Inb Vision Ag Verfahren und Einrichtung zur Bestimmung und mindestens teilweisen Korrektur der Fehler eines Bildwiedergabesystems
EP1104180B1 (de) 1999-11-26 2011-01-19 INB Vision AG Verfahren und Einrichtung zur Bestimmung und mindestens teilweisen Korrektur der Fehler eines Bildwiedergabesystems
US6733138B2 (en) * 2001-08-15 2004-05-11 Mitsubishi Electric Research Laboratories, Inc. Multi-projector mosaic with automatic registration
KR100815899B1 (ko) * 2001-12-12 2008-03-21 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 장치
US7251031B2 (en) * 2004-01-23 2007-07-31 Iguana Robotics, Inc. Colorstick
JP2006011251A (ja) * 2004-06-29 2006-01-12 Seiko Epson Corp 電気光学装置、その駆動方法および電子機器
JP4100379B2 (ja) * 2004-08-09 2008-06-11 セイコーエプソン株式会社 電気光学装置および電気光学装置の表示方法
US7639849B2 (en) * 2005-05-17 2009-12-29 Barco N.V. Methods, apparatus, and devices for noise reduction
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
EP1770788A3 (en) 2005-09-29 2011-09-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
AU2006352758A1 (en) * 2006-04-10 2008-12-24 Avaworks Incorporated Talking Head Creation System and Method
KR20080000294A (ko) * 2006-06-27 2008-01-02 엘지.필립스 엘시디 주식회사 유기전계 발광 디스플레이 장치 및 그 구동방법
US7942530B2 (en) * 2006-10-31 2011-05-17 The Regents Of The University Of California Apparatus and method for self-calibrating multi-projector displays via plug and play projectors
US7847764B2 (en) * 2007-03-15 2010-12-07 Global Oled Technology Llc LED device compensation method
US7961198B2 (en) * 2007-07-27 2011-06-14 Hewlett-Packard Development Company, L.P. Managing color output by appearance intent
KR101429711B1 (ko) * 2007-11-06 2014-08-13 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그것의 구동 방법
US8731062B2 (en) * 2008-02-05 2014-05-20 Ntt Docomo, Inc. Noise and/or flicker reduction in video sequences using spatial and temporal processing
EP2112646A3 (en) * 2008-03-31 2010-04-21 Element Labs, Inc. GPU video processing and color correction
JP4780159B2 (ja) * 2008-08-27 2011-09-28 ソニー株式会社 表示装置とその駆動方法
KR101509118B1 (ko) * 2008-10-27 2015-04-08 삼성디스플레이 주식회사 유기 발광 표시 장치, 그 보정 정보 생성 장치 및 방법
JP5572980B2 (ja) * 2009-03-31 2014-08-20 カシオ計算機株式会社 表示装置
US20110050640A1 (en) * 2009-09-03 2011-03-03 Niklas Lundback Calibration for a Large Scale Multi-User, Multi-Touch System
US8730183B2 (en) * 2009-09-03 2014-05-20 Obscura Digital Large scale multi-user, multi-touch system
CN102063888B (zh) * 2009-11-13 2012-12-26 京东方科技集团股份有限公司 色彩管理方法及装置
US8262229B2 (en) * 2010-03-22 2012-09-11 Seiko Epson Corporation Multi-projector display system calibration
JP5560076B2 (ja) * 2010-03-25 2014-07-23 パナソニック株式会社 有機el表示装置及びその製造方法
JP5560077B2 (ja) * 2010-03-25 2014-07-23 パナソニック株式会社 有機el表示装置及びその製造方法
WO2011155159A1 (ja) * 2010-06-07 2011-12-15 パナソニック株式会社 有機el表示装置の製造方法
US9495923B2 (en) * 2011-05-18 2016-11-15 Sharp Kabushiki Kaisha Liquid crystal display device, method of driving liquid crystal display device, and television receiver
US9466240B2 (en) * 2011-05-26 2016-10-11 Ignis Innovation Inc. Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed
US9049407B2 (en) * 2012-06-22 2015-06-02 Apple Inc. Color correction of images
JP5316729B1 (ja) * 2013-01-31 2013-10-16 富士ゼロックス株式会社 画像処理装置、色調整システムおよびプログラム
EP2974280B1 (en) * 2013-03-15 2021-11-24 Rambus Inc. Threshold-monitoring, conditional-reset image sensor
US9628767B2 (en) * 2013-07-04 2017-04-18 Electronics And Telecommunications Research Institute Method and system for multi-projection
KR101583289B1 (ko) * 2013-12-09 2016-01-07 씨제이씨지브이 주식회사 영상 중첩 영역의 보정 방법, 기록 매체 및 실행 장치
DE112015000739T5 (de) 2014-02-11 2016-12-29 Semiconductor Energy Laboratory Co., Ltd. Anzeigevorrichtung und elektronisches Gerät
JP6606345B2 (ja) * 2014-05-16 2019-11-13 株式会社ジャパンディスプレイ タッチ検出機能付き表示装置及び電子機器
KR102248841B1 (ko) * 2014-05-21 2021-05-06 삼성전자주식회사 디스플레이 장치, 전자 장치 및 전자 장치의 동작 방법
JP5993897B2 (ja) * 2014-06-19 2016-09-14 ヤフー株式会社 特定装置、特定方法及び特定プログラム
JP2016029464A (ja) 2014-07-18 2016-03-03 株式会社半導体エネルギー研究所 表示装置
KR102533396B1 (ko) 2014-07-31 2023-05-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 장치
JP6602585B2 (ja) 2014-08-08 2019-11-06 株式会社半導体エネルギー研究所 表示装置および電子機器
JP2016071597A (ja) * 2014-09-30 2016-05-09 ソニー株式会社 情報処理装置、情報処理方法及びプログラム
CN106796769B (zh) 2014-10-08 2019-08-20 株式会社半导体能源研究所 显示装置
US9773128B2 (en) * 2014-10-16 2017-09-26 City University Of Hong Kong Holographic encryption of multi-dimensional images
JP6525570B2 (ja) * 2014-12-04 2019-06-05 キヤノン株式会社 画像表示システム、制御装置、制御方法及びプログラム
US9773832B2 (en) 2014-12-10 2017-09-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
TWI611383B (zh) * 2015-03-03 2018-01-11 宏正自動科技股份有限公司 多影像輸出裝置校正系統及其校正方法
US9716852B2 (en) 2015-04-03 2017-07-25 Semiconductor Energy Laboratory Co., Ltd. Broadcast system
US10396796B2 (en) * 2015-05-20 2019-08-27 Nikolaos Papadopoulos Circuit, system and method for thin-film transistor logic gates
JP6674838B2 (ja) 2015-05-21 2020-04-01 株式会社半導体エネルギー研究所 電子装置
JP6185514B2 (ja) * 2015-06-08 2017-08-23 シャープ株式会社 表示装置、表示装置の制御方法、および表示装置の駆動方法
US10460251B2 (en) * 2015-06-19 2019-10-29 Preferred Networks Inc. Cross-domain time series data conversion apparatus, methods, and systems
WO2017037568A1 (en) 2015-08-31 2017-03-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device or electronic device including the semiconductor device
US9798290B2 (en) * 2015-09-25 2017-10-24 City University Of Hong Kong Holographic encryption of multi-dimensional images and decryption of encrypted multi-dimensional images
JP2017102904A (ja) 2015-10-23 2017-06-08 株式会社半導体エネルギー研究所 半導体装置および電子機器
US10922605B2 (en) 2015-10-23 2021-02-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
US9910633B2 (en) * 2016-05-11 2018-03-06 TCL Research America Inc. Scalable storage-loss optimized framework based method and system for color gamut mapping
CN106324923B (zh) * 2016-10-18 2020-02-14 上海中航光电子有限公司 阵列基板及显示面板
US20180136617A1 (en) * 2016-11-11 2018-05-17 General Electric Company Systems and methods for continuously modeling industrial asset performance
US10418385B2 (en) * 2016-11-18 2019-09-17 Shanghai Tianma Micro-electronics Co., Ltd. Array substrate and fabrication method thereof, display panel
US10319743B2 (en) * 2016-12-16 2019-06-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display system, and electronic device
CN116886835A (zh) * 2016-12-23 2023-10-13 奇跃公司 用于确定内容捕获设备的设置的技术
JP2018106608A (ja) 2016-12-28 2018-07-05 株式会社半導体エネルギー研究所 半導体装置
JP7032125B2 (ja) 2016-12-28 2022-03-08 株式会社半導体エネルギー研究所 半導体装置、及び該半導体装置を有する電子機器
US10223959B2 (en) * 2017-07-25 2019-03-05 Dell Products L.P. Information handling system integrated overlapped foldable display
US11043164B2 (en) * 2018-01-31 2021-06-22 Ignis Innovation Inc. Display panel compensation methods
US11062675B2 (en) * 2019-01-29 2021-07-13 Ignis Innovation Inc. Compensation for display degradation with temperature normalization
US12027117B2 (en) * 2020-09-25 2024-07-02 Apple Inc. Pixel screening and repair

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11856792B2 (en) 2018-10-19 2023-12-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
TWI827696B (zh) * 2018-10-19 2024-01-01 日商半導體能源研究所股份有限公司 半導體裝置及電子裝置

Also Published As

Publication number Publication date
JP2022125357A (ja) 2022-08-26
US10885877B2 (en) 2021-01-05
TWI748035B (zh) 2021-12-01
US20190348011A1 (en) 2019-11-14
US20210118408A1 (en) 2021-04-22
JP2018120217A (ja) 2018-08-02
JP2023156386A (ja) 2023-10-24
WO2018134701A1 (en) 2018-07-26
US11676558B2 (en) 2023-06-13

Similar Documents

Publication Publication Date Title
TWI748035B (zh) 顯示系統及電子裝置
US11373612B2 (en) Semiconductor device and electronic device including the semiconductor device
TWI753988B (zh) 顯示裝置
JP2022142796A (ja) 表示装置
JP2022126629A (ja) 機械学習システム
US11509918B2 (en) Semiconductor device, and electronic device
JP7110116B2 (ja) 半導体装置
JP2022125056A (ja) 表示装置
JP6981760B2 (ja) 半導体装置
JP7208889B2 (ja) 放送システム
JP7179718B2 (ja) 半導体装置、撮像装置及び表示システム
KR102567675B1 (ko) 화상 처리 방법
TW201930989A (zh) 顯示裝置、顯示模組及電子裝置
JP2018146648A (ja) 表示システム及び電子機器