TW201742104A - 半導體裝置、其製造方法及將半導體裝置單粒化之方法 - Google Patents

半導體裝置、其製造方法及將半導體裝置單粒化之方法 Download PDF

Info

Publication number
TW201742104A
TW201742104A TW105138992A TW105138992A TW201742104A TW 201742104 A TW201742104 A TW 201742104A TW 105138992 A TW105138992 A TW 105138992A TW 105138992 A TW105138992 A TW 105138992A TW 201742104 A TW201742104 A TW 201742104A
Authority
TW
Taiwan
Prior art keywords
insulating material
substrate
over
trench
semiconductor device
Prior art date
Application number
TW105138992A
Other languages
English (en)
Other versions
TWI725080B (zh
Inventor
張耀文
黃建修
蔡正原
鄭光茗
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201742104A publication Critical patent/TW201742104A/zh
Application granted granted Critical
Publication of TWI725080B publication Critical patent/TWI725080B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • H01L21/31053Planarisation of the insulating layers involving a dielectric removal step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/291Oxides or nitrides or carbides, e.g. ceramics, glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6834Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/053Oxides composed of metals from groups of the periodic table
    • H01L2924/054313th Group
    • H01L2924/05432Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本發明實施例揭露半導體裝置、其製造方法及將半導體裝置單粒化之方法。在某些實施例中,一種製造一半導體裝置之方法包含在一基板中形成一溝槽,該溝槽形成於該基板之一第一側內且圍繞該基板之一部分而安置。在該基板之該第一側及該溝槽上方形成一第一絕緣材料,且在該第一絕緣材料上方形成一第二絕緣材料。在該基板之該部分上方該第二絕緣材料及該第一絕緣材料中形成孔隙。在該等孔隙中形成構件,且將一載體耦合至該等構件及該第二絕緣材料。將該基板之一第二側平坦化,該基板之該第二側與該基板之該第一側係對置的。移除該第二絕緣材料,且移除該載體。

Description

半導體裝置、其製造方法及將半導體裝置單粒化之方法
本發明實施例係有關半導體裝置、其製造方法以及相關單粒化方法。
半導體裝置用於諸如個人電腦、行動電話、數位相機及其他電子裝備等多種電子應用中。半導體裝置通常藉由在一半導體基板上方依序沈積絕緣層或介電層、導電層及半導電材料層並使用微影來圖案化各種材料層以在其上形成電路組件及元件而製作。 半導體工業藉由不斷減小最小構件大小(此允許將較多組件整合至一給定區中)而不斷改良各種電子組件(例如,電晶體、二極體、電阻器、電容器等)之整合密度。 數十個或數百個積體電路通常製造於一單個半導體晶圓上。個別晶粒藉由沿切割道刀切積體電路而單粒化。然後,個別晶粒可用於一最終應用中或單獨地封裝於多晶片模組中或其他類型之封裝中。
在某些實施例中,一種製造一半導體裝置之方法包含:在一基板中形成一溝槽,該溝槽形成於該基板之一第一側內且圍繞該基板之一部分而安置;及在該基板之該第一側及該溝槽上方形成一第一絕緣材料。該方法包含:在該第一絕緣材料上方形成一第二絕緣材料;及在該基板之該部分上方該第二絕緣材料及該第一絕緣材料中形成複數個孔隙。在該基板之該部分上方該第二絕緣材料及該第一絕緣材料中之該複數個孔隙中之每一者中形成一構件。該方法包含:將一載體耦合至該等構件及該第二絕緣材料;及將該基板之一第二側平坦化,該基板之該第二側與該基板之該第一側係對置的。移除該第二絕緣材料,且移除該載體。 在某些實施例中,一種將一半導體裝置單粒化之方法包含:在一基板之一第一側內形成一主動電路區域;圍繞該主動電路區域形成一溝槽;及在該基板之該第一側及該溝槽上方形成一第一絕緣材料,其中該第一絕緣材料內襯於該溝槽中。在該第一絕緣材料上方形成一第二絕緣材料,該第二絕緣材料包括一第一層及安置於該第一層上方之一第二層。在該主動電路區域上方該第二絕緣材料及該第一絕緣材料中形成複數個孔隙;及在該主動電路區域上方該第二絕緣材料及該第一絕緣材料中之該複數個孔隙中之每一者中形成一接點。將一載體耦合至該第二絕緣材料及該等接點。將該基板之一第二側平坦化,該基板之該第二側與該基板之該第一側係對置的。該方法包含移除該第二絕緣材料及移除該載體。將該基板之該第二側平坦化移除安置於該第二絕緣材料之一表面上方在該溝槽內之該第一絕緣材料。移除該第二絕緣材料包括將包括該主動電路區域之一積體電路晶粒單粒化。 在某些實施例中,一種半導體裝置包含形成於一基板內或一基板上方之主動電路及安置於該主動電路上方之複數個接點墊。一Al2 O3 層安置於該主動電路之側壁及一表面以及該複數個接點墊之一部分上方。一接點安置於該複數個接點墊中之每一者上方,其中該等接點之一部分安置於該Al2 O3 層內。
以下揭露提供用於實施所提供標的物之不同構件之諸多不同實施例或實例。以下闡述組件及配置之特定實例以簡化本揭露。當然,此等特定實例僅為實例且並非意欲為限制性的。舉例而言,以下說明中之在一第二構件上方或在一第二構件上形成一第一構件可包含其中第一構件與第二構件以直接接觸方式形成之實施例,且亦可包含其中可在第一構件與第二構件之間形成額外構件使得第一構件與第二構件可不直接接觸之實施例。另外,本揭露可在各種實例中重複參考編號及/或字母。此重複係出於簡化及清晰目的且本質上並不指定所論述之各種實施例及/或組態之間的一關係。 此外,為便於說明,本文中可使用空間相對術語(諸如,「下面」、「下方」、「下部」、「上方」、「上部」及諸如此類)來闡述一個元件或構件與另一(其他)元件或構件之關係,如各圖中所圖解說明。除各圖中所繪示之定向之外,該等空間相對術語亦意欲囊括裝置在使用或操作中之不同定向。設備可以其他方式定向(旋轉90°或處於其他定向),且同樣可據此解釋本文中所使用之空間相對描述符。 本揭露中揭露製造半導體裝置之方法及將半導體裝置單粒化之方法。在某些實施例中,積體電路晶粒在不使用一晶粒刀或雷射之情況下自晶圓形式單粒化。在某些實施例中,在一晶圓之單粒化區域中形成溝槽,且在該等溝槽內及在晶圓之一側上方形成兩種絕緣材料。在某些實施例中,在絕緣材料內形成接點,且將一載體附接至該等接點。在某些實施例中,移除將晶圓單粒化的絕緣材料中之一者。貫穿各個視圖及說明性實施例,相似參考編號用於指定相似元件。 圖1至圖20係圖解說明根據本揭露之某些實施例之在各個階段處製造一半導體裝置100之一方法之剖面圖。首先參考圖1,提供一基板102。舉例而言,基板102可係一晶圓之部分。作為實例,基板102可包括一半導體基板,諸如一矽基板、一矽碳基板、一矽鍺基板或由其他半導體材料形成之一基板。基板102可包括一塊體基板、一絕緣體上覆半導體(SOI)基板或其他可接受類型之基板。基板102可輕摻雜有一p型或一n型雜質。在某些實施例中,基板102可包括一矽晶圓或由另一類型之半導體材料構成之一晶圓。 在某些實施例中,基板102包括複數個積體電路晶粒區域104,如圖2中所圖解說明。舉例而言,在某些實施例中,積體電路晶粒區域104由可包括單粒化區域的基板102之部分彼此分離。舉例而言,在基板102之一俯視圖中,積體電路晶粒區域104可包括一正方形、矩形或其他形狀。積體電路晶粒區域104可在基板102上形成為列與行之一陣列。舉例而言,一基板102上可定義數十個或數百個積體電路晶粒區域104。基板102上可定義其他數目個積體電路晶粒區域104,且積體電路晶粒區域104可形成為其他配置或組態。 在積體電路晶粒區域104之主動電路區域106中形成主動電路,如圖3中所圖解說明。舉例而言,在基板102內或基板102上方於主動電路區域106中形成主動電路。舉例而言,在圖3中所展示之視圖中,主動電路區域106中之主動電路安置於基板102之一上部部分中。形成於基板102之積體電路晶粒區域104中之主動電路可係適合於一特定應用之任何類型之電路。作為實例,主動電路可包括一或多個邏輯、記憶體、處理器或其他類型之裝置。作為其他實例,形成於基板102之主動電路區域106內或主動電路區域106上之主動電路可包含經互連以執行一或多個功能之各種N型金屬氧化物半導體(NMOS)及/或P型金屬氧化物半導體(PMOS)裝置,諸如電晶體、電容器、電阻器、二極體、光電二極體、熔絲及諸如此類。該等功能可包含記憶體結構、邏輯結構、處理結構、感測器、放大器、功率分佈、輸入/輸出電路及/或諸如此類。熟習此項技術者將瞭解,以上實例僅出於說明性目的而提供以進一步闡釋某些說明性實施例之應用且並非意指以任何方式限制本揭露。其他主動電路可視情況用於一給定應用。 在某些實施例中,在基板102之一第一側上形成主動電路。舉例而言,在圖3中所展示之視圖中,基板102之第一側包括基板102之頂部側。主動電路區域106在基板102之一頂部表面內可包括包含尺寸d1 之一深度,其中舉例而言,在某些實施例中,尺寸d1 包括基板102之厚度之約一半或更少。主動電路區域106在基板102內亦可包括其他深度,諸如基板102之厚度之約一半或更大。 在某些實施例中,在主動電路區域106之主動電路上方形成一互連結構(圖1至圖20中未展示;參見圖22中所展示之互連結構141)。 在基板102之第一側內形成一溝槽112,如圖4至圖7中所展示。在某些實施例中,圍繞基板102之一部分而形成溝槽112。舉例而言,在某些實施例中,圍繞主動電路區域106而形成溝槽112。舉例而言,在某些實施例中,圍繞基板102之主動電路區域106中之每一者而形成一溝槽112。在某些實施例中,在基板102中形成複數個溝槽112,其中複數個溝槽112中之每一者圍繞基板102之一部分而安置。在其中半導體裝置100上包含一互連結構141 (參見圖23)之某些實施例中,在互連結構141中亦形成複數個溝槽112。 在某些實施例中,使用一微影製程來形成溝槽112。舉例而言,在圖4中,在基板102上方形成一光阻劑108。光阻劑108包括一光敏材料。藉由提供其上具有一所要圖案之一微影遮罩且使光阻劑108暴露於自微影遮罩所反射之光或穿過微影遮罩所傳輸之能量而使用一光微影製程來圖案化光阻劑108。然後,使光阻劑108顯影,且藉由一灰化及/或蝕刻製程而移除光阻劑108之所暴露(或未暴露,取決於光阻劑108包括一正性還是負性光阻劑)部分,留下光阻劑108之一經圖案化層,如圖5中所圖解說明。經圖案化光阻劑108包括包含用於溝槽112之一所要形狀之圖案110。 在圖6中,使用一蝕刻製程將光阻劑108中之圖案110轉印至下伏基板102,從而形成溝槽112。舉例而言,在蝕刻製程期間,光阻劑108用作一蝕刻遮罩。蝕刻製程包括適合於移除用以形成溝槽112的基板102之部分之一蝕刻製程。舉例而言,在某些實施例中,圍繞主動電路區域106而形成溝槽112。在其他實施例中,圍繞基板102之部分而形成溝槽112。舉例而言,在某些實施例中,溝槽112包圍主動電路區域106及/或基板102之部分。在某些實施例中,溝槽112可包括圍繞主動電路區域106及/或基板102之部分呈一正方形或矩形之一形狀之連續溝槽。舉例而言,在某些實施例中,在基板102之單粒化區域中形成溝槽112。在某些實施例中,溝槽112在基板102內包括包含尺寸d2 之一深度,其中尺寸d2 實質上與主動電路區域106之尺寸d1 相同或大於主動電路區域106之尺寸d1 ,如圖6中所展示。尺寸d1 在本文中亦稱為一第一深度,且尺寸d2 在本文中亦稱為一第二深度,其中舉例而言,在某些實施例中,第二深度大於第一深度。在某些實施例中,溝槽112可包括一相對高縱橫比(深度對寬度),諸如約4:1至約8:1,或者在某些實施例中更大。舉例而言,在某些實施例中,溝槽112之一寬度可包括約0.9 µm,且溝槽112之一深度可包括約8.3 µm。溝槽112亦可包括其他尺寸。 然後,移除光阻劑108,如圖7中所展示。 在基板102之第一側及溝槽112上方形成一第一絕緣材料114,如圖8中所展示。在某些實施例中,第一絕緣材料114包括使用原子層沈積(ALD)而形成之Al2 O3 。第一絕緣材料114包括包含尺寸d3 之一厚度,舉例而言,在某些實施例中,尺寸d3 包括約100埃至約300埃。作為另一實例,在某些實施例中,第一絕緣材料114可包括包含約150埃至約200埃之尺寸d3 之一厚度。舉例而言,在某些實施例中,第一絕緣材料114包括足以為一隨後沈積之第二絕緣材料116提供蝕刻選擇性且為半導體裝置100提供一良好防潮阻障之一厚度。第一絕緣材料114亦可包括其他材料、尺寸及形成方法。在某些實施例中,第一絕緣材料114實質上與半導體裝置100之一下伏形貌(諸如主動電路區域106之表面及溝槽112)共形。第一絕緣材料114內襯於溝槽112中且安置於主動電路區域106之側壁及一表面上方。第一絕緣材料114包括具有良好階梯覆蓋性之一材料(諸如Al2 O3 ),該材料亦提供一良好防潮阻障且可以相對低溫度(諸如約300℃)沈積,此係(舉例而言)後段製程(BEOL)製程中之一優點。具有類似性質之其他材料亦可用於第一絕緣材料114。 在第一絕緣材料114上方形成一第二絕緣材料116,如圖9中所展示。在某些實施例中,第二絕緣材料116包括一第一層120及形成於第一層120上方之一第二層122,如圖9中以虛影(例如,以虛線)所展示。舉例而言,在第一絕緣材料114上方形成第二絕緣材料116之第一層120,且在第一層120上方形成第二層122。在某些實施例中,第二絕緣材料116包括相對於第一絕緣材料114可選擇性地蝕刻之一材料。舉例而言,第二絕緣材料116包括在不具有第一絕緣材料114之一實質移除量之情況下可蝕刻或移除之一材料。 舉例而言,在某些實施例中,第二絕緣材料116包括氧化矽、二氧化矽或其他氧化物。在某些實施例中,第二絕緣材料116包括約1,000埃或更大之一厚度。第二絕緣材料116亦可包括其他材料及尺寸。作為實例,在某些實施例中,第一層120包括使用一高縱橫比電漿(HARP)氧化物製程而沈積之氧化矽,且第二層122包括使用一高密度電漿(HDP)氧化物製程而沈積之氧化矽。舉例而言,在某些實施例中,形成第二絕緣材料116包括形成包括一HARP氧化物的第二絕緣材料116之第一層120,及/或形成第二絕緣材料116包括形成包括一HDP氧化物的第二絕緣材料116之第二層122。舉例而言,HARP氧化物及/或HDP氧化物可藉由HDP-化學氣相沈積(CVD)或其他方法而形成。 在某些實施例中,在接近溝槽112之第二絕緣材料116之形成期間,在第二絕緣材料116中形成一孔隙118,如圖9中以虛影所圖解說明。孔隙118包括可沿溝槽112之一長度延伸的第二絕緣材料116中之一空隙。孔隙118可形成於溝槽112內及/或溝槽112上方。 在某些實施例中,在沈積第二絕緣材料116之後,使用一平坦化製程(諸如一化學機械拋光(CMP)製程及/或蝕刻製程)將第二絕緣材料116之一表面平坦化。在某些實施例中,不將第二絕緣材料116平坦化。 然後圖案化第二絕緣材料116及第一絕緣材料114以在由溝槽112環繞之基板102之部分及/或主動電路區域106上方第二絕緣材料116及第一絕緣材料114中形成複數個孔隙118’,如圖10至圖13中所展示。舉例而言,可使用適合於第二絕緣材料116及第一絕緣材料114之材料之一微影製程及一蝕刻製程來圖案化第二絕緣材料116及第一絕緣材料114。在圖10中,在第二絕緣材料116之一表面上方沈積或形成一光阻劑108’。在圖11中,光阻劑108’使用一微影製程而圖案化有用於將在第二絕緣材料116及第一絕緣材料114內形成之複數個構件之一圖案110’。在圖12中,光阻劑108’在針對第二絕緣材料116及第一絕緣材料114之一蝕刻製程期間用作一蝕刻遮罩,從而在第二絕緣材料116及第一絕緣材料114中形成孔隙118’。在圖13中,移除光阻劑108’。 舉例而言,在半導體裝置100之一俯視圖中,孔隙118’可包括一圓形或卵形形狀。作為實例,孔隙118’亦可包括其他形狀,諸如正方形、矩形或多邊形。在某些實施例中,孔隙118’亦可包括一插塞(例如,一圓柱形插塞形狀)或一區段(例如,一矩形形狀)之一形狀。作為其他實例,在某些實施例中,孔隙118’可包括一接點或一接點墊之一形狀。 形成於第二絕緣材料116及第一絕緣材料114內之孔隙118’在本文中亦稱為第一孔隙,且形成於第二絕緣材料116內接近溝槽112之孔隙118在本文中亦稱為第二孔隙。 第二絕緣材料116及第一絕緣材料114中之孔隙118’填充有用以形成構件130之一材料,如圖14中所展示。在由溝槽112環繞之基板102之部分及/或主動電路區域106上方第二絕緣材料116及第一絕緣材料114中形成構件130。構件130可包括接點,且在某些實施例中,構件130在本文中亦稱為接點。在某些實施例中,使用一鍍覆製程(諸如無電式電鍍)來形成構件130。在某些實施例中,在主動電路區域106之導電區域上方形成構件130,且舉例而言,該等導電區域可充當用於構件130之一無電式電鍍製程之一晶種。舉例而言,在其中構件130包括接點之某些實施例中,構件130可包括金或一金合金。作為實例,在某些實施例中,構件130可包括其他金屬、一半導電材料、一種氮化物材料、除用於第二絕緣材料116之氧化物之一類型之外的一種氧化物材料或其他材料。作為實例,在某些實施例中,構件130可包括一材料之插塞、一材料之區段、接點、接點墊及/或其一組合。 在其中使用一鍍覆製程來形成構件130之某些實施例中,構件130可完全地形成於第二絕緣材料116及第一絕緣材料114內,如圖14中所展示。構件130亦可部分地形成於第二絕緣材料116及第一絕緣材料114內,如圖27中所展示。 再次參考圖14,在某些實施例中,亦可藉由在經圖案化第二絕緣材料116及第一絕緣材料114上方沈積一材料以填充第二絕緣材料116及第一絕緣材料114中之孔隙118’使用一鑲嵌製程來形成構件130。在材料之沈積製程之後,材料之一部分可存在於第二絕緣材料116之一頂部表面上方。然後使用諸如一化學機械拋光(CMP)及/或一蝕刻製程之一平坦化製程自第二絕緣材料116之一頂部表面上方移除過量材料。在某些實施例中,可使用諸如一旋塗製程之一製程來施加構件130之材料,在該製程中,材料不形成於第二絕緣材料116之表面上且可不需要一平坦化製程。 在於第二絕緣材料116及第一絕緣材料114內形成構件130之後,提供一載體132,如圖15中所展示。載體132可包括一玻璃載體基板、一陶瓷載體基板、諸如一半導體晶圓之一晶圓、一膠帶或諸如此類。舉例而言,在某些實施例中,在針對半導體裝置100之製造製程及/或單粒化製程之後,稍後移除載體132。載體132可包含形成於其上之可包括一基於聚合物之材料之一離型層(圖15中未展示;參見圖28中所展示之離型層138)。在後續處理步驟之後,稍後可連同載體132一起移除離型層138。在某些實施例中,離型層138可包括在加熱時失去其黏性性質之一基於環氧樹脂之熱離型材料,諸如一光熱轉換(LTHC)離型塗層。在其他實施例中,離型層138可包括在暴露於UV光時失去其黏性性質之一紫外線(UV)膠。離型層138可施配為一液體並固化,且可為層壓至載體132上之一層壓膜或諸如此類。在離型層上方可形成或施配一黏合劑(亦未展示)。黏合劑可包括一晶粒附接膜(DAF)、一膠、一聚合物材料或諸如此類。 載體132耦合至構件130及第二絕緣材料116,如圖15中所展示。在某些實施例中,載體132耦合至全部構件130。在某些實施例中,然後倒轉半導體裝置100及載體132,如圖16中所展示。 然後將基板102之一第二側平坦化,亦展示於圖16中。舉例而言,基板102之第二側與其中形成溝槽112的基板102之第一側係對置的。舉例而言,在某些實施例中,可使用一平坦化裝置134及/或一蝕刻製程將基板102之第二側平坦化。舉例而言,平坦化裝置134可包括適於CMP基板102之一CMP工具。在某些實施例中,將基板102之第二側平坦化包括移除安置於第二絕緣材料116之一表面上方在溝槽112內之第一絕緣材料114,如圖17及圖18中所展示。舉例而言,在平坦化製程期間移除基板102之一部分及形成於溝槽112之一底部上的第一絕緣材料114之一部分(參見圖8),使得接近溝槽112之底部而形成之第二絕緣材料116 (參見圖9)剩餘為暴露的。 在某些實施例中,移除不含有主動電路之基板102之一部分,且剩下不含有主動電路之基板102之一部分,如圖17中所展示。在某些實施例中,移除不含有主動電路之整個基板102部分,如圖18中所展示。 接下來參考圖19,然後使用一蝕刻製程來移除第二絕緣材料116。舉例而言,在某些實施例中,蝕刻製程可包括一蒸氣氫氟酸蝕刻製程。亦可使用其他類型之蝕刻製程來移除第二絕緣材料116。移除第二絕緣材料116留下藉由構件130耦合至載體132之半導體裝置100,如圖19中所圖解說明。在某些實施例中,溝槽112接近半導體裝置100之單粒化區域136而安置。在某些實施例中,移除第二絕緣材料116致使將半導體裝置100單粒化為複數個積體電路晶粒140。舉例而言,在某些實施例中,移除第二絕緣材料116包括將形成於基板102 (亦即,包括形成於基板102內之主動電路區域106)內之複數個積體電路晶粒140單粒化。舉例而言,圖20展示自構件130移除載體132之後的複數個積體電路晶粒140。 由於一晶粒刀不用於單粒化製程,因此主動電路106或基板102之側壁不包括切割道標記。同樣地,安置於主動電路106或基板102之側壁上之第一絕緣材料114之側壁不包括切割道標記。構件130之一部分安置於第一絕緣材料114內接近積體電路晶粒140之主動電路區域106。 圖21A係根據某些實施例之圖20中所展示之一積體電路晶粒140之一仰視圖。圖解說明複數個構件130之一實例性圖案,其中構件130配置成列與行之一陣列。作為實例,構件130亦可沿積體電路晶粒140之邊緣、沿積體電路晶粒140之一或多個側或者以隨機或其他圖案配置於積體電路晶粒140之底部上。 圖21B係根據某些實施例之圖20中所展示之一積體電路晶粒140之一俯視圖。積體電路晶粒140之頂部包括基板102之一部分或主動電路區域106之一部分。積體電路晶粒140之側壁由具有包括尺寸d3 之一厚度之第一絕緣材料114覆蓋。 根據某些實施例,在單粒化之後,半導體裝置100包括複數個積體電路晶粒140,該複數個積體電路晶粒各自包括形成於一基板102內或一基板102上方(例如,在主動電路區域106中)之主動電路。積體電路晶粒140包含安置於主動電路區域106中之主動電路上方之複數個接點墊(參見圖22中所展示之接點墊146)。包括一Al2 O3 層之一第一絕緣材料114安置於主動電路之側壁及一表面以及複數個接點墊146之一部分上方。包括一接點之一構件130安置於複數個接點墊146中之每一者上方。包括接點之構件130之一部分安置於包括Al2 O3 層之第一絕緣材料114內。 圖22、圖23、圖25及圖27至圖29係圖解說明根據某些實施例之在各個階段處製造一半導體裝置100之一方法之剖面圖。圖解說明一半導體裝置100中或一半導體裝置100上可包含之額外元件及構件。接下來參考圖22,一半導體裝置100包含一主動電路區域106,該主動電路區域包含形成於一基板102之一部分(例如,圖22中所展示之視圖中之一上部部分)內之主動電路。一互連結構141安置於主動電路區域106上方。舉例而言,在某些實施例中,互連結構141在一BEOL中形成,且主動電路區域106中之主動電路包括在一前段製程(FEOL)中形成之電路。互連結構141包括安置於複數個絕緣材料內之複數個導電構件。互連結構141可包括層間介電質(ILD)及金屬間介電質(IMD)層。舉例而言,絕緣材料可由使用此項技術中習知之任何適合方法(諸如旋塗、化學氣相沈積(CVD)及電漿輔助CVD (plasma-enhanced CVD) (PECVD))形成之一低K介電材料形成,諸如磷矽酸鹽玻璃(PSG)、硼磷矽酸鹽玻璃(BPSG)、氟矽酸鹽玻璃(FSG)、SiOxCy、旋塗玻璃、旋塗聚合物、矽碳材料、其化合物、其複合物、其組合或諸如此類。 互連結構141之導電構件將形成於主動電路區域106中及主動電路區域106上之各種被動及主動組件(未展示)彼此互連且互連至外部組件。舉例而言,互連結構141可包含藉由嵌入使用鑲嵌製程或減性蝕刻技術形成之介電層內之通路(未展示)而垂直互連之兩個或兩個以上導電跡線層。互連結構141之導電構件可包括包含一導電材料(諸如銅、一銅合金或其他金屬)之導電線、通路及/或插塞。半導體裝置100之互連結構141中可包含一個、兩個、三個或更多導電構件層。 不管互連結構141之層之數目如何,半導體裝置100皆包含一頂部互連層142。舉例而言,頂部互連層142包括互連結構141之一最上部互連層。一頂部鈍化層144可安置於互連結構141上方,亦圖解說明於圖22中。舉例而言,鈍化層144可包括諸如聚苯并噁唑(PBO)之一聚合物或其他絕緣材料。 在某些實施例中,在頂部互連層142之部分上方形成接點墊146。接點墊146與頂部互連層142中之構件電連接。在某些實施例中,接點墊146可包括由一TaN層覆蓋之鋁。接點墊146亦可包括其他材料。 在某些實施例中,圖22亦圖解說明形成於互連結構141內之一密封環148。舉例而言,密封環148圍繞接近單粒化區域的一積體電路晶粒區域之邊緣而安置。在某些實施例中,密封環148可形成於互連結構141之導電構件層內。在某些實施例中,不包含一密封環148。 在圖23中,使用關於圖4至圖7所闡述之一方法圍繞基板102之部分(例如,圍繞形成於基板102之一部分內之主動電路區域106)形成溝槽112。 圖24係根據某些實施例之圖23中所展示之半導體裝置100之一部分之一俯視圖。展示半導體裝置100之四個積體電路晶粒140 (圖24中未標出;參見圖29)區域之一交叉點。展示形成於主動電路區域106內之電路及裝置。密封環148圍繞積體電路晶粒140區域之一周界而安置。150處之一視圖展示自一個積體電路晶粒140區域之一邊緣至一積體電路晶粒140區域之另一邊緣的一溝槽112之一區域。152處之一視圖展示自一積體電路晶粒140區域之一隅角至一積體電路晶粒140區域之另一隅角的溝槽112之一交叉點處之兩個溝槽112之一區域。 圖25係圖解說明在如參考圖8及圖9所闡述之第一絕緣材料114及第二絕緣材料116之形成之後的半導體裝置100之一剖面圖。圖26係根據某些實施例之圖25中所展示之半導體裝置100之一部分之一較詳細剖面圖。圖26中圖解說明第二絕緣材料116之第一層120及第二層122之一較詳細視圖。 在某些實施例中,在溝槽112上方在第二絕緣材料116內形成一凹陷部154。舉例而言,凹陷部154可因具有一高縱橫比之溝槽112之形狀及/或因第二絕緣材料116之第一層120及/或第二層122之沈積製程而形成。 圖26亦圖解說明圖24中所展示之視圖150及152之一剖面圖。溝槽112在積體電路晶粒140區域之隅角間的兩個溝槽112之交叉點處較寬。因此,形成於第二絕緣材料116內之孔隙118可具有與在視圖150及152中不同之形狀,如所圖解說明。此外,溝槽112中之凹陷部154在兩個溝槽112之交叉點處之視圖152中可較深。 在某些實施例中,使用一平坦化製程來將第二絕緣材料116之頂部表面平坦化以移除凹陷部154。第二絕緣材料116可經平坦化達比第一絕緣材料114之一頂部表面高包括尺寸d4 之量之一高度。舉例而言,在某些實施例中,尺寸d4 可包括約5,000埃或更大。在某些實施例中,第二絕緣材料116高於一孔隙118且低於第一絕緣材料114之一頂部表面之一量可包括一尺寸d5 。舉例而言,在某些實施例中,尺寸d5 可包括約5,000埃或更大。尺寸d4 及d5 亦可包括其他值。 圖27係圖解說明平坦化製程之後的半導體裝置100之一剖面圖。在某些實施例中,平坦化製程之後的第二絕緣材料116之頂部表面係實質上平坦的,此有利地改良用於在第二絕緣材料116及第一絕緣材料114中形成孔隙118’之微影製程。在所展示之實施例中之某些實施例中,在接點墊146上方形成孔隙118’。在孔隙118’內形成包括接點之構件130,亦展示於圖27中。在某些實施例中,構件130係使用一鍍覆製程而形成且部分地填充孔隙118’。 圖28展示在半導體裝置100耦合至一載體132且被倒轉之後的半導體裝置100。第二絕緣材料116之底部表面及構件130耦合至安置於載體132上之離型層138。將基板102平坦化,此在圖28中所展示之經倒轉視圖中亦自第二絕緣材料116上方溝槽112內移除第一絕緣材料114 (例如,先前在溝槽112之底部中的第一絕緣材料114之部分)。 圖29圖解說明在移除第二絕緣材料116之後已單粒化為複數個積體電路晶粒140之半導體裝置100。然後移除載體132及離型膜(release film) 138,如參考圖20所闡述。 圖30係圖解說明根據本揭露之某些實施例之製造一半導體裝置100之一方法之一流程圖160。在步驟162中,在一基板102之一第一側中圍繞基板102之一部分形成一溝槽112 (亦參見圖4至圖7)。在步驟164中,在基板102之第一側及溝槽112上方形成一第一絕緣材料114 (圖8)。在步驟166中,在第一絕緣材料114上方形成一第二絕緣材料116 (圖9)。在步驟168中,在基板102之該部分上方第二絕緣材料116及第一絕緣材料114中形成孔隙118’ (圖10至圖13)。在步驟170中,在孔隙118’中之每一者中形成一構件130 (圖14)。在步驟172中,將一載體132耦合至構件及第二絕緣材料116 (圖15)。在步驟174中,將基板102之一第二側平坦化(圖16至圖18)。在步驟176中,移除第二絕緣材料116 (圖19)。在步驟178中,移除載體132 (圖20)。 本揭露之某些實施例包含半導體裝置之製造方法及半導體裝置之單粒化方法。某些實施例包含使用本文中所闡述之方法製造或單粒化之半導體裝置。 本揭露之某些實施例之優點包含提供不需要使用一晶粒刀或雷射之單粒化方法。舉例而言,用於定義單粒化區域之溝槽可經做出小於晶粒刀之一寬度。因此,有利地,一晶圓上之較多區可用於主動電路區域。第二絕緣材料包括多個材料層以確保溝槽完全地用第一絕緣材料及第二絕緣材料填充。第一絕緣材料為第二絕緣材料之移除提供蝕刻選擇性。第一絕緣材料與第一絕緣材料形成於其上之材料層具有一良好界面品質。經單粒化積體電路晶粒上剩餘之第一絕緣材料在針對第二絕緣材料之蝕刻製程期間及稍後在成品中充當一防潮阻障。此外,本文中所闡述之方法及結構在現有半導體製造及單粒化製程流程及結構中係可易於實施的。 在某些實施例中,一種製造一半導體裝置之方法包含:在一基板中形成一溝槽,該溝槽形成於該基板之一第一側內且圍繞該基板之一部分而安置;及在該基板之該第一側及該溝槽上方形成一第一絕緣材料。該方法包含:在該第一絕緣材料上方形成一第二絕緣材料;及在該基板之該部分上方該第二絕緣材料及該第一絕緣材料中形成複數個孔隙。在該基板之該部分上方該第二絕緣材料及該第一絕緣材料中之該複數個孔隙中之每一者中形成一構件。該方法包含:將一載體耦合至該等構件及該第二絕緣材料;及將該基板之一第二側平坦化,該基板之該第二側與該基板之該第一側係對置的。移除該第二絕緣材料,且移除該載體。 在某些實施例中,一種將一半導體裝置單粒化之方法包含:在一基板之一第一側內形成一主動電路區域;圍繞該主動電路區域形成一溝槽;及在該基板之該第一側及該溝槽上方形成一第一絕緣材料,其中該第一絕緣材料內襯於該溝槽中。在該第一絕緣材料上方形成一第二絕緣材料,該第二絕緣材料包括一第一層及安置於該第一層上方之一第二層。在該主動電路區域上方該第二絕緣材料及該第一絕緣材料中形成複數個孔隙;及在該主動電路區域上方該第二絕緣材料及該第一絕緣材料中之該複數個孔隙中之每一者中形成一接點。將一載體耦合至該第二絕緣材料及該等接點。將該基板之一第二側平坦化,該基板之該第二側與該基板之該第一側係對置的。該方法包含移除該第二絕緣材料及移除該載體。將該基板之該第二側平坦化移除安置於該第二絕緣材料之一表面上方在該溝槽內之該第一絕緣材料。移除該第二絕緣材料包括將包括該主動電路區域之一積體電路晶粒單粒化。 在某些實施例中,一種半導體裝置包含形成於一基板內或一基板上方之主動電路及安置於該主動電路上方之複數個接點墊。一Al2 O3 層安置於該主動電路之側壁及一表面以及該複數個接點墊之一部分上方。一接點安置於該複數個接點墊中之每一者上方,其中該等接點之一部分安置於該Al2 O3 層內。 前述內容概述了數項實施例之構件,使得熟習此項技術者可較佳地理解本揭露之態樣。熟習此項技術者應瞭解,熟習此項技術者可容易地使用本揭露作為用於設計或修改用於實施本文中所介紹之實施例之相同目的及/或達成本文中所介紹之實施例之相同優點之其他製程及結構之基礎。熟習此項技術者亦應認識到,此等等效構造並不背離本揭露之精神及範疇,且在不背離本揭露之精神及範疇之情況下,此等等效構造在本文中可做出各種改變、替代及變更。
100‧‧‧半導體裝置
102‧‧‧基板/下伏基板
104‧‧‧積體電路晶粒區域
106‧‧‧主動電路區域/主動電路
108‧‧‧光阻劑/經圖案化光阻劑
108’‧‧‧光阻劑
110‧‧‧圖案
110’‧‧‧圖案
112‧‧‧溝槽
114‧‧‧第一絕緣材料
116‧‧‧第二絕緣材料
118‧‧‧孔隙
118’‧‧‧孔隙
120‧‧‧第一層
122‧‧‧第二層
130‧‧‧構件
132‧‧‧載體
134‧‧‧平坦化裝置
136‧‧‧單粒化區域
138‧‧‧離型層/離型膜
140‧‧‧積體電路晶粒
141‧‧‧互連結構
142‧‧‧頂部互連層
144‧‧‧頂部鈍化層/鈍化層
146‧‧‧接點墊
148‧‧‧密封環
150‧‧‧視圖
152‧‧‧視圖
154‧‧‧凹陷部
d1‧‧‧尺寸
d2‧‧‧尺寸
d3‧‧‧尺寸
d4‧‧‧尺寸
d5‧‧‧尺寸
當連同附圖一起閱讀時,自以下詳細說明最佳地理解本發明實施例之態樣。應注意,根據工業中之標準方法,各種構件未按比例繪製。實際上,為論述之清晰起見,可任意地增加或減小各種構件之尺寸。 圖1至圖20係圖解說明根據本揭露之某些實施例之在各個階段處製造一半導體裝置之一方法之剖面圖。 圖21A係根據某些實施例之圖20中所展示之一積體電路晶粒之一仰視圖。 圖21B係根據某些實施例之圖20中所展示之一積體電路晶粒之一俯視圖。 圖22、圖23、圖25及圖27至圖29係圖解說明根據某些實施例之在各個階段處製造一半導體裝置之一方法之剖面圖。 圖24係根據某些實施例之圖23中所展示之半導體裝置之一部分之一俯視圖。 圖26係根據某些實施例之圖25中所展示之半導體裝置之一部分之一較詳細剖面圖。 圖30係圖解說明根據本揭露之某些實施例之製造一半導體裝置之一方法之一流程圖。

Claims (1)

  1. 一種製造一半導體裝置之方法,該方法包括: 在一基板中形成一溝槽,該溝槽形成於該基板之一第一側內且圍繞該基板之一部分而安置; 在該基板之該第一側及該溝槽上方形成一第一絕緣材料; 在該第一絕緣材料上方形成一第二絕緣材料; 在該基板之該部分上方該第二絕緣材料及該第一絕緣材料中形成複數個孔隙; 在該基板之該部分上方該第二絕緣材料及該第一絕緣材料中之該複數個孔隙中之每一者中形成一構件; 將一載體耦合至該等構件及該第二絕緣材料; 將該基板之一第二側平坦化,該基板之該第二側與該基板之該第一側係對置的; 移除該第二絕緣材料;及 移除該載體。
TW105138992A 2016-02-10 2016-11-25 半導體裝置、其製造方法及將半導體裝置單粒化之方法 TWI725080B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662293409P 2016-02-10 2016-02-10
US62/293,409 2016-02-10
US15/170,390 2016-06-01
US15/170,390 US9887134B2 (en) 2016-02-10 2016-06-01 Semiconductor devices, methods of manufacture thereof, and methods of singulating semiconductor devices

Publications (2)

Publication Number Publication Date
TW201742104A true TW201742104A (zh) 2017-12-01
TWI725080B TWI725080B (zh) 2021-04-21

Family

ID=59497992

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105138992A TWI725080B (zh) 2016-02-10 2016-11-25 半導體裝置、其製造方法及將半導體裝置單粒化之方法

Country Status (3)

Country Link
US (1) US9887134B2 (zh)
CN (1) CN107068617B (zh)
TW (1) TWI725080B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI800213B (zh) * 2021-03-26 2023-04-21 台灣積體電路製造股份有限公司 半導體封裝及其製造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3103315B1 (fr) * 2019-11-19 2021-12-03 St Microelectronics Tours Sas Procédé de fabrication de puces électroniques

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102006033319B4 (de) * 2006-07-17 2010-09-30 Infineon Technologies Ag Verfahren zur Herstellung eines Halbleiterbauelements in Halbleiterchipgröße mit einem Halbleiterchip
US20100207227A1 (en) * 2009-02-16 2010-08-19 Georg Meyer-Berg Electronic Device and Method of Manufacturing Same
US8791015B2 (en) * 2011-04-30 2014-07-29 Stats Chippac, Ltd. Semiconductor device and method of forming shielding layer over active surface of semiconductor die
KR102002815B1 (ko) * 2012-09-05 2019-07-23 삼성전자주식회사 반도체 장치 및 이의 제조 방법
US9620413B2 (en) * 2012-10-02 2017-04-11 STATS ChipPAC Pte. Ltd. Semiconductor device and method of using a standardized carrier in semiconductor packaging
TW201508863A (zh) * 2013-08-16 2015-03-01 Powertech Technology Inc 具矽穿孔之晶片單離方法與結構
CN104979187A (zh) * 2014-04-02 2015-10-14 中芯国际集成电路制造(上海)有限公司 晶圆的分割方法
US10515884B2 (en) * 2015-02-17 2019-12-24 Advanced Semiconductor Engineering, Inc. Substrate having a conductive structure within photo-sensitive resin

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI800213B (zh) * 2021-03-26 2023-04-21 台灣積體電路製造股份有限公司 半導體封裝及其製造方法
US11842946B2 (en) 2021-03-26 2023-12-12 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package having an encapsulant comprising conductive fillers and method of manufacture

Also Published As

Publication number Publication date
US9887134B2 (en) 2018-02-06
TWI725080B (zh) 2021-04-21
CN107068617A (zh) 2017-08-18
US20170229346A1 (en) 2017-08-10
CN107068617B (zh) 2021-04-13

Similar Documents

Publication Publication Date Title
US9627206B2 (en) Method of double patterning lithography process using plurality of mandrels for integrated circuit applications
KR101748919B1 (ko) 3dic 상호 연결 디바이스 및 이를 형성하는 방법
US9911645B2 (en) Method for forming fin field effect transistor (FinFET) device structure with interconnect structure
US20090212438A1 (en) Integrated circuit device comprising conductive vias and method of making the same
US9117804B2 (en) Interposer structure and manufacturing method thereof
US9887182B2 (en) 3DIC structure and method for hybrid bonding semiconductor wafers
US10636698B2 (en) Skip via structures
US10090327B2 (en) Semiconductor device and method for forming the same
US10163647B2 (en) Method for forming deep trench structure
TWI713147B (zh) 半導體裝置的形成方法
US9281193B2 (en) Patterning method for semiconductor device fabrication
TWI548006B (zh) 形成半導體裝置之方法
TWI725080B (zh) 半導體裝置、其製造方法及將半導體裝置單粒化之方法
US11676857B2 (en) Method for preparing semiconductor structure having void between bonded wafers
TWI722957B (zh) 半導體元件及其製備方法
US11315904B2 (en) Semiconductor assembly and method of manufacturing the same
TWI716051B (zh) 半導體裝置的製備方法
TW201735307A (zh) 半導體結構及其製造方法
CN117174598A (zh) 形成半导体结构的方法