TW201610908A - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TW201610908A
TW201610908A TW104125092A TW104125092A TW201610908A TW 201610908 A TW201610908 A TW 201610908A TW 104125092 A TW104125092 A TW 104125092A TW 104125092 A TW104125092 A TW 104125092A TW 201610908 A TW201610908 A TW 201610908A
Authority
TW
Taiwan
Prior art keywords
image data
image
layer
semiconductor device
memory
Prior art date
Application number
TW104125092A
Other languages
English (en)
Other versions
TWI673677B (zh
Inventor
金敬萬
Original Assignee
三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三星電子股份有限公司 filed Critical 三星電子股份有限公司
Publication of TW201610908A publication Critical patent/TW201610908A/zh
Application granted granted Critical
Publication of TWI673677B publication Critical patent/TWI673677B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/122Tiling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一種半導體裝置包括:一第一記憶體,其儲存第一與第二層影像資料部份,而該等第一與第二層影像資料部份係用以在一顯示裝置上產生第一與第二框影像;一第二記憶體,其儲存一改變地圖;一顯示控制器,其依據該改變地圖產生與一影像資料部份相關之位置資訊;及一介面,其接收影像資料及位置資訊且產生用以更新該影像資料之一指令。

Description

半導體裝置 相關申請案之交互參照
本申請案依據35U.S.C.119主張在2014年9月1日申請之韓國專利申請案第10-2014-0115481號之優先權,且其標的物在此加入作為參考。
本發明係有關於一種半導體裝置。
背景
隨著許多現代電子裝置之效能的提升,安裝在電子設備上之一顯示面板的解析度亦提高。但是,與這些高解析度顯示面板相關之驅動系統的電力消耗亦明顯增加。
概要
本發明觀念致力於提供具有較小操作電力消耗之一導體裝置。
依據本發明觀念之一實施例,提供一種半導體裝置,其包含:一第一記憶體,其儲存用以輸出一第一框影像之一第一層影像資料及一第二層影像資料;一顯示控制器,其組配成藉由使用一改變地圖來產生關於一第一單位 碼元的位置資訊,而該改變地圖包括在用以輸出該第一框影像之多數單位碼元中滿足一預定條件之一第一單位碼元上的資訊,接著依據該位置資訊讀取該第一層影像資料中關於該第一單位碼元之資料,且讀取該第二層影像資料中關於該第一單位碼元的資料;及一界面,其組配成接收該產生之位置資訊及關於該第一單位碼元之該讀取資料以產生用以更新用以輸出該第一框影像之該等多數單位碼元中之該第一單位碼元的一指令。
依據本發明觀念之另一實施例,提供一種半導體裝置,其包含:一第一記憶體,其組配成儲存用以輸出第一與第二框影像之部份區域的第一層影像資料及用以輸出該等第一與第二框影像之其他部份區域的第二層影像資料;一比較單元,其組配成比較用以輸出該第一框影像之一部份區域的第一層影像資料與用以輸出該第二框影像之一部份區域的第一層影像資料及比較用以輸出該第一框影像之另一部份區域的第二層影像資料與用以輸出該第二框影像之另一部份區域的第二層影像資料以產生一改變地圖,該改變地圖包括在用以輸出該第二框影像之多數單位碼元中需要改變之一第一單位碼元上的資訊;及一顯示控制器,其藉由使用該改變地圖,讀取用以輸出該第二框影像之該第一層影像資料中關於該第一單位碼元的資料及讀取用以輸出該第二框影像之該第二層影像資料中關於該第一單位碼元的資料。
依據本發明觀念之另一實施例,提供一種半導體 裝置,其包含:一框緩衝器,其組配成緩衝欲輸出至一顯示面板之影像資料;一框緩衝器更新器,其當輸出至該顯示面板之一影像由一第一框影像改變成一第二框影像時,接收關於用以輸出該第二框影像之多數單位碼元中需要改變之一單位碼元的影像資料及更新儲存在該框緩衝器中之該影像資料,且該影像資料對應於該接收之影像資料;及一驅動器,其組配成依據儲存在該框緩衝器中之該影像資料輸出一影像信號。
本發明觀念之技術目的不限於前述技術目的,且所屬技術領域中具有通常知識者可由以下說明了解以上未提及之其他技術目的。
1,2,3‧‧‧半導體裝置
10,10a,10c‧‧‧應用程式處理器(AP)
12‧‧‧比較單元
12a-1‧‧‧第一產生單元
12a-2‧‧‧第二產生單元
12a-n‧‧‧第n產生單元
12b‧‧‧比較邏輯
14‧‧‧顯示控制器
15,15a‧‧‧改變地圖解碼器
16,16a‧‧‧改變地圖控制器
18‧‧‧介面
19‧‧‧部份影像資料
20,890‧‧‧顯示驅動積體電路(DDI)
22‧‧‧框緩衝器更新器
24‧‧‧框緩衝器
26‧‧‧驅動器
28‧‧‧定時控制器
30‧‧‧第一記憶體
40‧‧‧第二記憶體
42‧‧‧改變地圖
800‧‧‧SoC系統
801‧‧‧應用程式處理器
810‧‧‧中央處理單元
820‧‧‧多媒體系統
830,1010‧‧‧匯流排
840‧‧‧記憶體系統
850‧‧‧週邊電路
860‧‧‧DRAM
900‧‧‧裝置
910‧‧‧顯示器
911‧‧‧天線
913‧‧‧接收器(RCVR)
915‧‧‧發送器(TMTR)
920‧‧‧數位段
922‧‧‧視訊處理器
924‧‧‧應用程式處理器
926‧‧‧多核心處理器
928‧‧‧顯示處理器
930‧‧‧中央處理單元
932‧‧‧外部匯流排介面
934‧‧‧數據機處理器
940‧‧‧外部記憶體
1000‧‧‧電子系統
1001‧‧‧智慧型手機
1002‧‧‧記憶體系統
1004‧‧‧處理器
1006‧‧‧RAM
1008‧‧‧使用者介面
1009‧‧‧DDI
1100‧‧‧平板PC
1200‧‧‧筆記型電腦
DMA1‧‧‧第一DMA埠
DMA2‧‧‧第二DMA埠
DMA3‧‧‧第三DMA埠
DMAn‧‧‧第nDMA埠
DMA(n+1)‧‧‧第(n+1)DMA埠
Fn‧‧‧第n框影像
Fn+1‧‧‧第n+1框影像
L1‧‧‧第一層影像資料部份
L2‧‧‧第二層影像資料部份
L3‧‧‧第三層影像資料部份
Ln‧‧‧第n層影像資料部份
S100,S110,S120,S200,S300,
S400‧‧‧步驟
UE‧‧‧單位碼元
本發明觀念之上述及其他特徵與優點可藉由參照附圖詳細說明其實施例而更加了解,其中:圖1係依據本發明觀念之一半導體裝置的方塊圖;圖2係顯示圖1之一比較單元之一組態的方塊圖;圖3係顯示圖1之一顯示驅動積體電路(DDI)之一組態的方塊圖;圖4與5係用以說明依據本發明觀念之一實施例之一半導體裝置的操作的流程圖;圖6、7與8圖係進一步說明依據本發明觀念之實施例之半導體裝置的概念圖; 圖9係依據本發明觀念之另一實施例之一半導體裝置的方塊圖;圖10係依據本發明觀念之又一實施例之一半導體裝置的方塊圖;圖11係顯示可結合依據本發明觀念之一實施例之一半導體裝置的一SoC的方塊圖;圖12係顯示可結合依據本發明觀念之一實施例之一半導體裝置的一無線通訊裝置的方塊圖;圖13係顯示可結合依據本發明觀念之一實施例之一半導體裝置的一電子系統的方塊圖;圖14係顯示圖1之電子系統應用於一智慧型手機之一例的圖;圖15係顯示圖13之電子系統應用於一平板PC的圖;及圖16係顯示圖13之電子系統應用於一筆記型電腦的圖。
詳細說明
藉由參照以下較佳實施例之詳細說明及附圖,可更容易了解本發明觀念之優點及特徵及達成該等優點及特徵之方法。但是,本發明觀念可以不同形式實施且不應被解釋為受限於在此提出之實施例。相反地,這些實施例係用以使得這揭露內容徹底及完整且完全傳達本發明之觀念給所屬技術領域中具有通常知識者,並且本發明觀念將只 由附加之申請專利範圍界定。在全部說明書中類似符號表示類似元件。
在此使用之術語只是為了說明特定實施例且不是要限制本發明觀念。除非上下文另外清楚地指出,否則在此使用之單數形「一」及「該」意圖包括複數形。應進一步了解的是該用語「包含(comprises)」及/或「包含(comprising)」,當在這說明書中使用時,表示存在所述特徵、整體、步驟、操作、元件及/或組件,但不排除存在或加入一或多數其他特徵、整體、步驟、操作、元件、組件及/或其群組。
應了解的是當一元件或層被稱為與另一元件或層“連接”或“耦合”或在另一元件或層之“上”時時,它可與另一元件或層直接連接或耦合或可存在多數中間元件。相反地,當一元件被稱為與另一元件或層「直接連接」或「直接耦合」時,沒有中間元件或層。在此所使用之用語「及/或」包括一或多數相關列舉對象之任一及所有組合。
應了解的是,雖然在此可使用該等用語第一、第二等說明各種元件、組件、區域、層及/或段,但是該等元件、組件、區域、層及/或段不應受限於這些用語。這些用語只用於區別一元件、組件、區域、層或區段與另一元件、組件、區域、層或區段。因此,在不偏離本發明觀念之教示的情形下,以下所述之一第一元件、組件、區域、層或區段可稱為一第二元件、組件、區域、層或區段。
在此可使用如“正下方”、“以下”、“下方”、“以 上”、“上方”等空間相對用語以便說明圖中所示之一元件或特徵與另一元件或特徵之關係。應了解的是該等空間相對用語係欲包含該裝置在使用或操作時,除了圖中所示之方位以外之不同方位。例如,若在圖中之裝置翻轉,則被說明為在其他元件或特徵「以下」或「正下方」的元件或特徵將轉而被定向在其他元件「以上」。因此,該示範用語「以下」可包含以上與以下之方位。該裝置可另外定向(旋轉90度或在其他方位上)且在此使用之空間相對說明用語可相應地理解。
在此參照示意顯示本發明之理想實施例(及中間結構)之橫截面圖說明多數實施例。因此,可預期由於例如製造方法及/或公差所造成之圖式形狀的變化。如此,這些實施例不應被解讀為受限於在此所示區域之特殊形狀,而是應包括,例如,因製造所產生之形狀上的偏差。例如,一顯示為矩形之植入區域,通常在其邊緣處將具有圓化或彎曲特徵及/或一植入濃度梯度,而不是由已植入至未植入區域之雙態變化。類似地,一由植入所形成之已埋入區域會在該已埋入區域與被穿過而發生該植入之表面之間的一區域中產生某種植入,因此,在圖式中所示之區域本質上是以示意方式顯示且它們的形狀不是要顯示一裝置之一區域之精確形狀並且不是意圖限制本發明觀念之範圍。
除非另外定義,在此使用之所有用語(包括技術與科學用語)具有如通常在發明觀念所屬技術領域中具有通常知識者所了解之相同意義。應進一步了解的是除非在 此特別地定義,否則例如在一般使用之字典中定義之用語應被解釋為具有與它們在相關技術及這說明書之上下文中的意義一致的一意義且不應以一理想化或過度形式判斷之方式解讀。
以下,參照圖1、2與3說明依據本發明觀念之一實施例的一半導體裝置。圖1係顯示一半導體裝置1之方塊圖,圖2係進一步顯示在一例中圖1之比較單元12的方塊圖,且圖3進一步顯示在一例中圖1之顯示驅動積體電路(DDI)的方塊圖。
請參閱圖1,該半導體裝置1包括一應用程式處理器(AP)10,該顯示驅動積體電路(DDI)20,一第一記憶體30,及一第二記憶體40。
層影像資料(包括各「部份」L1至Ln)儲存在該第一記憶體30中。在此,該第一記憶體30可使用以下者來實施:例如一動態隨機存取記憶體(DRAM)的一依電性記憶體裝置,及/或例如一NAND快閃記憶體、一NOR快閃記憶體、一磁性隨機存取記憶體(MRAM)、一相變化隨機存取記憶體(PRAM)、一電阻隨機存取記憶體(RRAM)等的一非依電性記憶體裝置。替代地或另外地,該第一記憶體30可使用一硬式磁碟機、一磁性記憶體裝置、或類似裝置來實施。
該影像資料係依據儲存在該第一記憶體30中之層影像資料部份(例如L1至Ln)提供至一顯示裝置(例如,一顯示面板,在圖1中未顯示)。在本發明觀念之某些實施例 中,該影像資料(綜合而言,該等第一影像資料部份L1至Ln)可構成顯示資料之一或多數框,其中各層影像資料部份可構成各框,或一框之一部份。即,就一給定顯示面板之尺寸、解析度及形狀而言,可根據一或多數層影像資料部份(L1至Ln)顯示一框。
例如,假設依序提供該等第一、第二與第三層影像資料部份(L1、L2與L3)以使用該顯示面板產生一第一框影像及一第二框影像。在此,該第一層影像資料部份L1可對應於該等第一與第二框影像之一或多數上區域,該第二層影像資料部份L2可對應於該等第一與第二框影像之一或多數中央區域,且該第三層影像資料部份L3可對應於該等第一與第二框影像之一或多數下區域。
該等多數層影像資料部份L1至Ln可使用一外部影像資料產生單元(未圖示)產生,且接著儲存在該第一記憶體30中。例如,可使用一第一應用程式產生該第一層影像資料部份L1,可使用一第二應用程式產生該第二層影像資料部份L2,且可使用一第三應用程式產生該第三層影像資料部份L3,依此類推。
該AP 10由該第一記憶體30接收該等層影像資料部份L1至Ln,處理該等接收之層影像資料部份,且接著提供該處理結果至該DDI 20。在圖1所示之例中,該AP 10包括一比較單元12、一顯示控制器14及一介面18。
在此,使用該用語「單元」說明實行預定功能之軟體及/或硬體組件,例如浮點閘陣列(FPGA)及/或一特 殊應用積體電路(ASIC)。替代地或另外地,一單元可使用儲存在一可定址儲存媒體中之資料,完全地或部份地,實施。因此,一給定單元可由例如各種組件中之一或多數組件構成,例如物件導向軟體組件、分類組件、任務組件、過程、功能、屬性、程序、次常式、一程式碼之多數段、驅動器、韌體、一微碼、一電路、資料、一資料庫、資料結構、表、陣列及變數。由一單元或其構成組件所提供之各種功能可被集合成較少數目之組件及/或單元,或分開成其他組件及/或單元。
因此,圖1所示且包括該比較單元12、顯示控制器14及介面18之AP 10可以多數不同組件組態不同地實施。例如,該等所示組件中之一或多數組件可設置在該AP 10外。
不論如何組配,該比較單元12接收儲存在該第一記憶體30中之該等層影像資料部份L1至Ln,且比較該等接收之層影像資料部份以便產生一改變地圖42,其中該比較單元12可儲存該產生之改變地圖42在該第二記憶體40中。
以下請參閱圖1與2,該比較單元12之所示例包括產生單元12a-1至12a-n及比較邏輯12b。可使用各產生單元12a-1至12a-n來接收該等層影像資料部份L1至Ln中之一層影像資料部份且產生對應循環冗餘檢查(CRC)資料。即,一第一產生單元12a-1可產生用於該第一層影像資料L1之第一CRC資料且提供該第一CRC資料至該比較邏輯12b, 一第二產生單元12a-2可產生用於該第二層影像資料L2之第二CRC資料且提供該第二CRC資料至該比較邏輯12b,依此類推。
在由各產生單元12a-1至12a-n接收CRC資料後,該比較邏輯12b可處理各CRC資料以便產生該改變地圖42。例如,該比較邏輯12b可由該第一產生單元12a-1接收該第一CRC資料且實行該第一CRC資料之一CRC操作以產生與該第一層影像資料L1相關的該改變地圖42之一第一部份,依此類推。
在圖1中,該比較單元12係組配成產生該改變地圖42且將它儲存在該第二記憶體40中。但是,可採用產生及儲存一改變地圖之不同方法。例如,可使用如(例如)一圖形處理單元(GPU)或一中央處理單元(CPU)之外部組件產生儲存在該第二記憶體40中之改變地圖42。
該第二記憶體40由該比較單元12接收該改變地圖42且使用以下者儲存它:例如一DRAM的一依電性記憶體裝置,及/或例如一靜態隨機存取記憶體(SRAM)、NAND快閃記憶體、NOR快閃記憶體、MRAM、PRAM、RRAM等的一非依電性記憶體裝置,及/或一硬式磁碟機、磁性記憶體裝置等。
在圖1之所示例中,該第一記憶體30及第二記憶體40係顯示為分別地實施以便於說明。但是,本發明觀念不限於這所示組態,且可使用相同硬體及/或軟體組件共同地提供該第一記憶體30及第二記憶體40。因此,該第一記 憶體30及第二記憶體40可包括不同或相同種類之記憶體。
在某些條件下,可使用該顯示控制器14來產生及提供與該等層影像資料部份L1至Ln中之一或多數層影像資料部份相關且有關於該改變地圖42的「位置資訊」。接著可以各相關層影像資料部份L1至Ln提供該位置資訊。達成這以一層影像資料部份產生及提供位置資訊的特定條件會隨設計而不同。但是,在一例中,假設對應於該顯示影像之目視改變部份的一或多數層影像資料部份將以位置資訊補充。這例子將在以下某些另外之細節中說明。該等層影像資料部份可理解為被「指定」為由相關位置資訊來補充且將在以下,不論定義條件為何,均被稱為「(多數)指定層影像資料部份」。
仍請參閱圖1,該顯示控制器14包含一改變地圖解碼器15及一改變地圖控制器16。在此,該改變地圖解碼器15接收該改變地圖42且解碼它。接著可使用該改變地圖控制器16產生用於(多數)指定層影像資料部份之位置資訊,且提供該產生之位置資訊至該介面18。
該改變地圖解碼器15及改變地圖控制器16係顯示為分別地設置在圖1中,但本發明之觀念不限於此。
就圖1所示之實施例而言,當‘n’層影像資料部份L1至Ln被儲存在該第一記憶體30中時,該顯示控制器14將包括‘n+1’直接記憶體存取(DMA)埠(例如,DMA1至DMA(n+1))。換言之,在該顯示控制器14中可用之DMA埠 的數目可比由該第一記憶體30所提供之層影像資料部份L1至Ln的數目大至少1。在此,可分別使用一第一DMA埠(DAM1)至一第nDMA埠(DAMn)來接收第一至第n層影像資料部份L1至Ln。此外,可使用一第(n+1)DMA埠傳送該改變地圖42至該第二記憶體40。
該介面18由該改變地圖控制器16一起接收(多數)指定層影像資料部份及相關位置資訊。接著可使用該顯示控制器14來產生更新該(等)接收之指定層影像資料部份(以下稱為「部份影像資料」)所需的一或多數指令,且可使用該介面18來與該等產生之指令一起提供該部份影像資料19至該DDI 20。
在本發明觀念之某些實施例中,該介面18可包括一HS/連結(Link),但本發明觀念不限於此。
請參閱圖1與3,在一例中該DDI 20可包含一框緩衝器更新器22、一框緩衝器(FB)24、一驅動器26,及一定時控制器28。
可使用該框緩衝器24來緩衝該接收之部份影像資料。因此,該框緩衝器24可包括用以儲存該部份影像資料之一儲存裝置。該框緩衝器24可使用(例如)如一SRAM、DRAM、MRAM、RRAM、PRAM等之一記憶體裝置來實施。
可使用該框緩衝器更新器22來只更新從儲存在該框緩衝器24中之全部影像資料中由該AP 10接收的該部份影像資料19。
可使用該驅動器26來由該框緩衝器24接收影像資料,根據該接受之影像資料產生一影像信號,且接著,提供該產生之影像信號至該顯示面板。在此,由該框緩衝器24提供之該影像資料將是數位資料,其中由該驅動器26所提供之影像信號輸出將是一類比信號。因此,在本發明觀念之某些實施例中,該驅動器26可包括一閘極驅動器及/或一源極驅動器,其中該閘極驅動器透過(多數)閘極線在該定時控制器28之控制下依序地提供一閘極驅動信號至該顯示面板且該源極驅動器透過(多數)源極線在該定時控制器28之控制下提供該影像信號至該顯示面板。
該顯示面板將包括多數像素。閘極線及源極線將以一交叉配置方式設置在該顯示面板上以形成具有多數交叉點之一矩陣,而該等交叉點界定各像素之位置。在本發明觀念之某些實施例中,各像素將包括多數彩色點(例如,讀、綠與藍或RGB)。
如上所述,該定時控制器28控制該源極驅動器及該閘極驅動器。該定時控制器28可由一外部電路接收多數控制信號及資料信號。該定時控制器可根據接收之控制信號及資料信號產生一閘極控制信號及一源極控制信號,且輸出該閘極控制信號至該閘極驅動器及輸出該源極控制信號至該源極驅動器。
以下將參照圖4、5、6、7與8說明依據本發明觀念之某些實施例之一半導體裝置的一示範操作。在此,圖4與5係不同地概述該半導體裝置之操作的流程圖,且圖6、 7與8係進一步說明該半導體裝置之操作的概念圖。
如圖6所示,假設使用該等第一、第二與第三層影像資料部份L1至L3提供一第n框影像(Fn)至該顯示面板作為一例子。即,當該第n框影像Fn輸出至該顯示面板時,該第一層影像資料部份L1對應於二最上方列之第n框影像Fn,該第二層影像資料部份L2對應於四接下來最上方列之第n框影像Fn,且該第三層影像資料部份L3對應於最後一列之第n框影像Fn。
該等第一、第二與第三層影像資料部份各包括多數單位碼元(UE)。在本發明觀念之某些實施例中,各單位碼元(UE)係一對應小方塊(tile),但本發明觀念之範疇不限於此。因此,如圖6所示,該第一層影像資料部份L1被分成10UE,該第二層影像資料部份L2被分成20UE,且該第三層影像資料部份L3被分成5UE。
在這些假設下且進一步假設圖6之第n框影像(Fn)已顯示在該顯示面板上,以下將說明輸出一第(n+1)框影像(F(n+1)),如圖7所示,至該顯示面板之過程。
以下請參閱圖4,在前述操作假設之上下文中,產生該改變地圖(S100)。更詳而言之,請參閱圖5,為包括在該等第一、第二與第三層影像資料部份L1至L3中之各單位碼元產生CRC資料(S110)。請參見參照圖2所提供之前述說明。接著,對於該產生之CRC資料實行一CRC操作(S120)。例如,圖2所示之該比較單元12之比較邏輯12b可接收該CRC資料且使用一適當CRC操作指定在各層影像資料部 份內滿足一或多數條件之某些單位碼元,藉此指定某(些)層影像資料部份及/或該(等)指定層影像資料部份之選擇單位碼元。
比較圖6與7之概念圖,例如,當圖6之第n框影像改變成圖7之第(n+1)框影像時,在符合某(些)條件時藉由該比較邏輯12b標記及選擇該第一層影像資料部份L1之二(2)單位碼元,該第二層影像資料部份L2之三(3)單位碼元,及該第三層影像資料部份L3之零(0)單位碼元。
按照由該等第一、第二與第三層影像資料部份L1至L3中選擇滿足該(等)預定條件之前述單位碼元,可使用該比較邏輯12b產生一改變地圖,類似圖8中所示者且儲存該產生之改變地圖在該第二儲存單元40中。
因此,圖8所示之概念圖顯示當圖6所示之第n框影像改變成圖7所示之第(n+1)框影像時欲輸出至該顯示面板的影像資料,其中需要改變之指定單位碼元係由陰影區域表示。
請再參閱圖4,解碼該改變地圖(S200)。即,可使用圖1之改變地圖解碼器15透過該第(n+1)DMA埠由該第二記憶體40接收該改變地圖42且解碼該接收之改變地圖42。
接著,該改變地圖控制器16可由該改變地圖解碼器15接收用於該改變地圖42之一解碼結果且在該影像資料輸出至該顯示面板之情形中,當圖6所示之第n框影像改變成圖7所示之第(n+1)框影像時,該改變地圖控制器16 將產生與在該等第一與第三層影像資料部份L1與L3中之指定單位碼元相關的位置資訊。
接著,讀取該影像資料(S300)。即,在相對於圖6所示之第n框影像及圖7所示之第(n+1)框影像由該顯示控制器14讀取之該等層影像資料部份中,儲存在該第一記憶體30中的該等第一與第三層影像資料部份L1與L3(或其相關部分)包括需要改變之一或多數指定單位碼元。例如,在該第一層影像資料部份L1中輸出該影像資料至該顯示面板之情形中,當圖6所示之第n框影像改變成圖7所示之第(n+1)框影像時,透過該第一DMA埠DMA1,該顯示控制器14將讀取只與需要改變且因此被指定之該等二(2)單位碼元UE相關的資料。
此外,在該第二層影像資料部份L2中輸出該影像資料至該顯示面板之情形中,當圖6所示之第n框影像改變成圖7所示之第(n+1)框影像時,透過該第二DMA埠DMA2,該顯示控制器14將只讀取與需要改變之該等三(3)單位碼元UE相關的資料。
相反地,在該第三層影像資料部份L3中輸出該影像資料至該顯示面板之情形中,當圖6所示之第n框影像改變成圖7所示之第(n+1)框影像時,該顯示控制器14不必透過該第三DMA埠DMA3實行讀取操作。
然後,在當圖6所示之第n框影像改變成圖7所示之第(n+1)框影像時由該改變地圖控制器16所產生之該影像資料輸出至該顯示面板的情形中,與需要改變之某些指 定單位碼元相關的位置資訊可與在該等第一、第二與第三層影像資料部份L1至L3中需要改變之影像資料一起提供至該介面18。
因此,該介面18產生具有位置資訊之部份影像資料19以及用以更新該部份影像資料19的(多數)指令,且提供該部份影像資料19及(多數)指令至該DDI 20。
此時在圖4之方法中,更新該框緩衝器(S400)。
即,請參閱圖3,該框緩衝器更新器22可由儲存在該框緩衝器24中之影像資料中只更新該部份資料19。由於亦提供與該部份資料相關之位置資訊,可輕易地實行更新該部份資料之任務。
當更新儲存在該框緩衝器24中之影像資料且接著,當藉由使用該影像資料顯示該影像在該顯示面板上時,可在該顯示面板上顯示該第(n+1)框影像F(n+1)。
如以上關於該半導體裝置1所述,當被顯示在該顯示面板上之影像的某一部份改變至一實質程度時,只必須讀取在全部影像資料(例如,層影像資料部份L1至Ln)中滿足預定條件之影像。因此,可減少與該讀取操作相關之電力消耗需求。此外,可減少該DDI 20所需之驅動電力。
圖9係依據本發明觀念之另一實施例的一半導體裝置2的方塊圖。以下,只說明在圖1與9之實施例間的實質差異。
請參閱圖9,相較於圖1之該顯示控制器14,由該半導體裝置2之AP 10a所提供之一顯示控制器14a可包 括一較少數目之DMA埠DAM1至DMAn。
在此,圖1之顯示控制器14包括一用以接收該改變地圖42之分開DMA埠(例如,DMA(n+1)。但是,在本發明觀念之其他實施例中,這DMA埠可省略。當‘n’層影像資料部份L1至Ln儲存在該第一記憶體30中時,該顯示控制器14a只必須包括‘n’直接記憶體存取(DMA)埠DAM1至DMAn。換言之,該顯示控制器14a之DMA埠DAM1至DMAn的數目可與儲存在該第一記憶體30中之該等層影像資料部份L1至Ln的數目相同。
在該半導體裝置2中,該顯示控制器14a可分別透過該等多數DMA埠DAM1至DMAn讀取(例如)一封包標頭型改變地圖42且提供該讀取之改變地圖42至一改變地圖解碼器15a及一改變地圖控制器16a。
此外,該顯示控制器14a可依據該改變地圖解碼器15a及該改變地圖控制器16a之輸出,讀取在該等多數層影像資料部份L1至Ln中滿足前述預定條件之某些資料。
例如,可使用該第一DMA埠DAM1來讀取在該改變地圖42中在該第一層影像資料L1上的資訊且讀取在該第一層影像資料L1中滿足前述預定條件之某些資料。
可使用該第二DMA埠DAM2來讀取在該改變地圖42中在該第二層影像資料L2上的資訊且讀取在該第二層影像資料L2中滿足前述預定條件之某些資料。
可使用該第三DMA埠DAM3來讀取在該改變地圖42中在該第三層影像資料L3上的資訊且讀取在該第三 層影像資料L3中滿足前述預定條件之某些資料。
可使用該第nDMA埠DAMn來讀取在該改變地圖42中在該第n層影像資料Ln上的資訊且讀取在該第n層影像資料Ln中滿足前述預定條件之某些資料。
圖10係依據本發明觀念之又一實施例的一半導體裝置3的方塊圖。在此,亦只說明在圖1、9與10之實施例間的實質差異。
請參閱圖10,依據本發明觀念之實施例之半導體裝置3的AP 10c可包括儲存該改變地圖之該第二記憶體40。換言之,在依據該實施例之半導體裝置3中,組配成儲存該改變地圖42之該第二記憶體40可設置在該AP 10c中。
在本發明觀念之某些實施例中,該第二記憶體40可藉由,例如,該SRAM等實施,但本發明觀念不限於此。
圖11係可結合依據本發明觀念之一實施例之半導體裝置的一系統單晶片(SoC)的方塊圖。
請參閱圖11,一SoC系統800包含一應用程式處理器801、一DRAM 860及一DDI 890。
該應用程式處理器801可包括一中央處理單元810,一多媒體系統820,一匯流排830,一記憶體系統840,及一週邊電路850。
該中央處理單元810可實行驅動該SoC系統800所需之一運算。在本發明觀念之某些實施例中,該中央處 理單元810可在包括多數核心之一多核心環境下構成。
可使用該多媒體系統820在該SoC系統800中實行各種多媒體功能。該多媒體系統820可包括一3D引擎模組,一視訊編碼解碼器,一顯示系統,一相機系統,一後處理器等。
在本發明觀念之某些實施例中,該多媒體系統820可包括依據本發明觀念之實施例之該等半導體裝置1至3的顯示控制器14與14a。
當該中央處理單元810、該多媒體系統820、該記憶體系統840及該週邊電路850互相實行資料傳送時,可使用該匯流排830。在本發明觀念之某些實施例中,該匯流排830可具有一多層結構。詳而言之,該匯流排830之一例可包括一多層先進高效能匯流排(AHB)或一多層先進可擴充介面(AXI),但本發明觀念不限於此。
該記憶體系統840可提供該應用程式處理器801與該外部記憶體(例如,該DRAM 860)連接所需之一環境且以一高速操作。在本發明觀念之某些實施例中,該記憶體系統840可包括用以控制該外部記憶體(例如,該DRAM 860)之一分開控制器(例如,一DRAM控制器)。
該週邊電路850可提供該SoC系統800順利地存取一外部裝置(例如,一主機板)所需之一環境。因此,該週邊電路850可包括各種介面使得與該SoC系統800連接之該外部裝置可相容。
該DRAM 860可作為該應用程式處理器801操作 所需之一操作記憶體。在本發明觀念之某些實施例中,該DRAM 860可設置在該應用程式處理器801外,如圖11所示。詳而言之,該DRAM 860可以一疊合式封裝(PoP)形式與該應用程式處理器801一起封裝。
在本發明觀念之某些實施例中,該DRAM 860可儲存依據本發明觀念之實施例之半導體裝置1至3的第一至第n層影像資料部份L1至Ln。
圖12係顯示可結合依據本發明觀念之一實施例之一半導體裝置的一無線通訊裝置的方塊圖。
請參閱圖12,該裝置900可為一行動電話、一智慧型手機終端、一手機、一個人可攜式助理(PDA)、一膝上型電腦、一視訊遊戲單元、或其他裝置等。該裝置900可採用碼分多重存取(CDMA)、時分多重存取(TDMA),例如一全球行動通訊系統(GSM),或其他無線通訊標準。
該裝置900可透過一接收路徑及一發送路徑雙向通訊。由在接收路徑上之一或多數基地台發送之信號可藉由天線911接收且提供至一接收器(RCVR)913。該接收器913可調整及數位化該接收之信號且提供樣本至一數位段920以進行另外處理。在該發送路徑上,一發送器(TMTR)915可接收由該數位段920發送之資料且處理及調整該資料,並且產生一調變信號且該調變信號可透過該天線911發送至一或多數基地台。
該數位段920可藉由一或多數數位信號處理器DSP,一微處理器,一精簡指令集電腦(RISC)等來實施。此 外,該數位段920可製造在一或多數特殊應用積體電路(ASIC)或其他種類積體電路(IC)上。
該數位段920可包括各種處理及界面單元,其包括,例如,一數據機處理器934、一視訊處理器922、一應用程式處理器924、一顯示處理器928、一多核心處理器926、一中央處理單元930、及一外部匯流排介面932。
該數據機處理器934、該視訊處理器922、該應用程式處理器924、該顯示處理器928、該多核心處理器926、該中央處理單元930、及該外部匯流排介面93可透過一匯流排互相連接,如圖12所示。
該視訊處理器922可實行圖形應用程式之處理。通常該視訊處理器922可包括用於任一組圖形操作之任何數目的處理單元或模組。
該視訊處理器922之一特定部分可藉由韌體及/或軟體來實施。例如,一控制單元可藉由實行前述功能之韌體及/或軟體模組(例如,程序、功能等)來實施。韌體及/或軟體碼可儲存在一記憶體中且可藉由一處理器(例如,該多核心處理器926)執行。該記憶體可裝設在該處理器之內側或在該處理器之外側。
該視訊處理器922可裝設一軟體介面,例如開放圖形程式館(OpenGL)、Dirrect3D等。
該中央處理單元930可與該視訊處理器922一起實行一連串圖形處理操作。
在本發明觀念之某些實施例中,依據本發明觀念 之實施例之半導體裝置1至3的改變地圖42中,可產生該視訊處理器922及該中央處理單元930中之至少一者。
該多核心處理器926包括至少二核心,該至少二核心依據由該多核心處理器926處理之一工作量將工作量分配給二核心以便同時處理該等對應工作量。
該顯示處理器928可實行關於輸出至該顯示器910之一影像的各種處理。
該應用程式處理器924及該顯示處理器928中之至少一者可採用依據上述本發明觀念之實施例之半導體裝置1至3的組態。
該數據機處理器934可實行與在該數位段920中之通訊相關的各種處理。
該外部匯流排介面932可與一外部記憶體940連接。
圖13係顯示可結合依據本發明觀念之一實施例之一半導體裝置的一電子系統的方塊圖。
請參閱圖13,該電子系統1000可包括一記憶體系統1002,一處理器1004,一RAM 1006,一使用者介面1008,及一DDI 1009。
該記憶體系統1002,該處理器1004,該RAM 1006,該使用者介面1008,及該DDI 1009可藉由使用一匯流排1010互相實行資料傳送。
該處理器1004可用以執行及控制該電子系統1000且可包括至少一微處理器、數位信號處理器、一微控 制器、及可實行類似功能之至少一邏輯元件。
可使用該RAM 1006作為該處理器1004之一操作記憶體。該RAM 1006可由,例如,如該DRAM之依電性記憶體構成。同時,該處理器1004及該RAM 1006可藉由一半導體元件或封裝至一半導體封裝件來實施。
可使用該使用者介面1008將資料輸入該電子系統1000或由該電子系統1000輸出。該使用者介面1008之一例包括一小鍵盤、一鍵盤、一影像感測器、及一顯示裝置。
該記憶體系統1002可儲存用以操作該處理器1004之一碼及藉由該處理器1004處理之資料或由外側輸入之資料。該記憶體系統1002可包括用以驅動之一分開控制器且可組配成另外地包括一錯誤更正區塊。該錯誤更正區塊可組配成藉由使用一錯誤更正碼ECC來偵測及更正儲存在該記憶體系統1002中之資料的一錯誤。
同時,在例如一行動裝置或一桌上型電腦之一資訊處理系統中,可在該記憶體系統1002上安裝一快閃記憶體。該快閃記憶體可由一半導體磁碟裝置(固態驅動機(SSD))構成。在這情形中,該電子系統1000可在該快閃記憶體中穩定地儲存大容量資料。
該記憶體系統1002可整合在一半導體裝置上。例如,該記憶體系統1002整合在一半導體裝置上以構成一記憶卡。例如,該記憶體系統1002整合在一半導體裝置以構成多數記憶卡,如PC卡(個人電腦記憶卡國際協會(PCMCIA)卡、一CF卡(CF)、一智慧型記憶卡(SM及SMC)、 一記憶條、一多媒體卡(MMC、RS-MMC及MMCmico)、一SD卡(SD、迷你SD、微型SD及SDHC)、一通用快閃記憶體裝置(UFS)等。
在本發明觀念之某些實施例中,該DDI 1009可採用依據上述本發明觀念之實施例之半導體裝置1至3的該DDI 20。
圖13所示之電子系統1000可應用於各種電子設備之電子控制裝置。圖14係顯示圖13之電子系統應用於一智慧型手機的圖。
當圖13之電子系統1000如上所述地應用於智慧型手機1001時,圖13之電子系統1000的某些組件可設置為該應用程式處理器。
同時,甚至可在各種其他電子設備中採用圖13之電子系統1000。圖15係顯示圖13之電子系統應用於一平板PC1100的圖。圖16係顯示圖13之電子系統1000應用於一筆記型電腦1200的圖。
此外,圖13之電子系統1000可設置為該電子設備之各種組件中之一組件,而該電子設備可為例如一個人電腦、一超行動PC(UMPC)、一工作站、一輕省筆電、一個人數位助理(PDA)、一可攜式電腦、一網路平板PC、一無線電話、一行動電話、一電子書、一可攜式多媒體播放器(PMP)、一可攜式遊戲機、一導航裝置、一黑盒子、一數位相機、一立體電視、一數位錄音機、一數位放音機、一數位圖像記錄機、數位圖像播放器、一數位錄影機、一數位視訊播 放器、可在一無線環境下發送及接收資訊之一裝置、構成一家用網路之各種電子設備中的一電子設備、構成一電腦網路之各種電子設備中的一電子設備、構成一遠程資訊服務網路之各種電子設備中的一電子設備、一RFID裝置、或構成一計算系統之各種組件等。
前述者說明本發明之觀念且不應解釋為其限制。雖然已說明了本發明觀念之少數實施例,但所屬技術領域中具有通常知識者可輕易了解在不實質偏離本發明觀念之新教示及優點的情形下可在該等實施例中進行各種修改。因此,意圖包括所有該等修改在申請專利範圍中界定之本發明觀念的範疇內。因此,應了解的是前述者說明本發明之觀念且不應解釋為限定於所揭露之特定實施例,且意圖包含對所揭露實施例之修改、及其他實施例在附加申請專利範圍之範疇內。本發明觀念係由以下申請專利範圍界定,且該申請專利範圍之等效物應包含在其中。
1‧‧‧半導體裝置
10‧‧‧應用程式處理器(AP)
12‧‧‧比較單元
14‧‧‧顯示控制器
15‧‧‧改變地圖解碼器
16‧‧‧改變地圖控制器
18‧‧‧介面
19‧‧‧部份影像資料
20‧‧‧顯示驅動積體電路(DDI)
30‧‧‧第一記憶體
40‧‧‧第二記憶體
42‧‧‧改變地圖
L1‧‧‧第一層影像資料部份
L2‧‧‧第二層影像資料部份
L3‧‧‧第三層影像資料部份
Ln‧‧‧第n層影像資料部份
DMA1‧‧‧第一DMA埠
DMA2‧‧‧第二DMA埠
DMA3‧‧‧第三DMA埠
DMAn‧‧‧第nDMA埠
DMA(n+1)‧‧‧第(n+1)DMA埠

Claims (19)

  1. 一種半導體裝置,包含:一第一記憶體,其儲存用以在一顯示裝置上產生一第一框影像及一第二框影像的多數層影像資料部份中之一第一層影像資料部份及一第二層影像資料部份,其中該第一層影像資料部份包括第一與第二單位碼元且該第二層影像資料部份包括第三與第四單位碼元;一第二記憶體,其儲存一改變地圖;一顯示控制器,其當在該顯示裝置上該第一框影像改變成該第二框影像時且當依據一預定條件指定該第一單位碼元時,根據該改變地圖產生與該第一層影像資料部份相關的位置資訊,且只讀取該第一層影像資料部份之至少某些部份,其中提供該位置資訊及該第一層影像資料部份之該至少某些部份作為部份影像資料;及一界面,其接收該部份影像資料且在產生該第二框影像時產生用以更新該第一層影像資料部份之該等單位碼元中之該第一單位碼元的一指令。
  2. 如請求項1之半導體裝置,其中該第一層影像資料部份係用以顯示該第一框影像之一第一區域的資料,該第二層影像資料部份係用以顯示該第一框影像之一第二區域的資料,且該第二層影像部份未由該第一框影像改變成該第 二框影像。
  3. 如請求項1之半導體裝置,其中該顯示控制器及介面係設置在一應用程式處理器中,且該第一記憶體係設置在該應用程式處理器外。
  4. 如請求項1之半導體裝置,其中該預定條件係在該等多數層影像資料部份中之一層影像資料部份的至少一單位碼元中的一改變,藉此藉由該顯示控制器指定包括該至少一單位碼元之改變的該層影像資料部份。
  5. 如請求項1之半導體裝置,其中該等第一、第二、第三與第四單位碼元的每一個係一小方塊。
  6. 如請求項1之半導體裝置,其中該第二框影像在該第一框影像後輸出至該顯示裝置。
  7. 如請求項1之半導體裝置,其中該顯示控制器藉由使用一循環冗餘檢查操作比較分別與該等第一框影像及第二框影像相關的該等多數層影像資料部份之各層影像資料部份來產生該改變地圖。
  8. 如請求項1之半導體裝置,其中該第二記憶體、該顯示控制器及該介面設置在一應用程式處理器AP中。
  9. 如請求項1之半導體裝置,其中該顯示控制器包含:一改變地圖解碼器,其解碼該改變地圖以產生一解碼結果;及一改變地圖控制器,其依據一解碼結果解碼該位置資訊以提供該位置資訊至該介面。
  10. 如請求項9之半導體裝置,其中該顯示控制器包含:多 數直接記憶體存取(DMA)埠,其與該等多數層影像資料部份之數目相等且分別由該第一記憶體提供該等多數層影像資料部份至該顯示控制器。
  11. 如請求項10之半導體裝置,其中該顯示控制器另外包含:一DMA埠,其由該顯示控制器提供該改變地圖至該第二記憶體。
  12. 一種半導體裝置,包含:一第一記憶體,其儲存分別對應於第一與第二框影像之區域的多數層影像資料部份;一比較單元,其比較用於該等第一與第二框影像之層影像資料部份且產生一改變地圖;及一顯示控制器,其依據一預定條件解碼該改變地圖以指定該等層影像資料部份中之至少一層影像資料部份,且產生與該至少一指定層影像資料部份相關之位置資訊。
  13. 如請求項12之半導體裝置,其中該顯示控制器包含:多數直接記憶體存取(DMA)埠,其與該等多數層影像資料部份之數目相等且分別由該第一記憶體提供該等多數層影像資料部份至該顯示控制器。
  14. 如請求項13之半導體裝置,其中該顯示控制器另外包含:一DMA埠,其由該顯示控制器提供該改變地圖至該第二記憶體。
  15. 一種半導體裝置,包含:一框緩衝器,其緩衝欲提供至一顯示面板之影像資 料;一框緩衝器更新器,其當輸出而提供至該顯示面板之一影像由一第一框影像改變成一第二框影像時,接收與該第二框影像之多數單位碼元中需要改變之一單位碼元相關的影像資料,且依據該接收之影像資料更新儲存在該框緩衝器中之該影像資料;及一驅動器,其組配成依據儲存在該框緩衝器中之該更新影像資料輸出一影像信號至該顯示面板。
  16. 如請求項15之半導體裝置,其中該影像資料包括用以產生該第二框影像之某部份的第一層影像資料及用以產生該第一框影像之某其他部份的第二層影像資料。
  17. 如請求項15之半導體裝置,更包含:一定時控制器,其控制該影像信號藉由該驅動器對該顯示面板之輸出。
  18. 如請求項17之半導體裝置,其中影像信號包含一閘極控制信號及一源極控制信號中之至少一者。
  19. 如請求項15之半導體裝置,其中該單位碼元係一小方塊。
TW104125092A 2014-09-01 2015-08-03 半導體裝置 TWI673677B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2014-0115481 2014-09-01
KR1020140115481A KR102155479B1 (ko) 2014-09-01 2014-09-01 반도체 장치

Publications (2)

Publication Number Publication Date
TW201610908A true TW201610908A (zh) 2016-03-16
TWI673677B TWI673677B (zh) 2019-10-01

Family

ID=55403061

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104125092A TWI673677B (zh) 2014-09-01 2015-08-03 半導體裝置

Country Status (4)

Country Link
US (1) US10733694B2 (zh)
KR (1) KR102155479B1 (zh)
CN (1) CN105390090B (zh)
TW (1) TWI673677B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI566229B (zh) * 2015-06-03 2017-01-11 友達光電股份有限公司 顯示裝置之時序控制器及其操作方法
TWI655620B (zh) * 2016-12-06 2019-04-01 矽創電子股份有限公司 顯示系統及其視訊資料顯示方法
KR102621752B1 (ko) 2017-01-13 2024-01-05 삼성전자주식회사 Mram을 포함한 씨모스 이미지 센서
KR20230079733A (ko) * 2021-11-29 2023-06-07 삼성전자주식회사 디스플레이 컨트롤러 및 이를 포함하는 디스플레이 장치
EP4343741A1 (en) * 2022-09-22 2024-03-27 LX Semicon Co., Ltd. Display device and method for inspecting image data thereof
CN115497432A (zh) * 2022-09-23 2022-12-20 珠海格力电器股份有限公司 数据处理方法、装置、电子设备、显示设备及存储介质

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11212690A (ja) 1998-01-22 1999-08-06 Canon Inc 画像表示装置及びその方法
US6700588B1 (en) * 1998-11-09 2004-03-02 Broadcom Corporation Apparatus and method for blending graphics and video surfaces
JP2003233809A (ja) 2002-02-07 2003-08-22 Matsushita Electric Ind Co Ltd 画像合成装置および画像合成方法
JP2007010970A (ja) 2005-06-30 2007-01-18 Seiko Epson Corp 画像表示装置及び画像表示方法をコンピュータに実行させるためのプログラム
JP4469788B2 (ja) 2005-12-16 2010-05-26 株式会社東芝 情報処理装置および再生方法
JP2007248635A (ja) 2006-03-14 2007-09-27 Toshiba Corp 画像データ処理装置及び画像データ表示処理方法
US8045828B2 (en) 2007-07-09 2011-10-25 Kabushiki Kaisha Toshiba Apparatus for processing images, and method and computer program product for detecting image updates
JP4935632B2 (ja) * 2007-11-07 2012-05-23 ソニー株式会社 画像処理装置、画像処理方法および画像処理プログラム
JP5079589B2 (ja) 2008-04-30 2012-11-21 パナソニック株式会社 表示制御装置及び表示制御方法
KR101401336B1 (ko) * 2008-09-30 2014-05-29 소니 컴퓨터 엔터테인먼트 인코포레이티드 화상처리장치 및 화상처리방법
KR101348700B1 (ko) * 2008-12-01 2014-01-22 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP2010181573A (ja) 2009-02-04 2010-08-19 Nec Corp 画像処理装置、情報処理装置、携帯端末装置及び画像処理方法
JP2010243613A (ja) 2009-04-01 2010-10-28 Panasonic Corp 表示制御装置、表示制御方法および表示制御プログラム
CN102193765B (zh) 2010-03-12 2014-07-30 联想(北京)有限公司 显示信息更新的装置及方法
JP2011232467A (ja) 2010-04-26 2011-11-17 Nec Corp 画像生成装置及び画像生成方法並びにそのプログラム
US20120218277A1 (en) * 2011-02-25 2012-08-30 ST-Ericcson SA Display list mechanism and scalable display engine structures
JP5792607B2 (ja) * 2011-12-09 2015-10-14 株式会社ソニー・コンピュータエンタテインメント 画像処理装置および画像処理方法
JP2013228851A (ja) 2012-04-25 2013-11-07 Mitsubishi Electric Corp 画像描画装置
US9070378B2 (en) 2012-10-10 2015-06-30 Seagate Technology Llc Partial write system
DE202014010911U1 (de) * 2013-05-15 2017-01-17 Google Inc. Effiziente Zusammensetzung und Darstellung grafischer Elemente
US9640148B2 (en) * 2013-06-03 2017-05-02 Arm Limited Method of and apparatus for controlling frame buffer operations

Also Published As

Publication number Publication date
KR20160026484A (ko) 2016-03-09
TWI673677B (zh) 2019-10-01
US20160063668A1 (en) 2016-03-03
CN105390090A (zh) 2016-03-09
US10733694B2 (en) 2020-08-04
KR102155479B1 (ko) 2020-09-14
CN105390090B (zh) 2019-08-20

Similar Documents

Publication Publication Date Title
TWI673677B (zh) 半導體裝置
CN109388595B (zh) 高带宽存储器***以及逻辑管芯
CN106486044B (zh) 显示设备及其操作方法与包括该显示设备的移动设备
US11211036B2 (en) Timestamp based display update mechanism
US20130222698A1 (en) Cable with Video Processing Capability
EP2600337A2 (en) Inline image rotation
KR102254676B1 (ko) 이미지를 실시간으로 처리할 수 있는 이미지 처리 회로와 이를 포함하는 장치들
US9336563B2 (en) Buffer underrun handling
CN105741737B (zh) 显示控制器和包括显示控制器的半导体集成电路装置
US8669993B2 (en) User interface unit for fetching only active regions of a frame
EP2988293A1 (en) Transparent display panel and transparent organic light emitting diode display device including the same
US20140253598A1 (en) Generating scaled images simultaneously using an original image
US11288768B2 (en) Application processor including reconfigurable scaler and devices including the processor
US10008182B2 (en) System-on-chip (SoC) devices, display drivers and SoC systems including the same
US8773457B2 (en) Color space conversion
US9691349B2 (en) Source pixel component passthrough
US20160163020A1 (en) Image processor, method of operating the same, and application processor including the same
US8749565B2 (en) Error check-only mode
US20140140632A1 (en) Image processing method and device for enhancing image quality using different coefficients according to regions
US11030976B2 (en) Image combination device and display system comprising the same