Claims (2)
Поставленна цель достигаетс тем, что в генератор, содержащий операциовный усилитель, выход которого через соответствующие резис1%ры соединен с вввертируюшим в неинвертируюшим входамв, а вивертируюший вход через конденсатор соединен с общей шиной, введено N -1 до398 полнительных операшсонных усилителей, инвертирующие входы которых подключены к инвертирующему входу основного оператонного усилител , нринвертирующий вход которого соединен с общей шиной через резисторный делитель, содержащий Ы резисторов и N -1 выводов, каждый из которых соединен с неинвертирукщим входо соотгеетствующего дополнительного операционного усилител , а выход каждого операционного усилител подключен к соответствующей выходной клемме. На фиг. 1 показана принципиальна схема устройства; на фиг. 2 - временна диаграмма его рабо.ты. Предлагаемое устройство содержи т пер вый операционный усилитель 1, врем за- дающий конденсатор 2, врем задаюший резистор 3, инвертирующий вход 4 первого операционного усилител , первый резистор 5, второй резистор 6, третий 7 и последукидий резисторы; неинвертирующий вход 8 первого операционного усилител ; выход 9 первого операпионного усилител ; второй операционный усилитель ДО, выход 11 второго .операционного усилител , N -и операционный усилитель 12, выход 13 N -го операционного усилител . На временной диаграмме: Uj напр жение на инвертирук цем входе первого операционного усилител ; UQ - напр жение на выходе первого операхшонного усилител ; и - напр жение на выходе второго операхшонного усилител ; напр жение на выходе N -го оп& рационного усилител ; положительное пороговое напр жение на неинвертирующем входе первого операционного усилител отрицательное пороговое напр же ние на неинвертирующем входе первого операционного усилител положительное пороговое напр жение на неинвертирующем входе второго операционного усилител отрицательное пороговое напр жение на йеинвертирующем входе второго операционного усилител положительное пороговое напр жение на неинвертирующем входе операционного усилител ; отрицательное пороговое напр жение на неинвертирующем входе N -го операционного усилител t Q - временной сдвиг периодичоской импульсной последовательности относительно опорной; i - временной сдвиг N-й периодической импульсной последователе ности относительно опорной; -5: -момент сравнени напр жени U с пороговым ; 2 т момент сравнени напр жени U с пороговым V -fcj - момент сравнени напр жени U с .пороговым Vpop ; t - момент сравнени напр жени -4 с пороговым Vno)fcj - момент сравнени напр жени U с пороговым Vnop ff ; момент сравнени напр жени с пороговым ; период повторени . Генератор сдвинутых импульсов содержит операционный .усилитель 1 с дифференциальным входом, врем задающую цепь, состо щую из последовательно соединенных конденсатора 2 и резистора 3, точка соединени которых подключена к инвара тирующему входу 4, втора обкладка врем задающего конденсатора соединена с ;обшей шиной устройства; последовательно соединенные первый 5, второй 6, третий и поеледуклций резисторы 7, причем точка соединени резисторов 5 и 6 подключена к неинвертирук цаму входу первого операционного усилител , а св зи неинвер . тирующих входов остальных N -1 операционных усилителей организованы аналогично . Инвертирующие входы всех опера- пионных усилителей подключешы к обкладке врем задающего конденсатора. Устройство работает следующим образом . При положительном напр жении Ug на выходе конденсатор 2 зар жаетс через врем задающий резистор 3, поэтому напр жение на инвертирующем входе 4 возрастает по экспонен1шальному закону, стрем сь к значению Vg . В момент -t., это напр жение сравниваетс с положительным пороговым напр жением на неинвертирующем входе Vj,Q , которое определ етс соотношением плеч делител ,-состо щего из резисторов 5 ( ® Сб 7 (R-,): ( ). nopg в этот момент напр жение Ug скачком измен ет свою величину от /д до Vg . При этом lie неинвертирующем входе 8 устанавлюааетс отрицательное пороговое напр жение : . Wovfe . Конденсатор 2 под действием Hanpsiжёни на выходе 9 начнет перезар жатьс стрем сь к значению Vg , однако в момент достижени напр жением U отрицательного порогового напр жени орд напр жение Ug вновь скачком изменит свое значение с Vg на Vg и т. д. Таким образом, на выходе 9 устройства полу- чаем меандровое напр1 жение Ug . На выходе 11 операпионного усилител . 1О напр жение 1) также будет иметь 1меандровую форму, но оно будет сдвинуто в область упреждени на величину Это св зано с тем, что положительное и отрицательное пороговые напр жени на неинвертирующем йходе упреждающего оп рационного усилител соответственно рав :/ пор/ Rj+Rfi- RT пор В св зи с тем, что « f -j/ l nopo момент сравнени напр жени U4 с пороговым (см, момент tj на 4)иг. 2) и с пороговым наступит раньше. Поэтому импульсна по следовательность U, оказьгоаетс сдвинутой относительно опорной Ug в область упреждени . Путем введени N -1 операдионных усилителей, включенных в соответствии со схемой, можно получить N сдвинутых импульсных последовательностей, относит тельно опорной импульсной последователь ности. На временной диаграмме показано, что периодическа импульсна последовательность на выходе 13 N -го oneрационного усилител сдвинута на врем сторону упреждени относнтельно опорной периодической импульсной последовательности на выходе 9, причем моме ты tr и t -изменени знака выходного напр жени U jсоответствуют моментам сравнени напр жени N-ыми пороговыми уровн ми и Vfiop N которые определ ютс падением напр жешга на части резисторного делител 7 между ( N-l)-btM дополни-тальным отводом и . общей шиной устройства. Предельное значение временного сдвига , реализуемое устройством,tf., „д,,. Т/4, что соответствует фазовому сдвигу 9О°, Это предельное значение временнс О сдвига реализуетс путем подключени неинвертирукшего входа N -го операднонного усилител к общей шине устройства. При этом Tiopfj . Таким образом, предлагаемое устройство позвол ет генерировать N сдвинутых по фазе последовательностей пр моугольных импульсов, причем это достигаетс сравнительно простыми техническими средствами . Формула изобретени Генератор сдвинутых импульсов, содержащий операционный усилитель, выход которого через соответствук дие резисторы соединен с инвертирующим и неинвергарующим входами, а инвертирующий вход через конденсатор соединен с общей шиной , о тличающийс тем, что, с целью расширени функциональных возможностей путем генерировани N сдвинутых по фазе последовательностей пр моугнльных импульсов) в него введено N-1 дополнительных операционных усилителей, инвертирующие входы которых подключены к инвертирующему входу основного операционного усилител , неинвертирующий вход которого соединен с общей шиной через резисторный делитель, содержащий N резисторов и N-1 выводов, каждый КЗ которых соединен с неинвертирующим входом соответствующего дополнительного операционного усилител , а выход каждого операционного усилител подключен к соответствующей выходной клемме. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 58О625, кл. Н 03 К 3/О2, 1977. The goal is achieved by the fact that a generator containing an operational amplifier, whose output is connected to the inverting inputs through a corresponding resistor and connected to a common bus through a capacitor, is connected to the common bus through N1 to 398 complementary OPS amplifiers. to the inverting input of the main operative amplifier, the inverting input of which is connected to the common bus through a resistor divider containing L resistors and N -1 pins, each of which connected to the non-inverting input of the associated additional operational amplifier, and the output of each operational amplifier is connected to the corresponding output terminal. FIG. 1 is a schematic diagram of the device; in fig. 2 - time diagram of his work. The proposed device contains the first operational amplifier 1, the time specifying the capacitor 2, the time setting resistor 3, the inverting input 4 of the first operational amplifier, the first resistor 5, the second resistor 6, the third 7 and the subsequent resistors; non-inverting input 8 of the first operational amplifier; output 9 of the first operative amplifier; the second operational amplifier DO, the output 11 of the second. operational amplifier, N - and the operational amplifier 12, the output of the 13 N th operational amplifier. In the timing diagram: Uj is the voltage across the inverter on the input of the first operational amplifier; UQ is the voltage at the output of the first op-amp amplifier; and - voltage at the output of the second op amp amplifier; output voltage Nth op & radio amplifier; positive threshold voltage at the non-inverting input of the first opamp ; the negative threshold voltage at the non-inverting input of the Nth operational amplifier t Q is the time shift of the periodic pulse sequence relative to the reference; i is the time shift of the Nth periodic impulse sequence relative to the reference; -5: —the time of comparison of the voltage U with the threshold voltage; 2 t the moment of comparison of the voltage U with the threshold V -fcj - the moment of comparison of the voltage U with the .threshold Vpop; t is the moment of comparison of the voltage -4 with the threshold Vno) fcj is the moment of comparison of the voltage U with the threshold Vnop ff; moment of comparison with the threshold; repetition period. The shifted pulse generator contains an operational amplifier 1 with a differential input, a timing circuit consisting of a series-connected capacitor 2 and a resistor 3, the junction point of which is connected to the enabling input 4, the second time the master capacitor is connected to the common bus of the device; connected in series are the first 5, second 6, third and resistor 7 accelerators, the connection point of resistors 5 and 6 being connected to the non-inverting input of the first operational amplifier, and the connection not to inverting. The tampering inputs of the remaining N -1 operational amplifiers are organized similarly. The inverting inputs of all the operational amplifiers are connected to the plate, the time of the driving capacitor. The device works as follows. With a positive voltage Ug at the output, the capacitor 2 is charged through time, the driving resistor 3, so the voltage at the inverting input 4 rises according to the exponential law, tending to the value Vg. At -t., This voltage is compared to the positive threshold voltage on the non-inverting input Vj, Q, which is determined by the ratio of the arms of the divider, -control of resistors 5 (®Sep 7 (R-,): (). Nopg to this moment, the voltage Ug abruptly changes its value from / d to Vg. At the same time lie the non-inverting input 8 sets a negative threshold voltage:. Wovfe. The capacitor 2 under the action of Hanpsi-women at the output 9 will begin to recharge towards the value Vg, however the time when the voltage U reaches the negative threshold voltage or the voltage Ug will again change its value from Vg to Vg, etc. Thus, the meander voltage Ug is obtained at the device output 9. At the output 11, the amplifier 11 will have voltage 1), but It will be shifted to the lead region by an amount. This is due to the fact that the positive and negative threshold voltages on the non-inverting input of the anticipatory operating amplifier are respectively: / then / Rj + Rfi RT then. Due to the fact that "f - j / l nopo moment of comparison of the voltage U4 with the threshold voltage (cm, moment tj by 4) ig. 2) and the threshold will come earlier. Therefore, the pulse sequence U, turns out to be shifted relative to the reference Ug to the lead region. By introducing N -1 operandion amplifiers connected in accordance with the scheme, it is possible to obtain N shifted pulse sequences relative to the reference pulse sequence. The timing diagram shows that the periodic pulse sequence at the output of the 13th N ration of one rational amplifier is shifted by the time of the anticipation side relative to the reference periodic pulse sequence at output 9, and the moments tr and t of the change in the sign of the output voltage Uj correspond to the voltage comparison moments N -th threshold levels and Vfiop N which are determined by the voltage drop across a portion of the resistor divider 7 between the (Nl) -btM additional tap and. common bus device. The limit value of the time shift implemented by the device, tf., “D ,,. T / 4, which corresponds to a phase shift of 9 °. This time limit value of the shift is realized by connecting the non-inverted input of the Nth operational amplifier to the common bus of the device. At the same time Tiopfj. Thus, the proposed device allows to generate N phase-shifted sequences of rectangular pulses, and this is achieved by relatively simple technical means. The invention is a shifted pulse generator containing an operational amplifier whose output is connected to inverting and non-inverting inputs through appropriate resistors and the inverting input is connected to a common bus through a capacitor, in order to extend its functionality by generating N phase-shifted sequences of direct pulses) N-1 additional operational amplifiers are inserted into it, the inverting inputs of which are connected to the inverting input of the main A non-inverting input of the operational amplifier is connected to the common bus through a resistor divider containing N resistors and N-1 terminals each of which is connected to the non-inverting input of the corresponding additional operational amplifier and the output of each operational amplifier is connected to the corresponding output terminal. Sources of information taken into account during the examination 1. USSR author's certificate No. 58О625, cl. H 03 K 3 / O2, 1977.
2.Шило В. Л. Линейные интегральные схемы в радиоэлектронной аппаратуре. М., Советское радио , 1979, с. 212, рис. 4.39а.2.Shilo VL. Linear integrated circuits in radio electronic equipment. M., Soviet Radio, 1979, p. 212, fig. 4.39a.