SU961119A1 - Генератор запаздывающих и опережающих импульсов - Google Patents

Генератор запаздывающих и опережающих импульсов Download PDF

Info

Publication number
SU961119A1
SU961119A1 SU813239395A SU3239395A SU961119A1 SU 961119 A1 SU961119 A1 SU 961119A1 SU 813239395 A SU813239395 A SU 813239395A SU 3239395 A SU3239395 A SU 3239395A SU 961119 A1 SU961119 A1 SU 961119A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
counter
outputs
bus
period
Prior art date
Application number
SU813239395A
Other languages
English (en)
Inventor
Анатолий Васильевич Ходаков
Original Assignee
Ордена Трудового Красного Знамени Предприятие П/Я Р-6082
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Предприятие П/Я Р-6082 filed Critical Ордена Трудового Красного Знамени Предприятие П/Я Р-6082
Priority to SU813239395A priority Critical patent/SU961119A1/ru
Application granted granted Critical
Publication of SU961119A1 publication Critical patent/SU961119A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

(5) ГЕНЕРАТОР ЗАПАЗДЫВАЮЩИХ И ОПЕРЕЖАЮЩИХ Изобретение относитс  к импульс ной технике, предназначено дл  вычислительных устройств и может быть использовано в синхронизаторах радиолокационных станций и аналогичных управл ющих и вычислительных системах . Известны устройства, формирующие из импульсов опорной частоты р д (серию) управл ющих сложными системами импульсов, задержанных относительно одного. Принимаемого за начало отсчета, на разные временные интервалы , дискрет которых определ етс  периодом опорной частоты. Такие устройства содержат счетчик и схемы совпадени , объедин емые в полные дешифраторы с количеством выходов , равным степени двойки от количества разр дов счетчика, счетный вход счетчика соединен с шиной опорной частоты, а выходы счетчика соединены с входами схем совпадени  (дешифратора). Если нет необходимост ИМПУЛЬСОВ ДЛЯ управлени  системой иметь все выходные сигналы с дешифратора, то уменьшают количество схем совпадени , примен ют специальные коммутаторы неполные дешифраторы или, если это оправдано экономически, используют полные дешифраторы, выполненные в виде микросхем средней или большой степени интеграции и оставл ют часть их выходов незадействЬванными 1}. Период следовани  импульсов таких устройств зависит от величины периода опорной частоты, что  вл етс  их недостатком. Наиболее близким по технической сущности к предлагаемому изобретению  вл етс  генератор запаздывающих и операжающих импульсов, содержащий выходные дешифраторы и суммирующий счетчик, вход сброса которого соединен с шиной импульсов синхронизации , счетный вход соединен с шиной опорной частоты, а выходы св заны с одним выходным дешифратором. 396 У такого устройства дискрет интервалов определ етс  периодом опорной частоты, а период следовани  определ етс  внешним импульсом синхронизации ., принимаемым за начало отсчета и как правило, синхронизированным с опорной частотой и подаваемым на вход сброса счетчика. Счетчик а этом случае имеет информационную емкость большую, чем необходимо дл  формировани  требуемых временных интервалов , определ емых периодом синхронизации . Часть выходов дешифратора , в основном с начальными номерами ,, функционально определены как запаздывающие относительно импульсов синхронизации, а часть выходов дешиф ратора, в основном с конечными номерами , функционально определены как опережающие. Разделение выходных импульсов на запаздывающие с положительной задержкой, отсчитываемой от предыдущего импульса синхронизации и на опережающие с отрицательной задержкои , отсчитываемой от последующего импульса синхронизации, обусловлено тем, что испо ьзуютс  они функционально по-разному 2}. Однако в этом устройстве отклонение периода импульсов синхронизации приводит к изменению фактических номеров опережающих импульсов, т.е. он получают отрицательную задержку, отличную от номинальной, что приводит к нарушению работы устройств, управл емых опережающими импульсами, например отклонени ми параметро-радиоимпульсов , вырабатываемых передатчиком . Цель изобретени  - уменьшение вли  ни  периода импульсов синхронизации на параметры .опережающих импул гов. Поставленна  цель -достигаетс  тем что в генератор запаздывающих и опережающих импульсов, содержащий выходные дешифраторы и суммирующий сче чик, вход сброса которого соединен с шиной импульсов синхронизации, сче ный вход соединен с шиной опорной частоты, а выходы св заны с одним вы ходным дешифратором, введен вычитающий счетчик, выходы которого соединены с входами другого выходного дешифратора , информационные входы соединены с выходами суммирующего смет чика, счетный вход соединен с шиной опорной частоты, а вход записи соеди нен с Тииной импульсов синхронизации. На чертеже представлена функциональна  схема уЬтройства. Генератор запаздывающих иопережарцих импульсов содержит суммирующий счетчик 1 с выходным дешифратором 2 запаздывающих импульсов и вычитающий счетчик 3 с выходным дешифратором 4 опережающих импульсов, соединенные счетными входами с шиной 5 опорной частоты. Шина 6 им- пульсов синхронизации соединена с входом записи .вычитающего счетчика 3 и с входом сброса суммирующего счетчика 1. Информационные выходы 7 суммирующего счетчика 1 соединены с информационными входами 8 вычитающего счетчика 3. . Устройство работает следующим образом . Импульс синхронизации на шине 6 сбрасывает (устанавливает в состо ние нулевое счетчик Г, чем определ ет начальную фазу запаздывающих импульсов на выходах 9i а импульсы опорной -частоты на шине 5, поступа  на счетный вход счетчика 1, измен ют его состо ние и формируют через количество периодов опорной частоты, определ емой дешифратором,. запаздывающие имлулЬсы. К моменту прихода следующего импульса синхронизации в счетчике сохран етс  код, равный периоду следовани  импульса синхронизации, который переписываетс  в счетчик 3. Импульсы опорной частоты, поступа  на счетный вход счетчика 3 уменьшают значение кода в счетчике и, если период импульсов синхронизации остаетс  неизменным , опережающие импульсыJ сформированные с помощью дешифратора 4, имеют опережение, соответствующее номеру выхода дешифратора h, поскольку обнуление счетчика по счетному входу осуществл етс  синфазно ( с нулевой фазой с точностью до периода опорной частоты 7 с моментом поступлени  импульса на шину 6. При изменении периода импульсов на шине 6 в первый измененный период опережающие- импульсы на выходе 10 не имеют опережение импульса синхронизации , следующего с измененным пе-, риодом, соответствующее номеру выхода дешифратора k, однако импульс на шине 6,,период следовани .которого отличаетс } от периода следовани  импульса , записывает в счетчик 3 значение нового измененного периода сле59 довани  импульсов синхронизации и тем самым, обеспечивает точное соответствие опережени  импульсов на выходах 1, номерам выходов дешифратора k уже во втором периоде после изменени  его значени . Введение специального канала опережающих импульсов, содержащего вычитающий счетчик с дешифратором и переписью в него кода из суммирующего счетчика импульсом синхрониза-ции обеспечивает возможность надежного формировани  опережающих импульсов при изменении периода им-. пульсов синхронизации, св занного, например, с необходимостью отстройки от помех другой станции, имеющей тот же период Зондировани  (синхрони зации,), что не обеспечиваетс  в известном изобретении. Разовый сбой велич ы опережени  при изменении пе риода зондировани  может быть учтен устройством обработки радиолокационной информации и не повли ет на результаты работы станции. формула изобретени  Генератор запаздывающих и опережающих импульсов, содержащий выход94 ные дешифраторы и суммирующий счетчик , вход сброса которого соединен с шиной импульсов синхронизации, счетный вход соединен с шиной опорной частоты, а выходы св заны с одним выходным дешифратором, отличающийс  тем, что, с целью уменьшени  вли ни  периода импул.ьсов синхронизации на параметры опережающих импульсов, в него введен вычитающий счетчик, выходы которого соединены с входами другого выходного дешифратора, информационные аходы соединены с выходами суммирующего счетчика , счетный вход соединен с шиной бпорной частоты, а вход записи соединен с шиной импулБСОв синхронизации . Источники информации, прин тые во внимание при экспертизе . Л; Авторское свидетельство СССР tf/iZBIlS, кл. G01 F 1/0, 1972. 2. Бухреев И. Н. и др. Микроэлектронные схемы цифровых устройств. М.,, Сов,радио. 1975, с. 231 , рис. 6.15.

Claims (1)

  1. Формула изобретения Генератор запаздывающих и опережающих импульсов, содержащий выход ные дешифраторы и суммирующий счет- | чик, вход сброса которого соединен с шиной импульсов синхронизации, счетный вход соединен с шиной опорной частоты, а выходы связаны с одним выходным дешифратором, отличающийся тем, что, с целью уменьшения влияния периода импульсов синхронизации на параметры опережающих импульсов, в него введен вычитающий счетчик, выходы которого соединены с входами другого выходного дешифратора, информационные входы сое» динены с выходами суммирующего счетчика, счетный вход соединен с шиной опорной частоты, а вход записи соединен с шиной импулвсов синхронизации.
SU813239395A 1981-01-16 1981-01-16 Генератор запаздывающих и опережающих импульсов SU961119A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813239395A SU961119A1 (ru) 1981-01-16 1981-01-16 Генератор запаздывающих и опережающих импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813239395A SU961119A1 (ru) 1981-01-16 1981-01-16 Генератор запаздывающих и опережающих импульсов

Publications (1)

Publication Number Publication Date
SU961119A1 true SU961119A1 (ru) 1982-09-23

Family

ID=20939909

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813239395A SU961119A1 (ru) 1981-01-16 1981-01-16 Генератор запаздывающих и опережающих импульсов

Country Status (1)

Country Link
SU (1) SU961119A1 (ru)

Similar Documents

Publication Publication Date Title
US3883729A (en) Time multiplex frame correlation device
GB748771A (en) Electrical binary-digital pulse signalling systems
US3453551A (en) Pulse sequence detector employing a shift register controlling a reversible counter
US3760270A (en) Circuit arrangements for measuring the instantaneous phase difference between two signals
US3142802A (en) Synchronous clock pulse generator
US3418637A (en) Digital phase lock clock
SU961119A1 (ru) Генератор запаздывающих и опережающих импульсов
US4493095A (en) Counter having a plurality of cascaded flip-flops
US2835801A (en) Asynchronous-to-synchronous conversion device
US2884615A (en) Pulse coded signal separator
US3742461A (en) Calibrate lock-on circuit and decommutator
SU1401630A1 (ru) Устройство дл фазовой синхронизации
JPS5758214A (en) Forming circuit of data sampling clock
SU1124285A1 (ru) Генератор потоков случайных событий
US3731075A (en) Automatic rate tracker
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU1539816A1 (ru) Устройство дл сокращени избыточности дискретной информации
SU928665A1 (ru) Устройство поэлементного фазировани
SU953703A2 (ru) Многоканальный программируемый генератор импульсов
SU720762A1 (ru) Устройство дл синхронизации рекуррентных сигналов
SU1285458A1 (ru) Устройство дл ввода информации
SU1029403A1 (ru) Многоканальный генератор импульсов
SU681428A1 (ru) Устройство дл выбора минимального числа
SU1042047A1 (ru) Устройство дл считывани графической информации
SU930641A1 (ru) Селектор импульсов по длительности