SU917315A1 - Pulse train shaper - Google Patents

Pulse train shaper Download PDF

Info

Publication number
SU917315A1
SU917315A1 SU802983653A SU2983653A SU917315A1 SU 917315 A1 SU917315 A1 SU 917315A1 SU 802983653 A SU802983653 A SU 802983653A SU 2983653 A SU2983653 A SU 2983653A SU 917315 A1 SU917315 A1 SU 917315A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
trigger
pulses
Prior art date
Application number
SU802983653A
Other languages
Russian (ru)
Inventor
Александр Михайлович Воловик
Юрий Дмитриевич Ивасенко
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU802983653A priority Critical patent/SU917315A1/en
Application granted granted Critical
Publication of SU917315A1 publication Critical patent/SU917315A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

(ЗА) УСТРОЙСТВО ФОВШРОВАНИЯ СЕРИИ(FOR) DEVICE OF IMPROVING THE SERIES

ИМПУЛЬСОВPULSES

II

Изобретение относитс  к импульсной т-ехнике и может бьигь использовано в устройствах вычислительной техники , где необходимо формирование . серии импульсов.The invention relates to a pulsed t-technician and can be used in computing devices where formation is necessary. pulse series.

Известно устройство формировани  импульсов, содержащее счетчик импульсов с переменным коэффициентом пересчета и три R-S-триггеры 1},A pulse shaping device is known comprising a pulse counter with a variable conversion factor and three R-S flip-flops 1},

Однако это устройство  вл етс  сложным и не позвол ет получать периодические серии импульсов с по- . сто нной длительностью паузы между сери ми.However, this device is complex and does not allow to receive periodic series of pulses with. the length of the pause between episodes.

Наиболее близким к предлагаемому по технической сурщости  вл етс  устройство формировани  серии импульсов- , содержащее первый и второй R-Sтриггеры и счетчик импушьсов с переменным коэффициентом пересчета, причем входна  ишна подключена к , R-входу первого R-S-трйггера и к второму 5-входу второго R-S-триггера , первый S-вход которого подThe closest to the proposed technical ground is a device for forming a series of pulses containing a first and second R-S-triggers and a counter for impuls with a variable conversion factor, with the input ishna connected to the R-input of the first RS-trigger and the second 5-input of the second RS flip-flop, the first S-input of which is under

ключен к О.-выходу первого R-S-триггера , к выходной шине и к входу счетчика импульсов с переменным коэффициентом пересчета, инверсньЛ выход последнего разр да которого подключен к К-входу второго R-Sтриггера , Q-выхрд которого подклю- . чен к, S-входу первого R-S-триггера , Q-выход второго R-S-триггера подключен к R-входу счетчика им10 пульсов с переменным коэффициентом пересчета 2} .It is connected to the O.-output of the first R-S-flip-flop, to the output bus and to the input of a pulse counter with a variable conversion factor, the inverse of the output of the last bit of which is connected to the K-input of the second R-S-trigger, whose Q-out- set is connected. It is connected to the S-input of the first R-S-flip-flop, the Q-output of the second R-S-flip-flop is connected to the R-input of a 10-pulse counter with a variable conversion factor 2}.

Это устройство обладает узким диапазоном изменени  паузы между сери ми импульсов, так как длитель«5 ность паузы между сери ми импульсов равна сумме удвоенной длительности паузы между входными импульсами и длительности входного импульса.This device has a narrow range of variation of the pause between a series of pulses, since the duration of the 5 pause between a series of pulses is equal to the sum of the doubled pause duration between the input pulses and the duration of the input pulse.

Цель изобретени  - расширение ди20 апазона изменени  длительности паузы между сери ми импуо1ьсов. The purpose of the invention is to expand the range of changes in the length of the pause between the series of impulses.

Claims (2)

Поставленна  цель достигаетс  тем, что в устройство, содержащее 3 первый счетчик импульсов с переменным коэффициентом пересчета, выход последнего разр да которого под ключен к R-входу первого триггера, и второй триггер, введены два элемента И-НЕ, два элемента И и второй счетчик импульсов с переменным коэф фициентом пересчета, инверсный выхо последнего разр да которого подключен к S-входу первого триггера и к первому входу первого элемента И-НЕ, второй вход которого подклю-чен к Q-выходу первого триггера, 0.-выход которого подключен к второму входу второго элемента И-НЕ, пер :рьц1 ..вход которого подключен к выходу последнего разр да первчэго счетчика импульсов с переменным коэААициентом пересчета, вход которого подключен к R-входу второго счетчик импульсов с переменным коэффшдаенто пересчета и к выходу первого элемен та И, первый вход которого подключе к первому входу второго элемента И и к входной шине, а второй вход подключен к 0-выходу второго триггера , П-выход которого подключен к второму входу второго элемента И, выход которого подключен к входу. второго счетчика импульсов с переменным коэффициентом пересчета и к К-входу первого счетчика импульсов с переменным, коэффициентом пересчета , а R-вход второго триггера подключен к выходу второго элемента И-НЕ, а S-вход второго триггера подключен к выходу первого элемента И-НЕ. На черте се представлена схема устройства формировани  серии импульсов . Устройство формировани  серии им пульсов содержит первый счетчик 1 импульсов с переменным коэффициентом пересчета, инверсный выходпоследнего разр да которого подключен к R-вхОду первого триггера 2 Ц-выход которого подключен к первому входу первого элемента И-НЕ 3, выход которого подключен к S-входу второго триггера А, R-вхОд которого подключен к выходу второго элеме та И-НЕ 5, причем П-выход второго триггера подключен к первому входу второго элемента И 6, второй вход к торого подключен к входной шине и К первому входу первого элемента И 7, выход которого подключен к 4 ду второго счетчика S импульсов с переменным коэффициентом пересчета. Устройство работает следуюодам образом . Пусть в начальном положении оба триггера 2 и А наход тс  в нулевом состо нии. Тогда на Ц-выхОде второго триггера 4 положительный сигнал, которьй поступает на второй вход второго элемента И 6. Входные импульсы поступают на первьй вход элемента И 6 и на его выходе по вл ютс  импульсы, которые устанавливают в ноль первый счетчик 8 импульсов . Каждый входной импульс, поступаюрдий на вход второго счетчика 8 импульсов, увеличивает его содержимое на едини1(у по переднему (положительному ) фронту входного импульса до момента установки второго триггера А в нулевое состо ние. С приходом L-ro входного импульса на инверсном выходе последнего разр да второго счетчика 8 импульсов с переменным коэффициентом пересчета формируетс  нулевой сигнал, который перебрасывает первый триггер 2 в гсулевое состо ние. Второй триггер 4 перебрасываетс  в нулевое состо ние после окончани  нулевого сигнала на S-входе первого триггера 2, в этом случае к обоим входам первого элемента И-НЕ 3 приложены высокие поте1вдиалы, и на его вы.ходе формируетс  отрицательный сигнал, который начинает перебрасывать второй триггер 4 в нулевое состо ние. Входные импульсы поступают на первьй вход элемента И 7 и на его выходе по вл ютс  импульсы, которые устанаВливают в ноль второй сЧетчик 8 импульсов с переменным коэффициентом пересчета. Каждый входной импульс , поступаю1Ч(ий на вход первого счетчика 1 импульсов с переменным коэффициентом пересчета,увеличивает его содержимое на единицу по переднему (положительному) фронту входного импульса до момента установки второго триггера 4 в единичное состо ние . Импульсы, поступаюрще на вход первого счетчика 1 импульсов с переменным коэффициентом, одновременно поступают на выход устройства. Число выходных имйульсов серии равно коэффициенту пересчета первого счетчика 1 импульсов с переменным коэфициентом пересчета, длительность паузы определ етс  коэффициенте пере счета второго счетчика 8 импульсов с переменным коэффициенте пересчета . Далее цикл работы повтор етс . Таким образом, пр шененне предлагаемого устройства позвол ет в ии роком диапазоне (определ емом коэффициентом пересчета второго счетчик 8 импульсов с переменным коэффициен том пересчета) мен ть длительность паузы между сери ми импульсов. Формула изобретени  Устройство формирбвани  серии им пульсов, содержащее первый счетчик и 4пульсов с переменным коэффициентом пересчета, выход последнего раз р да которого подключен к R-входу первого триггера, и второй триггер, отличающеес  тем, что, с целью расширени  диапазона изменени  длительности паузы мекду сери  ми, импульсов, в него введены два элемента И-НЕ, два элемента И и вто рой счетчик импульсов с перейенным коэффициентом пересчета, инверсньй выход последнего разр да которого подаслючен к S-входу первого триггера к первому входу первого элемента И-НЕ, второй вход-которого подключе к (-выходу первого триггера, С -вмход которого подключен к второму входу второго элемента И-НЕ, первый вход которого подключен к внходу послед .него разр да первого счетчика импу ьсов с переменным коэффициентом п«;пе- счета, вход которого подключен кR входу второго счетчика импульсов с пв ременным коэф()ициентом пересчета и R выходу первого элемента И, первый . вход которого подключен к nspiBOMy входу второго элемента И   к входг ной шине, а второй вход подключен к (-выходу второго триггера, й-выход которого подключен к второму входу второго элемента И, выход которого подключен к входу второго счетчика импульсов с переменным козффидиентом пересчета и к U- входу первого счетчика импульсов с переме кным коэффициентом пересчета, причем Rвход второго триггера подключен J выходу второго элемента И-НЕ, а Sвход второго триггера подключен к выходу первого элемента И-НЕ. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР , tjs 4434(S9, кл. Н 03 К 5/01, 1973. The goal is achieved by the fact that a device containing 3 first pulse counters with a variable conversion factor, the output of the last bit of which is connected to the R input of the first trigger and the second trigger, has two AND-NOT elements, two AND elements and a second counter pulses with a variable conversion factor, the inverse output of the last bit of which is connected to the S input of the first trigger and to the first input of the first NAND element, the second input of which is connected to the Q output of the first trigger, 0. output of which is connected to second at the input of the second element NAND, lane: rec1. whose input is connected to the output of the last digit of the first pulse counter with a variable conversion factor, the input of which is connected to the R input of the second pulse counter with a variable conversion factor and to the output of the first element AND whose first input is connected to the first input of the second element I and to the input bus, and the second input is connected to the 0-output of the second trigger, the P-output of which is connected to the second input of the second element I, the output of which is connected to the input. The second pulse counter with a variable conversion factor and to the input of the first pulse counter with variable conversion factor, and the R-input of the second trigger is connected to the output of the second AND-NOT element, and the S-input of the second trigger is connected to the output of the first AND-NOT element . In the drawing, a diagram of a device for forming a series of pulses is presented. The device for forming a series of pulses contains the first counter 1 of pulses with a variable conversion factor, the inverse output of the last bit of which is connected to the R input of the first trigger 2 of which C-output is connected to the first input of the first AND-3 element, the output of which is connected to the S input The second trigger A, the R-in of which is connected to the output of the second element AND-NOT 5, and the P-output of the second trigger is connected to the first input of the second element And 6, the second input to which is connected to the input bus and To the first input of the first element And 7 you od 4 is connected to the second row counter pulse S with a variable scaling factor. The device works as follows. Suppose that in the initial position both triggers 2 and A are in the zero state. Then, at the D output of the second trigger 4, a positive signal arrives at the second input of the second element 6. The input pulses arrive at the first input of the element 6 and at its output there appear pulses which set the first counter of the eight pulses to zero. Each input pulse arriving at the input of the second counter of 8 pulses increases its content by one (at the leading (positive) front of the input pulse until the second flip-flop A is set to zero. With the L-ro input pulse at the inverse output of the last bit Yes, the second counter 8 pulses with a variable conversion factor produces a zero signal, which flips the first trigger 2 into the gsule state. The second trigger 4 moves to the zero state after the zero signal ends At the S-input of the first flip-flop 2, in this case, both inputs of the first element NAND 3 are subject to high losses, and a negative signal is generated at its output, which begins to transfer the second flip-flop 4 to the zero state. The first input of the element is And 7 and at its output there appear pulses that set the second counter 8 pulses with a variable conversion factor to zero. Each input pulse received 1 H (I input the first counter of 1 pulse with a variable conversion factor, increase flushes its contents by one on the rising (positive) edge of the input pulse until the setting of the second flip-flop 4 to a single state. The pulses arriving at the input of the first counter of 1 pulses with a variable coefficient simultaneously arrive at the output of the device. The number of output pulses of the series is equal to the recalculation coefficient of the first counter of 1 pulses with a variable recalculation coefficient, the pause duration is determined by the recalculation coefficient of the second counter of 8 pulses with a variable recalculation coefficient. Then the cycle of operation is repeated. Thus, the preceding proposed device allows changing the duration of the pause between the series of pulses in the fiery range (determined by the conversion factor of the second counter of 8 pulses with a variable conversion factor). Claims An impulse series shaping device containing a first counter and 4 pulses with a variable conversion factor, the output of the last time series of which is connected to the R input of the first trigger, and the second trigger, characterized in that in order to extend the range of the pause duration of the mecdu series impulses, two NAND elements are entered into it, two AND elements and a second impulse counter with a converted scaling factor, the inverse output of the last bit of which is connected to the S input of the first trigger to the first In the course of the first element NAND, the second input is connected to (the output of the first trigger, C input of which is connected to the second input of the second NAND element, the first input of which is connected to the input of the last bit of the first impedance counter with variables coefficient n "; a count whose input is connected to the R input of the second pulse counter with a voltage coefficient () by the recalculator and the R output of the first element I, the first input of which is connected to the nspiBOMy input of the second element I to the input bus, and the second input connected to the (-output of the second trigger Its output is connected to the second input of the second element I, the output of which is connected to the input of the second pulse counter with a variable conversion counter and to the U input of the first pulse counter with a variable conversion factor and the second trigger input J connected to the output of the second pulse counter. NOT, and the input of the second trigger is connected to the output of the first NAND element. Sources of information taken into account in the examination 1. The author's certificate of the USSR, tjs 4434 (S9, class H 03 K 5/01, 1973. 2.Авторское свидетельство СССР N 617818, кл. Н 03 К 5/01, 1976.2. Authors certificate of the USSR N 617818, cl. H 03 K 5/01, 1976.
SU802983653A 1980-09-25 1980-09-25 Pulse train shaper SU917315A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802983653A SU917315A1 (en) 1980-09-25 1980-09-25 Pulse train shaper

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802983653A SU917315A1 (en) 1980-09-25 1980-09-25 Pulse train shaper

Publications (1)

Publication Number Publication Date
SU917315A1 true SU917315A1 (en) 1982-03-30

Family

ID=20918372

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802983653A SU917315A1 (en) 1980-09-25 1980-09-25 Pulse train shaper

Country Status (1)

Country Link
SU (1) SU917315A1 (en)

Similar Documents

Publication Publication Date Title
SU917315A1 (en) Pulse train shaper
SU951682A2 (en) Pulse train envelope pulse shaper
SU836756A1 (en) Pulse repetition frequency multiplying device
SU558385A1 (en) Pulse shaper
SU455468A1 (en) Pulse shaper on the leading and trailing edge of the input pulse
SU873398A1 (en) Pulse train former
SU765804A1 (en) Squaring device
SU834928A1 (en) Sounter with 2 plus 1 scaling factor
SU674208A1 (en) Pulse train envelope shaper
SU612414A1 (en) Frequency divider
SU744622A1 (en) Device for determining pulse train repetition frequency deviation from the predetermined frequency
SU1205282A1 (en) Pulse burst-to-rectangular pulse converter
SU653746A1 (en) Binary pulse counter
SU760428A1 (en) Pulse duration selector
SU677084A1 (en) Pulse delay device
SU868999A1 (en) Single pulse shaped
SU754662A1 (en) Pulse delay device
SU999148A1 (en) Single pulse shaper
SU413482A1 (en)
RU4423U1 (en) DEVICE FOR ISOLATING A TASK ACCORDING TO A PULSE ACCOUNT FROM A SEQUENCE
SU545073A1 (en) Device for generating differential frequency pulses
SU911716A1 (en) Pulse duration discriminator
SU1150758A1 (en) Binary counter
SU510785A1 (en) Counting device with a conversion factor not equal to 2
SU1492461A1 (en) Converter of pulse train to rectangular pulse