SU896780A2 - Устройство фазировани дискретных сигналов - Google Patents

Устройство фазировани дискретных сигналов Download PDF

Info

Publication number
SU896780A2
SU896780A2 SU802898484A SU2898484A SU896780A2 SU 896780 A2 SU896780 A2 SU 896780A2 SU 802898484 A SU802898484 A SU 802898484A SU 2898484 A SU2898484 A SU 2898484A SU 896780 A2 SU896780 A2 SU 896780A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
register
shift
sub
output
Prior art date
Application number
SU802898484A
Other languages
English (en)
Inventor
Юон Ионашевич Попше
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU802898484A priority Critical patent/SU896780A2/ru
Application granted granted Critical
Publication of SU896780A2 publication Critical patent/SU896780A2/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(54) УСТРОЙСТВО ФАЗИРОВАНИЯ ДИСКРЕТНЫХ СИГНАЛОВ
1
Изобретение относитс  к электросв зи и может быть использовано в телеграфии и передаче данных, а также в контрольно-измерительной аппаратуре .
По основному авт. св.,№ 681570 известно устройство фазировани  дискретных сигналов, содержащее последовательно соединенные задающий генератор , делитель частоты и блок управлени , другой вход которого соединен с выходом приемника и входом датчика перерывов, регистр сдвига, вход которого соединен с выходом делител  частоты, а также триггер, первый и второй элементы И, первый, второй и третий элементы ИЛИ, при этом выходы блока управлени  подключены соответственно к входам первого элемента ИЛИ, второго элемента ИЛИ и к входам триггера, выходы которого через элементы И подключены соответственно к другим входам первых двух элементов ИЛИ, выходы ко торых подключены к соответствук г.м входам делител  частоты и третьего элемента ИЛИ, выход которого подключен к другому входу регистра сдвига , выход которого подключен к вторым входам первого и второго элементов И, третьи входы которых соединены с выходом датчика перерывов 1 Т.
10
Однако известное устройство обладает невысокой точностью фазировани  при помехах типа перерывов.
Цель изобретени  - повьппение точности фазировани .
15
Дл  достижени  цели в устройство фазировани  дискретных сигналов введен дополнительный элемент ИЛИ, установочный вход которого подсоединен к установочному выходу блока уп20 равлени  и установочному входу регистра сдвига, другой вход которого соединен с другим входом дополнитель наго элемента ШШ, выход которого подключен к дополнительному установочному входу регистра сдвига. Причем регистр сдвига выполнен в виде двух последовательно соединен ных подрегйстров сдвига, при этом вход первого подрегистра сдвига со цинен с входом второго подрегистра сдвига и  вл етс  входом регистра сдвига, другой вход первого подрегистра сдвига  вл етс  другим входом регистра сдвига, дополнительный установочнь1й вход которого  вл етс  дополнительным входом первого подрегистра сдвига, выход которого подключен к другому входу второгоподрегистра сдвига, установочный вход которого  вл етс  установочным входом регистра сдвига. На чертеже представлена структур но-электрическа  схема устройства. Устройство фазировани  дискретных сигналов содержит задающий гене ратор 1, делитель 2 частоты, блок 3 управлени , приемник 4, датчик 5 перерывов, регистр 6 сдвига, триг гер 7, первый элемент И 8, второй элемент И 9., первый элемент ИЛИ 10 второй элемент ИЛИ 11, третий элемент ШМ 12, дополнительный элемент ШШ 13, первый подрегистр 14 сдвига и второй подрегистр 15 сдвига, составл ющие регистр 6 сдвига. Устройство работает следующим об разом. Путем делени  частоты следовани  импульсов от задающего генератора на выходе управл емого делител  2 фор шруетс  опорный сигнал, период следовани  которого соответствует скорости передачи, т.е. равен длительности элементарной посылки вход ного сигнала, снимаемого с выхода приемника 4. В блоке 3 управлени  с помощью селекторов опережени - и отставани , управл емых соответству ющими полупериодами опорного сигнала (называемыми зонами опережени  и отставани ), производитс  сравнен опорного и входного сигналов и определ етс  расхождение по фазе меж . ду ними и знак этого расхождени . Блок 3 производит также обработку (усреднение) результатов фазового сравнени  и выдает через элемент HJM 10 или через элемент ИЛИ 11 соответствуклций корректируюпщй сигнал на добавление в делитель 2 к поступающим от генератора 1 одного импульса (когда опорный сигнал отста04 ет по фазе от входного) или на вычитание одного импульса (когда опорный сигнал опережает входной сигнал ) . При отсутствии перерыва в канапе св зи импульсы от блока 3 корректируют фазу опорного сигнала на выходе делител  2 и одновременно через элемент ИЛИ 12 поступают на информационный вход регистра 6, тактирующий вход которого подключен к выходу делител  2. Кроме того, эти импульсы поступают на соответствующие раздельные входы триггера 7, осуществл ющего по ним коммутацию выхода регистра 6 на соответствующий управл емый вход- делител  2 с автономном режиме коррекции. При по влении.в канале св зи перерыва , т.е. при пропадании входного сигнала, устройство переходит в автономный режим работы коррекции фазы опорного сигнала в соответствии с откидаемой фазой входного сигнала . В этом случае датчиком 5 перерывов , св занным по входу с выходом приемника 4, вырабатываетс  сигнал управлени , разрешаюищй работу элемента И 8 и элемента И 9, св занных по другим входам с выходом регистра 6 (запоминающего частоту следовани  корректирующих импульсов) и с соответствующими выходами три1- гера 7. В соответствии с состо нием триггера 7 (запоминанлдего, по существу , знак фазового расхо адени , предшествующий данному перерыву) в рабочем Состо нии находитс  элемент И 8 или элемент И 9. Следовательно , корректирукхцие импульсы от регистра 6 через один из этих элементов и соответствующий элемент ИЛИ 10 или П поступают на нухшый управл емый вход делител  2, а через элемент ШМ 12 - на вход регистра 6, обеспечива , темсамым, их циклическое повторение при длительном перерыве и непрерывную коррекцию в автономном р ежиме. При по влении входного сигнала устройство переходит из автономного в обычный режим работы. Если перед по влением входного сигнала произошла коррекци  по импульсу от регистра 6 и этот импульс находитс  в одном из разр дов первого подрегистра 14, то корректирующий импульс, сформированный по фронту входного сигнала, по информационному Bxofty
устанавливают первый триггер под- регистра 4 в единицу, а остальные его разр ды через элемент ИЛИ 13в ноль. Следовательно, на стыке перерыв-сигнал, если импульсы на регистре 6 оказываютс  слишком близкими , то один из них исключаетс , обеспечива ,тем самым пpaктичecки их равномерное распределение вдоль регистра 6. При этом допустимое рассто ние (временной интервал) между импульсами определ етс  количеством разр дов подрегистра 14, подключенного последовательно ко второй части регистра б, т.е; ко второму подрегистру 15, В начале работы устройства подрегистр 15 приводитс  в исходное состо ние установочным сигналом с выхода блока 3 управлени  непосредственно , а подрегистр 14 приводитс  в исходное состо ние этим же сигналом через элемент ИЛИ 13.
Предлагаемое устройство отличаетс  от аналоговых известных устройств повышенной точностью фазировани  в услови х работы по каналу, дл  которого характерно частое по вление помех типа перерывов.
Повышенна  точность коррекции приводит к повышению достоверности принимаемых данных, особенно, при высокой скорости их передачи, к уменьшению времени вхождени  аппаратуры в синхронизм после длительного перерыва в канале св зи, уменьша  при этом и врем  зан ти  канала под передачу определенного объема информации.

Claims (2)

  1. Формула изобретени 
    Устройство фазировани  дискретных сигналов по авт. св. № 68157 отличающеес  тем, что, с целью повьшени  точности фазировани , введен дополнительный элемент ИЛИ, установочный вход которого подсоединен к установочному выходу блока управлени  и установочному входу регистра сдвига, другой вход которого соединен с другим входом дополнительного элемента ИЛИ,
    выход которого подключен к ДОПОЛ1Штельному установочному входу : регистра сдвига.
  2. 2. Устройство по п. 1, отличающеес  тем, что регистр сдвига выполнен в виде двух последовательно соединенных подрегистров сдвига, при этом вход первого подрегистра сдвига соединен с входом второго подрегистра сдвига и  вл етс  входом регистра сдвига, другой вход первого подрегистра сдвига  вл етс  другим входом регистра сдвига , дополнительный установочный вход которого  вл етс  дополнительным входом первого подрегистра сдвига, выход которого подключен к другому входу второго подрегистра сдвига, установочный вход которого  вл етс  установочным входом регистра сдвига.
    Источники информации, прин тые во внимание при экспертизе
    1. Авторское свидетельство СССР № 681570, кл. Н 04 L 7/02, 1978 (прототип).
SU802898484A 1980-03-24 1980-03-24 Устройство фазировани дискретных сигналов SU896780A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802898484A SU896780A2 (ru) 1980-03-24 1980-03-24 Устройство фазировани дискретных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802898484A SU896780A2 (ru) 1980-03-24 1980-03-24 Устройство фазировани дискретных сигналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU681570A Addition SU137983A1 (ru) 1960-10-10 1960-10-10 Вакуумный агрегат

Publications (1)

Publication Number Publication Date
SU896780A2 true SU896780A2 (ru) 1982-01-07

Family

ID=20884627

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802898484A SU896780A2 (ru) 1980-03-24 1980-03-24 Устройство фазировани дискретных сигналов

Country Status (1)

Country Link
SU (1) SU896780A2 (ru)

Similar Documents

Publication Publication Date Title
SU896780A2 (ru) Устройство фазировани дискретных сигналов
US4718059A (en) Method of transmitting information in a digital transmission system
SU858058A1 (ru) Способ передачи сигналов точного времени по лини м св зи с переменным временем распространени и устройство дл его реализации
SU803113A1 (ru) Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи
US3500211A (en) Pulse receiver whose output does not respond to signal distortion existing during short,intermittent periods
SU694982A1 (ru) Устройство синхронизации
SU921107A1 (ru) Устройство групповой тактовой синхронизации
SU809136A1 (ru) Генератор синхроимпульсов
SU720826A1 (ru) Устройство дл приема адресной комбинации
SU758547A2 (ru) Устройство синхронизации с дискретным управлением
JPS5853219A (ja) 周期修正回路
SU1228248A1 (ru) Многоканальное устройство дл формировани задержанных импульсов
SU588646A1 (ru) Цифровое устройство подстройки фазы и частоты
SU698032A1 (ru) Устройство передачи и приема сигналов телеинформации
SU1205165A1 (ru) Устройство дл передачи сигналов точного времени
SU782138A1 (ru) Генератор импульсов
SU785859A1 (ru) Генератор двоичных последовательностей
SU568186A1 (ru) Устройство тактовой синхронизации
SU815922A1 (ru) Управл емый делитель частотыСлЕдОВАНи иМпульСОВ
SU711491A1 (ru) Устройство дл передачи размера единицы угла сдвига фаз
SU1034162A1 (ru) Устройство дл формировани серий импульсов
SU961116A1 (ru) Устройство дл формировани временных интервалов
SU803114A1 (ru) Устройство синхронизации
SU714653A1 (ru) Способ передачи сигналов точного времени
SU1547009A1 (ru) Система передачи информации с временным разделением каналов