SU858202A1 - Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты) - Google Patents

Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты) Download PDF

Info

Publication number
SU858202A1
SU858202A1 SU792852744A SU2852744A SU858202A1 SU 858202 A1 SU858202 A1 SU 858202A1 SU 792852744 A SU792852744 A SU 792852744A SU 2852744 A SU2852744 A SU 2852744A SU 858202 A1 SU858202 A1 SU 858202A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
counter
pulse
decoder
Prior art date
Application number
SU792852744A
Other languages
English (en)
Inventor
Анатолий Яковлевич Калиниченко
Original Assignee
Всесоюзный Научно-Исследовательский Институт Вагоностроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Исследовательский Институт Вагоностроения filed Critical Всесоюзный Научно-Исследовательский Институт Вагоностроения
Priority to SU792852744A priority Critical patent/SU858202A1/ru
Application granted granted Critical
Publication of SU858202A1 publication Critical patent/SU858202A1/ru

Links

Landscapes

  • Power Conversion In General (AREA)

Description

Изобретение относится к преобразовательной технике и может быть применено для управления тиристорными импульсными преобразователями постоянного тока. ί
Известно устройство для управления тиристорным импульсным преобразователем, содержащее генератор тактовых импульсов, подключенный к тактовому счетчику, выходы которого подключены к одним входам дешифратора, к другим входам которого подключены выходы реверсивного счетчика [1].
Однако это устройство содержит два матричных дешифратора, что приводит к 15 его усложнению и к снижению надежности .
Наиболее близким по техническому решению к предлагаемому является устройство для управления тиристорным преобразователем, которое содержит задающий генератор, подключенный к п-разрядному тактовому счетчику, выходы- разрядов которого, кроме последнего, подключены к первым входам дешифратора, ко вторым входам которого подключены выходы реверсивного счет чика, входы сложения и вычитания которого подключены к блоку управления, выход установки которого подключен к 30 установочным входам тактового и реверсивного счетчиков [2].
Однако известное устройство имеет низкую надежность.
•Цель изобретения - повышение надежности устройства.
Поставленная цель достигается тем, что устройство для цифрового управления тиристорным импульсным преобразователем (в первом варианте) снабжено элементом ИЛИ и блоком смещения импульсов на триггере,причем два последних выхода тактового счетчика подключены к входам элемента ИЛИ, выход которого. подключен к входу дешифратора, счетный вход триггера блока смещения импульсов подключен к выходу дешифратора, а его установочный вход - к выходу установки блока управления.
Устройство для цифрового управления тиристорным импульсным преобразователем (во втором варианте) снабжено элементом ИЛИ и блоком смещения импульсов, содержащим два элемента И, причем два последних выхода тактового счетчика подключены через элемент ИЛИ к входу дешифратора, выход которого соединен с первыми входами элементов и блока смещения импульсов, вторые входы которых соединены с дву
Й58202 мя последними выходами тактового счет чика соответственно.
На фиг. 1 и 2 представлена блоксхема устройства по первому и второму вариантам соответственно.
Блок-схема устройства содержит задающий генератор 1, тактовый счетчик 2, дешифратор 3, элемент ИЛИ 4, блок 5 смещения импульсов, реверсивный счетчик б, блок 7 управления. Блок 5 по второму варианту содержит элементы И 8 и 9 .
Устройство работает следующим образом.
Первоначально по команде блока 7 управления устанавливаются в исходное состояние тактовый счетчик 2, триггер 15 блока 5 (фиг. 1) и реверсивный счетчик
б. Импульсы задавшего генератора 1 заполняют тактовый триггер 2.
При изменении состояния старшего разряда счетчика 2 импульс с его пря- 20 мого выхода поступает на управляющий электрод соответствующего тиристора преобразователя.
Если в реверсивный счетчик б записано число в соответствии с количеством импульсов, поступивших на его вход, то двоичный код, соответствующий этому числу, будет поступать на входы дешифратора 3. При совпадении кода реверсивного счетчика 6 с кодом тактового счетчика б на выходе дешифратора 3 появится импульс, который переведет триггер блока 5 (фиг. 1) в другое состояние, при котором на его . выходе сформируется сигнал, в схеме по фиг. 2 импульс с выхода дешифрато- -15 ра 3 поступает на один вход элемента И 9, на другой вход которого поступает сигнал с выхода последнего разряда тактового счетчика. При совпадении этих сигналов на выходе элемента И 9 40 появится импульс, смещенный во времени относительно импульса, поступающего со следующего счетчика 2.
При очередном изменении состояния последнего разряда триггера тактового счетчика?' 2 появляется сигнал на его инверсном выходе. В этом,случае поступление второго импульса с выхода дешифратора 3 на вход триггера блока 5 (фиг. 1) приводит к изменению его со- -стояния и, соответственно, к появлению сигнала на втором его выходе. Этот сигнал будет сдвинут во времени относительно импульса, поступающего с инверсного выхода последнего разряда счетчика 2. 55
Появление второго импульса на выходе дешифратора 7 в схеме по фиг, 2 приведет к появлению импульЪа на выходе элемента, так как в этом случае 40 присутствует сигнал на втором его входе, поступающий с инверсного выхода счетчика 2. Учитывая, что на входах элементов И 8 и 9, соединенных с выходами счетчика 2, сигнал присут- 65 ствует в течение полупериода , возможно изменение величины смещения сдвигаемой последовательности импульсов лишь в пределах изменения коэффициента заполнения 0-0,5.
Предлагаемое выполнение устройства для управления преобразователем предоставляет возможность существенно упростить его схему путем сокращения количества элементов в дешифраторе.

Claims (2)

  1. Изобретение относитс  к преобразовательной технике и может быть применено дл  управлени  тиристорными импульсными преобразовател ми посто нно го тока. Известно устройство дл  управлени  тиристорным импульсным преобразователем , содержащее генератор тактовых импульсов, подключенный к тактовому счетчику, выходы которого подключены к одним входам дешифратора, к другим входам которого подключены выходы реверсивного счетчика l. Однако это устройство содержит дв матричных дешифратора, что приводит его усложнению и к снижению надежности . Наиболее близким по техническому решению к предлагаемому  вл етс  уст ройство дл  управлени  тиристорным преобразователем, которое содержит задающий генератор, подключенный к п-разр дному тактовому счетчику, выходы- разр дов которого, кроме послед него, подключены к первым входам дешифратора , ко вторым входам которого подключены выходы реверсивного счетчика , входы сложени  и вычитани  кот рого подключены к блоку управлени , выход установки которого подключен к установочным входам тактового и реверсивного счетчиков 2. Однако известное устройство имеет низкую надежность. Цель изобретени  - повышение надежности устройства. Поставленна  цель достигаетс  тем, что устройство дл  цифрового управлени  тиристорным импульсным преобразователем (в первом варианте) снабжено элементом ИЛИ и блоком смещени  импульсов на триггере,причем два последних выхода тактового счетчика подключены к входам элемента ИЛИ, выход которого , подключен к входу дешифратора, счетный вход триггера блока смещени  импульсов подключен к выходу дешифратора , а его установочный вход - к выходу установки блока управлени . Устройство дл  цифрового -управлени  тиристорным импульсным преобразователем (во втором варианте) снабжено элементом ИЛИ и блоком смещени  импульсов , содержащим два элемента И, причем два последних выхода тактового счетчика подключены через элемент ИЛИ к входу дешифратора, выход которого соединен с первыми входами элементов и блока смещени  импульсов, вторые входы которых соединены с двум  последними выходами тактового счет чика соответственно. На фиг. 1 и 2 представлена блоксхема устройства по первому и второму вapиaf тaм соответственно. Блок-схема устройства содержит задающий генератор 1, тактовый счетчик 2, дешифратор 3, элемент ИЛИ 4, блок 5 смещени  импульсов, реверсивный счетчик б, блок 7 управлени . Блок 5 по второму варианту солоржит элементы И 8 и 9 . Устройство работает следующим образом . Первоначально по команде блока 7 управлени  устанавливаютс  в исходное состо ние тактовый счетчик 2, триггер блока 5 (фиг. 1) и реверсивный счетчи б. Импульсы зада1ацего генератора 1 за полн ют тактовый триггер 2. При изменении состо ни  старшего разр да счетчика 2 импульс с его пр мого выхода поступает на управл ющий электрод соответствующего тиристора преобразовател . Если в реверсивный счетчик б записано число в соответствии с количеством импульсов, поступивших на его вход, то двоичный код, соответствующий этому числу, будет поступать на входы дешифратора 3. При совпадении кода реверсивного счетчика б с кодом тактового счетчика б на выходе дешифратора 3 по витс  импульс, который переведет триггер блока 5 (фиг. 1) в другое состо ние, при котором на его выходе сформируетс  сигнал. Б схеме по фиг. 2 импульс с выхода дешифратора 3 поступает на один вход элемента И 9, на другой вход которого поступает сигнал с. выхода последнего разр  да тактового счетчика. При совпадении этих сигналов на выходе элемента И 9 по витс  импульс, смещенный во времени относительно импульса, поступающего со следующего счетчика 2. При очередном изменении состо ни  последнего разр да триггера тактового счетчикаГ 2 по вл етс  сигнал на его инверсном выходе. В этом,случае посту пление второго импульса с выхода дешифратора 3 на вход триггера блока 5 (фиг. 1) приводит к изменению его состо ни  и, соответственно, к по влению сигнала на втором его выходе. .Это сигнал будет сдвинут во времени относительно импульса, поступающего с инверсного выхода последнего разр да счетчика 2. По вление второго импульса на выходе дешифратора 7 в схеме по фиг. 2 приведет к по влению импульЪа на вЫ ходе элемента, так как в этом случае присутствует сигнал на втором его входе, поступающий с инверсного выхода счетчика 2. Учитыва , что на входах элементов И 8 и 9, соединенных с выходами счетчика 2, сигнал присутствует в течен:1е полупериода возможно изменение величины смещени  сдвигаемой последовательности импульсов лишь в пределах изменени  коэффициента заполнени:  0-0,5. Предлагаемое выполнение устройства дл  управлени  преобразователем предоставл ет возможность существенно упростить его схему путем сокращени  количества элементов в дешифраторе. Формула изобретени  1.Устройство дл  цифрового управлени  тиристорным импульсным преобразователем , содержащее задающий генератор , подключенный к тактозйому счетчику , выходы которого, кроме двух последних , подключены к первымвходам дешифратора , ко вторым входам которого подключены выходы реверсивного счетчика, входы сложени  и вычитани  которого подключены к выходам блока управлени , выход установки которого подключен к установочным входам тактового и реверсивного счетчиков, отличающеес  тем, что, с целью повышени  надежности, оно снабжено элементом ИЛИ и блоком смещени  импульсов на триггере, два последних выхода тактового счетчика через элемент ИЛИ подключены к входам дешифратора, выход которого соединен со счетным входом триггера блока смещени  импульсов, установочный вход которого соединен с выходом установки блока управлени . 2.Устройство дл  цифрового управлени  тиристорным импульсным преобразователем , содержащее задающий генератор , подключенный к тактовому счетчику , выходы которого, кроме двух последних , подключены к первым входам де|иифратора, ко вторым входам которого подключены выходы реверсивного счетчика, входы сложени  и вычитани  которого подключены к выходам блока управлени , выход установки которого подключен к установочным входам тактового и реверсивного счетчиков, отличающеес  тем, что, с целью повышени  надежности, оно снабжено элементом ИЛИ и блоком смещени  импульсов на двух элементах И, причем два последних выхода тактового счетчика через элемент ИЛИ подключены к входам дешифратора,, выход которого соединен с первыми входами элементов И блока смещени  импульсов, вторые входы которых соединены с двум  последними выходами тактового счетчика соответственно. Источники информации, прин тые во внимание при 3KcneptH3e 1.Авторское свидетельство СССР 394907, кл. Н 02 Р 13/16, 1971.
  2. 2.Труды Днепропетровского института инженеров железнодорожного транспорта , вып. 135, 1972, с. 99-100.
    ±
    J
SU792852744A 1979-12-17 1979-12-17 Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты) SU858202A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792852744A SU858202A1 (ru) 1979-12-17 1979-12-17 Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792852744A SU858202A1 (ru) 1979-12-17 1979-12-17 Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты)

Publications (1)

Publication Number Publication Date
SU858202A1 true SU858202A1 (ru) 1981-08-23

Family

ID=20864862

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792852744A SU858202A1 (ru) 1979-12-17 1979-12-17 Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты)

Country Status (1)

Country Link
SU (1) SU858202A1 (ru)

Similar Documents

Publication Publication Date Title
GB1257066A (ru)
SU858202A1 (ru) Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты)
RU1807561C (ru) Устройство дл преобразовани двоичной последовательности в балансный троичный код
SU1259494A1 (ru) Преобразователь кодов
SU1119002A1 (ru) Преобразователь параллельного кода в последовательный
RU2017156C1 (ru) Способ измерения скорости вращения вала и устройство для его осуществления
SU1159165A1 (ru) Преобразователь параллельного кода в последовательный
SU1372593A1 (ru) Цифровой фазовращатель
SU1582331A1 (ru) Умножитель частоты следовани импульсов
SU1086542A1 (ru) Устройство дл цифрового управлени @ -фазным тиристорным импульсным преобразователем
SU1522399A1 (ru) Реверсивное пересчетное устройство
SU1241148A1 (ru) Цифровое фазосдвигающее устройство
SU1709368A1 (ru) Устройство сжати аналоговой информации
SU560338A1 (ru) Способ преобразовани цифрового кода в сдвиг фаз между формируемым и опорным напр жением
SU1181142A1 (ru) Преобразователь перемещений в код
SU1338093A1 (ru) Устройство слежени за задержкой кодовой последовательности
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU752317A1 (ru) Устройство дл ввода информации
SU1427370A1 (ru) Сигнатурный анализатор
SU752738A1 (ru) Способ управлени работой тиристоров -фазных широтно-импульсных преобразователей посто нного тока
SU425358A1 (ru) Пересчетное устройство
SU1216831A1 (ru) Преобразователь дельта-модулированного сигнала в сигнал с импульсно-кодовой модул цией
SU690475A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код градусов и минут
SU1359751A1 (ru) Измерительный двухфазный генератор
SU1075431A1 (ru) Устройство фазировани бинарного сигнала