SU788414A1 - Cyclic synchronization device - Google Patents

Cyclic synchronization device Download PDF

Info

Publication number
SU788414A1
SU788414A1 SU792727534A SU2727534A SU788414A1 SU 788414 A1 SU788414 A1 SU 788414A1 SU 792727534 A SU792727534 A SU 792727534A SU 2727534 A SU2727534 A SU 2727534A SU 788414 A1 SU788414 A1 SU 788414A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
identifier
address
output
distributor
Prior art date
Application number
SU792727534A
Other languages
Russian (ru)
Inventor
Юрий Александрович Андреев
Михаил Александрович Додин
Юрий Федорович Козлов
Original Assignee
Предприятие П/Я Г-4173
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4173 filed Critical Предприятие П/Я Г-4173
Priority to SU792727534A priority Critical patent/SU788414A1/en
Application granted granted Critical
Publication of SU788414A1 publication Critical patent/SU788414A1/en

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Radio Relay Systems (AREA)

Description

Изобретение относитс  к электросв зи, в частности к цифровым системам передачи данных, использующим дл  синхронизации специальные кодовые комбинации. Известно устройство цикловой синхронизации , содержащее канальный распределитель и последовательно соединенные опознаватель синхросигнала, блок защиты, блок генераторного оборудовани , причем вход опознавател  синхросигнала и первый вход канального распределител  объединены 1. Однако известное устройство имеет низкую точность синхронизации. Цель изобретени  - повыщение точности синхронизации. Дл  достижени  этой цели в устройство цикловой синхронизации, содержащее канальный распределитель и последовательно соединенные опознаватель синхросигнала, блок защиты, блок генераторного оборудовани , причем вход опознавател  синхросигнала и первый вход канального распределител  объединены, введены опознаватель адреса и последовательно соединенные лини  задержки и элемент ИЛИ, причем первый вход опознавател  адреса соединен с входом линии задержки и другим выходом опознавател  синхросигнала, второй вход - с выходом блока генераторного оборудовани , третий вход - с входом устройства, а выход опознавател  адреса подключен к другому входу элемента ИЛИ, выход которого соединен с вторым входом канального распределител . На чертеже изображена структурна  электрическа  схема предложенного устройства цикловой синхронизации. Устройство содержит канальный распределитель 1, опознаватель 2 синхросигнала, блок 3 защиты, блок 4 генераторного оборудовани , опознаватель 5 адреса, линию 6 задержки, элемент ИЛИ 7. Устройство цикловой синхронизации работает следующим образом. На вход опознавател  2 синхросигнала, опознавател  5 адреса и канального распределител  1 поступает групповой цифровой сигнал, структура которого соответствует структуре сигнала в спутниковой системе св зи с многостанционным доступом на основе временного разделени  (МДВР). Такой сигнал состоит из опорного пакета, содержащего опорный синхросигнал начала цикла, и пакетов сигналов различных земных станции, в каждом из которых содержитс  отличный от опорного, но один и тот же дл  все пакетов синхросигнал, задающий начало пакета, сопровождаемый адресом соответствующей земной станции.The invention relates to telecommunications, in particular to digital data transmission systems, using special code combinations for synchronization. A frame alignment device is known that contains a channel distributor and a serially connected clock identifier, a protection unit, a generator equipment unit, and the synchronization signal input and the first input of the channel distributor are combined 1. However, the known device has low synchronization accuracy. The purpose of the invention is to increase the accuracy of synchronization. To achieve this goal, a frame synchronization device containing a channel distributor and a serially connected clock identifier, a protection unit, a generator equipment unit, the clock identifier input and the first distributor input are combined, an address identifier and serially connected delay lines and an OR element, the address identification input is connected to the input of the delay line and another output of the sync signal identifier, the second input is connected to the output of the generator block the third input is connected to the input of the device, and the output of the address identifier is connected to another input of the OR element, the output of which is connected to the second input of the channel distributor. The drawing shows a structural electrical circuit of the proposed frame alignment device. The device contains a channel distributor 1, a synchronization signal identifier 2, a protection unit 3, a generator equipment unit 4, an address identifier 5, a delay line 6, an OR element 7. The frame synchronization device operates as follows. The input of the sync signal identifier 2, the address identifier 5 and channel distributor 1 receives a group digital signal, the structure of which corresponds to the signal structure in a satellite communications system with multiple access based on time division (TDMA). Such a signal consists of a reference packet containing a reference sync signal of the beginning of the cycle, and packets of signals from different earth stations, each of which contains a different sync signal from the reference one, which sets the beginning of the packet, followed by the address of the corresponding earth station.

Кажда  комбинаци  символов, аналогична  синхросигналу опорной или других станций , вызывает формирование отклика на выходе опознавател  2 синхросигнала. При этом отклик опорного синхросигнала поступает через блок 3 защиты на управление фазой блока 4 генераторного оборудовани , а отклики синхросигналов других пакетов через линию 6 задержки и элемент ИЛИ 7 поступают на канальный распределитель 1, на один из входов которого подана тактова  частота, когерентна  с принимаемым сигналом .Each combination of symbols, similar to the sync signal of the reference or other stations, causes a response at the output of the sync 2 identification signal. At the same time, the response of the reference clock signal goes through the protection unit 3 to the phase control of the generator equipment unit 4, and the response signals of the other packets through the delay line 6 and the OR element 7 arrive at the channel distributor 1, which is coherent with the received signal to one of the inputs .

Блок 3 защиты служит дл  исключени  управлени  блоком 4 генераторного оборудовани  от ложных откликов, возникающих вследствие случайного сочетани  символов внутри цикла передачи, а также предотвращени  выхода устройства из синхронизма при единичных пропусках синхросигнала вследствие его искажени  в процессе передачи.The protection unit 3 serves to eliminate the control of the generator equipment unit 4 from spurious responses resulting from the random combination of symbols within the transmission cycle, as well as to prevent the device from going out of sync with single clock gaps due to its distortion during transmission.

В момент времени, соответствующий опорному синхросигналу, блок 4 формирует сигнал дл  блока 3 защиты, а в моменты времени , соответствующие адресным комбинаци м , формирует сигналы, поступающие на опознаватель 5 адреса.At the moment of time corresponding to the reference clock signal, block 4 generates a signal for block 3 of protection, and at the moments of time corresponding to the address combinations, it generates signals arriving at the address identifier 5.

Если соответствующий синхросигнал, передаваемый в начале пакета какой-либо из станций, в процессе передачи подвергс  искажению , и отклика с опознавател  2 синхросигнала на опознаватель 5 адреса не поступило , то последний производит сравнение записанной в нем заранее адресной комбинации с адресной комбинацией, котора  должна сопровождать соответствующий син хросигнал. При полном совпадении этих комбинаций на выходе опознавател  5 адреса формируетс  отклик, поступающий через элемент ИЛИ 7 на канальный распределитель 1 и действующий аналогично отклику с опознавател  2 синхросигнала. Поскольку адресна  комбинаци  поступает позжеIf the corresponding clock signal transmitted at the beginning of a packet by any of the stations was distorted during the transmission and the response from the 2 clock signal identifier to the address 5 identifier did not arrive, then the latter compares the address combination written in it in advance with the address combination that should accompany the corresponding blue signal. When these combinations completely coincide, the output of the address identifier 5 forms a response, which comes through the OR element 7 to the channel distributor 1 and acts similarly to the response from the identifier 2 of the sync signal. Since the address combination comes later

синхрокомбинации, то отклик опознавател  2 синхросигнала подаетс  на канальный распределитель 1 через линию 6 задержки, что позвол ет привести оба отклика к одному моменту времени. В случае получени  отклика с опознавател  2 синхросигнала формирование отклика на выходе опознавател  5 адреса запрещаетс .synchronization combination, the response of the sync signal identifier 2 is fed to the channel distributor 1 via the delay line 6, which allows both responses to be brought to the same time. In the case of receiving a response from a sync 2 identifier, the formation of a response at the output of the address 5 identifier is prohibited.

Информаци  пакета тер етс  только при искажении адреса синхросигнала.Packet information is lost only when the clock address is distorted.

В предложенном устройстве цикловой синхронизации , проектируемом, например, дл  спутниковой системы св зи с многостанционным допуском на основе временного разделени , если веро тность искажени  символов равна 10, длина адресной комбинации равна 6. то веро тность искажени  адресной комбинации равна 0,0006. Таким образом , потери информации в 1600 рЭЗ меньще , чем в известном устройстве.In the proposed frame alignment device designed, for example, for a satellite communication system with a multiple station tolerance based on time division, if the probability of symbol distortion is 10, the length of the address combination is 6. then the distortion probability of the address combination is 0.0006. Thus, the loss of information in 1600 REZ less than in the known device.

Claims (1)

Формула изобретени Invention Formula Устройство цикловой синхронизации, содержащее канальный распределитель и последовательно соединенные опознаватель синхросигнала, блок защиты, блок генераторного оборудовани , причем вход опознавател  синхросигнала и первый вход канального распределител  объединены, отличающеес  тем, что, с целью повыщени  точности синхронизации, введены опознаватель адреса и последовательно соединенные лини  задержки и элемент ИЛИ, причем первый вход опознавател  адреса соединен с входом линии задержки и другим выходом опознавател  синхросигнала, второй вход - с выходом блока генераторного оборудовани , третий вход - с входом устройства, а выход опознавател  адреса подключен к другому входу элемента ИЛИ, выход которого соединен с вторым входом канального распределител .A frame alignment device containing a channel distributor and a serially connected clock identifier, a protection unit, a generator equipment unit, the clock identifier input and the first distributor input are combined, characterized in that, in order to improve synchronization accuracy, an address identifier and serially connected delay lines are entered and the element OR, the first input of the address identifier is connected to the input of the delay line and another output of the sync identification signal la, the second input - to the output of the generator equipment, the third input - to an input device and an output connected to the address identification to the other input of OR gate whose output is connected to a second input channel of the distributor. Источники информации, прин тые во внимание при экспертизе 1. Плоткин М. А. Основы построени  цифровых систем передачи. М., «Св зь, 1975, с. 117, рис. 4.1 (прототип).Sources of information taken into account in the examination 1. M. Plotkin. Fundamentals of digital transmission systems. M., “Holy, 1975, p. 117, fig. 4.1 (prototype).
SU792727534A 1979-02-14 1979-02-14 Cyclic synchronization device SU788414A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792727534A SU788414A1 (en) 1979-02-14 1979-02-14 Cyclic synchronization device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792727534A SU788414A1 (en) 1979-02-14 1979-02-14 Cyclic synchronization device

Publications (1)

Publication Number Publication Date
SU788414A1 true SU788414A1 (en) 1980-12-15

Family

ID=20811379

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792727534A SU788414A1 (en) 1979-02-14 1979-02-14 Cyclic synchronization device

Country Status (1)

Country Link
SU (1) SU788414A1 (en)

Similar Documents

Publication Publication Date Title
US4131761A (en) Method of and means for conveying and recovering supplementary message signals superimposed upon a multilevel signal stream in a digital transmission system
SE8601073D0 (en) PROCEDURE FOR SYNCHRONIZING CLOCKS INTO A LOCAL BUS TYPE NETWORK
GB1395645A (en) Asynchronous data buffers
EP0105902B1 (en) Synchronization apparatus in transmitting information on a simplex bus
US4409684A (en) Circuit for synchronizing a transmitting-receiving station to a data network of a digital communication system
US4004225A (en) Method for synchronizing the pulse frames in time multiplex data transmission via communication satellites
US4093825A (en) Data transmission system
GB1299705A (en) Improvements in or relating to synchronising satellite communication systems
GB1047639A (en) Improvements in or relating to time division transmission systems
US3710027A (en) System of time-division multiplex transmission via communications satellites
GB960511A (en) Improvements to pulse transmission system
SU788414A1 (en) Cyclic synchronization device
US4718059A (en) Method of transmitting information in a digital transmission system
US3558827A (en) Telephone switching system with independent signalling channels employing time-division multiplex
US3706853A (en) Time division communication apparatus
GB1253399A (en) A time division multiplex communication system
US4048441A (en) Error control for digital multipoint circuits
GB1337143A (en) Time division multiple access communication systesm
US3562433A (en) Digital speech plus telegraph system
CA2020343C (en) Time-division multiplex communication system with a synchronizing circuit at the receiving end which responds to the coding of words inserted in the transmitted information
US4032714A (en) Pcm time division multiplex communication network with digital subscriber stations
SU1160576A1 (en) Multichannel data transmission-reception device
US3500211A (en) Pulse receiver whose output does not respond to signal distortion existing during short,intermittent periods
JPH0425743B2 (en)
FI67768C (en) KOPPLINGSANORDNING FOER CORRECTION AV START-STOP-TECKEN