SU752366A1 - Analogue signal dividing device - Google Patents

Analogue signal dividing device Download PDF

Info

Publication number
SU752366A1
SU752366A1 SU782648425A SU2648425A SU752366A1 SU 752366 A1 SU752366 A1 SU 752366A1 SU 782648425 A SU782648425 A SU 782648425A SU 2648425 A SU2648425 A SU 2648425A SU 752366 A1 SU752366 A1 SU 752366A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
signal
voltage
source
divider
Prior art date
Application number
SU782648425A
Other languages
Russian (ru)
Inventor
Борис Иванович Чигирев
Георгий Александрович Юрковский
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU782648425A priority Critical patent/SU752366A1/en
Application granted granted Critical
Publication of SU752366A1 publication Critical patent/SU752366A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относится к аналоговой вычислительной технике, в частности к устройствам время-импульсного определения отношения двух электрических сигналов.The invention relates to analog computing, in particular to time-pulse devices for determining the ratio of two electrical signals.

Известны время—импульсные делитель— 5 ные устройства открытого типа, выполняющие операцию деления путем формирования пилообразного напряжения из сигнала делителя с последующим сравнением его с сигналом целимого, при этом длительность интервала времени от начала формирования пилообразного напряжения ’ до момента динамической компенсации уровня сигнала, делимого пилообразным напряжением, пропорциональна определяемому отношению М - [2] и [з].Known are time — pulsed divider — 5 open-type devices that perform the division operation by generating a sawtooth voltage from the divider signal and then comparing it with the signal of the integer, the duration of the time interval from the beginning of the formation of the sawtooth voltage to the moment of dynamic compensation of the level of the sawtooth-divided signal voltage proportional to the determined ratio M - [2] and [h].

Однако подобным устройствам свойственны погрешности определения отно- м шения за счет нелинейности начального участка пилообразного напряжения и задержки срабатывания схемы сравнения.However, such devices are peculiar error determination m sheniya The ratio due to the nonlinearity of the initial section of the ramp voltage and time delay of the comparison circuit.

Известны устройства с двумя схемами сравнения, первая из которых генерирует импульс в момент перехода пилообразного напряжения через заданное значение напряжения, называемое условным нулем, а вторая — в момент равенства сигнала делимого и пилообразного напряжения. Условный нуль задается источником опорного напряжения RJ .Known devices with two comparison circuits, the first of which generates a pulse at the moment of transition of the sawtooth voltage through a predetermined voltage value, called a conditional zero, and the second - at the moment of equality of the signal divisible and sawtooth voltage. Conditional zero is set by the reference voltage source RJ.

Промежуток времени между срабатыванием первой и второй схем сравнения, фиксируемый триггером, пропорционален частному от деления разности между сигналом делимого и опорным напряжением на сигнал целителя, что часто связано с дополнительными трудностями при последующем использовании полученного отношения. Указанный недостаток устраняется путем подключения на вход второй схемы сравнения суммарного напряжения сигнала делимого и условного нуля, полученного на выходе сумматора.The time interval between the triggering of the first and second comparison circuits, fixed by a trigger, is proportional to the quotient of dividing the difference between the dividend signal and the reference voltage by the healer signal, which is often associated with additional difficulties in the subsequent use of the obtained ratio. This drawback is eliminated by connecting to the input of the second circuit a comparison of the total voltage of the signal divisible and conditional zero received at the output of the adder.

Наиболее близким техническим решением является устройство для деления аналоговых сигналов, содержащее управляемый генератор линейного напряжения, к первому входу которого подключен вход источника сигнала делителя, второй вход подключен к выходу генератора тактовых 5 импульсов, а выход подключен к первым входам первого и второго блоков сравнения, второй вход первого блока сравнения подключен к источнику опорного напряжения, второй вход второго блока сравне— 10 ния подключен ко входу источника сигнала делимого, выходы первого и второго блоков сравнения подключены к установочным входам триггера, выход которого является выходом устройства, выход ису 15 точника опорного напряжения подключен к первому входу сумматора {З^.The closest technical solution is a device for dividing analog signals, containing a controlled linear voltage generator, the first input of which is connected to the input of the signal source of the divider, the second input is connected to the output of the clock generator 5 pulses, and the output is connected to the first inputs of the first and second comparison blocks, the second the input of the first comparison unit is connected to the reference voltage source, the second input of the second comparison unit is connected to the input of the divisible signal source, the outputs of the first and second comparison units are connected to the installation inputs of the trigger, the output of which is the output of the device, the output of ISU 15 of the reference voltage point is connected to the first input of the adder {3 ^.

Недостатком этого устройства является необходимость включения сумматора и источника опорного напряжения, которые 20 требуют дополнительных аппаратурных затрат, например операционных усилителей, прецизионных сопротивлений и стабилитронов.The disadvantage of this device is the need to include an adder and a reference voltage source, which 20 require additional hardware costs, such as operational amplifiers, precision resistances and zener diodes.

Цель изобретения - упрощение устрой— 25 ства.The purpose of the invention is to simplify the device.

Поставленная цель достигается тем, что известное устройство дополнительно содержит переключатель и делитель на резисторах, причем первый неподвижный 30 контакт переключателя подключен ко входу источника сигнала делимого, второй неподвижный контакт подключен' ко входу источника сигнала делителя, а подвижный контакт подключен к первому край- 35 нему выводу делителя напряжения, средний вывод которого подключен ко второму входу первого блока сравнения, а второй крайний вывод делителя напряжения подключен к шине нулевого потенциала. 40 На фиг. 1 представлена структурная схема устройства; на фиг. 2 - временные диаграммы, поясняющие работу устройства.This goal is achieved by the fact that the known device further comprises a switch and a divider on resistors, the first fixed contact 30 of the switch being connected to the input of the divisible signal source, the second fixed contact being connected to the input of the divider signal source, and the movable contact connected to the first edge the output of the voltage divider, the middle output of which is connected to the second input of the first comparison unit, and the second extreme terminal of the voltage divider is connected to the zero potential bus. 40 In FIG. 1 shows a block diagram of a device; in FIG. 2 is a timing diagram explaining the operation of the device.

Устройство для деления двух аналого- 45 вых сигналов содержит управляемый генератор 1 линейного напряжения, генератор 2 тактовых импульсов, первый блок 3 сравнения, второй блок 4 сравнения, триггер 5, переключатель 6, источник 50 7 сигнала делимого, источник 8 сигнала делителя, первый делительный резистор 9, второй делительный резистор 10, шину 11 нулевого потенциала. На первый' вход управляемого генератора 1 линейного напряжения поступает сигнал делителя Оц от источника 8 сигнала делителя, второй вход генератора 1 подключен к генератору 2 тактовых импульсов. Выход генератора 1 подключен к первым входам блоков сравнения 3 и 4, выходы которых подключены к установочным входам триггера 5. На второй вход схемы 4 сравнения поступает сигнал делимого U от источника 7 сигнала делимого , а второй вход блока 3 сравнения подключен к общей точке по— последовательно соединенных делительных резисторов 9 и 10. Первый вывод делительного резистора 9 подключен к подвижному контакту переключателя 6, второй вывод делительного резистора 10 подключен к шине нулевого потенциала.A device for dividing two analogue- 45 output signals contains a controlled line voltage generator 1, a clock pulse generator 2, a first comparison unit 3, a second comparison unit 4, a trigger 5, a switch 6, a dividend signal source 50 7, a divider signal source 8, a first divider a resistor 9, a second dividing resistor 10, a bus 11 of zero potential. At the first 'input of the controlled linear voltage generator 1, a signal of the Oc divider is received from the source 8 of the divider signal, the second input of the generator 1 is connected to the clock generator 2. The output of the generator 1 is connected to the first inputs of the comparison blocks 3 and 4, the outputs of which are connected to the installation inputs of the trigger 5. The second input of the comparison circuit 4 receives a dividend signal U from the source 7 of the dividend, and the second input of the comparison unit 3 is connected to a common point series-connected sharing resistors 9 and 10. The first output of the sharing resistor 9 is connected to the movable contact of the switch 6, the second output of the sharing resistor 10 is connected to the zero potential bus.

Устройство работет следующим образом.The device operates as follows.

В момент появления тактового импульса (фиг. 2а), формируемого генератором тактовых импульсов, на выходе управляемого генератора 1 линейного напряжения вырабатывается пилообразное напряжение (1) (фиг. 26), наклон которого определяется сигналом делителя.At the time of the appearance of the clock pulse (Fig. 2a) generated by the clock generator, a sawtooth voltage (1) is generated at the output of the controlled line voltage generator 1 (Fig. 26), the slope of which is determined by the divider signal.

где к - постоянный коэффициент;where k is a constant coefficient;

i - текущее значение времени.i is the current time value.

Напряжение (1) поступает на первые входы блоков сравнения 3 и 4. Блок сравнения, на второй вход которого поступает опорное напряжение (фиг. 26), фиксирует момент времени динамической компенсации уровня Щи пилообразного напряжения (J д (%) . В этот момент триггер 5 устанавливается блоком 3 сравнения в одно из устойчивых состояний, например в состояние логической 1, Блок 4 сравнения, на вто- рой вход которого поступает сигнал делимого Uд ; фиксирует момент времени динамической компенсации напряжения t уровнем пилообразного напряжения (1) и возвращает триггер 5 в исходное состояние, например в состояние логического О. Длительность импульса Д1 , формируемого триггером 5, соответствует промежутку времени между моментами ^•*1 и Ц и выражается следующим образом ^W-^rJucu3) (2)The voltage (1) is supplied to the first inputs of the comparison blocks 3 and 4. The comparison block, to the second input of which the reference voltage is supplied (Fig. 26), fixes the time moment of the dynamic compensation of the level of the sawtooth voltage (J d (%). At this moment, the trigger 5 is set by the comparison unit 3 to one of the stable states, for example, to the logical state 1, Compare unit 4, to the second input of which the signal of the divisible Uд is received; fixes the time moment of dynamic voltage compensation t by the sawtooth voltage level (1) and returns t igger 5 to its original state, e.g. in a logical O. The pulse width D1, generated trigger 5 corresponds to the time interval between the moments ^ • * 1 and D and is expressed as follows ^ W- ^ rJ u c u 3) (2)

Если подвижный контакт переключателя 6 замкнут с неподвижным контак том, соединенным с источником 7 сигнала делимого, тоIf the movable contact of the switch 6 is closed with a fixed contact connected to the source 7 of the dividend signal, then

И -И ~ -Е*2 AND-AND ~ -E * 2

S' U4 й^йг1 где R д , R х — величины последовательно соединенных делительных резисторов 9 и 10 соответственно.S ' U 4 th ^ r 1 where R d , R x - the values of series-connected dividing resistors 9 and 10, respectively.

Тогда выражение (2) приводится к видуThen expression (2) is reduced to the form

At (3J At (3J

Г к Щ.' где д - постоянный коэффициент.G to Shch. ' where d is a constant coefficient.

Если подвижный контакт переключателя 6 замкнут с неподвижным контактом, соединенным с источником 8 сигнала делителя, то = U^· и выРаже” ние (2)приведется к виду 2 4t (4) k игк Rj+R^K υα If the movable contact of the switch 6 is closed with a fixed contact connected to a source 8 divider signal, = U ^ · you P ven "of (2) reduces to the form 2 4t (4) k and r to Rj + R ^ K υ α

Зависимость полученного отношения 25 входных напряжений от постоянного коэффициента А в выражении (3) или от постоянных коэффициентов 4/R и Д в выражении (4) может быть легко учтена при измерении длительности импульса At 30 на выходе триггера 5. Схема функционирует в течение длительности тактового импульса. С приходом следующего тактового импульса измерительный цикл повторяется. 35The dependence of the obtained ratio of 25 input voltages on the constant coefficient A in expression (3) or on the constant coefficients 4 / R and D in expression (4) can be easily taken into account when measuring the pulse duration At 30 at the output of trigger 5. The circuit operates for the duration of the clock momentum. With the arrival of the next clock pulse, the measurement cycle repeats. 35

Предлагаемое устройство позволяет, по сравнению с известными, определить отношение двух аналоговых сигналов с меньшими аппаратурными затратами при сохранении высокой точности. Резистивный целитель, служащий для формирования управляемого опорного напряжения, позволяет исключить влияние изменения характеристик сумматора и источника опорного напряжения, при этом частное не зависит от уровня опорного напряжения.The proposed device allows, in comparison with the known, to determine the ratio of two analog signals with less hardware costs while maintaining high accuracy. The resistive healer, which serves to form a controlled reference voltage, eliminates the influence of changes in the characteristics of the adder and the reference voltage source, while the quotient does not depend on the level of the reference voltage.

Claims (3)

Изобретение относитс  к аналоговой вычислительной технике, в частности к. устройствам врем -импульсного определени  отношени  двух электрических сиг налов. Известны врем -импульсные делитель ные устройства открытого типа, выполн  ющие операцию делени  путем формирова ни  пилообразного напр жени  из сигнала делител  с последующим сравнением его с сигналом делимого, при этом длительность интервала времени от начала формировани  пилообразного напр жени  до момента динамической компенсации уровн  сигнала, делимого пилообразным напр жением, пропорциональна определ е мому отношению И , 2 и i3JОднако подобным устройствам свойственны погрешности определени  отношени  за счет нелинейности начального участка пилообразного напр жени  и задержки срабатывани  схемы сравнени . Известны устройства с двум  схемами сравнени , перва  из которых генерирует импульс в момент перехода пилообразного напр жени  через заданное значение напр жени , называемое условным нулем, а втора  - в момент равенства сигнала делимого и пилообразного напр жени . Условный нуль задаетс  источником опорного напр жени  И. Промежуток времени между срабатыванием первой и второй схем сравнени , фиксируемый триггером, пропорционален частному от делени  разности между сигналом делимого и опорным напр жением на сигнал целител , что часто св зано с дополнительными трудност ми при последующем использовании полученного отношени . Указанный недостаток устран етс  путем подключени  на вход второй схемы сравнени  суммарного напр жени  сигнала делимого и условного нул , полученного на выходе сумматора. Наиболее близким техническим решением  вл етс  устройство дл  делени  а галоговых сигналов, содержащее управл емый генератор линейного напр жени , к первому входу которого подключен вход источника сигнала делител , второй вход подключен к выходу генератора тактовых импульсов, а выход подключен к первым входам первого и второго блоков сравнени , второй вход первого блока сравнени  подключен к источнику опорного напр жени , второй вход второго блока сравне- НИН подключен ко входу источника сигнал делимого, выходы первого и второго бло- .ков сравнени  подключены к установочным входам триггера, выход которого  вл етс  выходом устройства, выход ИСУ точника опорного напр жени  подключен к первому входу сумматора З.Недостатком этого устройства  вл етс  необходимость включени  сумматора и источника опорного напр жени , которые требуют дополнительных аппаратурных затрат, например операционных усилителей , прецизионных сопротивлений и стабилитронов . Цель изобретени  - упрощение устрой- ства. Поставленна  цель достигаетс  тем, что известное устройство дополнительно содержит переключатель и делитель на резисторах, причем первый неподвижный контакт переключател  подключен ко входу источника сигнала делимого, второй неподвижный контакт подключен ко входу источника сигнала делител , а подвиж ный контакт подключен к первому крайнему выводу делител  напр жени , средний вывод которого подключен ко втором входу первого блока сравнени , а второй крайний вывод делител  напр жени  подключен к шине нулевого потенциала. На фиг. 1 представлена структурна  схема устройства; на иг. 2 - временные диаграммы, по сн ющие работу устройства . Устройство дл  делени  двух аналоговых сигналов содержит управл емый генератор 1 линейного напр жени , генератор 2 тактовых импульсов, первый блок 3 сравнени , второй блок 4 сравнени , триггер 5, переключатель 6, источник 7.сигнала делимого, источник 8 сигнала делител , первый делительный резистор 9, второй делительный резистор Ю, шину 11 нулевого потенциала. На первый вход управл емого генератора 1 линейного напр жени  поступает сигнал делител  j от источника 8 сигнала делител , второй вход генератора 1 подключен к генератору 2 тактовых им« пульсов. Выход генератора 1 подключен к первым входам блоков сравнени  3 и 4, выходы которых подключены к устаноочным входам триггера 5. На второй ход схемы 4 сравнени  поступает сигнал делимого и J от источника 7 сигнаа делимого , а второй вход блока 3 Сравнени  подключен к общей точке по- последовательно соединенных делительных резисторов 9 и 10. Первый вывод делительного резистора 9 подключен к подвижному контакту переключател  6, второй вывод делительного резистора 10 подключен к шине нулевого потенциала . Устройство работет следующим образом . В момент по влени  тактового импульса (фиг, 2а), формируемого генератором 2 тактовых импульсов, на выходе управл емо .о генератора 1 линейного напр жени  вырабатываетс  пилообразное напр жение U (i) (фиг. 26), наклон которого определ етс  сигналом делител . иД1)и-1, k - посто нный коэффициент; - текущее значение времени. Напр жение Ц i (t) поступает на первые входы блоков сравнени  3 и 4. Блок 3 сравнени , на второй вход которого поступает опорное напр жение U (фиг. 26), фиксирует момент времени t динамической компенсации уровн  U j и пилообразного напр жени  U л Ct) этот момент триггер 5 устанавливаетс  блоком 3 сравнени  в одно из устойчивых состо ний, например в состо ние логической I, Блок 4 сравнени , на вто- рой вход которого поступает сигнал делимого и ; фиксирует момент времени динамической компенсации напр жени  t л уров- нем пилообразного напр жени  Уд (t) и возвращает триггер 5 в исходное состо ние , например в состо ние логического О, Длительность импульса л1 , формируемого триггером 5, соответствует промежутку времени между моментами trj и t, и выражаетс  следующим образом ( и.-Оз) ,r Если подвижный контакт переключател  6 замкнут с неподвижным контак57 том, соединенным с источником 7 сигна ла делимого, то и и - .-R;;, где R д , и -1 - величины последовательно соединенных делительных резисторов 9 и 10 соответственно. Тогда выражение (2) приводитс  к виду t a-. V ,и, иг Д - посто нный коэффициент. Если подвижный контакт переключате л  6 замкнут с неподвижным контактом соединенным с источником 8 сигнала делител , то U- U,. и выражение (2)приведетс  к виду 2 . i;Ux..Ra.l,U4.j Ui4 R -V-RI u/t Зависимость полученного отношени  входных напр жений от посто нного коэффициента А в выражении (3) или от посто нных коэффициентов /fi и А в вы ражении (4) может быть легко учтена при измерении длительности импульса At на выходе триггера 5. Схема функционирует в течение длительности тактовог импульса. С приходом следующего такто вого импульса измерительный цикл повт р етс . Предлагаемое устройство позвол ет, по сравнению с известными, определить отношение двух аналоговых сигналов с меньшими аппаратурными затратами при сохранении высокой точности. Резистивный делитель, служащий дл  формировани  управл емого опорного напр жени , позвол ет исключить вли ние изменени  характеристик сумматора и источника опорного напр жени , при этом частное 6 не зависит от уровн  опорного напр жени . Формула изобретенн  Устройство дл  делени  аналоговых сигналов, содержащее управл емый генератор линейного напр жени , к первому входу которого подключен вход источника сигнала делител , второй вход подклю чен к выходу генератора тактовых импульсов , а выход подключен к первым входам первого и второго блоков сравнени , второй вход первого блока сравнени  подключен к источнику опорного напр жени , второй вход второго блока сравнени  подключен ко входу источника сигнала делимого, выходы первого и второго блоков сравнени  подключены к установочным входам триггера, выход которого  вл етс  выходом устройства, отличающеес  тем, что, с целью упрощени  устройства, оно дополнительно содержит переключатель и делитель на резисторах, причем первый неподвижный контакт переключател  подключен ко входу источника сигнала делимого , второй неподвижный контакт подключен ко входу источника сигнала делител , а подвижный контакт подключен к первому крайнему выводу делител  напр жени , средний вывод которого подключен ко второму входу первого блока сравнени , а второй крайний вывод делител  напр жени  подключен к , шине нулевого потенциала. Источники информации, прин тые во внимание при экспертизе 1.Богданов В. В., Богородицкий А. А. и др. Цифровые электроизмерительные приборы. М., Энерги , 1972. The invention relates to analog computing, in particular, to devices for time-pulse determination of the ratio of two electrical signals. Known open-type pulse-separating devices are known that perform the division operation by forming a sawtooth voltage from the divider signal and then comparing it with the dividend signal, while the time interval from the beginning of the sawtooth voltage formation to the moment of dynamic compensation of the dividend signal The sawtooth voltage is proportional to the definition of the ratio AND, 2 and i3J. However, similar devices are characterized by the errors in the determination of the ratio due to nonlinearity tial portion of the sawtooth voltage and the comparison circuit delays actuation. Devices with two comparison circuits are known, the first of which generates a pulse at the time of sawtooth voltage transition through a predetermined voltage value, called conditional zero, and the second at the moment of equality of the dividend signal and sawtooth voltage. The conditional zero is specified by the reference voltage source I. The time interval between the first and second comparison circuits detected by the trigger is proportional to the partial difference between the dividend signal and the reference voltage by the healer signal, which is often associated with additional difficulties when subsequently used relationship This disadvantage is eliminated by connecting to the input of the second circuit a comparison of the total voltage of the dividend and conditional zero signal obtained at the output of the adder. The closest technical solution is a device for dividing a halog signal containing a controlled linear voltage generator, to the first input of which the input of the divider signal source is connected, the second input is connected to the output of the clock generator, and the output is connected to the first inputs of the first and second blocks comparison, the second input of the first comparison unit is connected to the source of the reference voltage, the second input of the second unit is compared to the NIN connected to the input source of the dividend signal, the outputs of the first and second blocks - Comparisons are connected to the setup inputs of the trigger, the output of which is the output of the device, the output of the ICS of the reference voltage source is connected to the first input of the adder Z. The disadvantage of this device is the need to turn on the adder and the source of the reference voltage, which require additional hardware costs for example operational amplifiers, precision resistances and zener diodes. The purpose of the invention is to simplify the device. The goal is achieved by the fact that the known device additionally contains a switch and a divider resistors, the first fixed contact of the switch connected to the input source of the dividend signal, the second fixed contact connected to the input of the divider signal source, and the movable contact connected to the first end of the voltage divider The middle terminal of which is connected to the second input of the first comparison unit, and the second extreme terminal of the voltage divider is connected to the zero potential bus. FIG. 1 shows a block diagram of the device; on ig. 2 - timing diagrams for the operation of the device. A device for dividing two analog signals contains a controlled linear voltage generator 1, a clock pulse generator 2, a first comparison unit 3, a second comparison unit 4, a trigger 5, a switch 6, a dividend source 7., a divider source 8, a first dividing resistor 9, the second dividing resistor Yu, the bus 11 zero potential. The first input of the controlled linear voltage generator 1 receives the signal of the divider j from the source 8 of the divider signal, the second input of the generator 1 is connected to the generator 2 of its clocked pulses. The output of generator 1 is connected to the first inputs of comparison units 3 and 4, the outputs of which are connected to the installation inputs of trigger 5. On the second run of comparison circuit 4, a dividend signal and J from the 7 source of the dividend signal are received, and the second input of Comparison block 3 is connected to a common point - series-connected split resistors 9 and 10. The first lead of the split resistor 9 is connected to the moving contact of switch 6, the second lead of the split resistor 10 is connected to the zero potential bus. The device works as follows. At the time of the occurrence of a clock pulse (FIG. 2a) generated by the clock pulse generator 2, the output voltage of the linear voltage generator U (i) (FIG. 26) is generated at the output of the linear voltage generator 1, the slope of which is determined by the divider signal. ID1) and -1, k is a constant coefficient; - current time value. The voltage C i (t) is fed to the first inputs of the comparison blocks 3 and 4. The comparison block 3, to the second input of which the reference voltage U flows (Fig. 26), records the time t of the dynamic compensation of the level U j and the sawtooth voltage U l Ct) this moment the trigger 5 is set by the comparison unit 3 to one of the stable states, for example, to the logical I state, the Compare 4 block, to the second input of which a divided signal is received and; fixes the time of dynamic compensation of voltage t l with a level of sawtooth voltage Ud (t) and returns the trigger 5 to the initial state, for example, the state of logic O, the pulse duration n1 formed by trigger 5 corresponds to the time interval between the moments trj and t, and is expressed as follows (i.-Oz), r If the moving contact of switch 6 is closed with a fixed contact connected to the source 7 of the divisible signal, then and -. -R ;;, where R d, and -1 - the values of series-connected separating resistors 9 and 10 respectively. Then expression (2) is reduced to the form t a-. V, and, ig D - constant coefficient. If the movable contact switch l 6 is closed with a fixed contact connected to the source 8 of the signal divider, then U- U ,. and expression (2) will be typed 2. i; Ux..Ra.l, U4.j Ui4 R -V-RI u / t Dependence of the received ratio of input voltages on a constant coefficient A in expression (3) or on a constant coefficient / fi and A in expression ( 4) can be easily taken into account when measuring the pulse width At at the output of the trigger 5. The circuit functions for the duration of the pulse of the pulse. With the arrival of the next clock pulse, the measuring cycle repeats. The proposed device allows, in comparison with the known, to determine the ratio of two analog signals with lower hardware costs while maintaining high accuracy. A resistive divider used to form a controlled reference voltage eliminates the effect of changes in the characteristics of the adder and the source of the reference voltage, while the quotient 6 does not depend on the level of the reference voltage. The inventive formula A device for dividing analog signals, containing a controlled linear voltage generator, to the first input of which a divider signal source is connected, a second input is connected to the clock generator output, and the output is connected to the first inputs of the first and second comparison units, the second input the first comparator unit is connected to the voltage source, the second input of the second comparator unit is connected to the input source of the dividend signal, the outputs of the first and second comparator units are connected The trigger trigger inputs whose output is a device output, characterized in that, in order to simplify the device, it further comprises a switch and a divider on the resistors, the first fixed contact of the switch connected to the input of the dividend signal source, the second fixed contact connected to the input of the signal source the divider, and the movable contact is connected to the first extreme terminal of the voltage divider, the middle terminal of which is connected to the second input of the first comparison unit, and the second extreme terminal Water voltage divider is connected to, zero potential bus. Sources of information taken into account in the examination 1. Bogdanov V. V., Bogoroditsky A. A. and others. Digital electrical measuring instruments. M., Energie, 1972. 2.Куликов С. В., Чист ков Б. В., Дискретные преобразователи сигналов на транзисторах. М., Энерги , 1972. 2.Kulikov S.V., Chistov B.V., Discrete signal transducers on transistors. M., Energie, 1972. 3.Карпов Р. Г., Карпов Н. Р. Преобразование и математическа  обработка широтно-импульсных сигналов. М., Машиностроение , 1977, с. 15 (прототип).3. Karpov R. G., Karpov N. R. Transformation and mathematical processing of pulse-width signals. M., Mechanical Engineering, 1977, p. 15 (prototype). г./city / аbut
SU782648425A 1978-07-21 1978-07-21 Analogue signal dividing device SU752366A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782648425A SU752366A1 (en) 1978-07-21 1978-07-21 Analogue signal dividing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782648425A SU752366A1 (en) 1978-07-21 1978-07-21 Analogue signal dividing device

Publications (1)

Publication Number Publication Date
SU752366A1 true SU752366A1 (en) 1980-07-30

Family

ID=20778677

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782648425A SU752366A1 (en) 1978-07-21 1978-07-21 Analogue signal dividing device

Country Status (1)

Country Link
SU (1) SU752366A1 (en)

Similar Documents

Publication Publication Date Title
US3942172A (en) Bipolar mark-space analogue-to-digital converter
US4544884A (en) Period and frequency measuring instrument
US4486707A (en) Gain switching device with reduced error for watt meter
US4210903A (en) Method for producing analog-to-digital conversions
SU752366A1 (en) Analogue signal dividing device
US4926174A (en) Digital voltmeter
US3805046A (en) Logarithmic conversion system
US3792352A (en) Analog-to-digital converter utilizing different feedback effects to obtain accuracy and resolution
US3713023A (en) Analog-to-digital converter utilizing different feedback effects to obtain accuracy and resolution
JP3271323B2 (en) Time measurement circuit
SU377798A1 (en) ALL-UNION
SU953590A1 (en) Phase shift to voltage converter
SU1441323A2 (en) Digital voltmeter
RU2074416C1 (en) Device which provides linear characteristics of transducers
SU1113813A1 (en) Function generator with analog-to-digital converting unit
RU1795479C (en) Analog signal divider
SU1418689A1 (en) Data input device
SU450112A1 (en) Method for digital measurement of instantaneous frequency of slowly varying processes
RU2159506C1 (en) Code-analog converter
SU809223A1 (en) Analog signal divider
RU2017087C1 (en) Temperature gauge with frequency output
SU467361A1 (en) Voltage integrator
SU1115219A1 (en) Device for measuring error of analog-to-digital converter
SU773504A1 (en) Digital stroboscopic transducer of electric signals
SU924855A2 (en) Analogue value-to-code converter