SU752308A1 - Random binary symbol generator - Google Patents

Random binary symbol generator Download PDF

Info

Publication number
SU752308A1
SU752308A1 SU782646773A SU2646773A SU752308A1 SU 752308 A1 SU752308 A1 SU 752308A1 SU 782646773 A SU782646773 A SU 782646773A SU 2646773 A SU2646773 A SU 2646773A SU 752308 A1 SU752308 A1 SU 752308A1
Authority
SU
USSR - Soviet Union
Prior art keywords
generator
output
outputs
input
random binary
Prior art date
Application number
SU782646773A
Other languages
Russian (ru)
Inventor
Валерий Михайлович Кузнецов
Валерий Андреевич Песошин
Original Assignee
Казанский ордена Трудового Красного Знамени авиационный институт им. А.Н.Туполева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Казанский ордена Трудового Красного Знамени авиационный институт им. А.Н.Туполева filed Critical Казанский ордена Трудового Красного Знамени авиационный институт им. А.Н.Туполева
Priority to SU782646773A priority Critical patent/SU752308A1/en
Application granted granted Critical
Publication of SU752308A1 publication Critical patent/SU752308A1/en

Links

Landscapes

  • Feedback Control In General (AREA)

Description

1one

. Изобретение относитс  к области вычислительной техники, техники измерени  и св зи и может быть использовано при построении генераторов блужданий дл  спецнализирюванных вьиислительных машин, генераторов случайных чисел, имитаторов случайных помех при испытании различной аппаратуры св зи.. The invention relates to the field of computer technology, measurement and communication technology and can be used in the construction of walk generators for specialized computers, random number generators, and simulators of random interference when testing various communications equipment.

Известны генераторы случайных двоичных символов, позвол ющие получа ъ несовместные случайные потоки двоичных символов.Generators of random binary symbols are known that allow obtaining incompatible random streams of binary symbols.

Один из известных генераторов случайных двоичных символов содержит тиристоры, которые имеют общую анодную нагрузку и отдельные резисторы в цепи катодов. Регулирование порогов срабатывани  тиристоров осуществл етс  с помощью переменных резисторов, что снижает точность генератора (1 .One of the known generators of random binary symbols contains thyristors, which have a common anode load and individual resistors in the cathode circuit. Thyristors trigger thresholds are controlled by variable resistors, which reduces the accuracy of the generator (1.

Наиболее близким по технической сущности к изобретению  вл етс  генератор случайных двоичных символов, содержащий генератор пр моугольных импульсов, выход которого подключен ко входам схем затгрета, запрещающие входы которых подключены к выходам пороговых элементов, один вход пороговыхThe closest in technical essence to the invention is a random binary symbol generator, comprising a generator of rectangular pulses, the output of which is connected to the inputs of the circuits, which prohibit the inputs of which are connected to the outputs of the threshold elements, one input of the threshold

элементов подключен к выходу соответствующей схемы запрета, а второй вход - к выходу соответствующего регулируемого делител  2.elements connected to the output of the corresponding prohibition scheme, and the second input - to the output of the corresponding regulated divider 2.

В схеме этого генератора применены пороговые элементы, которые  вл ютс  аналогоцифровыми устрюйствами, что значительно усложн ет генератор.In the scheme of this generator, threshold elements are applied, which are analog-to-digital devices, which considerably complicates the generator.

Цель изобретени ; - упрощение генератора.Purpose of the invention; - simplification of the generator.

Поставленна  цель достигаетс  тем, что в генераторе случайных двоичных символов, содержащем генератор тактовых нмтгульсов, элементы ИЛИ-НЕ, t - е входы которых подключены к выходу генератора тактовых импульсов и регулируемые делители напр жени , входы которых подключены к щине питани , выход каждого i -го элемента ИЛИ-НЕ подключен к ( i )-ому входу каждого предьщущего элемента ИЛИ-НЕ и к одноименному входу каждого последую1цего элемента ИЛИ-НЕ, а выход каждого регулируемого делител  напр жени  подключен к соответствующему входу дополнительного элемента ИЛИ-НЕ (где U 4-п).The goal is achieved by the fact that in a random binary symbol generator containing a clock pulse generator, the elements OR NOT, t — e inputs of which are connected to the output of the clock generator and adjustable voltage dividers, the inputs of which are connected to the power supply bar, each output i OR element is NOT connected to the (i) -th input of each previous OR-NOT element and to the same input of each subsequent OR-NOT element, and the output of each adjustable voltage divider is connected to the corresponding input flax element OR NOT (where U is 4-n).

Claims (1)

Блок-схема генератора приведена на чертеж. Генератор случайных двоичных символов содержит генератор 1 тактовых импульсов, П элементов 2 ИЛИ-НЕ с п входами, выходы которых  вл ютс  выходами 4 генератора , rv регулируемых делителей 3 напр жени . Вход 5 всез делителей 3 может быть подключен либо к дополнительному источнику напр жени , либо к выходу генератора 1. Логические элементы 2 со своими взаимным св з ми образуют многоустойчивый триггер. При действии на выходе генератора 1 сигнала многоустойчивый триггер находитс  в транзитном состо нии, на всех его выходах сформируютс  сигналы 0. При по влении О с выхода генератора 1 под действием внутренних шумов элемента 2, которые про вл ютс  в форме флуктуирующего времени задержки логических элементов, многоустойчивый триггер случайно перейдет в одно из п устойчивых состо ний. Причем, сигнал 1 по витс  на выходе того элемента , который в данный момент времени обладает минимальным временем задержки . На выходах остальных п -1 логических элементов 2 останутс  сформированные транзитным состо нием сигналы равные 0. Веро тностью по влени  сигнала 1 можно управл ть регулируемым делителем 3 напр жени , так как напр жение на соответствующем входе логического элемента 2 вли ет на режим работы его активных компонентов (например на степень насыщени  транзисторов, а это оказывает вли ние на величину математического ожидани  флуктуирующего времени задерж при сохранении его функциональной работоспособности . Использование, в основном, 1шфровых логических элементов отличает предлагаемый генератор случайных двоичных символов от известного , что особенно эффективно при использовании предлагаемого изобретени  в цифровых электронных устройствах и значительно упрощает аппаратурную реализацию генератора случайных двоичных символов. Формула изобретени  Генератор случайных символов, содержащий генератор тактовых импульсов, элементы ИЛИ-НЕ, входы которых подключены к выходу генератора тактовых импульсов , и регулируемые делители напр жени , входы которых подключены к щине питани , отличающийс  тем, что, с целью упрощени  генератора, выход каждого i -го элемента ИЛИ-НЕ подключен к ( -1)-ому входу каждого предьщущего элемента ИЛИ-НЕ и к одноименному входу каждого последующего элемента ИЛИ-НЕ, а выход каждого регулируемого делител  напр жени  подключен к соответствующему входу одноименного элемента ИЛИ-НЕ (где I 1-п). Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 446064, кл. G 06 F 15/36, 1974.The block diagram of the generator is shown in the drawing. The random binary symbol generator contains 1 clock pulse generator, P elements OR 2 NOT with n inputs, the outputs of which are outputs 4 of the generator, rv adjustable voltage dividers 3. Input 5 of all dividers 3 can be connected either to an additional voltage source or to the output of generator 1. Logic elements 2 with their mutual connections form a multi-stable trigger. When the signal at the output of the signal generator 1 is multi-stable, the trigger is in a transit state, signals 0 are generated at all its outputs. the multistable trigger inadvertently turns into one of the n stable states. Moreover, the signal 1 is given at the output of the element that currently has a minimum delay time. At the outputs of the remaining n -1 logic gates 2, the signals generated by the transit state will remain equal to 0. The appearance of signal 1 can be controlled by an adjustable voltage divider 3, since the voltage at the corresponding input of the logic element 2 affects the mode of its active components (for example, the degree of saturation of the transistors, and this affects the value of the expectation of the fluctuating delay time while maintaining its functional performance. The use is mainly 1 digit x logical elements distinguishes the proposed random binary symbol generator from the known one, which is especially effective when using the proposed invention in digital electronic devices and greatly simplifies the hardware implementation of the random binary symbol generator.The claims The random symbol generator, which contains a clock generator, OR-NOT elements, inputs which are connected to the output of the clock pulse generator, and adjustable voltage dividers, whose inputs are connected to the busbar power supply, characterized in that, in order to simplify the generator, the output of each i -th element OR-NOT is connected to the (-1) -th input of each previous element OR-NOT and to the same input of each subsequent element OR-NOT, and the output of each an adjustable voltage divider is connected to the corresponding input of the element of the same name OR NOT (where I 1-n). Sources of information taken into account during the examination 1. USSR Author's Certificate No. 446064, cl. G 06 F 15/36, 1974.
SU782646773A 1978-07-11 1978-07-11 Random binary symbol generator SU752308A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782646773A SU752308A1 (en) 1978-07-11 1978-07-11 Random binary symbol generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782646773A SU752308A1 (en) 1978-07-11 1978-07-11 Random binary symbol generator

Publications (1)

Publication Number Publication Date
SU752308A1 true SU752308A1 (en) 1980-07-30

Family

ID=20777941

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782646773A SU752308A1 (en) 1978-07-11 1978-07-11 Random binary symbol generator

Country Status (1)

Country Link
SU (1) SU752308A1 (en)

Similar Documents

Publication Publication Date Title
US4799259A (en) Monolithic random digital noise generator
CN108768619B (en) Working method of strong PUF circuit based on ring oscillator
US4323982A (en) Logic circuit arrangement in the integrated MOS-circuitry technique
US6654916B1 (en) Waveform generator, semiconductor testing device and semiconductor device
KR930009432B1 (en) Digital/analog converter current unit
US4264807A (en) Counter including two 2 bit counter segments connected in cascade each counting in Gray code
US5815107A (en) Current source referenced high speed analog to digitial converter
SU752308A1 (en) Random binary symbol generator
GB1229349A (en)
Jun et al. Implementation of a chaos-based, high-speed truly random number generator
KR100236083B1 (en) Pulse generator
US3532897A (en) Threshold gate circuits
ES318469A1 (en) Binary to multilevel conversion by combining redundant information signal with transition encoded information signal
KR950005813B1 (en) D/a converter
SU830650A1 (en) Pulse counter
SU1211876A1 (en) Controlled frequency divider
SU799109A1 (en) Multivibrator
RU2006934C1 (en) Device for calculation of combinatorial functions
SU663096A1 (en) Pulse duration selector
SU1027812A1 (en) Code-to-pulse repetition frequency converter
SU930310A1 (en) Readjustable structure code sequence generator
SU928418A1 (en) Register
SU652564A1 (en) Arrangement for statistic checking of logic units
SU591956A1 (en) Storage cell
SU1095366A1 (en) Random pulse arrival generator