SU748896A1 - Apparatus for asynchronous interfacing of communication channels - Google Patents

Apparatus for asynchronous interfacing of communication channels Download PDF

Info

Publication number
SU748896A1
SU748896A1 SU772555198A SU2555198A SU748896A1 SU 748896 A1 SU748896 A1 SU 748896A1 SU 772555198 A SU772555198 A SU 772555198A SU 2555198 A SU2555198 A SU 2555198A SU 748896 A1 SU748896 A1 SU 748896A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
memory unit
memory
Prior art date
Application number
SU772555198A
Other languages
Russian (ru)
Inventor
Анатолий Николаевич Варфоломеев
Николай Федорович Андрияш
Валерий Николаевич Туманович
Виктор Соломонович Коган
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU772555198A priority Critical patent/SU748896A1/en
Application granted granted Critical
Publication of SU748896A1 publication Critical patent/SU748896A1/en

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Description

Изобретение относитс  к э:пектро св зй и может быть использовано в многоканальных системах с временным разделением каналов. Известно устройство дл  асинхронного сопр жени  каналов св зи в системах с временным разделением каналов , содержащее на передающей стороне последовательно соединенные блок фазовой автоподстройки частоты, блок пам ти, фазовый дискриминатор и блок управ.аени ,причем н.а вход блока фазовой автоподстройки частоты и на второй вход блока пам ти подан абонентский сигнал,на третий вход блока пам ти поданы «гчитываюйщие .импульсы, а четвертый вход блока пам ти соединен с первнм выходе блока управлени ,второ выход блока пам ти подключен к основному каналу св зи, а второй выход бло ка управлени  - к дополнительному каналу св зи, и на приемной стороне последовательно соединенные дешифратор команд, блок пам ти и фазовый дис криминатор, при этом вход дешифратора команд соединен с дополнительным каналом св зи, второй вход блока пам ти соединен с основным каналом св зи, на третий вход блока пам ти поданы и пульсы записи, к четвертому входу подключен выход блока формировани  частоты считывани , а выход блока пам ти  вл етс  выходом устройства . Однако в известном устройстве необходимо наличие второго дополнительного канала св зи, по которому передаютс  сигналы фазовой коррекции, что приводит к снижению пропускной способности устройства. Цель изобретени  - повышение про- . пускной способности без увеличени  фазовых искажений сигналов. Дл  этого в устройство дл  асинхронного сопр жени  каналов св зи в системах с временным разделением каналов , содержащее на передающей стороне последовательно соединенные блок фазовой автоподстройки частоты, блок пам ти, фазовый дискриьтинатор и блок управлени , причем на вход блока фазовой автоподстройки частоты и на второй вход блока пам ти подан абонентский сигнал, на третий вход блока пам ти поданы считывгиощие импульсы, а четвертый вход блока пам ти соединен с первым выходом блока управлени , второй выход блока подключен к основному каналу св зи, а второй выход блока управлени  - к дополнительному каналу св зи, на приемной стороне - последовательно соединенные д шифратор команд, блок пам ти и фазовый дискриминатор, при.этом вход дешифратора команд соединен с дополнительным каналом св зи, второй вход йлока пам ти соединен с основным ка-, алом св зи, на третий вход блока riaй ти поданы импульсы записи, к четвер т:ому входу подключен выход блока формировани  частоты считывани , а выход блока пам ти  вл етс  выходом устрой ства, на приемной стороне введены пос ледовательно соединенные синтезатор сигналов низких частот и блок управлени  скоростью считывани , выход которого подключен к входу блока фор мировани  частоты считывани , причем второй вход блока управлени  ско ростью считывани  соединен с первым выходом блока пам ти, третий вход соединен с выходом фазового дискриминатора , выход блока формировани  час тоты считывани  подключен к четвертому входу Злока пам ти/ а на вход синтезатора сигналов низких частот поданы управл ющие импульсы. На чертеже предатавлена структурна  схема устройства дл  асинхронного сопр жени  каналов. Устройство содержит на передающей стороне блок 1 фазовой автоподстройки частоты, блок 2 пам ти, фазовый дискриминатор 3 и блок 4 управлени , а на приемной стороне - дешиф ратор 5 команд, блок б пам ти, фазовый дискриминатор 7, синтезатор 8 си налов низких частот, блок 9 управлени  скоростью считывани  и блок 10 формировани  частоты считывани . Устройство работает следующим образом . :. Асинхронный абонентский сигнал поступает на блок 1 фазовой автоподстройки частоты, который формирует импульсную последовательность, синхронную с абонентским сигналом, пред назначенную.: дл  записи в блок 2 пам ти . Считывание информации из блока 2 пам ти производитс  импульсами, синхронными с тактовой ча с;еотой кана ла св зи, этом информаци  передаетс  по основному каналу св зи. Фа зовый дискриминатор 3 контролирует сдвиг фазы между импульсами записи и считыванийблока 2 пам ти и при разности фаз±аж выдел ет сигнал, п которому блок 4 управлени  вырабатыв ет команду стаффицга + (добавить) или -(убавить) в зависимости от зн ка сдвига фаз. Команда стаффинга передаетс  по дополнительному каналу в виде п тнадцатисимвольной кодовой комбинации, при этом команде + соответствует после цовательность из п тнадцатй единиц/ акбманде - и п тнадцати нулей. В фиксированный м мент времени, определ емый свёрхцйкл вой синхронизацией группового оборудовани  передающей.станции, производитс  однаиз двух операций: 1.Если по дополнительному каналу передавалась команда +, то по этому каналу передаетс  один информационный бит из эластичной пам ти, при этом запас информации в блоке эластич- ной пам ти уменьшаетс  на один бит. 2.Если по дополнительному каналу передавалась команда -, то по основному каналу передаетс  балластна  посылка , и запас информации в блоке пам ти увеличиваетс  на один бит. Та КИМ образом, по дополнительному каналу передаютс  чередующиес  команды ,+ и - до тех пор, пока фазовый сдвиг между импульсами записи и считывани  из блока пам ти не превысит 2 Jt . В этом случае двамоды передаетс  одна и, та же команда. Следовательно , структура передаваемых по дополнительному каналу команд стаффинга имеет вид (+-+-+-4-+-+-) , если частота .записи абонента выше частоты считывани  канала св зи, и (+-+-+-+-+- если частота записи абонента ниже частоты считывани  канала св зи. Таким образом, в последовательности команд дойолнительного канала заложена информаци  о частоте асинхронного абонента . На приемной стороне дешифратор 5 команд осуществл ет прием команд стаффинга и выдает сигнал управлени.  добавить или убавить в блок б пам ти . Информационный сигн, прин тый по основному каналу, записываетс  в блок б пам ти. В фиксированный момент времени, определ емой сверхцикловой синхронизацией группового оборудовани  приёмной станции, осуществл етс  либо вставка информационной посылки , прин той- по дополнительному каналу (при наличии сигнала добавить, поступающего из дешифратора 5 команд), либо исключение балластной посылки, прин той по основному каналу (при наличии сигнала убавить). Считывание информации из блока 6 пам ти производитс  импульсной последовательностью , сформированной блоком 10 формир овани  частоты считывани , который представл ет собой yпpaвл e fcIй делитель , подстраивающий дискретным способом выходную последовательность импульсов в зависимости от того, в каком разр де блока б пам ти происходит считывание информации. Фазовый дискриминатор 7 сравнивает сдвиг фаз между импульсами записи и считывани  блока б пам ти и при расхождении фаз Hat 2 вырабатывает сигнал . : о знаке расхождени  частот абонента и канала св зи, который поступает на блок 9 управлени  скоростью.The invention relates to the e: pectro coupling and can be used in multichannel time division systems. A device for asynchronous coupling of communication channels in time-division multiplexing systems is known, comprising a phase-locked frequency control unit, a memory unit, a phase discriminator and a control unit, on the transmitting side, and the input of the phase-locked frequency control unit and A second input of the memory unit is supplied with a subscriber signal, "readable pulses are fed to the third input of the memory unit, and the fourth input of the memory unit is connected to the first output of the control unit, the second output of the memory unit is connected the main communication channel, and the second output of the control unit - to the additional communication channel, and on the receiving side serially connected command decoder, memory block and phase discriminator, while the input of the command decoder is connected to the additional communication channel, the second input of the unit the memory is connected to the main communication channel, the recording memory pulses are fed to the third input, the output of the read frequency generator is connected to the fourth input, and the output of the memory storage unit is the output of the device. However, in the known device it is necessary to have a second additional communication channel through which phase correction signals are transmitted, which leads to a decrease in the capacity of the device. The purpose of the invention is to increase the pro. power without increasing phase distortion. For this purpose, a device for asynchronous coupling of communication channels in time-division systems, containing on the transmitting side serially connected phase-locked loop, memory block, phase discriminator and control block, to the input of the phase locked loop and to the second input the subscriber signal is supplied to the memory unit, read pulses are sent to the third memory unit input, and the fourth memory unit input is connected to the first output of the control unit, the second output unit is connected to the main A second communication channel and a second output of the control unit to an additional communication channel, on the receiving side are serially connected commands coder, a memory unit and a phase discriminator, while the input of the command decoder is connected to an additional communication channel, the second input is the memory is connected to the main line and the auxiliary link, the write input pulses are sent to the third input of the rii block, the fourth is connected to the output of the read frequency shaping unit, and the output of the memory block is the output of the device; after Optically connected low frequency synthesizer and read speed control unit, the output of which is connected to the input of the read frequency generator; the second input of the read speed control unit is connected to the first memory output, the third input is connected to the phase discriminator output, the output of the forming unit the read frequency is connected to the fourth input of the memory block / and control pulses are fed to the input of the low-frequency signal synthesizer. In the drawing, a block diagram of a device for asynchronous channel interconnection is shown. The device contains on the transmitting side a phase locked loop 1, a memory 2, a phase discriminator 3 and a control 4, and on the receiving side a decoder 5 commands, a memory b block, a phase discriminator 7, a low-frequency synthesizer 8, a read speed control unit 9; and a read frequency shaping unit 10. The device works as follows. :. An asynchronous subscriber signal arrives at a phase locked loop 1, which generates a pulse sequence synchronous with the subscriber signal pre-assigned: for recording in memory block 2. Information is read from memory block 2 by pulses that are synchronous with a clock with a communication channel, this information is transmitted over the main communication channel. The phase discriminator 3 controls the phase shift between the write and read pulses of memory block 2 and at a phase difference ± already allocates a signal that control unit 4 generates a command of + + (add) or - (decrease) depending on the sign of the phase shift . The stuffing command is transmitted via an additional channel in the form of a fifteen-character code combination, with the + command corresponding to consistency of fifteen units / akmbande - and fifteen zeros. At a fixed time point, determined by the supervisory synchronization of the group equipment of the transmitting station, one of two operations is performed: 1. If the + command was transmitted via an additional channel, then one information bit from the elastic memory is transmitted through this channel, while the information stock in the elastic memory block is reduced by one bit. 2. If the - command was transmitted via an additional channel, then a ballast package is transmitted through the main channel, and the amount of information in the memory block is increased by one bit. In this way, in an additional channel, alternate commands, + and - are transmitted through the additional channel, until the phase shift between the write and read pulses from the memory block exceeds 2 Jt. In this case, the same command is transmitted to the two modes. Consequently, the structure of the stuffing commands transmitted over the additional channel has the form (+ - + - + - 4 - + - + -) if the frequency of the subscriber’s record is higher than the reading frequency of the communication channel, and (+ - + - + - + - + - if the subscriber's recording frequency is lower than the reading frequency of the communication channel. Thus, the sequence of the additional channel commands contain information about the frequency of the asynchronous subscriber. At the receiving side, the decoder 5 commands receive the stuffing commands and issue a control signal. .Information signal received on the main channel, is recorded in the memory block. or elimination of the ballast package received on the main channel (if there is a signal to decrease). Reading information from memory block 6 is performed by a pulse sequence formed by block 10 Hovhan read frequency, which is a yppavl e fcIy divider means adjusts discrete output sequence of pulses, depending on the order in which discharge unit used memory information is read. The phase discriminator 7 compares the phase shift between the write and read pulses of the memory block and, if the phases diverge, Hat 2 generates a signal. : about the sign of the divergence of the subscriber frequency and the communication channel, which is fed to the speed control unit 9.

Claims (1)

Формула изобретенияClaim Устройство для асинхронного сопряжения каналов связи в системах с временным разделением каналов, содержащее на передающей стороне последовательно соединенные блок фазовой автоподстройки частоты, блок памяти,Фазовый дискриминатор и блок управления, причем на вход блока фазовой автоподстройки частоты и на второй вход блока памяти подан абонентский сигнал,на третий вход блока памяти поданы считывающие импульсы,а четвертый вход блока памяти соединен с первым выходом блока управления, второй выход блока памяти подключён к основному *5 каналу связи, а второй выход блока управления - к дополнительному каналу связи, и на приемной стороне последовательно соединенные дешифратор команд, блок памяти и фазовый 20 дискриминатор, при этом вход дешифратора команд соединен с дополнительным каналом связи, второй вход блока памяти соединен с основным каналом связи, на третий вход блока памяти 25 поданы импульсы записи, к четверто му входу подключен выход блока формирования частоты считывания, а выход блока памяти является выходом устройства, отличающееся тем, что, с целью повышения пропускной способности без увеличения фазовых искажений сигналов, на приемной стороне введены последовательно соединенные синтезатор сигналов низких частот и блок управления скоростью считывания, выход которого подключен к входу блока формирования частоты считывания, причем второй вход блока управления скоростью считывания соединен с первым выходом блока памяти, третий вход соединен с выходом фазового дискриминатора, выход блока формирования частоты считывания подключен к четвертому входу блока’памяти, а на вход синтезатора сигналов низких частот поданы управляющие импульсы.A device for asynchronously coupling communication channels in time-division multiplexing systems, comprising, on a transmitting side, a phase locked loop, a memory block, a phase discriminator and a control block, wherein a subscriber signal is fed to the input of the phase locked loop and to the second input of the memory block, reading pulses are applied to the third input of the memory unit, and the fourth input of the memory unit is connected to the first output of the control unit, the second output of the memory unit is connected to the main * 5 channel communication channel, and the second output of the control unit to the additional communication channel, and on the receiving side, a command decoder, a memory unit and a phase 20 discriminator are connected in series, while the input of the command decoder is connected to the additional communication channel, the second input of the memory unit is connected to the main communication channel , write pulses are applied to the third input of the memory unit 25, the output of the read frequency forming unit is connected to the fourth input, and the output of the memory unit is the output of the device, characterized in that, in order to increase the To this end, without increasing phase distortion of the signals, a low-frequency signal synthesizer and a read speed control unit are connected at the receiving side, the output of which is connected to the input of the read frequency forming unit, the second input of the read speed control unit being connected to the first output of the memory unit, the third input connected to the output of the phase discriminator, the output of the read frequency generating unit is connected to the fourth input of the memory unit, and to the input of the signal synthesizer low frequencies applied control pulses.
SU772555198A 1977-12-15 1977-12-15 Apparatus for asynchronous interfacing of communication channels SU748896A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772555198A SU748896A1 (en) 1977-12-15 1977-12-15 Apparatus for asynchronous interfacing of communication channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772555198A SU748896A1 (en) 1977-12-15 1977-12-15 Apparatus for asynchronous interfacing of communication channels

Publications (1)

Publication Number Publication Date
SU748896A1 true SU748896A1 (en) 1980-07-15

Family

ID=20738113

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772555198A SU748896A1 (en) 1977-12-15 1977-12-15 Apparatus for asynchronous interfacing of communication channels

Country Status (1)

Country Link
SU (1) SU748896A1 (en)

Similar Documents

Publication Publication Date Title
US4744082A (en) Multiplexer apparatus having nBmB coder
US4694472A (en) Clock adjustment method and apparatus for synchronous data communications
US5623512A (en) Rate converting device capable of determining a transmission rate as desired
JPH05505712A (en) Data synchronization method and synchronization circuit
US4543652A (en) Time-division switching unit
SU839454A3 (en) Intermediate station of multichannel digital transmitting system
GB1481849A (en) Digital code transmission systems
US6526069B1 (en) Synchronization device for a synchronous digital message transmission system and process for producing a synchronous output signal
SU748896A1 (en) Apparatus for asynchronous interfacing of communication channels
GB2128450A (en) Time-division switching unit
US4885746A (en) Frequency converter
US20030076911A1 (en) Receiver apparatus in stuffing synchronization system
US3830981A (en) Pulse stuffing control circuit for reducing jitter in tdm system
JPH0225576B2 (en)
US5715285A (en) Data transmission apparatus, a data receiving apparatus, and a data transmission system
EP0219016B1 (en) Digital transmission system with signal rate conversion
JPS5917570B2 (en) Multiplexing circuit using PLL
JP2952935B2 (en) Asynchronous data transmission system
SU1053317A2 (en) Device for asynchronous mating of communication channels
KR100216518B1 (en) Synchronization device for transmitting stm-1
RU2022476C1 (en) Digital data transmission system characterized by two-sided speed matching
SU652718A1 (en) Multichannel system for binary information transmission with time-division multiplexing
SU496687A1 (en) Asynchronous Channel Coupler
SU1394445A1 (en) Device for multiple tapping of digital signals
KR950012590B1 (en) Telecommunication system