SU734676A1 - Отсчетное устройство - Google Patents
Отсчетное устройство Download PDFInfo
- Publication number
- SU734676A1 SU734676A1 SU762314396A SU2314396A SU734676A1 SU 734676 A1 SU734676 A1 SU 734676A1 SU 762314396 A SU762314396 A SU 762314396A SU 2314396 A SU2314396 A SU 2314396A SU 734676 A1 SU734676 A1 SU 734676A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- triggers
- adder
- group
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
Изобретение относитс к вычислительной технике и может быть использовано в арифметическик устройствах программного управлени , вычислительных машинах и цифровых измерительных приборах. Известно отсчетное устройство, содержащее соединенные ;в ка-шио регистр и сумматор, в котором операции отсчета, ввода и сравнени кодов нескольких независимых чисел и их вывод на индикаци осуществл етс путем коммутации соответствующих шин тактового распределител в процессе тактикуемой кольцевой . циркул ции- кода в регистре через сумматор l. Критерием быстродействи отсчетного устройства вл етс частота циркул ции кода, котора ограничена частотой стробоскопической индикации, равной произведению критической частоты на скважность . Следовательно, быстродействие извест ных отсчетных устройств ограпичено частотой стробоскопической индикации. Наиболее близким техническим решением к предложенному ач етс отсчетное устройство, содержащее блок индикации , распределитель импульсов, первый ВЫХОД которого подключен к информационному входу регистра второй выход . - ко входу блока управлени . Первый вход блока управлени соединен с управл ющим входом регистра, выход регистра - с первым входом сумматора, второй вход которого подключен к выходу триггера , а третий вход - к выходу группы элементов И. Первый выход сумматора подключе н к информационному входу регистра сдвига, выход которого соединен с входом группы элементов И. Управл ющий вход регистра сдвига подключен к первому входу триггера , второй вход которого подключен ко второму выходу сумматора 2. При необходимости вывода кода на низкочастотные устройства, например на перфоратор или цифропечать, быстродействне отсчетного устройства ограничиваетд .
Целью изобретени вл етс повышение быстродействи отсчетного устройства .
Поставленна цель достигаетс тем, что устройство снабжено управл емым делителем частоты, первой и второй группами дополнительных триггеров, причем первый вход управл емого делител частоты подключен к первому входу триггера и третьему выходу распределител импульсов, второй вход - ко второму выходу блока управлени . Выход управл емого делител частоты подключен к первым входам первой и второй групп дополнительных триггеров, вторые, входы которых подключены соответственно к первому выходу распределител импульсов и первому выходу сумматора. Выходы дополнительных групп триггеров подключены к соответствующим входам блока индикации.
На фиг. 1 представлена структурна схема устройства; на фиг. 2 и фиг. 3 - временные диаграммы работы устройства.
Отсчетное устройство содержит блок индикации 1, распределитель импульсов 2, первый выход которого подключен к первому входу регистра 3, а второй выход - ко входу блока управлени 4. Первый выход блока управлени 4 подключен ко второму входу регистра 3, выход которого соединен с первым входом сумматора 5. Второй вход сумматора подклю-чен к выходу элементов И группы 6, третий вход- к выходу триггера 7. Первый выход сумматора 5 подключен к информационному входу регистра сдвига 8, выход которого соединен с входом элементов И группы 6. Управл ющий . вход регистра сдвига 8 подключен к первому входу триггера 7, к второму входу которого подсоединен второй выход сумматора 5. Первый вход управл емого .делител частоты 9 подключен к третьему выходу распределител импульсов 2, а второй вход- ко второму выходу блока управлени 4. Выход делител частоты
9соединен с первыми входами первой
10и второй 11 групп дополнительных триггеров.
Их вторые входы подключень соответственно к первому выходу распределител импульсов 2 и первому выходу сумматора 5, а выходы к соответствующим первому и второму информационным входам блока индикации 1.
Огсчетное устройство работает следующим образом.
Циркул ци кода в цепи: регистр сдвига 8 - элементы И - группы 6 - сумматор 5 - тактируетс от распределител импульсов 2, Через каждые К циклов циркул ции кода управл емый целитель частоты 9 выдает на динамические вхо-ды групп дополнительных триггеров 10 и 11 импульс, началом которого триггеры сбрасьшаютс в О, а концом его в группу триггеров 1О переписываетс код с выхода сумматора 5. При этом в группе триггеров 11 опрокидываетс в /1 триггер, соединенный с шиной соот- ветствующего такта распределител им- пульсов 2, например, при W - Kfw-1 это будет первый, а при п К- т-1 -hi-и дес тичный разр д. В течение следующих циклов циркул ции кода на выходах дополнительных групп триггеров сох- ран етс записанна ранее информаци , подаваема затем через катодный и анодный коммутаторы блока индикации 1. Через К циклов на блок индикации 1 будут поданы при П второй, а при -(п1-1)-й дес тичные разр ды, т. е. частота циркул ции кода, определ юща быстродействие отсчетного устройства, в К раз выше частоты стробоскопической индикации. Пример (см. фиг. 2 и 3). Пусть , а . Дл фиг. S: а - импульсы тактовой частоты распределител 2;
б - импульсы управл емого делител частоты 9 с коэффициентом делени 1 Куу,+1 5 X 2 + в - импульсы группы 1О Дополнительных триггеров;
г, д, ж - потенциалы на выходе каж- дого триггера из группы
11.
Дес тым импульсом управл емого делител частоты 9 сбрасываютс в О триггеры первой и второй групп 10 и 11, одиннадцатым импульсом делител частоты в первом-п том тактах распределител импульсов 2 опрокидьшаютс в поочередно триггеры 1ОЧ 10, 10 , 10 , 10 группы 11. И в этих же тактах код с выхода сумматсра 5 переписываетс . Вгруппу Ю дополнительных триггеров , где он хранитс в течение одного цнкла индикации.
Дл фиг. 3: коэффициент делени S 5x2-1 9;
а - импульсы тактовой частоты распределител импульсов; б - импульсы управл емого делител частфты 9 с коэффициентом делени ..
в- импульсы группы 1U триггеров; г ц ж з- потеипиалы на выходе
каждого триггера групп 11.
Начало цикла индикапии определ етс дев тым импульсом управл емого делител частоты 9, поочередно в п том -первом тактах распределител импульсов 2 триггеры
опрокидываютс в 1О, 10 Ю и 10 группы 11, а концом восьмого импульса сбрасываютс в О триггеры группы Ю.
При отсчете, например, трех п тиразр дных параметров в течение 15 тактов: первый - п тый такты - первый параметр , шестой-дес тый такты - второй и одиннадцатый - п тнадцатый такты - третий параметр, в любо момент времени на блок индикации надо выводить
только один из трех параметров, например первый. Дл этого необходимо запретить работу управл емого делител частоты 9 на период следовани тактовых импульсов, исключаемых из тшдикации параметра; дл первого параметра - в тактах , дл . второго параметрав тактах )М и т. п.
Claims (2)
1.Авторское свидетельство СССР по за вке .N 23О0037,
ЕЛ. G С« F 7/38, 1975.
2.Авторское свидетельство СССР по по за вке № 2О37237,
кл. G Об F 7/38, 1974 (прототип).
pJLr
10 555555 7 и -0 и с W
ж 3
J 0- L
w 5555 f-y /23«5 7 |j--7 Y 5г г
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762314396A SU734676A1 (ru) | 1976-01-14 | 1976-01-14 | Отсчетное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762314396A SU734676A1 (ru) | 1976-01-14 | 1976-01-14 | Отсчетное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU734676A1 true SU734676A1 (ru) | 1980-05-15 |
Family
ID=20645651
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762314396A SU734676A1 (ru) | 1976-01-14 | 1976-01-14 | Отсчетное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU734676A1 (ru) |
-
1976
- 1976-01-14 SU SU762314396A patent/SU734676A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3548328A (en) | Digital fm discriminator | |
SU734676A1 (ru) | Отсчетное устройство | |
US3284715A (en) | Electronic clock | |
SU798972A1 (ru) | Устройство дл отображени информации | |
SU642704A1 (ru) | Устройство дл вычислени зависимости вида | |
SU542338A1 (ru) | Умножитель частоты следовани периодических импульсов | |
JP2908080B2 (ja) | 可変分周回路 | |
SU742951A1 (ru) | Цифровой функциональный преобразователь | |
SU884151A1 (ru) | Счетчик импульсов | |
SU430366A1 (ru) | Датчик случайных чисел | |
SU807371A1 (ru) | Устройство дл вывода информации | |
SU413432A1 (ru) | ||
SU834860A1 (ru) | Генератор треугольного напр жени | |
SU680177A1 (ru) | Функциональный счетчик | |
SU748436A1 (ru) | Делительное устройство | |
SU445053A1 (ru) | Устройство дл цифровой индикации | |
SU682905A1 (ru) | Цифровой вычислитель синуса и косинуса | |
SU930354A1 (ru) | Устройство дл формировани цифр | |
SU1254576A1 (ru) | Синтезатор частот | |
SU922717A1 (ru) | Устройство дл индикации | |
SU1311418A1 (ru) | Устройство управлени дискретно-аналоговым индикатором | |
SU652555A1 (ru) | Устройство дл вывода информации из электронно-вычислительной машины | |
SU762002A1 (ru) | Устройство для индикации 1 | |
SU729521A1 (ru) | Логическое пороговое устройство | |
SU1270776A1 (ru) | Функциональный аналого-цифровой преобразователь |