SU711537A1 - Short-duration time interval meter - Google Patents

Short-duration time interval meter Download PDF

Info

Publication number
SU711537A1
SU711537A1 SU772556600A SU2556600A SU711537A1 SU 711537 A1 SU711537 A1 SU 711537A1 SU 772556600 A SU772556600 A SU 772556600A SU 2556600 A SU2556600 A SU 2556600A SU 711537 A1 SU711537 A1 SU 711537A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
circuit
input
counter
pulse
Prior art date
Application number
SU772556600A
Other languages
Russian (ru)
Inventor
Евгений Иванович Ивонин
Original Assignee
Предприятие П/Я А-7451
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7451 filed Critical Предприятие П/Я А-7451
Priority to SU772556600A priority Critical patent/SU711537A1/en
Application granted granted Critical
Publication of SU711537A1 publication Critical patent/SU711537A1/en

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

Устройство относитс  к области измерительной техннки. Известно устройство, состо щее из синхронизированного генератора, двух электронных ключей, триггера, вычитающего счетчика , счетчика, генератора счетных импульсов, генератора сдвинутых импульсов и схемы совпадени  1. Недостатком его  вл етс  невозможность измерени  импульсов произвольной формы. Известен измеритель коротких интервалов времени, содержащий два дискриминатора ур.ов ней напр жений, п ть триггеров,два счетчика, три схемы ИЛИ, кварцевый генератор (2. Недостатком устройства  вл етс  невозможность измерени  параметров импульсов, в которых колебани  на переднем фронте  вл ютс  произвольными во времени. Целью изобретени   вл етс  расширение функциональных возможностей устройства. Это достигаетс  тем, что в устройство дополнительно введены третий счетчик, четверта  cxekfa ИЛИ, две схемы ИЛ И-НЕ, схема задерж ки импульсов и шестой триггер, причем счетны вход третьего счетчика соединен с выходом четвертой схемы ИЛИ, первый вход которой соединен с выходом кварцевого генератора, второй - с входами второй и третьей схем ИЛИ и с выходом п того триггера, третий - с входом второй схемы ИЛИ и с вторым выходом первого триггера и через схему задержки - с пер вым установочным входом шестого триггера, а четвертый - с nepBiiiM выходом третьего триггера, с счетным входом четвертого триггера и с первым входом первой схемы ИЛИ-НЕ, второй вход которой соединен с вторым входом второй схемы ИЛИ-НЕ с счетным входом третьего триггера, с первым выходом первого триггера и с вторым установочным входом шестого триггера, а третий вход первой схемы ИЛИ-НЕ соединен с третьим входом второй схемы ИЛИ-НЕ и с выходом шестого триггера,выходы первой и второй схем ИЛИ-НЕ соединены с установочными входами третьего и первого счетчиков соответственно, первый вход второй схемы ИЛИ-НЕ соединен с вторым выходом третьего триггера и с входом второй схемы ИЛИ.The device relates to the field of measuring technology. A device consisting of a synchronized generator, two electronic keys, a trigger, a subtracting counter, a counter, a generator of counting pulses, a generator of shifted pulses, and a coincidence circuit is known. The disadvantage is the impossibility of measuring pulses of arbitrary shape. A short time interval meter is known that contains two discriminators of its urinary voltage, five triggers, two counters, three OR circuits, a crystal oscillator (2. The drawback of the device is the impossibility of measuring the parameters of pulses in which the oscillations at the leading edge are arbitrary in time. The aim of the invention is to expand the functionality of the device. This is achieved by the fact that a third counter, a fourth cxekfa OR, two IL-AND-NOT circuits, a pulse delay circuit and the sixth trigger, the third counter being connected to the output of the fourth OR circuit, the first input of which is connected to the output of the crystal oscillator, the second to the inputs of the second and third OR circuit and the output of the fifth trigger, the third to the second the output of the first trigger and through the delay circuit - with the first setup input of the sixth trigger, and the fourth with the nepBiiiM output of the third trigger, with the counting input of the fourth trigger and with the first input of the first OR circuit, the second input of which is connected to the second input of the second oh OR-NOT circuit with the counting input of the third trigger, with the first output of the first trigger and with the second installation input of the sixth trigger, and the third input of the first OR circuit is NOT connected to the third input of the second OR circuit and the output of the sixth trigger, outputs the first and the second OR circuit is NOT connected to the installation inputs of the third and first counters, respectively, the first input of the second OR circuit is NOT connected to the second output of the third trigger and to the input of the second OR circuit.

На чертеже приведена структурна  схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.

Устройство состоит из двух дискриминаторов уровней напр жегош 1, 2 кварцевого генератора 3, счетчиков 4, 5, 6, схем ИЛИ 7, 8, 9, 10, триггеров И-16, схем ИЛИ-ИЕ 17 18 и схемы задержки импульсов 19.The device consists of two discriminators of levels for example 1, 2 of a quartz oscillator 3, counters 4, 5, 6, OR 7, 8, 9, 10 circuits, I-16 triggers, OR-IE 17 18 circuits and a pulse delay circuit 19.

измеритель работает следующим образом.the meter works as follows.

По сигналу сброс триггеры 11, 13, 14, . i6 и счегчик 6, устанавпиваютс  в нулевое состо ние кепосредстаеиио, а триггер 12 - через схему ИЛИ 10. Сигнал с выхода тригге ра 12 через схему задержки 19 устанавливает г-риггер 15 также в {гулевое состо ние. В результате на все три входа схемы ИЛИ-НЕ 17 поступают кулевые логические сигналы. Еди1й№1Ь{й Логический сигнал с выхода схемы ИЛИ-НЕ 17 устаиаЕливает счегшк 4 в нуле.воесосто ние . Единичный логический сигнал с второго выхода триггера 13 устанавливает на выходе схемы ИЛИ-НЕ 18 нулевой логическш сигнал,The reset signal triggers 11, 13, 14,. i6 and count 6 are set to the zero state of the queue environment, and trigger 12 via the OR 10 circuit. The signal from the trigger 12 output through the delay circuit 19 sets the g-trigger 15 also to a {gulevy state. As a result, all three inputs of the circuit OR NOT 17 receive cool logic signals. Unit1b {th Logic signal from the output of the circuit OR-NOT 17 sets the pin 4 to zero. A single logical signal from the second output of the trigger 13 sets at the output of the circuit OR NOT 18 a zero logical signal,

При подаче на вход старт сигнала тригге 11 перебрасываетсл, разреша  прохождегше ирлпульсов с кварцевого генератора 3 через схему ИЛИ 9 на вход счётчика 6. Йачинает-. с  отсчет времени.When a start signal is applied to the input, a trigger 11 is transferred, allowing the pulse from the crystal oscillator 3 to pass through the OR circuit 9 to the input of the counter 6. Yachinanet-. with countdown.

При тзеличении (по модулю) входного импульса, пост1ф:аюи1;его на вход, до порогового значени  срабатывает дискриминатор 1, перебрасыва  триггер 12, сиггеш с выхода которого перебрасывает триггер 15. В результате срабатывашш триггера 12 подававшийс  ранее через схему ИЛИ-НЕ 7 сигнал обнулени  счетч ка 4 снимаетс , и одновреме шо импульсь с кварцевого генератора 3 через открывшуюс  схему ИЛИ 7 начинают поступать на вход счетчика 4. Начинаетс  отсчет времени.When the input pulse is modulated (modulo), post1f: ayy1; its input, up to a threshold value, discriminator 1 is triggered by transferring trigger 12, signal from which output triggers trigger 15. As a result, the trigger 12 triggered previously fed through the OR – HE 7 signal The zeroing of the counter 4 is removed, and at the same time, the pulse from the quartz oscillator 3 through the opened circuit OR 7 begins to arrive at the input of the counter 4. The time begins.

При умеш) {по модулю) входного импульса до определенного значени  срабатывает дискриминатор 2 и триггер 12 через схему ИЛИ 10 возвращаетс  в исходное состо  ше, запреща  поступление импульсов с кварцевого генератора 3 на входы счетчиков .When the input pulse (modulo) is reached to a certain value, discriminator 2 is triggered and trigger 12 is returned to its original state through the OR 10 circuit, prohibiting the arrival of pulses from the quartz oscillator 3 to the counter inputs.

Возвращеггие -фиггера 12 в исходное состо ние приводит к срабатыванию триггера 13 и возвраще шю с задерЖ1сой триггера 15 в исходное Состо ние. Тшсим образом, наличие схемы задержки 19 и триггера 15 обеспечивает задержку единичного логического сигнала im входе схемы ИЛИ-НЕ 17 и не позвол ет сеткалу обнулешш пройти на счетчик 4 в интервале времени от момента возвращешш триггера 12 в исходное состо ние до момента .срабатывани  триггера 13.Returning the figger 12 to the initial state results in triggering of the trigger 13 and returning the trigger 15 from the delayed state 15 to the initial state. In this way, the presence of a delay circuit 19 and a trigger 15 provides a delay for a single logical signal im input to the OR-NOT 17 circuit and does not allow the mesh to go to counter 4 in the time interval from the return time of the trigger 12 to the initial state until the trigger 13 is activated .

В результате сигнал обнулени  со схемы ИЛИ-НЕ 18 подаетс  теперь на соответствующий вход счетчика 5.As a result, the zero signal from the OR-NOT 18 circuit is now applied to the corresponding input of counter 5.

В счетчике 4 записага информаци , соответств аоща  длительности импульса мехсду двум  точками.In the counter 4, the information is recorded, corresponding to the pulse width of a pulse with two points.

При новом увеличении (по модулю) входного импульса на входе измерител  до порогового значени  снова срабатывает днскриминатор 1, перебрасыва  триггер 12, сигнал с которого перебрасывает триггер 15. 8 результате сигнгш обнулени , подававшийс  ранее через схему ИЛИ-НЕ 18 на счегчик 5, снимаетс , и одновременно импульсы с кварцевого генератора 3 через открывавшуюс  схему ИЛИ 8 начинают поступать на вход Счегшка 5, который начинает повьтИ отсчет Бремс}ш t,j. Предыдуигее значение t хранитс  в счетчике 4.With a new increase (in magnitude) of the input pulse at the input of the meter to the threshold value, the dyscriminator 1 is again triggered, transferring trigger 12, the signal from which flips trigger 15. 8 the result of zeroing signal, previously applied through the circuit OR-NOT 18 to scheduling 5, is removed, at the same time, the pulses from the quartz oscillator 3 through the opened circuit OR 8 begin to arrive at the input of Schoshka 5, which begins to read the Brems count} w t, j. The previous value of t is stored in counter 4.

При уменьшении .(по модулю) входного импульса срабатьгвает дискриминатор 2, и триггер 12 возвращаетс  в исходное состо ше, запреща  поступление импульсов с кварцевого генератора 3 на входы счетчиков 4, 5.When decreasing (modulo) the input pulse, discriminator 2 triggers, and trigger 12 returns to its original state, prohibiting the arrival of pulses from the crystal oscillator 3 to the inputs of counters 4, 5.

Возвращение триггера 12 в исходное состо  ше приводит к возвращению в исходное состо ние триггера 13, 15 (последнего с задержкой ) и срабатыванию триггера 16,сигнализирующего о натгичии дребезга на фронгс входного нмпуль .са. На управл ющие входы фиггера 16 поданы управл ющие таким образом , что триггер 16 удерживаетс  .в дальнейшем в этом состо нии вне, зависимости от сигналов на счетном входе. Налитое схемы задержки 19 и триггера 15 так же, как и в.предыдущем случае обеспечивает задержку единичного логического сигнала на входе схемы ИЛИ-НЕ 18 и не позвол ет сигналу oбliyлeни  пройти на счетчик 5.The return of the trigger 12 to the initial state results in the return to the initial state of the trigger 13, 15 (the latter with a delay) and the trigger 16 triggering, indicating a bounce on the input side of the pulse. The control inputs of the figger 16 are fed in such a way that the trigger 16 is kept out in this state later, depending on the signals on the counting input. The delayed delay circuit 19 and the trigger 15, as in the previous case, ensures the delay of a single logical signal at the input of the OR-NOT 18 circuit and does not allow the output signal to pass to the counter 5.

В результате сигнал обнулени  со схемы ИЛИ-НЕ 17 подаетс  теперь на счетчик 4. Счетчик 4 обнул етс , а в счетчике 5 записана информаци , соответствующа  длительности между следующими точками измерений; В дальнейшем работа схемы повтор етс .As a result, the zero signal from the OR-NOT 17 circuit is now applied to counter 4. Counter 4 is zeroed, and counter 5 records information corresponding to the duration between the following measurement points; In the future, the operation of the circuit is repeated.

В результате измерени  импульса в одном из счетчиков 4 или 5 будет записана длительность импульса, другой при этом будет обнулен , вне зависимости от того, известно ли врем  по влени  колебаний на переднем фронте импульса (дребезг) или нет.As a result of pulse measurement in one of the counters 4 or 5, the pulse duration will be recorded, the other will be reset, regardless of whether the time of oscillation on the leading edge of the pulse (bounce) is known or not.

После переполнени  счетчика 6 произойдут срабатывание триггера 14 и остановка всегоAfter counter 6 is full, trigger 14 will trigger and all will stop.

измерител . the meter.

Claims (2)

1.Авторское св щетельство СССР № 342139, кл. G 01 R 29/02,1972.1.Authorial Union of the USSR number 342139, cl. G 01 R 29/02,1972. 2./ ETopcKoe свидетельство СССР2. / ETopcKoe certificate of the USSR N 527693. кл. G 04 F Ш/04, 1975 (прото20 тип).N 527693. class. G 04 F W / 04, 1975 (proto20 type).
SU772556600A 1977-12-20 1977-12-20 Short-duration time interval meter SU711537A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772556600A SU711537A1 (en) 1977-12-20 1977-12-20 Short-duration time interval meter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772556600A SU711537A1 (en) 1977-12-20 1977-12-20 Short-duration time interval meter

Publications (1)

Publication Number Publication Date
SU711537A1 true SU711537A1 (en) 1980-01-25

Family

ID=20738688

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772556600A SU711537A1 (en) 1977-12-20 1977-12-20 Short-duration time interval meter

Country Status (1)

Country Link
SU (1) SU711537A1 (en)

Similar Documents

Publication Publication Date Title
US3370456A (en) Timepiece testing apparatus
SU711537A1 (en) Short-duration time interval meter
US4728816A (en) Error and calibration pulse generator
JPS62261073A (en) Method of measuring frequency of signal
SU610297A1 (en) Time interval extrapolating arrangement
SU441523A1 (en) Digital device for measuring the instantaneous phase shift value
SU601621A1 (en) Arrangement for stroboscopic sweeping with triggering advance
JP2699399B2 (en) Time difference measurement circuit
SU892691A1 (en) Pulse duration discriminator
RU1800593C (en) Pulse burst generator
RU1829111C (en) Frequency multiplier
SU930222A2 (en) Short time interval meter
SU902237A1 (en) Pulse delay device
SU741196A1 (en) Method of discrete measuring of pulse duration
SU739654A1 (en) Paraphase shift register
JP2911130B2 (en) Phase difference detector
US2882495A (en) Precision interval timer
JPH01212368A (en) Pulse width measuring circuit
SU1046922A1 (en) Frequency standard
SU799120A1 (en) Pulse shaping and delaying device
SU855981A1 (en) Device for sunchronization and normalization of pulse train
SU945818A1 (en) Digital frequency metr
SU729528A1 (en) Digital phase meter
SU1104439A1 (en) Digital phase meter
SU834848A1 (en) Pulse train generator