SU705450A1 - Microprogram control apparatus - Google Patents

Microprogram control apparatus

Info

Publication number
SU705450A1
SU705450A1 SU782646904A SU2646904A SU705450A1 SU 705450 A1 SU705450 A1 SU 705450A1 SU 782646904 A SU782646904 A SU 782646904A SU 2646904 A SU2646904 A SU 2646904A SU 705450 A1 SU705450 A1 SU 705450A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
outputs
input
inputs
address
Prior art date
Application number
SU782646904A
Other languages
Russian (ru)
Inventor
Алексей Леонидович Хлюнев
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU782646904A priority Critical patent/SU705450A1/en
Application granted granted Critical
Publication of SU705450A1 publication Critical patent/SU705450A1/en

Links

Landscapes

  • Stored Programmes (AREA)

Description

(54) МИКРОПРОГРАММНОЕ УСТРОЙСТВО УПРАВЛЕНИЯ лами первого блока пам ти 1, вторые входы регистра адреса 3 соединены с первыми выходами второго блока па м ти 2, при этом пр мой выход 9 млад шего разр да .регистра 3соединен с первым входом первого элемента И 4, а инверсный выход 10 - с первы . входом второго элемента И 5. Устройство работает следующим образом. При поступлении управл юще го сигнала на вход устройства происходит считывание микрокоманды из блока пам ти по адресу, наход щемус  в регистре адреса. При этом при наличии в младшем разр де адреса единицы управл ющий сигнал поступает через первый элемент И на первый блок пам ти (считывание нечётной микрокоманды), а при наличии нул  через второй элемент И - на второй блок пам ти ( считывание четной микрокоманды Считанна  микрокоманда реализует управл ющие микрооперации по выходу блока пам ти и устанавливает в реги Jpe адреса адрес следующей микрокома 1ды. . HcnoJi.b3OBaHHe .предлагаемого микр программного уст зойотва управлени  позвол ет сократить объетл адресной части устройства.(54) FIRMWARE CONTROL INSTRUMENTS of the first memory block 1, the second inputs of the address register 3 are connected to the first outputs of the second memory block 2, while the direct output 9 of the smallest bit of the register 3 is connected to the first input of the first element I 4, and the inverse output 10 - with the first. the input of the second element And 5. The device operates as follows. When a control signal arrives at the device input, the microcommand is read from the memory block at the address located in the address register. In this case, if the unit has the address of the unit, the control signal goes through the first element I to the first memory block (reading the odd micro-command), and if there is zero through the second element I, to the second memory block (reading the even micro-command, the read micro-command implements control micro-operations on the output of the memory block and sets the address of the next microdome 1y in the address Jpe region. HcnoJi.b3OBaHHe. of the proposed mic control software, reduces the volume of the address part of the device.

Claims (2)

rZLTT Формула изобретени  Микропрограммное устройство уп- . равдени , содержащее регистр адреса, группа выходов которого соединена соответственно с адресной группой входов первого и второго блоков пам ти, перва  группа выходов которых  вл етс  соответственно первой, и второй группами выходов устройства, а управл ющие входы соединены соответственно с выходами первого и второго элемента И, первые входы которых  вл ютс  управл ющим входом устройства , отличающеес  . тем, что с целью упрощени  устройства, перва  группа ВХОДОВ- регистра адреса соединена со второй группой выходов первого блока пам ти, втора  группа входов - со второй группой выходов второго блока пам ти, при этом пр мой выход младшего разр да регистра адреса соединен, со вторым входом первого элемента И, инвёр сный выход со вторым входом второго элемента И. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 437072, кл.С Об F 9/12, 1972. rZLTT Invention Formula Firmware device up. ramps containing the address register, a group of outputs of which is connected respectively to an address group of inputs of the first and second memory blocks, the first group of outputs of which is respectively the first and second groups of device outputs, and the control inputs are connected respectively to the outputs of the first and second element AND , the first inputs of which are the control input of the device, different. In order to simplify the device, the first INPUT group of the address register is connected to the second group of outputs of the first memory block, the second group of inputs is connected to the second group of outputs of the second memory block, while the lower output of the lower register of the address register is connected, the second input of the first element I, the inverted output with the second input of the second element I. Sources of information taken into account during the examination 1. USSR author's certificate No. 437072, c.P F F 9/12, 1972. 2.Авторское свидетельство СССР № 451080, кл.С Об F 9/12, 1972.2. USSR author's certificate No. 451080, c. C F F 9/12, 1972. JJJj I IJI IJ
SU782646904A 1978-07-17 1978-07-17 Microprogram control apparatus SU705450A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782646904A SU705450A1 (en) 1978-07-17 1978-07-17 Microprogram control apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782646904A SU705450A1 (en) 1978-07-17 1978-07-17 Microprogram control apparatus

Publications (1)

Publication Number Publication Date
SU705450A1 true SU705450A1 (en) 1979-12-25

Family

ID=20778009

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782646904A SU705450A1 (en) 1978-07-17 1978-07-17 Microprogram control apparatus

Country Status (1)

Country Link
SU (1) SU705450A1 (en)

Similar Documents

Publication Publication Date Title
DE3483418D1 (en) PARALLEL PROCESSING CALCULATOR.
SU705450A1 (en) Microprogram control apparatus
FR2392469A1 (en) DATA RECORDING DEVICE
IT8221713A0 (en) SYSTEM FOR SETTING RHYTHM DATA FOR AN ELECTRONIC MUSICAL INSTRUMENT.
FR2357982A1 (en) IMPROVEMENTS TO MEMORY ADDRESSING DEVICES
SU675418A1 (en) Information input arrangement
SU656078A1 (en) Device for reading-out information from two-position sensors
SU748413A1 (en) Microprogramme-control device
SU959110A1 (en) Device for reading graphic information
SU769619A1 (en) Device for shaping address signals
JPS5336442A (en) Input system for cash register
SU603136A1 (en) Device for synchronization of asynchronous pulses at information recording and reading-out
JPS54128639A (en) Control system for cash memory
SU1644123A1 (en) Device for data input
SU771721A2 (en) Associative storage
SU729589A1 (en) Address shaping arrangement
SU596936A1 (en) Information put/output arrangement
SU593311A1 (en) Switching device
SU830568A2 (en) Device for information exchange between registers
JPS55150178A (en) Memory unit
SU560228A1 (en) Device for transferring information from main memory to input / output channels
SU947861A1 (en) Microprogramme control device
SU714400A2 (en) Device for processing telemetry data
SU570110A1 (en) Device for monitoring memory blocks
SU1735864A1 (en) Data processing unit