SU560228A1 - Device for transferring information from main memory to input / output channels - Google Patents
Device for transferring information from main memory to input / output channelsInfo
- Publication number
- SU560228A1 SU560228A1 SU2310751A SU2310751A SU560228A1 SU 560228 A1 SU560228 A1 SU 560228A1 SU 2310751 A SU2310751 A SU 2310751A SU 2310751 A SU2310751 A SU 2310751A SU 560228 A1 SU560228 A1 SU 560228A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- main memory
- output
- register
- output channels
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Description
1one
Изобретение относитс к вычислительной технике и может быть использовано при построении устройств управлени основной пам тью ЦВМ.The invention relates to computing and can be used in the construction of main memory memory management devices.
Известно устройство 1 дл передачи информации из основной пам ти в каналы ввода- вывода, содержащее последовательно соединенные блок приема сигналов сопровождени из основной пам ти, блок управлени и регистр считанной информации.A device 1 is known for transmitting information from a main memory to input / output channels comprising sequentially connected a unit for receiving tracking signals from a main memory, a control unit and a register of read information.
Однако такое устройство имеет низкое быстродействие .However, such a device has a low speed.
Наиболее близким к изобретению по технической сущности и достигаемому результату вл етс устройство 2, содержащее блок буферизации информации, первый вход которого соединен с первым входом устройства, коммутатор адреса, выходом подключенный к второму входу блока буферизации информации, регистр считанной информации, первый вход и выход которого св заны соответственно с выходом блока буферизации информации и первым выходом устройства, регистр кода сопровождени , выход которого соединен с вторым выходом устройства.The closest to the invention to the technical essence and the achieved result is the device 2, which contains the information buffering unit, the first input of which is connected to the first input of the device, an address switch, an output connected to the second input of the information buffering unit, the read information register, the first input and output associated with the output of the information buffering unit and the first output of the device, the tracking code register, the output of which is connected to the second output of the device.
Недостаток известного устройства состоит в том, что дл каждого канала принимаетс только одно информационное слово. При следующих обращени х от этого же канала, считывание информации осуществл етс из основной пам ти, тем самым понижаетс быстродействие вычислительной мащины.A disadvantage of the known device is that only one information word is received for each channel. In the following calls from the same channel, information is read from the main memory, thereby decreasing the speed of the computational interface.
Цель изобретени - повыщение быстродействи устройства.The purpose of the invention is to increase the speed of the device.
Это достигаетс тем, что в устройство ведены регистр признаков, блок управлени записью , блок управлени регистрами, блок формировани временной последовательности, щифратор и элемент ИЛИ. Группа входов устройства соединена с входами шифратора и элемента ИЛИ, выход которого через блок формировани временной последовательности св зан с первым входом блока управлени записью и входом блока управлени регистрами , выход шифратора - с вторым входом блока управлени записью и с первым входом коммутатора адреса. Первый выход регистра признаков подключен к третьему входу блока управлени записью и второму входу коммутатора адреса, второй выход регистра признаков - к первому входу регистра кода сопровождени и третьему входу коммутатора адреса . Выход блока управлени регистрами соединен с вторыми входами регистров считанной информации и кода сопровождени , а выход блока управлени записью и вход регистра признаков - соответственно с третьим входом блока буферизации информации и с This is achieved by the fact that the register of attributes, the recording control block, the register control block, the time sequence shaping block, the encoder and the OR element are stored in the device. The device input group is connected to the inputs of the encoder and the OR element, whose output through the time sequence generator is connected to the first input of the recording control unit and the input of the register management unit, the output of the encoder to the second input of the recording control unit and the first input of the address switch. The first output of the register of attributes is connected to the third input of the recording control unit and the second input of the address switch, the second output of the register of signs to the first input of the maintenance code register and the third input of the address switch. The output of the register control block is connected to the second inputs of the registers of the read information and the tracking code, and the output of the record control block and the input of the register of signs are respectively connected with the third input of the information buffering block and
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2310751A SU560228A1 (en) | 1976-01-04 | 1976-01-04 | Device for transferring information from main memory to input / output channels |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2310751A SU560228A1 (en) | 1976-01-04 | 1976-01-04 | Device for transferring information from main memory to input / output channels |
Publications (1)
Publication Number | Publication Date |
---|---|
SU560228A1 true SU560228A1 (en) | 1977-05-30 |
Family
ID=20644419
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2310751A SU560228A1 (en) | 1976-01-04 | 1976-01-04 | Device for transferring information from main memory to input / output channels |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU560228A1 (en) |
-
1976
- 1976-01-04 SU SU2310751A patent/SU560228A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR840005958A (en) | Aligner of digital transmission system | |
KR940007649A (en) | Digital signal processor | |
GB1095377A (en) | ||
SU560228A1 (en) | Device for transferring information from main memory to input / output channels | |
ES457007A1 (en) | Data processing system with improved read/write capability | |
SU888121A1 (en) | Device for shaping execution addresses | |
SU855663A1 (en) | Device for controlling request servicing | |
SU486316A1 (en) | Data sorting device | |
SU739513A1 (en) | Data input device | |
SU765805A1 (en) | Device for dynamic converting of assresses | |
SU1095180A1 (en) | Multichannel variable priority device | |
SU1236465A1 (en) | Device for calculating values of trigonometric functions | |
SU691830A1 (en) | Data exchange device | |
SU576588A1 (en) | Magnetic digital recording apparatus | |
SU970370A1 (en) | Program interruption device | |
SU1198564A1 (en) | Device for writing information in internal memory | |
SU1005055A1 (en) | Multi-channel priority device | |
SU999110A1 (en) | Device for reading-out information from associative storage | |
SU955056A1 (en) | Microprogram control device | |
SU881725A1 (en) | Device for interfacing computer with peripheral units | |
SU842956A1 (en) | Storage device | |
SU564635A1 (en) | Microprogramming control device | |
SU834701A1 (en) | Queue organization device | |
SU989586A1 (en) | Fixed storage device | |
SU663113A1 (en) | Binary counter |