SU668100A2 - Cyclic synchronization device - Google Patents

Cyclic synchronization device

Info

Publication number
SU668100A2
SU668100A2 SU772560092A SU2560092A SU668100A2 SU 668100 A2 SU668100 A2 SU 668100A2 SU 772560092 A SU772560092 A SU 772560092A SU 2560092 A SU2560092 A SU 2560092A SU 668100 A2 SU668100 A2 SU 668100A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
analyzer
trigger
generator
Prior art date
Application number
SU772560092A
Other languages
Russian (ru)
Inventor
Анатолий Павлович Баев
Вадим Акимович Садовский
Original Assignee
Центральный Научно-Исследовательский Институт Связи Одесский Отдел
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральный Научно-Исследовательский Институт Связи Одесский Отдел filed Critical Центральный Научно-Исследовательский Институт Связи Одесский Отдел
Priority to SU772560092A priority Critical patent/SU668100A2/en
Application granted granted Critical
Publication of SU668100A2 publication Critical patent/SU668100A2/en

Links

Landscapes

  • Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)

Description

лител , a выход - с третьим входом блока совпадени , введены первый и второй элементы ИЛИ элемент И, триггер и одновибратор, причем вых блока совпадени  через первый элемент ИЛИ по ключен к вхОДуТШёраШрай7вх6| то|юг6 эле мента ИЛИ, выход которого через последователь но соединенные триггер и элемент И подключен к другому входу первого элемента ИЛИ, при этом выходы второго анализатора подключены соответственно к входу одновибратора и второму входу элемента И, а выходы первого аналиэатора подключень соответственно к другим входам второго элемента ИЛИ и триггера, причем выход одновибратора подключен к третьему входу элемента И. На чертеже приведена структ)фна  электрическа  схема предложенного устройства. Устройство цикловой синхронизации содержит регистр сдвига 1, дешифратор 2, первый и втброй анализаторы 3 и 4, блок управлени  5, первый и второй накопители 6 и 7, делитель 8, генератор 9, блок совпадени  10, дополнительный накопитель 1, одновибратор 12, первый и второй элементы ИЛИ 13 и 14, триггер 15 и эпемент И 16. . Устройство цикловой синхронизации работает следующим образом. Когда система находитс  в состо ний синхронизма , на выходах; первого и второго анализаторов 3 и 4 идут импульсы совпадени  (выходыс) следующие шериЬдичес (с интервалом в цикл) и свкдетбльствую1щне о регул |зном поступлении синхрогрупп с выхода дешифратора 2 нд входы первого и второго анализаторов 3 и 4 одновременно , прн этом каждц {й такой импульс с выха да первого аналиэатора 3 через второй элемент ИЛИ 14 постртает йа вход триггера 15, подтвержда  нулевое состо ние последнего, Ч) с выхода триггера 15 запрещает прохождение сигналов через элемент ff 16. Таким образом, через первый элемент ИЛИ 13 на генератор 9 установочные импульсы не поступают. В случае пропадани  синхрогруппы (за счет искажени  синхрогруппы в групповомсигнале HJiH эа счет сбо  фазы генератора передачи) на выходе н второго анализатора 4 по вл етс  импульс несовпадешт, свидетельствующий о несовпадении фазы цикла принимаемого Летала с сигналом делител  8. Этот иЗипульс, поступа  на вход одновибратора 12, опрокидывает его в О, и элемент И 16 оказьгоаетс  запертым на врем , несколько превышающее врем  покска синхронизма, запретив тем самьгм поступлени  импульсов перестройки на вход первого элемента ИЛИ 13,-при этоп приемник синхронизации производит понск и восстановление синхронизма , как и в известтюм устройстве.The first and second elements OR the element AND, the trigger and the one-shot are entered, and the output block of the match through the first element OR is connected to the input of the SCHERI7VX6 | This is the South of the OR element, the output of which is connected via a successively connected trigger and an AND element to another input of the first OR element, while the outputs of the second analyzer are connected respectively to the input of the one-oscillator and the second input of the AND element, and the outputs of the first analyzer are connected respectively to other inputs the second OR element and the trigger, and the output of the one-shot is connected to the third input of the element I. The drawing shows the electrical structure of the proposed device. The frame alignment device contains the shift register 1, the decoder 2, the first and second analyzers 3 and 4, the control unit 5, the first and second drives 6 and 7, the divider 8, the generator 9, the match unit 10, the additional drive 1, the one-shot 12, the first and the second elements are OR 13 and 14, trigger 15 and E and 16. The frame alignment device operates as follows. When the system is in synchronization, at the outputs; the first and second analyzers 3 and 4 are matched pulses (outputs) following stepwise (with a cycle interval) and contacting me with the regular arrival of synchro groups from the output of the decoder 2 nd inputs of the first and second analyzers 3 and 4 simultaneously, this each pulse from the output of the first analyzer 3 through the second element OR 14 builds the trigger input 15, confirming the zero state of the last, H) from the output of the trigger 15 prohibits the passage of signals through the ff 16 element. Thus, through the first OR 13 element to the generator 9 y mounting impulses are not received. In the case of a sync group failure (due to the sync group distortion in the HJiH group signal due to the transmission generator phase), the output of the second analyzer 4 appears a mismatch pulse, indicating a mismatch of the received loop cycle phase with the divider 8 signal. This and Zipulse input to the single-channel input 12, it overturns it in O, and the AND element 16 turns out to be locked for a time slightly longer than the synchronism pitch time, thus prohibiting the arrival of the tuning pulses to the input of the first element OR 13, when it is Sync clock produces ponk and synchronization recovery, as in the limescale device.

Claims (1)

668SOO Элемент И 16 запираетс  одновибратором 12 или триггером 15 также и в том случае, если происходит сбой делител  8, поскольку при этом может по витьс  нмпульс ю крайней мере, на одном из выходов: на выходе и второго анализатора 4 либо на выходе спервого анализатора 3 (ас наибольшей веро тностью - на обоих утсазанных выходах). Таким образом происходит блокировка элемента И 16, по крайней мере, на врем  поиска синхронизма, а, следовательно, и в этих случа х врем  поиска предложенного устройства равно времени поиска известного устройства, i. Рассмотрим случай сбо  фазы генератора 9, На выходе « первого анализатора 3 по вл етс  импульс, свидетельс вующий о несовпадении во времени сигнала генератора 9 и синхрогруппы групйового сигнала. Этот импульс, поступив на вход триггера 15, опрокидывает его в состо ние 1, и ближайший же по времени импульс с выхода с второго анализатора 4 (свидетельствующий о совпадении во времени сигнала с выхода делител  8 и принимаемой син)срогруш1ы) через открытый элемент И 16 принудительно устшавливает генератор 9 в фазу с делителем 8, при этом блокировки не происходит, так как на выходе н второго анализатора 4 импульсы отсутствуют , и одновибратор 12 находитс  в своем исходном состо нии - Г. Поскольку интервал времени между сигналами генератора 9 и делител  8 не превышают одного 1щкла, то н врем  восстановлени  синхронизма также не превышает одного цикла. Формула изобретени  Устройство цикловой синхронизации, авт. св. 623260, отличающеес  тем, что, с елью сокращени  времени вхождени  в синхронизм , введены первый и второй злемент ИЛИ, лемент И, триггер и ддновибратор, причем выод блока совпадени  через первый элемент ИЛИ одключен к входу генератора и входу вторюго лемента ШШ, выход которого через последовательно соединенные триггер и элемент И подключен к другомгу входу первого з емента ИЛИ,  ри этом выходы второго анализатора подключены соответственно к входу одновибратора и второму входу элемента И, а выходы первого а ализатора  одлючёны соответственно к. другим входам второо элемента ИЛИ и триггера, причем выход одноибратора подключен к третьему входу элемента . -. ; - Источзшки информации, прин тые во ри экспертизе 1. Авторское овндетельство СССР N 623260, л/Н 04 L 7/08, 1977.668SOO Element AND 16 is locked by a single vibrator 12 or trigger 15 also in the event that the divider 8 fails, since it can occur at least on one of the outputs: the output and the second analyzer 4 or at the output of the first analyzer 3 (ac is most likely at both utsazannyh exits). Thus, the element 16 is blocked, at least for the time of searching for synchronism, and, therefore, in these cases the search time of the proposed device is equal to the search time of the known device, i. Consider the case of the oscillator phase 9, At the output of the first analyzer 3, an impulse appears indicating a mismatch in time between the signal of the generator 9 and the sync group of the group signal. This impulse, arriving at the input of the trigger 15, overturns it to state 1, and the closest impulse from the output of the second analyzer 4 (indicating that the signal from the output of divider 8 and syn received) coincides with the signal) through the open element 16 Forcibly installs generator 9 into phase with divider 8, while blocking does not occur, since there are no pulses at the output of the second analyzer 4, and the single-oscillator 12 is in its initial state —G. Since the time interval between the signals of the generator 9 and div If 8 does not exceed one point, then the synchronization recovery time also does not exceed one cycle. Claim device Cycle synchronization, auth. St. 623260, characterized in that, in order to shorten the timing of synchronization, the first and second element OR, the element AND, the trigger and the single vibrator are introduced, and the output of the coincidence unit through the first element OR is connected to the input of the generator and the input of the second element SH) In series, the trigger and the element AND are connected to a different input of the first element OR; the outputs of the second analyzer are connected respectively to the input of the one-shot and the second input of the element AND, and the outputs of the first analyzer are connected respectively but to the other inputs of the second OR element and the trigger, and the output of the single-conductor is connected to the third input of the element. -. ; - Sources of information accepted in the examination 1. Author's office of the USSR N 623260, l / N 04 L 7/08, 1977.
SU772560092A 1977-12-26 1977-12-26 Cyclic synchronization device SU668100A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772560092A SU668100A2 (en) 1977-12-26 1977-12-26 Cyclic synchronization device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772560092A SU668100A2 (en) 1977-12-26 1977-12-26 Cyclic synchronization device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU623260 Addition

Publications (1)

Publication Number Publication Date
SU668100A2 true SU668100A2 (en) 1979-06-15

Family

ID=20740227

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772560092A SU668100A2 (en) 1977-12-26 1977-12-26 Cyclic synchronization device

Country Status (1)

Country Link
SU (1) SU668100A2 (en)

Similar Documents

Publication Publication Date Title
SU668100A2 (en) Cyclic synchronization device
SU611286A1 (en) Device for automatic phase tuning of frequency
SU668081A2 (en) Device for synchronizing check and standard digital signals
SU1160551A2 (en) Device for synchronizing pulse sequences
SU1381419A1 (en) Digital time interval counter
SU1510104A1 (en) Cycle clocking device
SU1734199A1 (en) Pulse timing device
SU944133A1 (en) Phase synchronization device
SU1511851A1 (en) Device for synchronizing pulses
SU777882A1 (en) Phase correcting device
SU1149425A2 (en) Phase locking device
SU801308A1 (en) Device for regeneration of fields suncmronizing pulses
SU1078430A1 (en) Device for checking digital units
SU959210A1 (en) Method of producing permanent lead time
RU1827054C (en) Frame synchronizer
SU1425823A1 (en) Pulsed phase detector
SU1713093A1 (en) Device for delaying pulses
SU1438003A1 (en) Binary code to time interval converter
SU1377859A1 (en) Signature analyzer
SU1541586A1 (en) Timer
SU1432751A1 (en) Phase synchronizer
SU1406748A1 (en) Discrete phase-shifting device
SU855981A1 (en) Device for sunchronization and normalization of pulse train
SU1085006A1 (en) Cyclic phasing receiver
SU1438016A1 (en) Digital frequency manipulator