SU662945A1 - Многоканальна вычислительна система дл обработки хроматографических данных - Google Patents
Многоканальна вычислительна система дл обработки хроматографических данныхInfo
- Publication number
- SU662945A1 SU662945A1 SU762424820A SU2424820A SU662945A1 SU 662945 A1 SU662945 A1 SU 662945A1 SU 762424820 A SU762424820 A SU 762424820A SU 2424820 A SU2424820 A SU 2424820A SU 662945 A1 SU662945 A1 SU 662945A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channel
- address
- command
- ram
- register
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
го канала в течение определенного времени , завис щего от интервала времени между двум последовательными съемами кода АЦП одного канала и числа каналов.
Программа обработки отдельными командами поступает в центральный нроцессор из посто нного запоминающего устройства (ПЗУ). Обработка включает в себ вычисление параметров базисной линии, обнаружение пика, вычисление площади пика над .базисной линией, времени удерживани , суммарной площади пиков, относительной площади пиков ,и т. п., а также печать результатов обработки. В ОЗУ каждого канала хран тс данные о хроматографических пиках (коды АЦП, параметры базисной линии, площади пиков и врем удерживани , начальные данные об анализе ), промежуточные результаты вычислений , окончательные результаты дл печати.
После обработки информации по одному из каналов происходит обработка по другому каналу, причем используетс одна и та же программа обработки без изменени се команды.
Недостатками известной системы вл етс следующее:
суммарный объем ОЗУ имеет определенную избыточность: чейки ОЗУ дл хранени промежуточных результатов при вычислени х дублируютс в каждом блоке ОЗУ; число чеек дл хранени площадей и времени удерживани пиков до окончательных вычислений и печати должно выбиратьс , исход из максимально возможного числа пиков в канале, хот веро тность этого весьма мала; быстродействие системы определ етс , исход из максимальной длины программы, выполн емой за врем обработки, хот фактическа длительность обработки в зависимости от поступившей информации измен етс в широких пределах и поэтому часть времени обработки остаетс неиспользованной;
возрастает конструктивна сложность каждого блока из-за необходимости иметь отдельные схемы дл выдачи, приема и идентификации адреса блока, приема и выдачи числовой информации. Кроме того, возрастает врем обмена информации, или требуетс увеличение быстродействи обмена .
Целью изобретени вл етс экономи оборудовани и сокращение ненроизводительных затрат времени.
Поставленна цель достигаетс тем, что в системе накопитель оперативного запоминающего устройства выполнен в виде канальных зон и общей зоны, входы которых соединены с соответствующими выходами дешифратора, а выходы через регистр числа соединены со вторым адресным входом посто нного запоминающего устройства, второй выход которого подключен ко второму входу дешифратора и третьему входу
оперативного запоминающего устройства, четвертый вход которого и третий вход дешифратора соединены с четвертым выходом центрального процессора и выходом регистра номера канала.
Схема устройства представлена на чертеже и включает:
блок 1 аналого-цифрового преобразовани (АЦП), оперативное запоминающее устройство 2 (ОЗУ), посто нное запоминающее устройство 3 (ПЗУ), центральный процессор 4, устройство ввода данных 5, устройство вывода данных 6. Блок 1 может включать отдельные АЦП дл каждого канала или один АЦП с переключением каналов на входе.
Оперативное запоминающее устройство 2 включает в себ дешифратор 7, накопитель, включающий канальные зоны 8, 9, 10, 11, общую зону 12 и область адреса команды 13, регистр числа 14.
В состав центрального процессора вход т регистр номера канала 15, устройство управлени 16, арифметическое устройство 17, а в состав посто нного запоминающего устройства - дешифратор адреса 18, накопитель команд 19, регистр команд 20.
В течение интервала времени по одной и той же программе без изменени адресной части команд поочередпо дл каждого канала происходит обработка информации о пиках, хран щейс в соответствующей канальной зоне ОЗУ. Переключение канальных зон при переходе к обработке очередного канала происходит путем логического суммировани к адресу числа двоичного кода из регистра номера канала 15, вход щего в центральный процессор 4. При этом адрес числа, указанный в команде, измен етс на величину , где К - номер канала, 2 - количество чеек в каждой канальной зоне.
Зона 12 имеет свободный доступ через дешифратор 7 независимо от номера канала . Так при наличии адреса числа в команде , большем чем , где N - число каналов, запрещаетс логическое суммирование кода из регистра номера канала к адресу числа.
В зону 12 вход т общие дл всех каналов чейки промежуточных результатов вычислений , чейки дл хранени данных, необходимых дл вычислени окончательных результатов и вывода на печать или другие регистрирующие устройства.
Наличие зоны 12 позвол ет при неполном использовании времени обработки, отведенном дл одного канала, производить обработку данных зоны 12 дл другого канала , что в целом сокращает непроизводительные затраты времени.
Темп поступлени хроматографических данных относительно невелик и при небольшом количестве одновременно обслуживаемых каналов требовани к быстродействию
невысокие. Учитыва снижение этих требований за счет сокращени непроизводительных затрат времени на обработку, схема устройств вычислител упрощена.
Счетчик команд как самосто тельное устройство отсутствует. Вместо счетчика команд дл хранени адреса команды используетс чейка ОЗУ (область 13).
Дл изменени адреса команды в специальном цикле по сигналу из устройства управлени 16 процессора 4 через дешифратор 7 в регистр 14 считываетс адрес предыдущей команды из области 13. К считанному адресу команды через арифметическое устройство 17 суммируетс единица. Затем через дешифратор адреса команды 18 из накопител команд 19 ПЗУ в регистр команды 20 считываетс очередна команда . Адрес команды запоминаетс снова в области 13 ОЗУ. Хранение адреса команды в ОЗУ позвол ет также упростить схему передачи сигналов управлени , использу дл этой цели операцию засылки числа в ОЗУ со специальным признаком услови передачи.
Регистр числа 14 ОЗУ вл етс одновременно адресным регистром ПЗУ, а регистр команды 20 ПЗУ-адресным регистром дл ОЗУ. Код операции из ПЗУ поступает непосредственно в устройство управлени
16процессора, арифметическое устройство
17процессора 4 последовательного действи , что упрощает схему процессора и уменьшает количество информационных шин св зи.
Блок аналого-цифрового преобразовани 1, устройство ввода данных 5 и устройство вывода данных 6 подключаютс непосредственно к арифметическому устройству 17.
Claims (2)
1.«Eine Dbersicht der bestehenden Systeme fiir die Datenerfassung un Chromatographic Sabor. Journal of Chromatographic, 1973,
№ 77, № 1, s. 75-89.
2.A new Computing Integrator for Chromatography . Journal of chromatographic Seiluce December, 1971.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762424820A SU662945A1 (ru) | 1976-11-30 | 1976-11-30 | Многоканальна вычислительна система дл обработки хроматографических данных |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762424820A SU662945A1 (ru) | 1976-11-30 | 1976-11-30 | Многоканальна вычислительна система дл обработки хроматографических данных |
Publications (1)
Publication Number | Publication Date |
---|---|
SU662945A1 true SU662945A1 (ru) | 1979-05-15 |
Family
ID=20684628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762424820A SU662945A1 (ru) | 1976-11-30 | 1976-11-30 | Многоканальна вычислительна система дл обработки хроматографических данных |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU662945A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59199765A (ja) * | 1983-04-27 | 1984-11-12 | Canon Inc | 染料精製装置 |
-
1976
- 1976-11-30 SU SU762424820A patent/SU662945A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59199765A (ja) * | 1983-04-27 | 1984-11-12 | Canon Inc | 染料精製装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU517278A3 (ru) | Цифрова вычислительна машина дл обработки данных | |
SU662945A1 (ru) | Многоканальна вычислительна система дл обработки хроматографических данных | |
US4206323A (en) | Dual tone multifrequency signal receiver | |
JPS5525122A (en) | Multiple digital control method | |
JPS54111733A (en) | Multiplex processor system | |
GB1296966A (ru) | ||
JPS6419445A (en) | Data storage system | |
JPS54106133A (en) | Buffer memory fault control system | |
SU572846A1 (ru) | Блок управлени дл запоминающего устройства | |
SU1177956A1 (ru) | Устройство дл выбора и переадресации каналов | |
SU424156A1 (ru) | Многоканальный анализатор | |
SU746673A1 (ru) | Устройство дл передачи данных с сокращением избыточности информации | |
SU822297A1 (ru) | Устройство дл контрол оперативнойпАМ Ти | |
JPS55146556A (en) | Data collating system | |
SU438014A1 (ru) | Устройство дл формировани адресов | |
JPS54150905A (en) | Decoding device | |
KR860003528Y1 (ko) | 프레임 단위의 리플캐리 발생회로 | |
SU560145A1 (ru) | Устройство дл определени теоретического веса проката | |
JPS5733472A (en) | Memory access control system | |
SU1141402A1 (ru) | Матричное устройство дл делени | |
SU1262473A1 (ru) | Устройство дл ввода информации | |
SU894789A1 (ru) | Запоминающее устройство | |
SU1280381A1 (ru) | Лингвистический процессор | |
SU752470A2 (ru) | Шифратор | |
SU1173405A1 (ru) | Многоканальное устройство дл ввода информации |