SU1177956A1 - Устройство дл выбора и переадресации каналов - Google Patents

Устройство дл выбора и переадресации каналов Download PDF

Info

Publication number
SU1177956A1
SU1177956A1 SU843706514A SU3706514A SU1177956A1 SU 1177956 A1 SU1177956 A1 SU 1177956A1 SU 843706514 A SU843706514 A SU 843706514A SU 3706514 A SU3706514 A SU 3706514A SU 1177956 A1 SU1177956 A1 SU 1177956A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
switch
block
input
information
Prior art date
Application number
SU843706514A
Other languages
English (en)
Inventor
Григорий Григорьевич Григоренко
Елена Вадимовна Артемова
Юрий Алексеевич Захаров
Original Assignee
Войсковая Часть 32103
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 32103, Предприятие П/Я А-3759 filed Critical Войсковая Часть 32103
Priority to SU843706514A priority Critical patent/SU1177956A1/ru
Application granted granted Critical
Publication of SU1177956A1 publication Critical patent/SU1177956A1/ru

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВЫБОРА И ПЕРЕАДРЕСАЦИИ КАНАЛОВ, содержащее блок приема информации и блок оперативной паГШти, первый выход которого соединен с входами блока вьщелени  управл кнцих сигналов и блока вьщелени  разр дов пол  маски, выход которого .подключен к вкоду последовательно соединенньк счетчика количества единиц и сумматора, второй вход которого соединен с вторым выходом блока оперативной пам ти, о т л ичающеес , тем, что, с целью упрощени  устройства путем сокращени  объема оперативной пам ти,в него введены пер вый;, второй и третий коммутаторы , первые информационные входы которых соединены соответственно с выходом сумматора, первым и вторым выходами блока приема информации , третий выход которого под- , ключен к второму информационному входу второго коммутатора, выход которого.соединен с вторыми входами блока выделени  разр дов пол  маски и блока вьщелени  управл ющих-сигналов , выход которого соединен с управл ющими входами первого, второго и третьего коммутаторов, выход которого соединен с адресным входом блока оперативной пам ти, а второй информационный вход третьего комму татора подключен к первому выходу пёр:вого коммутатора, второй-выххэд которого  вл етс  выходом устройства.

Description

Изобретение относитс  к области обработки измерительной информации и может быть использовано дл  ввода измерительной информации в системы обработки данньк и системы регистрации измерительной информации. Целью изобретени   вл етс  упрощение устройства путем сокращени  объема оперативной пам ти. На фиг. 1 приведена функциональна  схема устройства дл  выбора и переадресации каналов; на фиг. 2 схема распределени  информации блока оперативной пам ти. Устройство содержит (фиг. 1) блок 1 информации, блок 2 оперативнЬй пам ти, блок 3 вьщелени  управл ющих: сигналов, блок 4 вьщелени  разр дов пол  маски, счетчик 5 количества единиц,сумматор 6,первый коммутатор 1,7, второй коммутатор 8 и третий коммутатор 9. Блок 2 оперативной пам ти (фиг. 2 включает в себ  поле масок 10, поле констант 11, первый массив 12 и второй массив 13. Устройство дл  выбора и переадресации каналов работает следующим образом. Перед началом работы в блок2 oneративной пам ти занос тс  исходные данные пол  маски 10 и пол  констант 11. Каждый разр д пол  маски 10 перв го массива 12 соответствует группе номеров каналов с одинаковыми старшими разр дами и заполн етс  1, если хот  бы один из каналов данной группы подлежит выбору. Каждый разр д пол  маски 10 второго массива 13 соответствует определенному исходном номеру (адресу) канала. Наличие 1 в соответствующем разр де означает, что канал с данным номером подлежит выбору и переадресации. В поле констант 11 заноситс  константа количест ва 1, содержащихс  в поле маски 10 всех слов, адреса которых меньше адреса данного слова. Вычисление нового адреса канала производитс  за два такта. В первом такте при поступлении ни вход устройства кода номера канал осутествл етс  запоминание этого адре ;а и блоке 1 приема информации. Одно временно импульс сопровождени  инфор мации иниц1-1ирует обращение к первому массиву 12 блока 2 оперативной пам ти . В результате обращени  из первого массива 12 считываетс  соответствующее данному адресу слово пол  маски 10 и пол  констант t1. Информаци  пол  маски 10 поступает в блок 4 вьщелени  разр дов пол  маски, в этот же блок из блока 1 приема информации через второй коммутатор 8 поступает группа разр дов входной информации, определ юща  номер разр да пол  маски 10.- Блок 4 вьщел ет часть слови слева от выбираемого разр да. Счетчик 5 количества единиц формирует двоичный код, соответствующий количеству единиц в вьщеленной части . считанного слова. Данный двоичньй код поступает на вход сумматора 6, на второй вход которого из блока 2 оперативной пам ти поступает значение пол  константы 11 считанного слова. Полученна  суммабудет представл ть собой адрес во втором массиве 13 блока 2 оперативной пам ти. Одновременно в блоке 3 анализируетс  значение вьщеленного разр да. Если выделенный разр д равен О, то : группа каналов с таким номером не подлежит выбору и все блоки устройства привод тс  в исходное состо ние . Если вьщеленный разр д равен 1, то вырабатываетс  управл ющий сигнал дл  первого 7, второго 8 и третьего 9 коммутаторов, и устройство -переходит ко второму-такту работы. Во втором такте вычисленное сумматором 6 значение кода через первый коммутатор 7 поступает на второй вход третьего коммутатора 9, который формирует адрес во втором массиве 13 блока 2 оперативной пам ти. Разр ды пол  маски 10, считанного из второго массива 13, поступают в блок 4, на второй вход которого поступает с блока приема информации через второй коммутатор 8 втора  группа разр дов, определ юща  номгр разр да пол  маски 10 во втором массиве 13 блпк-  2 опепдтивиой пам ти. В блоке 4 производитс  вьщеление части слова слева от вьщеленного разр да . Счетчик 5 количества единиц сумг-шрует количество единиц в вьщеленной части слова.
На cj MaTope 6 суммируетс  считанное из второго массива 13 соответствующее значение пол  констант It и вычисленное значение . чика 5. Таким образом, вычисл етс  окончательное переадресованное значение номера канала одновременно
11779564
в блоке 3, выделени  управл кицих сигналов. Бели он равен О, то на этом работа устройства заканчиваетс , а если равен 1, .то вычисленное 5 значение номера канала через первый коммутатор 7 поступает на выход устройства.
-i ч
А
Фиъ.1

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВЫБОРА И ПЕРЕАДРЕСАЦИИ КАНАЛОВ, содержащее блок приема информации и блок оперативной памяти, первый выход которого соединен с входами блока вщцеления управляющих сигналов и блока выделения разрядов поля маски, выход которого подключен к входу последовательно соединенных счетчика количества единиц и сумматора, второй вход которого соединен с вторым выходом блока оперативной памяти, отли чающееся, тем, что, с целью упрощения устройства путем сокращения объема оперативной памяти,в него введены первый, второй и третий коммутаторы, первые информационные входы которых соединены соответствен но с выходом сумматора, первым и вторым выходами блока приема информации, третий выход которого под- , ключей к второму информационному входу второго коммутатора, выход которого·соединен с вторыми входами блока выделения разрядов поля маски и блока выделения управляющих сигналов, выход.которого соединен с управляющими входами первого, второго и третьего*коммутаторов, выход которого соединен с адресным входом блока оперативной памяти, а второй информационный вход третьего коммутатора подключен к первому выходу первого коммутатора, второй выход которого является выходом устройства.
    Г№ТТ
SU843706514A 1984-03-01 1984-03-01 Устройство дл выбора и переадресации каналов SU1177956A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843706514A SU1177956A1 (ru) 1984-03-01 1984-03-01 Устройство дл выбора и переадресации каналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843706514A SU1177956A1 (ru) 1984-03-01 1984-03-01 Устройство дл выбора и переадресации каналов

Publications (1)

Publication Number Publication Date
SU1177956A1 true SU1177956A1 (ru) 1985-09-07

Family

ID=21105741

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843706514A SU1177956A1 (ru) 1984-03-01 1984-03-01 Устройство дл выбора и переадресации каналов

Country Status (1)

Country Link
SU (1) SU1177956A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 836820, кл. Н 04 Q 9/14,. 1977. Авторское свидетельство СССР № 562952, кл. Н 04 Q 9/14, 1975. *

Similar Documents

Publication Publication Date Title
KR880001200B1 (ko) 분할요구버스에 호출을 할당하기 위한 시스템
US4100532A (en) Digital pattern triggering circuit
US4475181A (en) Semiconductor memory
SU1177956A1 (ru) Устройство дл выбора и переадресации каналов
US4479180A (en) Digital memory system utilizing fast and slow address dependent access cycles
SU788447A1 (ru) Устройство дл выбора информационных каналов
US4415890A (en) Character generator capable of storing character patterns at different addresses
SU662945A1 (ru) Многоканальна вычислительна система дл обработки хроматографических данных
SU970359A1 (ru) Генератор случайных чисел
SU1315986A1 (ru) Устройство дл управлени обменом
SU497581A1 (ru) Устройство дл регистрации информации
SU1297092A1 (ru) Устройство дл опроса информационных каналов
SU442478A1 (ru) Устройство дл определени плотности веро тностей экстремальных значений случайных процессов
RU2072552C1 (ru) Цифровой дискриминатор
SU1233161A1 (ru) Устройство дл распределени задач в вычислительной системе
SU1269135A1 (ru) Устройство приоритета
SU836820A1 (ru) Устройство дл выбора информационныхКАНАлОВ
SU1160245A1 (ru) "диckpethый дatчиk уpobhя жидkoctи"
SU1594614A1 (ru) Посто нное запоминающее устройство с коррекцией информации
SU1086419A1 (ru) Функциональный генератор
SU562952A1 (ru) Устройство дл выбора информационных каналов
SU1636840A1 (ru) Устройство дл ввода информации
SU613406A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU868760A1 (ru) Устройство динамического приоритета
SU799019A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти