SU661514A1 - Device for measuring dynamic characteristics of logic units - Google Patents

Device for measuring dynamic characteristics of logic units

Info

Publication number
SU661514A1
SU661514A1 SU762378920A SU2378920A SU661514A1 SU 661514 A1 SU661514 A1 SU 661514A1 SU 762378920 A SU762378920 A SU 762378920A SU 2378920 A SU2378920 A SU 2378920A SU 661514 A1 SU661514 A1 SU 661514A1
Authority
SU
USSR - Soviet Union
Prior art keywords
ring
generator
signal
input
block
Prior art date
Application number
SU762378920A
Other languages
Russian (ru)
Inventor
Олег Петрович Архипов
Владимир Григорьевич Ермаков
Аркадий Алексеевич Мельников
Алексей Гордеевич Рыжевский
Original Assignee
Пензенский Филиал Всесоюзного Научно-Исследовательского Технологического Института Приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Филиал Всесоюзного Научно-Исследовательского Технологического Института Приборостроения filed Critical Пензенский Филиал Всесоюзного Научно-Исследовательского Технологического Института Приборостроения
Priority to SU762378920A priority Critical patent/SU661514A1/en
Application granted granted Critical
Publication of SU661514A1 publication Critical patent/SU661514A1/en

Links

Landscapes

  • Testing Of Individual Semiconductor Devices (AREA)

Description

Изобретение относитс  к области измерительной техники и может быть использовано дл  измерени  динамических параметров микросхем.The invention relates to the field of measurement technology and can be used to measure the dynamic parameters of microcircuits.

Известно устройство дл  измерени  динамических параметров логических схем на основе кольцевого генератора 1.A device for measuring the dynamic parameters of logic circuits based on a ring generator 1 is known.

Однако такое устройство может быть применено дл  измерени  параметров тольK (t,комбинационных микросхем.However, such a device can be used to measure the parameters of only K (t, Raman chips).

Наиболее близким по технической сущности к изобретению  вл етс  устройство 2, содержащее последовательно соединенные переключатель, диск.риминатор, блок временной зад ержки и индикатор, причем второй вход дискриминатора соединен с выходом источника напр жени . The closest to the technical essence of the invention is a device 2, comprising a series-connected switch, a disc. A minimizer, a time delay block and an indicator, the second input of the discriminator connected to the output of a voltage source.

Недостатком этого устройства  вл етс  невозможность контрол  динамических .параметров микросхем с пам тью.A disadvantage of this device is the inability to control the dynamic parameters of memory chips.

Целью изобретени   вл етс  расширение области применени  устройства.The aim of the invention is to expand the field of application of the device.

Эта цель достигаетс  тем, что предложенное устройствосодержит формирователь установочных последовательностей входных сигналов, вход которого подключен ко втоThis goal is achieved by the fact that the proposed device contains the driver of the installation sequences of input signals, the input of which is connected to the second

рому выходу блока временной задержки, а выход - ко входу переключател .The output of the time delay block and the output are to the input of the switch.

Структурна  схема устройства изображена на чертеже; где обозначены блок временной задержки 1, представл ющий собой цепь последовательно соединенных логических блоков (микросхем) 2, объект контрол  3, переключатель 4, дискриминатор 5, источник напр жени  6, индикатор 7,формирователь установочных последовательностей входных сигналов 8 и счетчик циклов 9.The block diagram of the device shown in the drawing; where the time delay block 1 is indicated, which is a series of serially connected logical blocks (microchips) 2, a control object 3, a switch 4, a discriminator 5, a voltage source 6, an indicator 7, a driver of installation sequences of input signals 8 and a cycle counter 9.

Переключатель 4 состо щий из ключей 10 и 11 элемента И 12.The switch 4 consists of keys 10 and 11 of the element I 12.

Дискриминатор 5 с источником напр жени  6 предназначены дл  фиксации времени задержки срабатывани  устройства на различных уровн х входного сигнала дискриминатора .A discriminator 5 with a voltage source 6 is intended for fixing the device response delay time at different levels of the discriminator input signal.

Claims (2)

Формирователь 8. служит дл  формировани  и ввода в объект 3 входной последовательности сигналов, привод щей элементы внутренней пам ти объекта в состо ние, обеспечивающее прохождение сигнала кольцевого генератора, который образуетс  устройством и провер емым блоком. Счетчик 9 предназначен дл  управлени  переключателем 4, образующим «малое или «большое кольцо генератора выключением или включением в контур объекта. Блок 1 представл етэквивалент после- довательно соедйненнь1х элементов линии Задержки с временем задержки, равным сумме временных задержек блоков (микросхем) и инвертирующего усилител , обеспечивающего баланс амплитуд и фаз кольцевого генератора. Устройство работает следуюш,им образом . Цикл измерени  динамических параметров электронных блоков состоит из двух тактов. Генераторный режим кольца в первом такте обеспечиваетс  соблюдением услови  нечетности суммы инверсий инвертирующих схем, составл ющих малое кольцо генератора . При этом счетчик 9 не запускаетс , и сигнал с его нулевого выхода коммутирует малое кольцо генератора, открыва  ключ 10. Период сигнала кольцевого генератора определ етс  задержками, вносимыми блоком 1, формирователем 8, ключом 10, элементом И 12 и дискриминатором 5. Во втором такте, кроме первого услови  необходимо обеспечить прохождение сигнала кольцевого генератора через объект, установив элементы его внутренней пам ти в соответствующее состо ние. Дл  этого на врем  установки поддерживаетс  генераци  в «малом кольце и лищь по окончании установки разрываетс  «малое кольцо и коммутируетс  «больщое кольцо генератора . В этом такте работы устройства сигнал с нулевого выхода счетчика 9 коммутирует малое кольцо генератора до момента окончани  ввода установочной последовательности сигналов, а с момента окончани  сигнал с нулевого выхода счетчика. 9 снимаетс  и с его единичного выхода выдаетс  сигнал , открывающий ключ 11 и коммутирующий «большое кольцо генератора. Период «больщого кольца генератора определ етс  задержками, вносимыми блоком 1, формирователем 8, объектом, ключом 11, элементом И 12 и дискриминатором 5. Индикатор 7 фиксирует значение разности периодов генерации «больщого и «малого колец генератора. Полученное значение разности пропорционально времени задержки объекта. Таким образом, применение формировател  8 и счетчика 9 позвол ет использовать данное устройство дл  измерени  динамических параметров логических блоков с пам тью и обеспечить динамический контроль средних и больших интегральных схем. Формула изобретени  Устройство дл  измерени  динамических параметров логических блоков, содержащее последовательно соединенные переключатель , дискриминатор, блок временной задержки и индикатор, причем второй вход дискриминатора соединен с выходом источника напр жени , отличающеес  тем, что, с целью расширени  области применени  устройства, оно содержит формирователь установочных последовательностей входных сигналов, вход которого подключен ко второму выходу блока временной задержки,,а выход - ко входу переключател . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 432431, М. Кл.2 G 06 F 15/46, 1972. 2.Авторское свидетельство СССР № 506813, М. Кл.The imaging unit 8. serves to form and input into the object 3 an input signal sequence, which brings the elements of the internal memory of the object into a state that ensures the passage of the signal of the ring oscillator, which is formed by the device and the tested block. The counter 9 is designed to control the switch 4, which forms the "small or" large generator ring by switching off or on the object circuit. Block 1 represents the e ect of successively connected Delay line elements with a delay time equal to the sum of the time delays of the blocks (microchips) and the inverting amplifier, providing a balance between the amplitudes and phases of the ring oscillator. The device works in the following way. The measurement cycle of the dynamic parameters of electronic components consists of two cycles. The generator mode of the ring in the first cycle is ensured by observing the oddness of the sum of the inversions of the inverting circuits constituting the small ring of the generator. The counter 9 does not start, and the signal from its zero output switches the small ring of the generator, opening the key 10. The signal period of the ring oscillator is determined by the delays introduced by block 1, driver 8, key 10, element 12 and discriminator 5. In the second cycle In addition to the first condition, it is necessary to ensure the passage of the ring generator signal through the object by setting its internal memory elements to the appropriate state. For this, for the time of installation, generation is maintained in the "small ring, and after the installation is completed, the" small ring is broken and the large generator ring is switched. In this device operation cycle, the signal from the zero output of the counter 9 commutes the small ring of the generator until the end of the input of the installation sequence of signals, and since the end of the signal from the zero output of the counter. 9 is removed and a signal is issued from its single output, which opens the key 11 and commutes the "large ring of the generator. The period of the large generator ring is determined by the delays introduced by block 1, the driver 8, the object, key 11, the element 12 and discriminator 5. Indicator 7 records the value of the difference between the periods of generation of the large and the small rings of the generator. The obtained value of the difference is proportional to the object delay time. Thus, the use of a former 8 and a counter 9 allows this device to be used to measure the dynamic parameters of logical blocks with memory and to provide dynamic control of medium and large integrated circuits. Apparatus of the Invention A device for measuring dynamic parameters of logical blocks comprising a switch, a discriminator, a time delay block and an indicator connected in series with a second discriminator input connected to an output of a voltage source, characterized in that, in order to expand the field of application of the device sequences of input signals, the input of which is connected to the second output of the time delay block, and the output to the input of the switch. Sources of information taken into account in the examination 1. USSR author's certificate No. 432431, M. Cl. 2 G 06 F 15/46, 1972. 2. Author's certificate of the USSR No. 506813, M. Cl. 2. G 01 R 31/28, 1975.2. G 01 R 31/28, 1975.
SU762378920A 1976-07-05 1976-07-05 Device for measuring dynamic characteristics of logic units SU661514A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762378920A SU661514A1 (en) 1976-07-05 1976-07-05 Device for measuring dynamic characteristics of logic units

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762378920A SU661514A1 (en) 1976-07-05 1976-07-05 Device for measuring dynamic characteristics of logic units

Publications (1)

Publication Number Publication Date
SU661514A1 true SU661514A1 (en) 1979-05-05

Family

ID=20667993

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762378920A SU661514A1 (en) 1976-07-05 1976-07-05 Device for measuring dynamic characteristics of logic units

Country Status (1)

Country Link
SU (1) SU661514A1 (en)

Similar Documents

Publication Publication Date Title
SU661514A1 (en) Device for measuring dynamic characteristics of logic units
SU836590A1 (en) Device for measuring dynamic parameters of explosion
SU605264A1 (en) Device for measuring magnetic carrier starting time
SU966891A1 (en) Voltage-to-code converter with automatic scaling
SU488164A1 (en) Device for measuring the phase shift of a radio pulse voltage
SU1064222A1 (en) Pulse frequency measuring device
SU725048A1 (en) Arrangement for measuring dynamic parameters of microcircuits
SU847283A1 (en) Analyzer of pulse momentums of automatic control linear systems
SU413942A1 (en)
SU658509A1 (en) Logic unit arrangement
SU954885A1 (en) Device for measuring frequency
SU894619A2 (en) Device for measuring microcircuit dynamic parameters
SU934552A1 (en) Rapid-access storage unit testing device
SU951203A1 (en) Electronic device dynamic parameter meter
SU968765A1 (en) Digital device for determining speed and acceleration code
SU640266A1 (en) Pulse transmission monitoring device
SU1308956A1 (en) Device for parameter checking of integrated circuits
SU924614A1 (en) Infralow-frequency phase meter
SU790232A1 (en) Pulse train frequency converting device
SU809210A2 (en) Device for digital unit testing
SU402904A1 (en) DEVICE FOR MEASUREMENT OF TRANSITION CHARACTERISTICS
SU676953A1 (en) Arrangement for measuring electronic unit dynamic parameters
SU960801A1 (en) Device for number comparison
SU524206A1 (en) Engine Speed Control
SU556392A1 (en) Ring meter dynamic parameters of logic elements