SU651475A1 - Analogue-digital converter - Google Patents
Analogue-digital converterInfo
- Publication number
- SU651475A1 SU651475A1 SU772549353A SU2549353A SU651475A1 SU 651475 A1 SU651475 A1 SU 651475A1 SU 772549353 A SU772549353 A SU 772549353A SU 2549353 A SU2549353 A SU 2549353A SU 651475 A1 SU651475 A1 SU 651475A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- digital converter
- signal
- comparators
- sign
- analogue
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) АНАЛОГОиЦИФРОВОЙ ПРЕ(ЖРАЭОВАТЕЛЬ(54) ANALOGUE DIGITAL PRE (GRAE)
Изобретение относитс к измерительной технике. Известен аналого-цифровой преобразователь , содержащий компараторы, источники эталонных напр жений, в котором двухпол рный аналоговый сигнал сравниваетс с посто нными эталонными напр жени ми обоих знаков 1). Однако это устройство действует с недостаточной точностью. Известен аналого-цифровой преобразователь , содержащий компаратор на транзисторе , компаратор знака на транзисторе, формирователь эталонных напр жений, вхОд которого соединен с выходом компаратора знака, состо щий из транзистора и делител на резисторах; входы компараторов соединены с шиной источника сигнала 2. В этом устройстве в момент перехода сигнала через нуль может по витьс ошибка квантовани . Це-ть изобретени - устранение ошибки преобразовани . Достигаетс она тем, что в аналого-цифровой преобразователь, содержащий компараторы, компаратор знака, формирователь эталонного напр жени и блок логики, введены два допатнительных компаратора и элемент И, причем выход формировател эталонных напр жений через два допатнительных компаратора и элемент И соединен с управл ющим входом блока логики. Структурна электрическа схема устройства приведена на чертеже. Устройство содержит 2 компараторов I, компаратор знака 2, формирователь 3 эталонных напр жений, компараторы 4, 5, элемент И 6, блок 7 логики. Аналоговый сигнал поступает одновременно на компаратор знака 2 и. на все 2 компараторов I и сравниваетс в последних с 2 эталонными напр жени ми того или иного знака, вырабатываемыми формирователем 3 в зависимости от пол рности входного сигнала по сигналу компаратора 2. Компаратор 2 определ ет знак входного сигнала и мен ет знак в момент перехода этого сигнала через нуль. Знак входного сигнала определ ет, в каком коде использовать цифровой выход устройства (в пр мом или обратном). На компараторы 4 и 5 подаетс наибольщее значение эталонного напр жени , вырабатываемого формирователем 3, где послглмес сравииваотс с п(х-то нными положйггльиым и отрицательным напр жени ми , рапнымиМ),) от амплитуды наибатьшего эталонного напр жени формировател 3. На вьаходе элемента И 6 в аомент перехода аналогового напр жени через нуль формируетс сигнал, длительность которого равна длительности переходного процесса формировател 3, в течение которого эталонное напр жение нарастает от наибо)ыиего отрицательного значени да наибольшего паюжмтельного и обратно.-- ., ,This invention relates to a measurement technique. An analog-to-digital converter containing comparators, reference voltage sources, is known in which a two-pole analog signal is compared with constant reference voltages of both signs 1). However, this device operates with insufficient accuracy. The analog-to-digital converter is known, which contains a comparator on a transistor, a sign comparator on a transistor, a reference voltage driver, the input of which is connected to the output of a sign comparator consisting of a transistor and a divider on resistors; the comparators' inputs are connected to the signal source 2 bus. In this device, at the moment of signal zero crossing, a quantization error may occur. The goal of the invention is to eliminate the conversion error. It is achieved by the fact that the analog-digital converter containing the comparators, the sign comparator, the reference voltage generator and the logic block are entered into two additional comparators and the AND element, and the output of the reference voltage generator through the two additional comparators and the AND element are connected to the control input logic block. The structural electrical circuit of the device is shown in the drawing. The device contains 2 comparators I, a comparator of the sign 2, a shaper of 3 reference voltages, comparators 4, 5, element 6, and block 7 of logic. An analog signal is fed simultaneously to the comparator sign 2 and. in all 2 I comparators and is compared in the latter with 2 reference voltages of one or another sign produced by shaper 3 depending on the polarity of the input signal based on the signal of comparator 2. Comparator 2 determines the sign of the input signal and changes sign at the moment of transition signal through zero. The sign of the input signal determines in which code to use the digital output of the device (in forward or reverse). Comparators 4 and 5 are given the highest value of the reference voltage produced by shaper 3, where the results are compared with the amplitude of the strongest reference voltage of shaper 3. Attenuator 3),),)) 6, at the time of the analog voltage zero crossing, a signal is generated, the duration of which is equal to the duration of the transient process of the driver 3, during which the reference voltage rises from the most negative value of yes payuzhmtelnogo cities account for major and back .--.,,
В блгже 7 ПОЗИЦИОНН1ЫЙ код, получаемый иа тшхода KovnapaTopoB I. дешифруетс в двоичный код, представл ющий собой цифровой вм.хол устройства.In bloge 7, the POSITIONAL code received by the KovnapaTopoB I. is decrypted into a binary code, which is a digital memory device.
Во врем действи вырабатываемого элрMCHToiM И в сигнала обнул етс выходной код в блоке 7. . ч,,й„ . ,.,.;,:,:,-.During the action of the generated MCHToiM E, the output code in block 7 is zeroed in the signal. h ,, nd „. .,.;,::,:, -.
Прихенемие указанной схемы позвол ет устранить ошибку преобразовани н повысите точность при преобразовании двухпол ркого сигнала.Prikenemia of the specified scheme allows you to eliminate the conversion error and increase accuracy when converting a two-pole signal.
-ПФ-PF
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772549353A SU651475A1 (en) | 1977-12-01 | 1977-12-01 | Analogue-digital converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772549353A SU651475A1 (en) | 1977-12-01 | 1977-12-01 | Analogue-digital converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU651475A1 true SU651475A1 (en) | 1979-03-05 |
Family
ID=20735577
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772549353A SU651475A1 (en) | 1977-12-01 | 1977-12-01 | Analogue-digital converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU651475A1 (en) |
-
1977
- 1977-12-01 SU SU772549353A patent/SU651475A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU651475A1 (en) | Analogue-digital converter | |
SU567206A1 (en) | Analogue-digital converter | |
SU718914A1 (en) | Bipolar analogue-digital converter | |
SU621087A1 (en) | Analogue-digital converter | |
SU1451865A1 (en) | Code-to-voltage converter | |
JPS5753143A (en) | Analogue-digital converter | |
SU1485400A1 (en) | Analog-to-digital converter | |
SU1661995A1 (en) | Parallel/serial analog-to-digital converter | |
SU661780A2 (en) | D-a quadratic converter | |
SU762164A1 (en) | D-a converter | |
JPS5767322A (en) | Analogue-digital converting circuit provided with agc function | |
SU1008901A1 (en) | Analogue-digital converter | |
SU1048573A2 (en) | Analog/digital converter | |
SU721913A2 (en) | Ac voltage-to-code converter | |
SU984033A1 (en) | Analogue-digital converter | |
RU2066923C1 (en) | Analog-to-digital converter for parallel comparison | |
SU919075A1 (en) | Device for checking digital-analogue converters | |
SU885947A1 (en) | Device for regulating digitizing level | |
SU951694A1 (en) | Device for measuring analog values with automatic scaling | |
SU951693A1 (en) | Analog-digital converter | |
SU1510082A1 (en) | Device for measuring setting time of output signal of d-a converters | |
SU594582A1 (en) | Analogue-digital function converter | |
SU687571A1 (en) | Staircase voltage generator | |
SU660244A1 (en) | Analogue-digital converter | |
SU612257A1 (en) | Square rooting arrangement |