SU568139A1 - Arrangement for controlling a pulsing thyristor converter - Google Patents

Arrangement for controlling a pulsing thyristor converter

Info

Publication number
SU568139A1
SU568139A1 SU7602326232A SU2326232A SU568139A1 SU 568139 A1 SU568139 A1 SU 568139A1 SU 7602326232 A SU7602326232 A SU 7602326232A SU 2326232 A SU2326232 A SU 2326232A SU 568139 A1 SU568139 A1 SU 568139A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
pulses
outputs
counter
elements
Prior art date
Application number
SU7602326232A
Other languages
Russian (ru)
Inventor
Анатолий Яковлевич Калиниченко
Original Assignee
Всесоюзный Научно-Исследовательский Институт Вагоностроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Исследовательский Институт Вагоностроения filed Critical Всесоюзный Научно-Исследовательский Институт Вагоностроения
Priority to SU7602326232A priority Critical patent/SU568139A1/en
Application granted granted Critical
Publication of SU568139A1 publication Critical patent/SU568139A1/en

Links

Landscapes

  • Rectifiers (AREA)

Description

1one

Изобретение относитс  к системам управлени  тиристорными тфеобразоватеп ми посто нного тока.This invention relates to thyristor-sided-thyristor control systems.

Известны устройства дл  управлени  тиристорными пpeoбpaзoвaтeл  и по дискретному принципу, содержащие задающий гене ,ратор, тактовый счетчик импульсов, дешифратор , реверсивный счетчик, управл ющий блок, усилители Однако такие устройства содержат е5ольшое .«число переключаюших элементов, снижающих надежность, повышающих потребление мощности.There are known devices for controlling thyristor transducers and on a discrete principle, which contain a master gene, a rator, a pulse counter, a decoder, a reversible counter, a control unit, amplifiers.

Наиболее близким по тех1тческой сущности и достигаемому результату к изобретению  вл етс  устройство дл  управлени  тиристорно-импульсным преобразователем, содержащее задающий генератор, тактовый счетчик импульсов, усилитель, дешифратор, реверсивный счетчик, переключающий орган , управл ющий блок, координирующий элемент, содержащий триггер знака, триггер ступени и диодную матрицу 2J . Однако такое устройство тйкжа содержит боль шее число переключающих элементов, снижаюшвд надежность и увеличивающих потребление мощности.The closest in technical essence and the achieved result to the invention is a device for controlling a thyristor-pulse converter containing a master oscillator, a pulse counter, an amplifier, a decoder, a reversible counter, a switching element, a control unit, a coordinating element containing a sign trigger, steps and diode array 2J. However, such a device contains more switching elements that reduce reliability and increase power consumption.

Цепь изобретени  - повышение надежности .The circuit of the invention is increased reliability.

Это достигаетс  тем, что устройствоThis is achieved in that the device

снабжено элементами И,, причем раздельные входы триггера знака соадкне ы с выходными шинами дешифратора, контродару щими окончание регулировани  на первой и второй ступен х и с выходом управл юшаго блока, раздельные выходы триггера зцака подключены к одним входам впюлентов И, которые другими входами, подключенымй соответственно к ши ам набора и возврата позиций управл клдего блока, « выходы элементов И подключены соответ- ственно к щинам набора и возврата позиций реверсивного счетчика.equipped with elements I, and separate inputs of the trigger of the co-sign with the output buses of the decoder, which confirm the end of the control in the first and second stages and with the control output of the unit, separate outputs of the trigger of the switch respectively, to the dialing and returning control positions of the block, “outputs of the AND elements are connected respectively to the dialing and returning positions of the reversible counter.

На чертеже изображено устройство дл  унравлени  тиристорно-импульсным преобразователем .The drawing shows a device for controlling a thyristor-pulse converter.

Claims (2)

Устройство содержит задгнюший генератор 1, тактовый счетчик 2 импульсов, усилитель 3, дещиф{штор 4, выходы 5, 6 дешифратора, элементы И 7-1О и. их рыходы 11-14, рьвсрсивлый счетчик 15, вг:.1ходные шины 16, 17 авш-кфрпго-ра, триггер знака .JL 8 с раздельными выходами 19, 20, элементы И 21-24, шину 25 набора позиций и шину 26 возврата позиПИЙ реверсивного счётчика, управл пощий блок 27 с шинами набора 28 и возврата 29 позиций, выходы 30,31 управл ющего блока. Задающий генератор 1, представл ющий собой генератор релаксационных колебаний, соединен с тактовым счетчиком 2 импульсов , выполн9НШз1м в виде двоичного счетчика и подключенным двум  выходами к усилителю 3, с выходов которого имггупьсы подаютс  на соответствующие тиристоры вспомогательного моста силового импульсного преобразовател . Тактовый счетчик импульсов св зан также 2 Т1 выходами (.П - число триггеров в счетчике) с дешифратором 4, представл ющим собой диодную матрицу. Выходна  щина 5 д ещифратора подсоединена к элементам И 7, 8, а выходна  шина б дешифратора подключена к элементам И 9, 10 Выходами 11, 12 управл ютс  соответствующие перезар дные тиристоры на первой ступени регулировани , а выходами 13, 14 соответствующие силовые тиристоры импуль ного преобразовател . Кроме того, дешифратор 4 св зан с выходами рбвер сивного счетчика управлени  15, а вы ходными шинами. 16, 17 - с реверсивньгм счетчиком управлени  15 и с триггером зна ка 18, который раздельными выходами 19, 20 св зан со входами элементов И 7, 8, 9, 1О, 21, 22, 23, 24. Выходы же элементов И 21, 22 подключены к шине 2 5 на бора позиций реверсивного счетчика управлени  15, а выходы элементов И 23, 24 подсоединены к шине 26 возврата позиций. Управл ющий блок 27 шиной набора позиций 2 св зан, с элементами И 23, 22 шиной возврата позиций 29 - с элементами И 21, 24, а выходом 30 подключен к раздельному ;входу триггера знака 18 и выходом 31 к задающему генератору 1 и креверсивномусчетчику управлени . Устройство работает следующим образом Управ/ыкмдий блок 2.7 дл  подготовки схемы к работе первоначально по выходу 31 подает поте1щиальный сигнал на задающий ген ратор 1, блокирующий его работу, и на певерсивный счетчик управлени  15, устанав . ливаюший триггеры в исходное состо5шие, 06ответствующее начальному на первой ступеИИ .регулировани . Одновреметго с управл ющего блока 27 по выходу 3О подаетс  сигнал на триггер злака 18, устанавливающий I его в устойчивое состо ние, при котором по в л етс  сигнал на раздельном выходе 19 и далее - на элементах И 7, 9, 21, 23. Реверсивный счетчик 15 устанавливаетс  в такое состо ние, при котором обеспечиваетс  максимальное смещение между импульсами , идущими с тактового счетчика 2 импульсов и идущими по выходам 11 12. При сн тии управл ющим блоком 27 сигнала с выхода 31 в работу вступает задающий генератор 1, который подает импульсы с заданной частотой на тактовый счетчик 2 импульсов. При этом на усилитель 3 импульсы поступают с последнего триггера тактового счетчика 2, сдвинутые во времеjui относительно друг друга на полпериода: следовани  импульсов. Эти импульсы с усилител  3 подаютс  на вспомогательные тиристоры моста. Выходные импульсы дешифратора 4, идущие по выходным шинам (б, б), также сдвинуты относител.ьно друг друга на поттёр иода следовани  импульсов, поступа  на элементы И соответственно 7 и 8, на другие входы которых подаетс  сигнал с йыхода 19 триггера знака 18, проход т на соответствующие перезар дные тиристоры преобразовател  по выходам 11,12. Таким образом обеспечиваетс  поочередное .переключение тиристоров преобразовател , соответствующее требуемой логике работы, а также полный предварительный перезар д коммутирующего конденсатора, что необходимо дл  получени  минимального напр жени  на -вы ходе преобразовател  на первой ступени регулироватга . На главш хе тиристоры преобразовател  управл ющие импульсы на первой ступени регулировани  не подаютс . Дл  увеличени  напр жени  на выходе преобразовател  от управл ющего блока 27 подаетс  импульс по шине набора позиций 28, который поступает на элемент И 23, на другой вход которого следует сигнал с раздельного выхода 19 триггера знака 18. С выхода элемента И 23 импульс проходит на ши-т ну 26 возврата позиций. Триггеры счетчика измен ют свое состо ние таким образом, что величина смещеш  между выходными импульсами дешифратора 4 и соответствующими выходными импульсами тактового импульса уменьшайс , что приводит к увеличению выходного напр жени . По мере поступлени  импульсов по шине 28 набора позиций от управл ющего блока происходит дальнейшее увеЛ1ичение выходного напр жени . После окончани  регулировани  на первой cTyneim дл  пе- р.ехода на вторую ступень регулироваот  с дешифратора 4 по выходу (l7) подаетс  сиг- . нална реверсивный счетчик 15, перевод щий его триггеры в состо ние, соответствующее начальному на второй ступени регулировани . Кроме того, сигнал подаетс  на раздельный вход триггера знака 18, перевод щий по ледний в другое устойчивое состо ние, при ко тором сигнал с выхода 19 исчезает, а по вл етс  на выходе 20 и соответственно на эл ментах. И 8, 10, 22, 24. Дальнейшие импуль сы идущие с управл ющего блока 27 по шине набора позиций 28, проход т уже на щину набора позиций 25 реверсивного счетчика 15 через элемент И 22. При поступлении оче редных импульсов по шине набора позиций 25 происходит операци  сложени , увеличивающа  длительность импульсов. Учитыва , что на данной стадии регулировани  с выхода 20 триггера знака 18 сигнал проходит на элементы И 8, 10, в работу вступают главные тиристоры, которые управл ютс  .импульсами , идущими по выходам 13, 14, при этом перезар дные тиристоры из работы исключаютс , так как управл ющие импульсы исчезают с выходов 11, 12. Дл  снижени  напр жени  на двигателе подаетс  сигнал от управл ющего блока 27 по по шине 29 возврата позиций, который, учитыва  присутствие сигнала на раздельном выходе 20 триггера знака 18 и поступа  на элемент И 24 проходит на шину 26 возврата позиций. При этом осуществл етс  выполнение операции вычитани , т.е. происход т уменьшение рассогласовани  между импульсами , идущими с выходов усилител  3, и импуль сйми, идущими по выходам. 13, 14. После окончани  регулировани  на второй ступени дл  перехода на первую ступень регулирова-. ни   с дешифратора 4 подаетс  сигнал по выходной шине 16, который перйводит триггер знака 18 в другое устойчивое состо ние, при котором по вл етс  сигнал на его рбюдельном выходе 19 и исчезает на выходи 20. Пос ледующие импульсы, идущие по шине возврата позиций 29 управл ющего блока 27, про-ход т Через элемент И 21 на шину набора позиций 25; реверсивного счетчика 15, благо .дар  чему происходит увеличение смешени  во времени между импульсами, идущими с выходов усилител  3 и импульсами, идушимй по выходам 11, 12, т.е. происходит снижение напр жени , подводимого к двигателю. Формула изобретени  Устройство дл  управлени  тиристорно-импульсным преобразователем, содержащее задающий генератор, тактовый счетчик импульсов , дешифратор с шинами, контролируюший окончание регулировани  на первой и второй ступен х, реверсивный счетчик с шинами набора и возврата позиций, управл ющий блок с шинами набора и возврата позиций и триггер знака, отличающеес   тем, что, с целью повышени  надежности оно дополнительно снабжено элементами И, причем раздельные входы триггера знака соединены с выходными шинами дешиф|эатора , контролирующими окончание р%гулирова1ш  на первой и второй; ступен х и с выходом управл ющего блока, раздельные выходы триггера знака подключены к од1ШМ входам элементов И, которые другими входами подключены соответственно к шинам набора и возврата позиций управл ющего блока, а выходы упом нуть1Х элементов И подключены соответственно к шинам набора и возврата позиций реверсивного счетчика. Источники информации, прин тые во внимание при экспертизе: Авторское свидететшство СССР 1 36654О, кл. Н 02 р 13/16, 1969 г. The device contains zadgnuschy generator 1, a clock counter 2 pulses, amplifier 3, decoding {curtains 4, outputs 5, 6 of the decoder, the elements And 7-1O and. their outputs are 11-14, counter 15, vg: .1 running tires 16, 17 avsh-kfrpgora, .JL 8 mark trigger with separate outputs 19, 20, And 21-24 elements, set position tire 25 and return tire 26 positioning a reversible counter, control unit 27 with dialing tires 28 and returning 29 positions, outputs 30.31 of the control unit. The master oscillator 1, which is a generator of relaxation oscillations, is connected to a clock counter 2 pulses, made in the form of a binary counter and connected to the amplifier 3 by two outputs, from the outputs of which are supplied to the corresponding thyristors of the auxiliary bridge of the power pulse converter. The pulse pulse counter is also connected by 2 T1 outputs (.P is the number of triggers in the counter) with the decoder 4, which is a diode array. The output layer 5 of the separator is connected to the elements And 7, 8, and the output bus of the decoder is connected to the elements And 9, 10 The outputs 11, 12 control the corresponding rechargeable thyristors in the first control stage, and the outputs 13, 14 corresponding power pulse thyristors converter In addition, the decoder 4 is associated with the outputs of the control counter 15 and the output busbars. 16, 17 - with a reversible control counter 15 and with the trigger of sign 18, which is connected to the inputs of the elements 7, 8, 9, 1, 21, 22, 23, 24 by separate outputs 19, 20; 22 are connected to the bus 2 5 in the boom of the positions of the reversible control counter 15, and the outputs of the And 23, 24 elements are connected to the bus 26 of the return positions. The control unit 27 is connected by a bus of position set 2, with elements 23 and 22 of position return bus 29 with elements 21, 24 and output 30 connected to a separate one; sign trigger trigger 18 and output 31 to the master oscillator 1 and the control counter . The device works as follows: The Administrative Unit 2.7 to prepare the circuit for operation initially, at output 31, sends a transmitting signal to the master generator 1, which blocks its operation, and to the control counter 15, after installing. triggers to the initial state, 06 corresponding to the initial one in the first step. regulation. At the same time from the control unit 27, the output 3O is given a signal on the trigger of the cereal 18, which sets it in a steady state, in which the signal is output at the separate output 19 and then on the elements And 7, 9, 21, 23. Reverse the counter 15 is set in such a state that the maximum displacement between the pulses coming from the clock counter 2 pulses and the outputs 11 to 12 is ensured. When the control unit 27 removes the signal from the output 31, the master oscillator 1 enters, which pulses with a given frequency on the clock counter 2 pulses. In this case, the amplifier 3 pulses come from the last trigger of the clock counter 2, shifted in time relative to each other by half a period: the sequence of pulses. These pulses from amplifier 3 are fed to auxiliary thyristors of the bridge. The output pulses of the decoder 4, going through the output buses (b, b), are also shifted relative to each other on the pulse follower, arriving at elements And, respectively, 7 and 8, to the other inputs of which signal 18 from the trigger of sign 18, pass to the corresponding recharge thyristors of the converter at the outputs 11,12. In this way, alternate switching of the thyristors of the converter, which corresponds to the required operation logic, is provided, as well as a full preliminary recharge of the switching capacitor, which is necessary to obtain the minimum voltage across the converter during the first step of the regulator. The main pulses of the converter do not have control pulses at the first control stage. To increase the voltage at the converter output from the control unit 27, an impulse is fed through the set 28 bus, which goes to AND 23, the other input of which is followed by the signal from the separate output 19 of the sign trigger 18. From the output of the AND 23 element, the pulse passes -t well 26 return positions. The triggers of the counter change their state in such a way that the amount of displacement between the output pulses of the decoder 4 and the corresponding output pulses of the clock pulse decreases, which leads to an increase in the output voltage. As the pulses arrive on the set position bus 28 from the control unit, the output voltage is further increased. After the adjustment is completed, on the first cTyneim, to go to the second stage, the regulator is sent from the decoder 4 to the output (l7). There is a reversible counter 15 which translates its triggers into the state corresponding to the initial one at the second stage of regulation. In addition, the signal is applied to the separate input of the trigger of sign 18, which transfers the last to another stable state, at which the signal from output 19 disappears, and appears at output 20 and, respectively, on the elements. And 8, 10, 22, 24. Further pulses coming from control unit 27 on the set position bus 28 already pass to the set position bar 25 of the reversible counter 15 through element 22. At receipt of the next impulses on the position set bus 25 an addition operation occurs that increases the duration of the pulses. Taking into account that at this stage of regulation from the output 20 of the trigger of the sign 18, the signal passes to the elements 8, 10, the main thyristors enter, which are controlled by pulses going to the outputs 13, 14, while the recharge thyristors are excluded from the operation, since the control pulses disappear from the outputs 11, 12. To reduce the voltage on the engine, a signal is sent from the control unit 27 via the return position bus 29, which, taking into account the presence of a signal at the separate output 20 of the sign trigger 18 and input to the AND 24 element 26 bus passes rata positions. In this case, the operation of subtracting, i.e. there is a decrease in the mismatch between the pulses coming from the outputs of the amplifier 3, and the pulses that go through the outputs. 13, 14. After the end of the adjustment in the second stage, in order to go to the first stage, the adjustment is. Neither the decoder 4 sends a signal through the output bus 16, which translates the sign 18 trigger into another steady state, in which a signal appears at its spring output 19 and disappears at the output 20. Next pulses traveling through the return bus 29 unit 27, pass through element 21 and 21 on the set of positions 25; reversible counter 15, due to the fact that there is an increase in the time difference between the pulses coming from the outputs of the amplifier 3 and the pulses, which are output at the outputs 11, 12, i.e. the voltage applied to the engine decreases. Claims An apparatus for controlling a thyristor-pulse converter, comprising a master oscillator, a pulse counter, a bus decoder with tires, controlling the end of the regulation in the first and second stages, a reversing counter with dial and return tires, a control block with dial and return tires and a sign trigger, characterized in that, in order to increase reliability, it is additionally equipped with AND elements, and the separate inputs of the sign trigger are connected to the output buses of the decoder | eator Controlling termination gulirova1sh% p at the first and second; the steps and with the output of the control unit, the separate outputs of the sign trigger are connected to one I / O inputs of the AND elements, which by other inputs are connected respectively to the set and return tires of the control block, and the outputs of the mentioned AND elements AND, respectively, are connected to the set and return tires counter. Sources of information taken into account in the examination: Copyright testimony of the USSR 1 36654О, cl. H 02 p 13/16, 1969 2. .Авторское свидетельство СССР 9 Р 13/16, 197 г.2.. The author's certificate of the USSR 9 R 13/16, 197
SU7602326232A 1976-02-19 1976-02-19 Arrangement for controlling a pulsing thyristor converter SU568139A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602326232A SU568139A1 (en) 1976-02-19 1976-02-19 Arrangement for controlling a pulsing thyristor converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602326232A SU568139A1 (en) 1976-02-19 1976-02-19 Arrangement for controlling a pulsing thyristor converter

Publications (1)

Publication Number Publication Date
SU568139A1 true SU568139A1 (en) 1977-08-05

Family

ID=20649486

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602326232A SU568139A1 (en) 1976-02-19 1976-02-19 Arrangement for controlling a pulsing thyristor converter

Country Status (1)

Country Link
SU (1) SU568139A1 (en)

Similar Documents

Publication Publication Date Title
SU568139A1 (en) Arrangement for controlling a pulsing thyristor converter
US3412208A (en) Device for charging a capacitor
US4174465A (en) Signal transmitting interface system combining time compression and multiplexing
SU394907A1 (en) DEVICE FOR CONTROL OF THYRISTOR-PULSE
SU892577A2 (en) Device for charging storage battery with asymmetric current
SU913568A1 (en) Device for shaping pulse trains
SU932558A1 (en) Device for regulating magnetic carrier speed
SU886185A1 (en) Device for single-channel synchronous control of power-diode converter
SU1483438A1 (en) Multiphase pulsed voltage stabilizer
SU498695A1 (en) Device to control the direct frequency converter
SU1767666A1 (en) Autonomous invertor thyristor control device
SU566386A1 (en) Delta-modulation signal transmission system
SU1077072A1 (en) Redundancy pulse generator
SU976484A1 (en) Harmonic signal generator
SU1190558A1 (en) Three-channel redundant synchronizer
SU921028A1 (en) Device for control of gate-converter
SU752738A1 (en) Method of controlling operation of m-phase pulse-width dc converters
SU1363508A1 (en) Clock device
SU1005278A1 (en) Sawtooth voltage generator
SU1202043A1 (en) Device for phasing synchronous pulse sources
SU1265983A1 (en) Pulse discriminator with respect to repetition frequency
SU1092477A1 (en) Polyphase pulse voltage stabilizer
SU516170A1 (en) Device to control the thyristor converter
SU736341A1 (en) Digital device for control of thyristorized converter with discrete-shift pulses
SU650205A1 (en) Device for shaping control signals of inverter power-diodes with common switching unit