SU563719A1 - N-channel distributor - Google Patents

N-channel distributor

Info

Publication number
SU563719A1
SU563719A1 SU7602323860A SU2323860A SU563719A1 SU 563719 A1 SU563719 A1 SU 563719A1 SU 7602323860 A SU7602323860 A SU 7602323860A SU 2323860 A SU2323860 A SU 2323860A SU 563719 A1 SU563719 A1 SU 563719A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
channel
output
bus
Prior art date
Application number
SU7602323860A
Other languages
Russian (ru)
Inventor
Геннадий Кузьмич Кладов
Николай Иванович Могилевский
Original Assignee
Физико-Технический Институт Низких Температур Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Физико-Технический Институт Низких Температур Ан Украинской Сср filed Critical Физико-Технический Институт Низких Температур Ан Украинской Сср
Priority to SU7602323860A priority Critical patent/SU563719A1/en
Application granted granted Critical
Publication of SU563719A1 publication Critical patent/SU563719A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1one

Изобретение относитс  к автоматике.This invention relates to automation.

Известны распределители на га каналов, содержащие в каждом канале триггер с раздельными входами и схему управлени , а также шины начальной установки и импульсов тактировани  1.Distributors on a hectare of channels are known, containing in each channel a trigger with separate inputs and a control circuit, as well as tires of the initial installation and timing pulses 1.

Известен также распределитель на п каналов , содержащий в каждом канале триггер с раздельными входами и элемент НЕТ, шину начальной установки распределител , котора  подключена к еди-ничному входу триггера первого канала и к первым нулевым входам триггеров последующих каналов, шину входных импульсов, котора  подключена к входам запрета элементов НЕТ, первый вход разрешени  каждого из которых соединен с единичным выходом триггера своего канала, а выход - с единичным входом триггера последующего канала , дополнительный триггер с раздельными входами и первый дополнительный элемент НЕТ,, вход запрета которого соединен с шиной входных импульсов, а первый вход разрешени  - с единичным выходом дополнительного триггера, единичный вход которого подключен к выходу элемента НЕТ последнего канала , а нервый нулевой вход - к шине начальной установки распределител , причем выходы распределител  соединены с единичными выходами канальных триггеров, шину такто15ЫХ импульсов 2.Also known is a distributor on n channels, containing in each channel a trigger with separate inputs and a NO element, a distributor initial installation bus, which is connected to the single trigger input of the first channel and to the first zero inputs of subsequent channels, and an input pulse bus that is connected to the prohibition inputs of NO elements, the first permission input of each of which is connected to the single output of the trigger of its channel, and the output to the single input of the trigger of the subsequent channel, an additional trigger with separate The inputs and the first additional element are NO, the prohibition input of which is connected to the input pulse bus, and the first permission input - to the single output of the additional trigger, whose single input is connected to the output of the NO element of the last channel, and the nerve zero input to the initial installation bus of the distributor , moreover, the outputs of the distributor are connected to single outputs of channel triggers, the bus clock pulses 2.

Целью изобретени   вл етс  повышение помехозащищенности распределител  на п каналов .The aim of the invention is to increase the noise immunity of the distributor by n channels.

Это достигаетс  тем, что в распределителе на га каналов, содержащем в каждом канале триггеры с раздельными входами и элемент НЕТ, шину начальной установки распределител , котора  подключена к единичному входу триггера первого канала и к первым нулевым входам триггеров последующих каналов, шину входных импульсов, котора  подключена к входам запрета элементов НЕТ. первый вход разрешени  каждого из которых соединен с единичным выходом триггера своего канала , а выход - с единичным входом триггера носледующего канала, дополнительный триггер с раздельными входами и первый дополнительный элемент НЕТ, вход запрета которого соединен с шиной входных имнульсов, а первый вход разрещени  - с единичным выходом дополнительного триггера, единичный вход которого нодключен к выходу элемента НЕТ последнего канала, а первый нулевой вход - к шине начальной установкп распределител ,This is achieved by the fact that in the distributor for hectares of channels containing in each channel triggers with separate inputs and the element NO, the bus of the initial installation of the distributor, which is connected to the single input of the trigger of the first channel and to the first zero inputs of the triggers of the subsequent channels, bus of input pulses, which connected to the inputs of the prohibition of elements NO. the first resolution input of each of which is connected to a single output of a trigger of its channel, and the output to a single input of a trigger of the next channel, an additional trigger with separate inputs and the first additional element NO, the prohibition input of which is connected to the bus of input pulses, and the first input of the resolution with a single output of the additional trigger, a single input of which is connected to the output of the NO element of the last channel, and the first zero input to the bus of the initial installation of the distributor,

причем выходы распределител  соединены с единичны.ми выходами канальных триггеров, а также второй ii третий дополнительные элементы НЕТ, управл ющнй триггер, («+)разр дный делитель частоты, элемент И, нпшу тактовых импульсов и шину синхронизации.the outputs of the distributor are connected to the single outputs of channel triggers, as well as the second ii third additional NO elements, a control trigger, (“+) bit frequency divider, the AND element, the clock pulse, and the synchronization bus.

единичный выход дополнительного триггера подключен к входу разрешени  второго дополнительного элемента НЕТ, вход запрета которого Соединен с шиной синхронизации, а выход-с шиной начальной установки распределител , с входом начальной установки делител  частоты и единичным входом управл юшего триггера, счетный вход которого соединен С шиной тактовых импульсов, нулевой вход - с выходом элемента НЕТ последнего канала , а единичный выход - со счетным входом делител  частоты и с входом запрета третьего дополнительного элемента НЕТ, вход разрешени  которого подключен к выходу элемента И, а выход к шине входных импульсов, единичные выходы делител  частоты соединены с с входами элемента И, выход которого соединен с вторыми входами, разрешени  канальных и первого дополнительного элементов НЕТ, выход элемента НЕТ первого канала подключен к нулевому входу триггера этого канала, выход каждого из элементов НЕТ последующих каналов соединен с вторым нулевым входом триггера своего канала, а выход первого дополнительного элемента НЕТ подключен к второму нулевому входу дополнительного триггера .the single output of the additional trigger is connected to the enable input of the second additional element NO, whose inhibit input is connected to the synchronization bus, and the output to the initial installation bus of the distributor, to the initial installation of the frequency divider and the single input of the control trigger whose counter input is connected to the clock bus pulses, zero input - with the output of the NO element of the last channel, and a single output - with the counting input of the frequency divider and with the prohibition input of the third additional element NO, the input of The resolutions of which are connected to the output of the element I, and the output to the bus of the input pulses, the single outputs of the frequency divider are connected to the inputs of the element I, the output of which is connected to the second inputs; the trigger of this channel, the output of each element NO of subsequent channels is connected to the second zero input of the trigger of its channel, and the output of the first additional element NO is connected to the second zero input complement nogo trigger.

На чертеже представлена функциональна  схема предлагаемого распределител  на п каналов .The drawing shows a functional diagram of the proposed distributor on n channels.

Схема содержит капальный триггер 1 с раздельными входами, канальный элемент НЕТ 2, дополнительный триггер 3, первый дополнительный элемент НЕТ 4, шину 5 начальной установки распределител , шину 6 входных импульсов , второй 7 и третий 8 дополнительные элементы НЕТ, управл юш,ий триггер 9, (n-fl)-разр дный делитель 10 частоты, элемент И И, шину 12 тактовых импульсов, шину 13 синхронизации.The scheme contains a drip trigger 1 with separate inputs, channel element NO 2, additional trigger 3, the first additional element NO 4, bus 5 of the initial installation of the distributor, bus 6 input pulses, the second 7 and third 8 additional elements NO, control, trigger 9 , (n-fl) -displaced frequency divider 10, the element AND, the bus 12 clock pulses, the bus 13 synchronization.

Шина 5 начальной установки распределител  подключена к единичному входу триггера 1 первого канала и к первым нулевым входам триггеров 1 последуюпл.их каналов и дополнительного триггера 3. Шина 6 входных импульсов соединена с входами запрета канальных эле.ментов НЕТ 2 и входом запрета первого дополнительного элемента НЕТ 4. Первый вход разрешени  каждого из канальных элементов НЕТ 2 подключен к единичному выходу триггера 1 своего канала, второй вход разрешени  - к выходу элемента И II, а выход соединен с вторым нулевым входом триггера 1 своего канала и единичным входом триггера 1 последующего канала . Нервый вход разрешени  первого дополнительного элемента НЕТ 4 соединен с единичным выходом дополнительного триггера 3, второй вход разрешени  - с выходом элемента PI 11, а выход подключен к второму нулевому входу дополнительного триггера 3, единичный вход которого соединен с выходом элемента НЕТ 2 последнего канала. Выходы распределител  на п каналов соединены с единичными выходами ка-нальных триггеров I. Единичный выход дополнительного триггера 3 подключен к входу разрешени  второго дополнительного элемента НЕТ 7, вход запрета которого соединен с шиной 13 синхронизации , а выход - с шиной 5 начальной установки распределител , с единичным входом управл ющего триггера 9 и с входом начальной установки делител  10 частоты. Счетный вход управл ющего триггера 9 соединен сThe bus 5 of the initial installation of the distributor is connected to the single input of the trigger 1 of the first channel and to the first zero inputs of the triggers 1 of the subsequent channels and additional trigger 3. The bus 6 of the input pulses is connected to the inputs of the ban of the channel elements NO 2 and the input of the ban of the first additional element NO 4. The first resolution input of each of the channel elements NO 2 is connected to the unit output of the trigger 1 of its channel, the second resolution input is connected to the output of the AND II element, and the output is connected to the second zero input of the trigger 1 its channel and single trigger input 1 subsequent channel. The Nerve enable input of the first additional element NO 4 is connected to the single output of the additional trigger 3, the second permission input connects to the output of the PI element 11, and the output is connected to the second zero input of the additional trigger 3 whose single input is connected to the output of the NO element of the last channel. Distributor outputs for p channels are connected to single outputs of channel triggers I. Single output of additional trigger 3 is connected to the enable input of the second additional element NO 7, the inhibit input of which is connected to the synchronization bus 13, and the output to the bus 5 of the initial distributor installation, with a single input of control trigger 9 and with an initial setup input a frequency divider 10. The counting input of control trigger 9 is connected to

шиной 12 тактовых имульсов, нулевой вход- с выходом элемента НЕТ 2 последнего канала , а единичный выход - со счетным входом делител  10 частоты и с входом запрета третьего дополнительного элемента НЕТ 8,bus 12 clock pulses, zero input - with the output of the NO element 2 of the last channel, and a single output with the counting input of the frequency divider 10 and with the input of the prohibition of the third additional element NO 8,

вход разрешени  которого подключен к выходу элемента И 11, а выход - к шине 6 входных импульсов. Единичные выходы делител  10 частоты соединены с входами элемента Н 11.The input input of which is connected to the output of the element And 11, and the output to the bus 6 input pulses. Single outputs of the frequency divider 10 are connected to the inputs of the element H 11.

Распределитель на п каналов работает следующим образом.Distributor on n channels works as follows.

На счетный вход управл ющего триггера 9 по шине 12 тактовых импульсов непрерывноTo the counting input of the control trigger 9 via the bus 12 clock pulses continuously

поступают тактовые импульсы. Нри подаче сигнала по шине 13 синхронизации управл ющий триггер 9 через второй дополнительный элемент НЕТ 7 переходит в единичное состо ние , в результате чего тактовые импульсы начинают поступать на счетный вход делител  10 частоты и на вход запрета третьего дополнительного элемента НЕТ 8. Одновременно по шине 5 начальной установки распределител  осуществл етс  установка канальных триггеров 1 в исходное состо ние, а также установка делител  10 частоты в исходное состо ние. Вследствие этого триггер 1 первого канала переходит в единичное состо ние, а триггеры 1 остальных каналов и дополнительный триггер 3 переход т в нулевое состо ние . Нрп одновременном поступлении с единичных выходов делител  частоты единичных логических уровней на входы элемента И И на его выходе формируетс  единичный логический уровень, который подаетс  на вход разрешени  третьего донолнительного элемента НЕТ 8. В период наличи  единичного логического уровн  на входе разрешени  третьего дополнительного элемента НЕТ 8 на шину 6 входных импульсов поступает тактовый импульс. Последний устанавливает триггер 1 второго канала в единичное состо ние и переводит триггер 1 первого канала в нулевое состо ние. С приходом очередного тактового импульса с выхода третьего дополнительного элемента НЕТ 8 в единичное состо ние переходит триггер 1 третьего канала, а триггер 1 второго канала - в нулевое состо ние и т. д. Единичный логический уровень с выхода элемента НЕТ 2 последнего канала устанавливает триггер 1 этого канала в нулевое состо ние, а дополнительный триггер 3 - в единичное состо ние. В результате прекращаетс  поступление тактовыхclock pulses arrive. When the signal is sent via the synchronization bus 13, the control trigger 9 through the second additional element NO 7 goes into one state, as a result of which the clock pulses start to flow to the counting input of the frequency divider 10 and to the input of the third additional element NO 8. the initial installation of the distributor, the channel triggers 1 are reset to the initial state, and the frequency divider 10 is also set to the initial state. As a result, the trigger 1 of the first channel goes to the one state, and the triggers 1 of the other channels and the additional trigger 3 go to the zero state. The simultaneous arrival from the single outputs of the frequency divider of single logical levels to the inputs of the AND element And at its output a single logical level is formed, which is fed to the resolution input of the third additional element NO 8. In the period of a single logical level at the resolution input of the third additional element NO 8 on Bus 6 input pulses clock pulse. The latter sets the trigger 1 of the second channel to one state and sets the trigger 1 of the first channel to the zero state. With the arrival of the next clock pulse from the output of the third additional element NO 8, the trigger 1 of the third channel goes into one state, the trigger 1 of the second channel goes to the zero state, etc. The unit logic level from the output of the NET element 2 sets the trigger 1 This channel is in the zero state, and the additional trigger 3 is in the single state. As a result, the clock flow is terminated.

импульсов на счетный вход делител  10 частоpulses on the counting input of the divider 10 often

SU7602323860A 1976-02-20 1976-02-20 N-channel distributor SU563719A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602323860A SU563719A1 (en) 1976-02-20 1976-02-20 N-channel distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602323860A SU563719A1 (en) 1976-02-20 1976-02-20 N-channel distributor

Publications (1)

Publication Number Publication Date
SU563719A1 true SU563719A1 (en) 1977-06-30

Family

ID=20648702

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602323860A SU563719A1 (en) 1976-02-20 1976-02-20 N-channel distributor

Country Status (1)

Country Link
SU (1) SU563719A1 (en)

Similar Documents

Publication Publication Date Title
SU563719A1 (en) N-channel distributor
SU604154A1 (en) N-channel ring distributor
SU411648A1 (en)
SU1297232A1 (en) Serial code-to-parallel code converter
SU1182667A1 (en) Frequency divider with variable countdown
SU822333A1 (en) Pulse discriminator
SU516036A1 (en) Ring Type Binary Coder
SU779904A1 (en) Device for discrete regulating of phase
SU1148022A2 (en) Pulse distributor
SU731604A2 (en) Timing device with proportional control
SU1550503A1 (en) Device for shaping clock signals
SU1169170A1 (en) Digital code-to-pulse repetition frequency converter
SU515262A1 (en) Single pulse shaper
SU1287259A1 (en) Generator of quasiregular pulses
SU1228248A1 (en) Multichannel device for generating delayed pulses
SU485437A1 (en) Cycle generator
SU1444939A1 (en) Variable-countdown frequency divider
SU552721A1 (en) Phase Start Device
SU410382A1 (en)
SU947952A2 (en) Pulse duration discriminator
SU1140234A2 (en) Pulse sequence generator
SU516183A1 (en) Multichannel pulse generator
SU764131A1 (en) Multichannel switching device with variable inquiry cycle
SU1515396A1 (en) Device for shaping video signal of inclined lines
SU502385A1 (en) Product counting device