SU551801A1 - Преобразователь врем -код - Google Patents

Преобразователь врем -код

Info

Publication number
SU551801A1
SU551801A1 SU2150769A SU2150769A SU551801A1 SU 551801 A1 SU551801 A1 SU 551801A1 SU 2150769 A SU2150769 A SU 2150769A SU 2150769 A SU2150769 A SU 2150769A SU 551801 A1 SU551801 A1 SU 551801A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
input
outputs
elements
Prior art date
Application number
SU2150769A
Other languages
English (en)
Inventor
Вячеслав Алексеевич Королев
Анатолий Васильевич Тарасенко
Мирослав Иванович Гойса
Анатолий Яковлевич Мазалов
Евгений Петрович Миронов
Original Assignee
Предприятие П/Я Р-6324
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6324 filed Critical Предприятие П/Я Р-6324
Priority to SU2150769A priority Critical patent/SU551801A1/ru
Application granted granted Critical
Publication of SU551801A1 publication Critical patent/SU551801A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

(54) ПРЕОБРАЗОВАТЕЛЬ ВРЕМЯ-КОД первыми входами первого и второго интерпол тора , выход второго компаратора подключен через элемент задержки кодовой частоты к вторым входам первого и второ го интерпол торов, а к их {третьим входам и входу элемента задержки счетной частоты - непосредственно, выход которого соединен с первыми входами элементов tt-HE, своими выходами соединенных с входами элементов ИЛИ, второй и третий входы соответствующих элементов И-НЕ соединены с выходами .второго интерпол тора ,, а четвертые входы с выходами первого и второго интерпол торов Ьоответствеи но, а оба входа регистра младших разр до св заны с выходами шифратора, входы кото торого подключены к первому и второму интерпол торам, содержащим по три три гера, элемент ИЛИ - НЕ, элемент И и элемент задержки, причем входы трй геров 5тл ютс  входами интерпол торов Первый выход первого триггера подклю чей к входу шифратора непосредственно и через элемент задержки к четве тому входу элемента И-НЕ, второй выход первого триггера соединен с первым входом элемента И, выход которого соединен с вторым входом элемента И-НЕ, выходы второго и третьего триггеров соединены с входами шифратора непосредственно и через элемент ИЛИ-НЕ с вторым входом элемента И. На фиг. 1 представлена блок-схема устройства; на фиг. 2 и 3 - временные диаграммы, по сн ющие работу преобразовател . Преобразователь врем -код содержит автогенератор 1 синусоидальных колебаний, компаратор 2 с инверсным выходом, компаратор 3 с пр мым выходом, элемент 4 задержки кодовой частоты, триггеры 5-10 элементы ИЛИ-НЕ 11, 12, элементы 13, 14 задержки сигнала триггера, элементы И 15, 16 шифратор 17, элемент 18 задержки счетной частоты, элементы И-НЕ 19, 20, элемент ИЛИ 21, счетчик 22, регистр 23 младших разр дов. Триггеры 5-10 и элементы 11-16 образуют первый и второй интерпол торы. Преобразователь работает следующим образом. Синусоидальные колебани  с периодом ТК (см. фиг. 2), вырабатываемые авт генератором 1, поступают на инверсные входы компараторов 2,3, на выходах которых формируютс  кодовые импульсные последовательности Tj и Гд (см. фиг. 3),причем временные параметры Г и Гр регулируютс  изменением напр5окений порога ерабатывани , задаваемых по eropowty входу, компараторов, С выхода компаратора 3 импульсна  последовательность F поступает на элемент 4 задержки кодовой ча( .готы с временем задержки -Т,/4 J на его выходе формируетс  кодова  импульона  последовательность Р, Последовательность Р. поступает на D -входы триггеров 5 и би через элемент 18 задержки счетной частоты, врем  задержки которого равно времени прохождени  импульсных сигналов по цеп м интерпол торов, идет на один из входов элементов И-НЕ 19, 20; F поступает на D -входы триггеров 7 и Ву j Гд поступает на D-входы триггеров 9 и ю. Триггеры 5, 7, 9 первого Интерпола-. тора управл ютс  по С-входу стартовым импульсом и дают разрешение на прохождение счетных импульсов на счетчик, причем разрешение на элементы 19, 20 с триггера 5 проходит через элемент 13 задержки сигнала триггера, врем  задержки которого равно - , команды с единичных выходов триггеров 7 и 9 через элемент ИЛИ-НЕ 11 поступают на элемент И 15, который по второму входу управл етс  сигналом с инвероного выхода триггера 5 и с выхода элемента 15 без задержки приходит на один из входов элемента И-НЕ 20. Триггеры 6, 8, 1О второго интерпол тора управл ютс  по С-входу стоповым импульсом и дают запрет на прохождение счетных импульсов на счетчик , причем запрет с триггера 6 приходит на элементы И-НЕ 19, 20 через мент задержки команды триггера 14, Цт задержки которого t .Команды запрета с нулевых выходов триггеров 8, 10 через элемент ИЛИ-Н-Е 12 поступают на элемент И 16, который по второму входу управл етс  сигналом с инверсного выхода триггера бис выхода элемента И 16 приходит без задержки на элементы И-НЕ 19, 2О. Последовательность импульсов с выходов лементов 19, 20 поступает на счетчик 22 ерез элемент ИЛИ 20. Сигналы с единичных плеч триггеров -1О подаютс  на входы шифратора 17, де на выходе формируетс  код младших азр дов, который записываетс  в регистр 3. В исходном состо нии все триггеры обнулены. ЕСЛИ стартовый импульс прихо-. ит в момент действи  импульса последоательности 17, то триггер 5 устанавлиаетс  в единичное состо ние и дает азрещение на элемент И-НЕ 19, через лемент 13 задержки. Нулевой потенциал
с другого плеча триггера 5 дает запрет на прохождение сигналов с триггеров 7 и 9, при этом счетчик начинает отсчет с целого последующего импульса последовательности Г .
Если стартовый импульс приходит в паузу между импульсами последовательности Г.,то разрешение на элемент И-НЕ приходит без задержки с триггеров 7 или 9, при этом счетчик срабатывает от целого последующего импульса последовательности Р.Если стоповый импульс приходит в момент действи  импульса последовательности триггер 6 устанавливаетс  в единичное состо ние и с нулевого выхода дает запрет на элементы И-НЕ 19, 2О через элемент 14 задержки и этим же сигналом запрещает прохождение команд с триггеров 8 и Ю, при этом счетчйкюднрзначно подсчитает импульс последовательности Г,во врем  действи  которого приходит стоповый импульс.
Если стоповый импульс приходит в паузу последовательности Fj то запрет на элементы И-НЕ 19, 20 поступает с триггеров 8, 1О, без задержки, причем следую щий по времени за стоповым импульсом импульс последовательности не будет воздействовать на вход счетчика и не внесет ошибку в процесс измерени .

Claims (2)

  1. Формула изобретени  1. Преобразователь врем -код, содержа- щий шифратор, счетчик, элемент ИЛИ, выход которого соединен с входом счетчика отличающийс  тем, что, с целью увеличени  точности измерени , он снабжен автогенератором синусоидальных колебаний, двум  компараторами, элементо задержки кодовой частоты, элементом задержки счетной частоты, двум  элементами И-НЕ, регистром младших разр дов и двум  интерпол торами, первый из
    которых подключен к источнику стартового импульса, ;а второй - к источнику стопового импульса, причем выход автогенератора синусоидальных колебаний;соединен с первыми входами первого и второго компараторов , выход первого компаратора соединен с первыми входами первого и второго интерпол тора, выход | второго компаратора подключен через элемент задержки кодовой частоты к вторым входам первого и второго интерпол торов, а к их третьим входам и входу элемента задержки счетной частоты непосредственно, выход которого соединен с первыми входами эле- ментов И-НЕ, своими выходами соединенных с входами элементов ИЛИ, второй и третий входы соответствующих эле ментов И-НН соединены с выходами второго интерпол тора, а четвертые входы с выходами первого и второго интерпол торов соответственно, а оба входа регистра младших разр дов св заны с выходами шифратора , входы которого подключены к первому и второму интерпол торам.
    5
  2. 2. Устройство по п. 1, отлича ю- ш е е с   тем, что первый и второй интерпол торы содержат по три триггера, элемент ИЛИ-1Ш, элемент И и элемент задержки , причем входы триггеров  вл ютс  вхо0 дами интерпол торов, первый выход первого триггера подключен к входу шифратора непосредственно, и через элемент задержки к четвертому входу элемента И-НЕ, второй выход первого триггера соединен с первым входом элемента И, выход которого соединен с вторым входом элемента И-HIZ, выходы второго и третьего триггеров соединены с входами шифратора пепосредстпоино и через элемент ИЛИ-ViE с вторым входом элемента И. Источники информации, прин тые во внимание пр экспертизе: 1. Современна   дерна  электроника, т. 1, М., стр. 245, рис. 2. ф1/г.1 Nx Второй интерпол тор
    Фиг.
SU2150769A 1975-07-04 1975-07-04 Преобразователь врем -код SU551801A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2150769A SU551801A1 (ru) 1975-07-04 1975-07-04 Преобразователь врем -код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2150769A SU551801A1 (ru) 1975-07-04 1975-07-04 Преобразователь врем -код

Publications (1)

Publication Number Publication Date
SU551801A1 true SU551801A1 (ru) 1977-03-25

Family

ID=20624831

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2150769A SU551801A1 (ru) 1975-07-04 1975-07-04 Преобразователь врем -код

Country Status (1)

Country Link
SU (1) SU551801A1 (ru)

Similar Documents

Publication Publication Date Title
SU551801A1 (ru) Преобразователь врем -код
US4722094A (en) Digital rate detection circuit
KR950006468A (ko) 주기측정장치
US3675047A (en) Precision pulse generator
SU1238194A1 (ru) Умножитель частоты
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU1471148A1 (ru) Цифровой фазометр-частотомер
SU1566375A1 (ru) Измеритель площади электрического импульса
SU1381419A1 (ru) Цифровой измеритель длительности временных интервалов
SU1479913A2 (ru) Устройство дл измерени временных интервалов
SU1320770A1 (ru) Цифровой фазометр мгновенных значений
SU488158A1 (ru) Устройство дл непрерывного измерени периода следовани импульсов
SU1116548A1 (ru) Устройство дл обнаружени ошибок регенератора
RU2149436C1 (ru) Рециркуляционный измеритель длительности импульсов
SU1417173A2 (ru) Фазоимпульсный дискриминатор
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
SU786009A2 (ru) Управл емый делитель частоты
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU1170372A1 (ru) Устройство дл измерени частоты следовани импульсов
SU1368852A1 (ru) Устройство дл измерени временных интервалов
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU993196A1 (ru) Устройство дл измерени длительности импульсов
SU457966A1 (ru) Устройство дл измерени временных интервалов
SU945818A1 (ru) Цифровой частотомер
SU1307439A1 (ru) Измеритель временных интервалов