SU551797A1 - Device for isolating extremes of time intervals - Google Patents

Device for isolating extremes of time intervals

Info

Publication number
SU551797A1
SU551797A1 SU2165538A SU2165538A SU551797A1 SU 551797 A1 SU551797 A1 SU 551797A1 SU 2165538 A SU2165538 A SU 2165538A SU 2165538 A SU2165538 A SU 2165538A SU 551797 A1 SU551797 A1 SU 551797A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
pulse
code
Prior art date
Application number
SU2165538A
Other languages
Russian (ru)
Inventor
Ростислав Степанович Ермолов
Ромил Алексеевич Ивашев
Геннадий Федорович Морозов
Original Assignee
Предприятие П/Я Г-4377
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4377 filed Critical Предприятие П/Я Г-4377
Priority to SU2165538A priority Critical patent/SU551797A1/en
Application granted granted Critical
Publication of SU551797A1 publication Critical patent/SU551797A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ВЫДЕЛЕНИЯ ЭКСТРЕМУМОВ ВРЕМЕННЫХ ИНТЕРВАЛОВ(54) DEVICE FOR ISOLATING EXTREMUMS OF TEMPORARY INTERVALS

прета, первый выход блока синхронизации соединен с тактовым входом выходного триггера и с первым входом логического элемента, второй выход соединен с упра&л ющим входом регистра, а третий выход соединен с установочным входом счетчика и с одним из входов триггера фиксации равенства кодов, блок сравнени  кодов включен между кодовыми выходами счетчика и регистра, а элемент запрета - между другим входом триггера фиксации равенства кодов с одной стороны и выходом блока сравнени  кодов и вторым входом логического элемента с другой стороны, третий вход логического элемента соединен со входом выходного формировател  и с выходом выходного триггфа, управл ющий вход которого подключен к выходу триггера фиксации равенства кодов.Preta, the first output of the synchronization unit is connected to the clock input of the output trigger and to the first input of the logic element, the second output is connected to the control & register input, and the third output is connected to the installation input of the counter and one of the equalization trigger inputs, the comparison unit codes are connected between the code outputs of the counter and the register, and the prohibition element is between the other input of the equality fixation trigger on the one hand and the output of the code comparison block and the second input of the logic element on the other side The third input of the logic element is connected to the input of the output driver and to the output of the output trigger, the control input of which is connected to the output of the equality fixation trigger.

На чертеже представлена структурна  электрическа  схема устройства дл  выделени  экстремумов временных интервалов.The drawing shows a structural electrical circuit of the device for isolating the extremes of time intervals.

Устройство дл  вьщелени  экстремумов временных интервалов содержит входной формирователь 1, один вход 2 которого подключен к источнику измер емого сигнала (на схеме не показан), а вход 3 соединен с источником управл ющих сигналов (на схеме не показан), управл емый генератор 4 со счетчиком 5 на выходе, регистр 6, подключенный к кодовому выходу счет чика 5, и логический элемент 7.The device for measuring the extremes of the time intervals contains an input driver 1, one input 2 of which is connected to the source of the measured signal (not shown), and input 3 connected to the source of control signals (not shown), controlled generator 4 with a counter 5 at the output, register 6, connected to the code output of the counter 5, and logic element 7.

В устройство введены блок синхронизации 8, блок сравнени  кодов 9,элемент запрета 1О, выходной триггер 11 и выходной формирователь 12, триггер 13 фиксации равенства кодов.A synchronization unit 8, a code comparison unit 9, an inhibit element 1O, an output trigger 11 and an output driver 12, an equality equality fixation trigger 13 are entered into the device.

Первый выход входного формировател  1 соединен со входом управл емого генератора 4, а второй выход соединен с первым входом блока синхронизации 8, второй вход которого подключен к выходу управл емого генератора 4 и к управл ющему входу элемента запрета 10. Первый выход блока синхронизации 8 соединен с тактовым входом выходного триггера 11 и с первым, входом логического элемента 7. Второй выход блока синхронизации 8 соединен с управл ющим входом регистра 6, а третий выход соединен с установочным входом счетчика 5 и с одним из входов триггера 13 фиксации равенства кодов.The first output of the input shaper 1 is connected to the input of the controlled generator 4, and the second output is connected to the first input of the synchronization unit 8, the second input of which is connected to the output of the controlled generator 4 and to the control input of the inhibit element 10. The first output of the synchronization unit 8 is connected to a clock input of the output trigger 11 and with the first input of the logic element 7. The second output of the synchronization unit 8 is connected to the control input of the register 6, and the third output is connected to the installation input of the counter 5 and to one of the inputs of the trigger 13 iksatsii equality codes.

Блок сравнени  кодов 9 включен между кодовыми выходами 14 и 15 счетчика 5 и регистра 6. Элемент запрета 10 включен между другим входом триггера фиксации равенства кодов 13 с одной стороны и выходом блока сравнени  кодов 9 и вторым входом логического элемента 7 с другой стороны.The code comparison block 9 is connected between code outputs 14 and 15 of counter 5 and register 6. Prohibition element 10 is connected between another input of equality equality fixation 13 on the one hand and the output of code comparison block 9 and the second input of logic element 7 on the other side.

Третий вход логического элемента 7 соединен со входом выходного формировател  12 и с выходом выходного триггера 11, управл ющий вход которого подключен к выходу триггера 13 фиксации равенства кодов.The third input of the logic element 7 is connected to the input of the output driver 12 and to the output of the output trigger 11, the control input of which is connected to the output of the trigger 13 for fixing equality of codes.

Устройство дл  выделени  экстремумов временных интервалов работает следующим образом.A device for isolating the extremes of the time intervals works as follows.

Рассмотрим, когда контролируемый (измер емый ) сигнал поступает на вход 2 входного формировател  1 и представл ет собой периодическую последовательность импульсов, а на вход 3 поступает управл ющий сигнал, соответствующий логической единице. Этот сигнал проходит на первый выход входного формировател  1 и поступает на вход управл емого генератора 4, разблокиру  его выход. Импульсы образцовой частоты, имеющие форму меандра , поступают с выхода управл емого генератора 4 на счетный вход счетчика 5, на управл ющий вход элемента запрета 1О и на вход блока синхронизации 8. Счетчик 5 срабатывает по переднему фронту импульса генератора 4, а элемент запрета 1О разблокируетс  в паузе между импульсами образцовой частоты. Код числа, набираемого счетчиком 5, непрерывно сравниваетс  блоком сравнени  кодов 9 с кодом, хранимым в регистре 6. При равенстве кодэв сигнал с выхода блока сравнени  кодов 9 в паузе между импульсами образцовой частоты проходит через разблокированный на врем  паузы элемент запрета 10 на едининый вход триггера 13 фиксации равенства кодов и устанавливает его в единичное состо ние.Consider when the monitored (measured) signal arrives at input 2 of input shaper 1 and is a periodic sequence of pulses, and input 3 receives a control signal corresponding to a logical unit. This signal passes to the first output of the input shaper 1 and enters the input of the controlled generator 4, unblocking its output. Pulses of exemplary frequency, having the form of a meander, are fed from the output of the controlled generator 4 to the counting input of counter 5, to the control input of prohibition element 1O and to the input of synchronization unit 8. Counter 5 triggers on the leading edge of the generator pulse 4, and prohibition element 1O unlocks in the pause between pulses of exemplary frequency. The code of the number dialed by the counter 5 is continuously compared by the code 9 comparison unit with the code stored in register 6. When the codecs are equal, the signal from the output of the code comparison block 9 in the pause between the pulses of the exemplary frequency passes through the prohibition element 10 to the single trigger input 13 fixing the equality of the codes and sets it to one.

На втором выходе входной формировател 1 формирует узкие пр моугольные импульсы с периодом следовани , равным периоду следовани  импульсов на входе 2.At the second output, the input shaper 1 generates narrow rectangular pulses with a follow-up period equal to the follow-up period of the pulses at input 2.

Claims (1)

Пусть на втором выходе входного формировател  1 по вл етс  импульс. Этот импульс проходит на первый вход блока синхронизации 8, на второй вход которогонепрерывно поступают импульсы образцовой частоты. Блок синхронизации 8 по заднему фронту импульса на своем первом входе в первой же паузе импульсов образцовой частоты, поступающих на второй его вход, формирует на своем первом выходе импульс, который поступает на тактовый вход выходного триггера 11 и на первый вход логического элемента 7. При этом выходной триггер 11 устанавливаетс  в состо ние, соответствующее состо нию триггера 13 фиксации равенства кодов. Логический элемент 7 формирует имь пульс на выходе 16, если триггер 11 устанавливаетс  в единичное состо ние или импульс на выходе 17, если триггер 11 устанавливаетс  в нулевое состо ние. Импульсы на выходах 16 и 17 логического элемента 7 не по вл ютс , если в рассматриваемый момент на его второй вход поступает сигнал с выхода блока сравнени  кодов 9. По заднему фронту им пульса на первом выходе блока синхронизации 8 формируетс  импульс на его втор выходе. По этому импульсу, поступающему на управл ющий вход регистра 6, код с кодового выхода 14 счетчика 5 записывае с  в регистр 6, Первый же импульс образцовой частоты после окончани  паузы проходит на третий выход блока синхронизации 8 и сбрасывае счетчик 5 в исходное нулевое состо ние, исключа  младший разр д, устанавливаемы в единичное состо ние. Одновременно импульс с третьего выхода блока синхронизации 8 устанавливает триггер фиксации равенства кодов 13 в состо ние, соответствующее нулевому СИ1 налу на его выходе. Следующую серию импульсов блок синхронизации 8 формирует при по влении следующего импульса на его первом входе. Далее все процессы повтор ютс . Формула изобретени  Устройство дл  выделени  экстремумов временных интервалов, содержащее входной формирователь, один вход которого подключен к источнику измер емого сигнала , а другой соединен с источником управл ющих сигналов, управл емый генератор со счетчиком на выходе,регистр, подклю - ченный к кодовому выходу счетчика, и логический элемент, отличающеес  тем, что, с целью обеспечени  след щего режима контрол  и различени  максимума и минимума сигнала, в него введены блок синхронизации, блок сравнени  кодов, элемент запрета, триггер фиксации равенства кодов, выходной триггер и выходной формирователь, причем первый выход входного формировател  соединен со входом управл емого генератора, а второй выход соединен с первым входом блока синхронизации, второй вход которого подключен к выходу управл емого генератора и к управл ющему входу элемента запрета , первый выход блока синхронизации соединен с тактовым входом выходного триггера и с первым входом логического элемента, второй выход соединен с управл ющим входом регистра, а третий выход соединен с установочным входом счетчика и с одним из входов триггера фиксации равенства кодов, блок сравнени  кодов включен между кодовыми выходами счетчика и регистра, а элемент запрета - между другим входом триггера фиксации равенства кодов с одной стороны и выходом блока сравнени  кодов и вторым входом логического элемента с другой стороны, третий вход логического элемента соединен с входом выходцого формировател  и с выходом выходного триггера, управл ющий вход которого подключен к выходу триггера фиксации равенства кодов. Источники информации, прин тые во внимание при экспертизе: 1.Патент Японии КЬ 48-35О12, кл. 01R 23/02, 25.1О.74. 2,Авторское свидетельство СССР № 409188 М. кл.&04 F11/O8, 22.08.1974 (прототип).Let a pulse appear at the second output of the input driver 1. This pulse passes to the first input of the synchronization unit 8, to the second input of which continuous pulses of exemplary frequency arrive. The synchronization unit 8 on the falling edge of the pulse at its first input in the first pause of pulses of the reference frequency, arriving at its second input, forms at its first output a pulse that arrives at the clock input of the output trigger 11 and at the first input of the logic element 7. the output trigger 11 is set to a state corresponding to the state of the trigger 13 fixing equality of codes. The logic element 7 generates pulse at the output 16, if the trigger 11 is set to one state or a pulse at the output 17, if the trigger 11 is set to the zero state. The pulses at the outputs 16 and 17 of the logic element 7 do not appear if at the considered moment a signal from the output of the code comparison unit 9 arrives at its second input. On the falling edge of the pulse, a pulse is formed at the second output of the synchronization unit 8 at its second output. This impulse arriving at the control input of register 6, code from code output 14 of counter 5 is written to register 6, the first pulse of the reference frequency after the end of the pause passes to the third output of synchronization unit 8 and resets counter 5 to its initial zero state, excluding the least significant bit, set to one state. At the same time, the pulse from the third output of the synchronization unit 8 sets the trigger for fixing the equality of the codes 13 to the state corresponding to zero SI1 at its output. The synchronization block 8 forms the next pulse train when the next pulse appears at its first input. Then all the processes are repeated. The invention The device for selecting the extremes of time intervals, containing an input driver, one input of which is connected to the source of the measured signal and the other connected to the source of control signals, a controlled generator with an output counter, a register connected to the code output of the counter, and a logic element, characterized in that, in order to provide a follow-up control mode and distinguish the maximum and minimum of the signal, a synchronization unit, a code comparison unit, a prohibition element, a trigger are entered into it. p fixing the equality of codes, the output trigger and the output driver, the first output of the input driver is connected to the input of the controlled generator, and the second output is connected to the first input of the synchronization unit, the second input of which is connected to the output of the controlled generator and to the control input of the prohibition element, the first output of the synchronization unit is connected to the clock input of the output trigger and to the first input of the logic element, the second output is connected to the control input of the register, and the third output is connected to the control input the counter stroke and one of the inputs of the equality commit commit code, the code comparison block is connected between the code outputs of the counter and the register, and the prohibition element between the other equality input trigger trigger on the one side and the output of the code comparison block and the second input of the logic element on the other hand The third input of the logic element is connected to the input of the output driver and to the output of the output trigger, the control input of which is connected to the output of the equality fixation trigger. Sources of information taken into account in the examination: 1. Japan patent КЬ 48-35О12, cl. 01R 23/02, 25.1O.74. 2, USSR Copyright Certificate No. 409188 M. CL. &Amp; 04 F11 / O8, 08.22.1974 (prototype). I.I.
SU2165538A 1975-08-05 1975-08-05 Device for isolating extremes of time intervals SU551797A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2165538A SU551797A1 (en) 1975-08-05 1975-08-05 Device for isolating extremes of time intervals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2165538A SU551797A1 (en) 1975-08-05 1975-08-05 Device for isolating extremes of time intervals

Publications (1)

Publication Number Publication Date
SU551797A1 true SU551797A1 (en) 1977-03-25

Family

ID=20629562

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2165538A SU551797A1 (en) 1975-08-05 1975-08-05 Device for isolating extremes of time intervals

Country Status (1)

Country Link
SU (1) SU551797A1 (en)

Similar Documents

Publication Publication Date Title
SU551797A1 (en) Device for isolating extremes of time intervals
SU907778A1 (en) Random time interval sensor
SU1381419A1 (en) Digital time interval counter
SU785978A1 (en) Device for tolerance checking of pulse repetition frequency
SU790231A1 (en) Pulse train monitoring device
SU1008893A1 (en) Pulse train generator
SU873445A1 (en) Cycle-wise synchronization device
SU785859A1 (en) Binary train generator
SU884105A1 (en) Time interval converter
SU602911A1 (en) Time interval extreme meter
SU758498A1 (en) Pulse duration shaper
SU531270A1 (en) Device for fixing random signal centers
SU497718A1 (en) Device for generating pseudo-random signals of complex structure
SU1410268A1 (en) Device for shaping measurement pulses
SU485437A1 (en) Cycle generator
SU1056438A1 (en) Device for forming pulse sequence
SU687577A1 (en) Device for obtaining the difference between two pulse trains
SU744684A1 (en) Pseudorandom signal generator
SU883859A1 (en) Multi-range digital time interval meter
SU917172A1 (en) Digital meter of time intervals
RU1789985C (en) Analog signals identificator
SU1140060A2 (en) Device for digital representation of electric pulse shape
SU921095A1 (en) Frequency divider
SU1062696A1 (en) Random event flow generator
SU677087A1 (en) Arrangement for comparing frequencies of two pulse trains