На суммирующий вход счетчика 3 в дополнение к основной входной последовательности импульсов подаетс разность между входной последовательностью и выходной последовательностью с выхода блока вычитани 1. В первый момент времени, когда разность велика , код в счетчике увеличиваетс в два раза быстрее, чем при одном основном сигнале . Разность с течением времени уменьшаетс . Когда x z, на выходе блока 1 веро тность по влени импульсов равна нулю. Веро тность по влени импульсов на выходеTo the summing input of counter 3, in addition to the main input pulse sequence, the difference between the input sequence and the output sequence from the output of the subtractor 1 is applied. The difference decreases over time. When x z, at the output of block 1, the probability of the appearance of pulses is zero. The probability of the appearance of pulses at the output
блока сравнени 4 равна Посто нна времени равна т. е. в два раза меньше, чем Т известного интегратора . Элемент задержки 2 устран ет уменьшение суммы из-за совпадений импульсов входных последовательностей.Comparison unit 4 is equal to. The time constant is equal to i. e., two times less than T of the known integrator. The delay element 2 eliminates the reduction in sum due to the coincidence of the pulses of the input sequences.
Предмет изобретени Subject invention
Стохастический интегратор, содержаш,ий генератор случайных чисел, источник входного сигнала, реверсивный счетчик, первый суммируюп1ий вход которого подключен к выходу источника входного сигнала, блок сравнени , первый вход которого подключен к выходу реверсивного счетчика, второй - к выходу генератора случайных чисел, а выход - к вычитаюш,ему входу реверсивного счетчика , отличаюш,ийс тем, что, с целью повышени быстродействи интегратора, он содержит блок вычитани , первый вход которого соединен с выходом источника входного сигнала, а второй - с выходом блока сравнени , элемент задержки, вход которого соединен с выходом блока вычитани , а выход - со вторым суммируюшим входом реверсивного счетчика.A stochastic integrator, containing a random number generator, an input source, a reversible counter, the first summed input of which is connected to the output of an input source, a comparator unit, the first input of which is connected to the output of a reversible counter, the second - to the output of a random number generator, and the output - to subtract, to him the input of the reversible counter, is different, because, in order to increase the speed of the integrator, it contains a subtractor, the first input of which is connected to the output of the input source, and the second with the output of the comparison unit, the delay element, the input of which is connected to the output of the subtraction unit, and the output with the second summing input of the reversible counter.
+ ++ +