SU479244A1 - Linear Pulse Frequency Converter - Google Patents
Linear Pulse Frequency ConverterInfo
- Publication number
- SU479244A1 SU479244A1 SU1842360A SU1842360A SU479244A1 SU 479244 A1 SU479244 A1 SU 479244A1 SU 1842360 A SU1842360 A SU 1842360A SU 1842360 A SU1842360 A SU 1842360A SU 479244 A1 SU479244 A1 SU 479244A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- code
- converter
- input
- adder
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Изобретение относитс к вычислительной технике и может использоватьс в качестве синтезатора частот.The invention relates to computing and can be used as a frequency synthesizer.
Известен линейный преобразователь код - частота импульсов, содержащий генератор тактовых импульсов, регистр, логические схемы , сумматор и схему сравнени , причем преобразуемый код через регистр и логические схемы, вторые входы которых соединены с выходом генератора тактовых импульсов, подаетс на сумматор.A known code-frequency converter is a pulsed frequency generator containing a clock pulse generator, a register, logic circuits, an adder and a comparison circuit, the code being transformed through a register and logic circuits, the second inputs of which are connected to the clock pulse output, are fed to the adder.
Однако известный преобразователь обладает низкой точностью вследствие нелинейности выходной характеристики преобразовател .However, the known converter has low accuracy due to the nonlinearity of the output characteristic of the converter.
Целью изобретени вл етс повышение точности преобразовател .The aim of the invention is to improve the accuracy of the converter.
Дл этого в него дополнительно введены преобразователь код-напр жение и линейный интерпол тор, причем выход сумматора через преобразователь код-напр жение и линейный интерпол тор, второй вход которого соединен с выходом генератора тактовых импульсов , соединен с первым входом схемы сравнени , второй вход которой соединен с опорным напр жением, а выход - с входом генератора тактовых импульсов и управл ющим входом сумматора.For this, a code-voltage converter and a linear interpolator are added to it, the output of the adder is through a code-voltage converter and a linear interpolator, the second input of which is connected to the output of the clock generator, connected to the first input of the comparison circuit, the second input of which connected to the reference voltage, and the output to the input of the clock generator and the control input of the adder.
На чертеже изображена схема преобразовател .The drawing shows a diagram of the Converter.
Преобразователь состоит из генератора 1 тактовых импульсов, выход которого соединен с вторыми входами логических схем 2, первые входы которых подсоединены к регистру 3, на который записываетс код 4. Выходы логических схем 2 через сумматор 5 соединены с входами преобразовател 6 код - напр жение , выход которого через линейный интерпол тор 7 Соединен с первым входом схемы 8 сравнени , на второй вход 9 которой подаетс посто нное опорное напр жение. Второй вход линейного интерпол тора 7 соединен с выходом генератора 1 тактовых импульсов, вход которого соединен с управл ющим входом 10 сумматора бис выходом 11 схемы 8 сравнени , который вл етс выходом всего преобразовател в целом.The converter consists of a clock pulse generator 1, the output of which is connected to the second inputs of logic circuits 2, the first inputs of which are connected to register 3, to which code 4 is written. The outputs of logic circuits 2 are connected via adder 5 to the inputs of converter 6, code - voltage, output through a linear interpolator 7 which is connected to the first input of the comparison circuit 8, to the second input 9 of which a constant reference voltage is applied. The second input of the linear interpolator 7 is connected to the output of the clock pulse generator 1, the input of which is connected to the control input 10 of the adder bis output 11 of the comparison circuit 8, which is the output of the entire converter.
Преобразователь работает следующим образом .The Converter operates as follows.
При поступлении импульса от генератора 1 тактовых импульсов открываютс логические схемы 2 и преобразуемый код 4 из регистра 3 переписываетс в сумматор 5. Показани сумматора 5 измен ютс скачкообразно в моменты поступлени тактовых импульсов, поэтому напр жение на выходе преобразовател 6 код-напр жение вл етс ступенчатым с амплитудой ступенек, определ емой значением преобразуемого кода 4, и длительностью ступенек , равной периоду Го генератора 1 тактовых импульсов. Ступенчатое напр жение с выхода преобразовател 6 код-напр жение поступает на линейный интерпол тор 7, синхронизируемый генератором 1 тактовых импульсов . Выходное линейное напр жение интерпол тора 7, соответствующее растущему показанию сумматора 5, увеличиваетс , пока не станет равным опорному напр жению, подключенному к второму входу 9 схемы 8 сравнени . При этом срабатывает схема 8 сравнени и формируетс выходной импульс, который через управл ющий вход 10 устанавливает в ноль содержимое сумматора 5 и фазирует генератор 1 тактовых импульсов так, что первый импульс выдаетс им сразу после установки сумматора 5 в ноль. Следующие импульсы формируютс в генераторе 1 тактовых импульсов с посто нным периодом То. Далее процесс преобразовани периодически повтор етс . С изменением преобразуемого кода 4 измен ютс амплитуды ступенек на выходе преобразовател 6 .код-напр жение, поэтому измен етс скорость роста линейного напр жени на выходе интерпол тора 7 и, следовательно , измен етс частота следовани импульсов на выходе 11 схемы 8 сравнени , причем в линейной зависимости от величины преобразуемого кода.Upon receipt of a pulse from the clock pulse generator 1, logic circuits 2 are opened and the converted code 4 from register 3 is written to adder 5. The readings of adder 5 change abruptly at the moments of the arrival of clock pulses, therefore the code-voltage is step-wise with the amplitude of the steps, determined by the value of the converted code 4, and the duration of the steps equal to the period Go of the generator of 1 clock pulses. A step voltage from the output of the converter 6, the code-voltage is applied to a linear interpolator 7, synchronized by the generator 1 of clock pulses. The output linear voltage of the interpolator 7, corresponding to the increasing reading of the adder 5, increases until it becomes equal to the reference voltage connected to the second input 9 of the comparison circuit 8. In this case, the comparison circuit 8 is triggered and an output pulse is formed, which, through control input 10, sets the contents of the adder 5 to zero and phases the clock pulse generator 1 so that the first pulse is given to them immediately after the adder 5 is set to zero. The following pulses are generated in the clock generator 1 with a constant period To. Further, the conversion process is periodically repeated. With a change in the converted code 4, the amplitudes of the steps at the output of the converter 6, the voltage code, change, therefore the growth rate of the linear voltage at the output of the interpolator 7 changes and, consequently, the pulse frequency at the output 11 of the comparison circuit 8, and linear dependence on the value of the converted code.
Предмет изобретени Subject invention
Линейный преобразователь код - частота импульсов, содержащий генератор тактовых импульсов, регистр, логические схемы, сумматор и схему сравнени , причем преобразуемый код через регистр и логические схемы, вторые входы которых соединены с выходом генератора тактовых импульсов, подаетс на сумматор , отличающийс тем, что, с целью повышени точности преобразовани , в него введены преобразователь код-напр жение и линейный интерпол тор, причем выход сумматора через преобразователь код-напр жение и линейный интерпол тор, второй вход которогоThe linear code-frequency converter contains a clock pulse generator, a register, logic circuits, an adder and a comparison circuit, the code being converted through a register and logic circuits, the second inputs of which are connected to the output of the clock pulse generator, characterized in that In order to improve the accuracy of the conversion, a code-voltage converter and a linear interpolator are introduced into it, with the output of the adder through a code-voltage converter and a linear interpolator, the second input of which pogo
соединен с выходом генератора тактовых импульсов , соединен с первым входом схемы сравнени , второй вход которой соединен с опорным напр жением, а выход - с входом генератора тактовых импульсов и управл ющим входом сумматора.connected to the output of the clock generator, connected to the first input of the comparison circuit, the second input of which is connected to the reference voltage, and the output to the input of the clock generator and the control input of the adder.
1 I 11 I 1
V V У VV v u v
10ten
11eleven
SttiwdSttiwd
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1842360A SU479244A1 (en) | 1972-10-30 | 1972-10-30 | Linear Pulse Frequency Converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1842360A SU479244A1 (en) | 1972-10-30 | 1972-10-30 | Linear Pulse Frequency Converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU479244A1 true SU479244A1 (en) | 1975-07-30 |
Family
ID=20530969
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1842360A SU479244A1 (en) | 1972-10-30 | 1972-10-30 | Linear Pulse Frequency Converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU479244A1 (en) |
-
1972
- 1972-10-30 SU SU1842360A patent/SU479244A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU479244A1 (en) | Linear Pulse Frequency Converter | |
GB1466832A (en) | Signal generator | |
SU447723A1 (en) | Functional frequency converter | |
SU363990A1 (en) | TIME-PULSE FUNCTIONAL CONVERTER | |
SU372675A1 (en) | PULSE GENERATOR | |
JPS568952A (en) | Multifrequency signal generating circuit | |
SU1385228A1 (en) | Frequency multiplier | |
SU377728A1 (en) | DIGITAL PROPORTIONAL AND INTEGRAL | |
JPS57204463A (en) | Time division peak-to-peak value detecting circuit | |
JPH0430813Y2 (en) | ||
SU752786A1 (en) | Code to time interval converter | |
SU665276A1 (en) | Digital meter of phase-manipulated oscillation period | |
SU628502A1 (en) | Digital linear extrapolator | |
SU398963A1 (en) | SPECIAL FORM VOLTAGE GENERATOR | |
SU402014A1 (en) | SIGNAL GENERATOR | |
SU472299A1 (en) | Stroboscopic compensation meter instantaneous values of repetitive signals | |
SU436437A1 (en) | DIGITAL AND ANALOG FUNCTIONAL CONVERTER | |
JPS5493951A (en) | Frequency digital variable pulse generator | |
SU744569A1 (en) | Frequency multiplier | |
SU1269242A1 (en) | Device for generating two-phase harmonic signals | |
SU525033A1 (en) | Digital periodometer | |
SU552665A1 (en) | Frequency multiplier | |
SU434593A1 (en) | FOLLOWING INTEGRATING ANALOG-DIGITAL CONVERTER | |
SU1200200A1 (en) | Resistance-to-frequency ratio converter | |
FR2296319A1 (en) | Digital periodic waveform generator - has counting assembly and memory store to generate preset waveform of selected period |