SU463984A1 - Multiplying-dividing device - Google Patents

Multiplying-dividing device

Info

Publication number
SU463984A1
SU463984A1 SU2006644A SU2006644A SU463984A1 SU 463984 A1 SU463984 A1 SU 463984A1 SU 2006644 A SU2006644 A SU 2006644A SU 2006644 A SU2006644 A SU 2006644A SU 463984 A1 SU463984 A1 SU 463984A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
key
multiplying
output
dividing device
Prior art date
Application number
SU2006644A
Other languages
Russian (ru)
Inventor
Леонид Наумович Карпиловский
Арнольд Абрамович Письман
Original Assignee
Предприятие П/Я В-2156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2156 filed Critical Предприятие П/Я В-2156
Priority to SU2006644A priority Critical patent/SU463984A1/en
Application granted granted Critical
Publication of SU463984A1 publication Critical patent/SU463984A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Pulse Circuits (AREA)

Description

етс  в относительную длительность импульсов -, т. е. в величину, обратную скважности . Импульсы, длительность которых пропорциональна этой величине, управл ют одновременно работой ключевой схемы 9, ключевой схемы импульсного делител  напр жени  2 и ключевыми схемами 10 и 11.in relative duration of the pulses, i.e., in the inverse of the duty cycle. The pulses, the duration of which is proportional to this value, control simultaneously the operation of the key circuit 9, the key circuit of the pulse voltage divider 2, and the key circuits 10 and 11.

Второй сомножитель поступает на вторую схему сравнени  4 и одновременно на сумматор 14. С выхода последнего напр жение в первый момент равное Ux поступает на .ключевую схему 9, и с ее выхода величина Um поступает на вход второй схемы сравнени  4 и фильтра 13. На второй схеме сравнени  величина Um сравниваетс  с величиной U , сигнал рассогласовани  отрабатываетс  след щей системой через ключевые схемы 10 или 11 в зависимости от знака сигнала рассогласовани , фильтр 13, второй усилитель 8 посто нного тока и поступает на второй вход сумматора 14. Ключевые схемы 10 или II пропускают информацию о сравнении только в моменты замыкани  ключевой схемы 9.The second factor goes to the second comparison circuit 4 and simultaneously to the adder 14. From the last output, the voltage at the first moment equal to Ux goes to the key circuit 9, and from its output the value Um goes to the input of the second comparison circuit 4 and filter 13. To the second the comparison circuit Um is compared with U, the error signal is processed by the tracking system through key circuits 10 or 11 depending on the sign of the error signal, filter 13, the second DC amplifier 8 and is fed to the second input of the adder 14. Key The new circuits 10 or II omit the comparison information only at the moments when the key circuit 9 is closed.

Таким образом, на выходе фильтра 13 после завершени  переходного процесса регулировани  устанавливаетс  величина Um, равна  величине f/.v,.Thus, at the output of the filter 13 after the completion of the transition process of regulation, the value Um is set, equal to the value f / .v ,.

Предмет изобретени Subject invention

Множительно-делительное устройство, содержащее первый источник входного сигнала.A multiplying-dividing device containing the first input source.

вход которого подключен к первому входу первой схемы сравнени , ко второму входу которой подключен импульсный делитель напр жени , выход первой схемы сравнени  через соединенные последовательно первый усилитель посто нного тока и генератор импульсов переменной скважности подсоединен к первому входу импульсного делител  напр жени , второй вход которого соединен с источником посто нного напр жени , первую ключевую схему, интегратор и вторую схему сравнени , отличающеес  тем, что, с целью повыщени  точности работы, в устройство дополнительно введен сумматор, второйthe input of which is connected to the first input of the first comparison circuit, to the second input of which a pulse voltage divider is connected, the output of the first comparison circuit through the first DC amplifier connected in series and the variable-duty cycle pulse generator connected to the first input of a pulse voltage divider with a constant voltage source, the first key scheme, the integrator and the second comparison scheme, characterized in that, in order to increase the accuracy of work, the device A second adder is entered.

усилитель посто нного тока, фильтр, втора  и треть  ключевые схемы, причем один из входов второй схемы сравнени  соединен с выходом первой ключевой схемы, второй вход - со вторым источником входного сигнала , а выход подсоединен ко входам второй и третьей ключевых схем, выходы .которых через соединенные последовательно фильтр и второй усилитель посто нного тока подключен к первому входу сумматора, второй входDC amplifier, filter, second and third key circuits, one of the inputs of the second comparison circuit is connected to the output of the first key circuit, the second input is connected to the second input source, and the output is connected to the inputs of the second and third key circuits, outputs of which through a filter connected in series and a second DC amplifier is connected to the first input of the adder, the second input

которого соединен со вторым источником входного сигнала, выход сумматора подключен ко входу первой ключевой схемы, а управл ющие входы всех ключевых схем соединены с выходом генератора импульсов переменной скважности.which is connected to the second input source, the output of the adder is connected to the input of the first key circuit, and the control inputs of all the key circuits are connected to the output of a variable duty cycle pulse generator.

SU2006644A 1974-03-18 1974-03-18 Multiplying-dividing device SU463984A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2006644A SU463984A1 (en) 1974-03-18 1974-03-18 Multiplying-dividing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2006644A SU463984A1 (en) 1974-03-18 1974-03-18 Multiplying-dividing device

Publications (1)

Publication Number Publication Date
SU463984A1 true SU463984A1 (en) 1975-03-15

Family

ID=20579035

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2006644A SU463984A1 (en) 1974-03-18 1974-03-18 Multiplying-dividing device

Country Status (1)

Country Link
SU (1) SU463984A1 (en)

Similar Documents

Publication Publication Date Title
US3316547A (en) Integrating analog-to-digital converter
SU463984A1 (en) Multiplying-dividing device
US4021658A (en) Angular rate deriving apparatus
GB1352387A (en) System for adjusting the value of a resistance to a predetermined value
SU658572A1 (en) Compensation-type pulse-time divider
SU467361A1 (en) Voltage integrator
SU557379A1 (en) Four quad replicator
SU446022A1 (en) Correction device for automatic control system
SU450190A1 (en) Device for logarithmization
SU410403A1 (en)
SU773645A1 (en) Function generator
SU558397A1 (en) The converter of the difference in durations of time intervals into the amplitude of the voltage
SU524190A1 (en) Dividing device
SU921015A1 (en) Dc drive
SU554503A1 (en) DC energy meter
SU479244A1 (en) Linear Pulse Frequency Converter
SU363990A1 (en) TIME-PULSE FUNCTIONAL CONVERTER
SU371559A1 (en) COMPARATIVE DEVICE
SU482875A1 (en) Sawtooth generator
SU599350A1 (en) Analogue-to-time interval converter
SU736120A1 (en) Pulse-time multiplying-integrating arrangement
SU721830A1 (en) Time-pulse divider
JPS5780261A (en) Trigger circuit
SU744918A1 (en) Controllable generator
SU374621A1 (en) TIME-PULSE FUNCTIONAL CONVERTER