SU411453A1 - - Google Patents

Info

Publication number
SU411453A1
SU411453A1 SU1689160A SU1689160A SU411453A1 SU 411453 A1 SU411453 A1 SU 411453A1 SU 1689160 A SU1689160 A SU 1689160A SU 1689160 A SU1689160 A SU 1689160A SU 411453 A1 SU411453 A1 SU 411453A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
counter
sequence
input
output
Prior art date
Application number
SU1689160A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1689160A priority Critical patent/SU411453A1/ru
Application granted granted Critical
Publication of SU411453A1 publication Critical patent/SU411453A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Предложенное устройство относитс  к области автоматики и вычислительной техники и может быть использовано при реализации технических средств цифровой автоматики и дискретных вычислительных устройств.
Известны устройства дл  определени  отношени  двух чисел, содержащие суммирующий счетчик, логические схемы «И, «ИЛИ.
На вход счетчика поступают импульсные сигналы исследуемой последовательности и подсчитываетс  их число за определенный интервал времени. Количество триггеров счетчика определ етс  в соответствии с величиной значени  порога, рассчитанного дл  среднего числа импульсов второй последовательности в течение указанного интервала времени, т. е. дл  вполне определенной плотности импульсов . В начале каждого интервала времени счетчик устанавливаетс  в исходное состо ние. Импульс переноса с выхода триггера старщего разр да счетчика  вл етс  признаком превыщени  величины порога отнощени  числа импульсов двух последовательностей.
Указанное устройство имеет недостаток, заключающийс  в том, что величина порога может быть рассчитана только дл  вполне определенной плотности импульсов, и поэтому правильность фиксации превыщени  порога отношением чисел импульсов двух последовательностей зависит от плотности импульсов на рассматриваемых временных интервалах. Например , если плотности импульсов обеих последотельностей увеличатс , то на выходе устройства может по витьс  сигнал превышени  порогового значени , хот  в действительности такое превыщение может и не иметь места, с другой стороны, если плотности импульсов обеих последовательностей уменьшатс , то на выходе устройства может не по витьс  сигпал превышени  порогового значени , хот  в действительности такое превышение будет иметь место.
С целью расширени  функциональных возможностей в устройство введен вычитающий счетчик, вход которого св зан с выходом схемы «И, одним из входов подключенной к щине второй последовательности импульсов, а выход сигнала переполнени  - со входом управлени  реверсивного счетчика, информационный вход которого подключен к шине первой последовательности импульсов, другой вход схемы «И соединен с выходом схемы «ИЛИ, входы которой св заны с выходами разр дов обоих счетчиков.
На чертеже представлена блок-схема предлагаемого устройства.
Устройство содержит п-разр дный реверсивный счетчик 1, S-разр дный вычитающий счетчик 2. Вход сложени  реверсивного счетчика 1 соединен с входной клеммой 3 устройства, на
которую поступают импульсы рервои последовательности . Вход цепи вычитани  реверсивного счетчика 1 соединен с выходом импульса переполнени  вычитающего счетчика 2.
Выходы всех разр дов счетчиков подключены к соответствующим входам логической схемы «ИЛИ 4. Выход схемы «ИЛИ 4 подключен к одному из входов схемы «И 5, второй вход которой соедииен со второй входной клеммой 6 устройства дл  -приема импульсов второй последовательпости.
Выход схемы «И 5 подключен ко входу вычитающего счетчика 2. Выход импульса переноса по цепи сложени  триггера старшего разр да реверсивного счетчика 1 подключен к выходной клемме 7 устройства.
Устройство работает следующим образом.
Совокупность состо ний триггеров обоих счетчиков устройства можно рассматривать как код некоторого положительного числа, старшим разр дам которого соответствуют состо ни  триггеров реверсивного счетчика 1, а младшим разр дам - состо ни  триггеров вычитающего счетчика 2. При этом нулевому числу соответствует исходное состо ние счетчиков 1, 2. Так как вычитающий счетчик 2 имеет коэффициент пересчета 2 и выход импульса переполнени  его соединен с входом цепи вычитани  реверсивного счетчика 1, то можно считать, что вес младшего разр да реверсивного счетчика равен 2. При включении устройства его исходное состо ние сохран етс  до поступлени  на клемму 3 импульсов первой последовательности, независимо от поступлени  на клемму 6 импульсов второй последовательности , так как на выходе логической схемы «ИЛИ 4 отсутствует сигнал, разрещающий прохождение импульсов второй последовательности через схему «И 5 на вход вычитающего счетчика 2. При поступлении каждого импульса первой последовательности от входной клеммы 3 на вход цепи сложени  реверсивного счетчика 1 происходит увеличение числа на 2 единиц. В результате этого триггеры счетчиков 1, 2 принимают состо ни , отличные от исходного, и на выходе логической схемы «ИЛИ 4 образуетс  сигнал, разрешающий прохождение импульсов второй последовательности от клеммы 6 через схему «И 5 на вход вычитающего счетчика 2.
При поступлении каждого импульса второй последовательности число, записанное иа счетчиках 1, 2, уменьшаетс  на единицу. При этом, благодар  включению схемы «ИЛИ 4 и схемы «И 5, уменьшение содержимого триггеров при поступлении импульсов второй последовательности .может происходить до тех пор, пока все триггеры не примут исходного состо ни . Таким образом, каждый импульс первой последовательности суммируетс  с весом 2, а каждый импульс второй последовательности вычитаетс  с весом счетчика при условии, что содержимое счетчиков отлично от нулевого.
При достаточно большой величине отношени  числа импульсов, первой последовательности к числу импульсов второй последовательности происходит переполнение реверсивного счетчика 1 по цепи сложени  и сигнал переполнени  поступает на выходную клемму 7.
AliOMeHTbi поступлени  на клемму 2 устройства импульсов первой последовательности
хаотически чередуютс  с моментами поступлени  импульсов второй последовательности на клемму 6.
Если отношение числа импульсов двух последовательностей больше, чем 1/К, то на выходе устройства вырабатываетс  импульс; если это отношение меньше, чем 1/К, то на выходе устройства импульс не вырабатываетс , т. е. пороговое значение дл  отношени  чисел импульсов двух последовательностей
равно 1/К. Пороговое значение в предлагаемом устройстве устанавливаетс  путем выбора коэффициента пересчета К 2 вычитающего счетчика 2. Число п триггеров реверсивного счетчика 1
определ етс  примен емым критерием обнаружени  превышени  отношением чисел импульсов двух последовательностей величины порога, а именно: если в первой последовательности импульсов допускаетс  поступление / импульсов подр д (без поступлени  за это врем  импульсов второй последовательности ), то необходимо, чтобы .
Изменение состо ний триггеров устройства может происходить только в моменты поступлени  импульсов на входные клессы 3, 6 устройства , и наличие выходного сигнала на клемме 7 зависит только от соотнощени  чисел импульсов первой и второй последовательностей , а не от того, как 1плотно эти импульсы расположены во времени, и никак не св зано с наличием внещних времен.ных меток, определ ющих временные интервалы наблюдени .
Предмет изобретени 
Устройство дл  определени  отношени  двух чисел, содержащее реверсивный счетчик, логические схемы «И, «ИЛИ, отличающеес  тем, что, с целью расширени  функциональных возможностей, в него введен вычитающий счетчик , вход которого св зан с выходом схемы «И, одним из входов соединенной со входной шиной второй последовательности импульсов, а выход переполнени  - со входом управлени  реверсивного счетчика, информационный вход которого подключен к шине первой входной последовательибсти импульсов, другой вход схемы «И соединен с выходом схемы «ИЛИ, входы которой соединены с выходами разр дов обоих счетчиков.
SU1689160A 1971-08-09 1971-08-09 SU411453A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1689160A SU411453A1 (ru) 1971-08-09 1971-08-09

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1689160A SU411453A1 (ru) 1971-08-09 1971-08-09

Publications (1)

Publication Number Publication Date
SU411453A1 true SU411453A1 (ru) 1974-01-15

Family

ID=20485392

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1689160A SU411453A1 (ru) 1971-08-09 1971-08-09

Country Status (1)

Country Link
SU (1) SU411453A1 (ru)

Similar Documents

Publication Publication Date Title
SU411453A1 (ru)
RU176659U1 (ru) Аналого-цифровой преобразователь
SU955031A1 (ru) Устройство дл определени максимального числа
SU440795A1 (ru) Реверсивный двоичный счетчик
SU444180A1 (ru) Устройство дл сравнени двоичных чисел
SU450166A1 (ru) Вычислитель разности двух чисел
SU879585A1 (ru) Устройство дл вычислени разности двух чисел
SU767753A1 (ru) Устройство дл сравнени чисел
SU597986A1 (ru) Цифровой фазометр
SU1084749A1 (ru) Устройство дл допускового контрол последовательностей импульсов
SU993245A1 (ru) Преобразователь последовательного двоичного кода в число-импульсный код
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU822376A1 (ru) Реверсивное счетное устройство
SU900438A2 (ru) След щий аналого-цифровой преобразователь
SU1300466A1 (ru) Устройство дл извлечени квадратного корн
SU1160561A1 (ru) ТРОИЧНЫЙ РЕВЕРСИВНЫЙ СЧЕТЧИК импульсов
SU1266008A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых единиц
SU942001A1 (ru) Устройство дл сортировки чисел
SU1075260A1 (ru) Устройство дл суммировани @ -разр дных последовательно поступающих чисел
SU945999A1 (ru) Реверсивный счетчик импульсов
SU684539A1 (ru) Устройство дл логарифмировани чисел
SU1208607A1 (ru) Преобразователь двоичного кода
SU913394A1 (ru) Статистический анализатор 1
SU1247773A1 (ru) Устройство дл измерени частоты
SU985942A1 (ru) Селектор импульсов по периоду следовани