SU400995A1 - TIME-PULSE CODE CONVERTER TO VOLTAGE - Google Patents
TIME-PULSE CODE CONVERTER TO VOLTAGEInfo
- Publication number
- SU400995A1 SU400995A1 SU1685879A SU1685879A SU400995A1 SU 400995 A1 SU400995 A1 SU 400995A1 SU 1685879 A SU1685879 A SU 1685879A SU 1685879 A SU1685879 A SU 1685879A SU 400995 A1 SU400995 A1 SU 400995A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- time
- trigger
- pulse code
- voltage
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1one
Изобретение относитс к области вычислительной техники, в частности к дискретиоаиалоговым преобразовател м, использующим накопление зар да с промежуточным преобразованием в длительность импульса.The invention relates to the field of computing, in particular, to discrete-analogue converters using charge accumulation with an intermediate conversion into a pulse duration.
Известен врем -импульсный преобразователь кода в напр жение,-содержащий генератор импульсов с делителем частоты, счетчик, выходной триггер, св занный со счетчиком и делителем частоты, и фильтр, подключенный к выходу триггера.A time-to-pulse code-to-voltage converter is known, containing a pulse generator with a frequency divider, a counter, an output trigger connected to the counter and a frequency divider, and a filter connected to the trigger output.
Однако известное устройство имеет значительное запаздывание выходного сигнала.However, the known device has a significant delay of the output signal.
Целью изобретени вл етс повышение быстродействи .The aim of the invention is to increase speed.
Дл этого в предлагаемом преобразователе точка соединени оконечного конденсатора фильтра с резистором, подключенна к выходной щине непосредственно, соединена через разделительный конденсатор, весовые резисторы и формирователи с входами положительных и отрицательных приращений счетчика .To do this, in the proposed converter, the point of connection of the final capacitor of the filter with a resistor, connected to the output busbar, is directly connected via a coupling capacitor, weight resistors and drivers to the inputs of positive and negative counter increments.
На чертеже представлена функциональна лок-схема предлагаемого устройства.The drawing shows the functional lock diagram of the device.
Устройство содержит генератор 1 импульсов с делителем 2 частоты, реверсивный счетчик 3 с входами 4 и 5 положительных и отрицательных приращений соответственно и выходной триггер 6, выходом подключенный к двухзвенному сглаживающему фильтру 7.The device contains a generator of 1 pulses with a divider of 2 frequencies, a reversible counter 3 with inputs 4 and 5 positive and negative increments, respectively, and an output trigger 6, an output connected to a two-level smoothing filter 7.
К входам 4 и 5 подключены формирователи 8 и 9 приращений аналогового интегратора 10, входы 11 и 12 которого через весовые резисторы 13 и разделительный конденсатор 14 соединены с выходным конденсатором 15 фильтра и выходом 16. При включении питани генератор 1 черезThe inputs 4 and 5 are connected to the formers 8 and 9 of the increments of the analog integrator 10, the inputs 11 and 12 of which are connected to the output capacitor 15 of the filter and the output 16 via weight resistors 13 and a coupling capacitor
делитель 2 периодически сбрасывает триггер 6 в нулевое состо ние. Сигналы того же генератора 1, пересчитанные счетчиком 3 с тем же периодом, устанавливают триггер 6 в единичное состо ние. Врем , в течение которого онdivider 2 periodically resets trigger 6 to the zero state. The signals of the same generator 1, recalculated by the counter 3 with the same period, set the trigger 6 to one state. The time during which he
находитс в этом состо нии, определ етс сдвигом фаз переполнени счетчика 3 и выходных импульсов делител 2. Сдвиг фазы может измен тьс на плюс или минус период сигналов генератора 1 после по влени плюсового приращени на входе 4 или минусового на входе 5. Изменение длительности сигнала триггера 6 после приращени на входе 4 (5) проходит через фильтр 7 на выход 16 с запаздыванием , равным сумме длительности нереходного процесса в фильтре 7 и времени переполнени счетчика 3. Одновременно приращение с входа 4 (5) через формирователь 8(9), резистор 13 и разделительный конденсатор 14 поступает через аналоговый интегратор 10 на выход 16. За счет разделительногоis in this state, determined by the phase shift of the overflow of the counter 3 and the output pulses of the divider 2. The phase shift can be changed by plus or minus the period of the generator 1 signals after the occurrence of a positive increment at input 4 or minus at input 5. Change the duration of the trigger signal 6 after incrementing input 4 (5) passes through filter 7 to output 16 with a delay equal to the sum of the non-transition process in filter 7 and the overflow time of counter 3. At the same time, the increment from input 4 (5) through the driver 8 (9) is resistive 13 and blocking capacitor 14 to analog integrator 10 through the output 16. Due to the spacer
конденсатора 14 этот сигнал имеет врем спада , примерно равное запаздыванию сигнала, прошедшего на выход 16 через триггер 6. В результате этого установившиес значени преобразованного сигнала и его пульсации с периодом сигналов триггера 6 определ ютс только параметрами триггера 6 и фильтра 7. Быстрые единичные приращени выходного сигнала аналогового интегратора 10 с помош ,ыо резисторов 13 подбираютс равнымн приращени м установившихс значений. Это значительно расшир ет возможности нрименепи преобразовател благодар продолжению пологого спада логарифмической амплитудпочастотиой характеристики выше частоты среза фильтра 7.of the capacitor 14, this signal has a decay time approximately equal to the delay of the signal transmitted to output 16 through trigger 6. As a result, the values of the converted signal and its ripple with the period of signals of trigger 6 are determined only by the parameters of trigger 6 and filter 7. Fast single increments of the output the signal of the analog integrator 10 by means of, the resistors 13 and 13 are chosen equal to the increments of the established values. This greatly expands the possibilities of the converter to operate due to the continuation of a gentle slope of the logarithmic amplitude-frequency characteristic above the cut-off frequency of the filter 7.
Предмет изобретени Subject invention
Врем -имнульсный преобразователь кода в напр жение, содержащий генератор импульсов с делителем частоты, счетчик, выходной триггер, св занный со счетчиком и делителем частоты, и фильтр, подключеиный к выходу триггера, отличающийс тем, что, с целью повышени быстродействи , точка соединени The time-pulse code-to-voltage converter, containing a pulse generator with a frequency divider, a counter, an output trigger associated with the counter and a frequency divider, and a filter connected to the trigger output, characterized in that, to increase speed, the connection point
оконечного конденсатора фнлнзтра с резистором фильтра, подключенна к выходной шине непосредственно, соединена через разделительный конденсатор, весовые резисторы и формирователи с входами положительных иterminal capacitor fnlztra filter resistor connected to the output bus directly connected through a coupling capacitor, the weight resistors and drivers with the inputs of the positive and
отрицательинх приращеиий счетчика.negative increments of the counter.
ПP
01В01B
tt
-/- /
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1685879A SU400995A1 (en) | 1971-07-19 | 1971-07-19 | TIME-PULSE CODE CONVERTER TO VOLTAGE |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1685879A SU400995A1 (en) | 1971-07-19 | 1971-07-19 | TIME-PULSE CODE CONVERTER TO VOLTAGE |
Publications (1)
Publication Number | Publication Date |
---|---|
SU400995A1 true SU400995A1 (en) | 1973-10-01 |
Family
ID=20484374
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1685879A SU400995A1 (en) | 1971-07-19 | 1971-07-19 | TIME-PULSE CODE CONVERTER TO VOLTAGE |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU400995A1 (en) |
-
1971
- 1971-07-19 SU SU1685879A patent/SU400995A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1014727A (en) | Analogue to digital transducers | |
SU400995A1 (en) | TIME-PULSE CODE CONVERTER TO VOLTAGE | |
US3314062A (en) | Analog-to-digital converter | |
CA1288138C (en) | Clock-controlled pulse width modulator | |
US4847620A (en) | Clock-controlled voltage-to-frequency converter | |
US4109164A (en) | Circuitry for generating ramp type signals | |
SU451191A1 (en) | Analog to Pulse Rate Converter | |
SU898607A1 (en) | Converter of pulse-frequency signal sequence to pulse-width sequence | |
SU619928A1 (en) | Device for logarithmation of two electric signals ratio | |
SU438993A1 (en) | Device for logarithm frequency signals | |
SU1068950A1 (en) | Logarithmic function generator | |
SU705364A1 (en) | Signal frequency to voltage converter | |
SU756424A1 (en) | Logaritmic analogue-digital converter | |
SU493909A1 (en) | Pulse selector by duration | |
SU408449A1 (en) | MULTI FREQUENCY DISCRIMINATOR | |
SU445149A1 (en) | Amplitude-Time Converter | |
SU434593A1 (en) | FOLLOWING INTEGRATING ANALOG-DIGITAL CONVERTER | |
SU748883A1 (en) | Pulse recurrence rate divider with variable division factor | |
SU568151A1 (en) | Digital filter | |
SU894863A1 (en) | Frequency-to-voltage converter | |
SU562839A1 (en) | Analog / Digital Duplicator | |
SU1146786A1 (en) | Frequency discriminator | |
SU702516A1 (en) | A-d converter | |
SU815896A1 (en) | Pulse-with modulator | |
SU380244A1 (en) | Converter for converting parameters of complicated electric circuits into time interval |